KR101553536B1 - 이차 전지용 다중 삽입 적층 장치 - Google Patents

이차 전지용 다중 삽입 적층 장치 Download PDF

Info

Publication number
KR101553536B1
KR101553536B1 KR1020120083887A KR20120083887A KR101553536B1 KR 101553536 B1 KR101553536 B1 KR 101553536B1 KR 1020120083887 A KR1020120083887 A KR 1020120083887A KR 20120083887 A KR20120083887 A KR 20120083887A KR 101553536 B1 KR101553536 B1 KR 101553536B1
Authority
KR
South Korea
Prior art keywords
fork
electrode plate
cell stack
positive electrode
negative electrode
Prior art date
Application number
KR1020120083887A
Other languages
English (en)
Other versions
KR20140016723A (ko
Inventor
박희찬
김칠중
김상범
이승노
Original Assignee
에스케이이노베이션 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이이노베이션 주식회사 filed Critical 에스케이이노베이션 주식회사
Priority to KR1020120083887A priority Critical patent/KR101553536B1/ko
Publication of KR20140016723A publication Critical patent/KR20140016723A/ko
Application granted granted Critical
Publication of KR101553536B1 publication Critical patent/KR101553536B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/04Construction or manufacture in general
    • H01M10/0404Machines for assembling batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/04Construction or manufacture in general
    • H01M10/0459Cells or batteries with folded separator between plate-like electrodes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Secondary Cells (AREA)

Abstract

본 발명은 이차 전지 용 셀 스택 제조를 위한 다중 삽입 적층 장치에 관한 것으로, 상세하게는 셀 스택 제조 시 양극, 음극 및 분리막의 정렬이 용이하고, 빠른 생산이 가능한 이차 전지용 다중 삽입 적층 장치에 관한 것이다.

Description

이차 전지용 다중 삽입 적층 장치{Multi-input Stacking Apparatus for Secondary Battery}
본 발명은 이차 전지 용 셀 스택 제조를 위한 다중 삽입 적층 장치에 관한 것으로, 상세하게는 셀 스택 제조 시 양극, 음극 및 분리막의 정렬이 용이하고, 빠른 생산이 가능한 이차 전지용 다중 삽입 적층 장치에 관한 것이다.
충방전이 가능한 이차 전지는 디지털 카메라, 셀룰러 폰, 노트북 컴퓨터, 하이브리드 자동차 등 첨단 분야의 개발로 활발한 연구가 진행 중이다. 이차 전지로는 니켈-카드뮴 전지, 니켈-메탈 하이드라이드 전지, 니켈-수소 전지, 리튬 이차 전지 등이 있다. 이차 전지는 양극판, 분리막 및 음극판이 순차적으로 적층되어 전해질 용액에 담가진 형태로 이루어진다.
이와 같은 이차 전지 내부 셀 스택을 제작하는 방식은 크게 두 가지로 나뉜다. 소형 이차 전지의 경우 음극판 및 양극판을 분리막 상에 배치하고 이를 말아서(winding) 젤리-롤(jelly-roll) 형태로 제작하는 방식이 많이 사용되며, 보다 많은 전기 용량을 가지는 중대형 이차 전지의 경우에는 음극판, 양극판 및 분리막을 적절한 순서로 적층하여(stacking) 제작하는 방식이 많이 사용된다.
종래에는 셀 스택 제조 시 단일의 양극판 및 음극판이 한 층씩 적층이 이루어지기 때문에 하나의 셀 스택을 완성하는데 걸리는 시간이 매우 길어지고, 이에 따라 생산성이 현저히 저하되는 문제점이 있다. 따라서 적층되는 양극판과 음극판의 우수한 정렬 상태는 물론이고, 생산 속도를 증가시켜 생산성이 우수한 셀 스택 기술의 개발이 요구된다.
한국공개특허 제10-2010-0118173호
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서 본 발명의 목적은, 분리막을 지그재그 형태로 미리 접어놓은 후 포크를 통해 다수의 양극판과 음극판은 한 번에 다중 삽입하는 방식으로 적층하는 이차 전지 다중 삽입 적층 장치 및 방법을 제공함에 있다.
또한, 양극판 및 음극판 배치 후 포크 후퇴 시 양극판과 음극판의 정렬상태가 유지될 수 있는 포크의 구조를 갖는 이차 전지 다중 삽입 적층 장치를 제공함에 있다.
본 발명의 일실시 예에 따른 적층 장치는, 지그재그로 접힌 형태로 형성된 분리막 및 상기 분리막이 접혀진 부분에 음극판 및 양극판이 교번 삽입되어 적층되는 형태로 이루어지는 이차 전지용 셀 스택을 제조하는 이차 전지 다중 삽입 적층 장치에 있어서, 상기 이차 전지 다중 삽입 적층 장치는, 전진에 의해 상기 양극판 및 음극판을 상기 분리막 사이에 배치하는 포크; 및 상기 포크의 후퇴 시 상기 양극판 및 음극판의 이탈을 방지하도록 상기 분리막, 양극판 및 음극판을 적층 방향으로 가압 고정하는 가압 수단; 을 포함하며, 상기 포크는 후퇴 시 가압 수단에 의해 가압 고정되지 않도록 개방면이 된다.
이때, 상기 가압 수단은, 적층 방향을 따라 상기 양극판 및 음극판의 중심을 가압하도록 셀 스택의 최상측 상단 및 최하측 하단에 배치되며, 상기 개방면은, 상기 포크의 중심에서 상기 포크의 전진 방향을 따라 개방 형성된다.
다른 실시 예로, 상기 가압 수단은, 적층 방향을 따라 상기 양극판 및 음극판의 양측부를 각각 가압하도록 셀 스택의 최상측 상단 및 최하측 하단에 각각 한 쌍이 배치되며, 상기 개방면은, 상기 포크의 평면이 'T' 자형을 이루도록 상기 포크의 일측 및 타측 중심에서 상기 포크의 전진 방향을 따라 개방 형성된다.
또한, 상기 가압 수단은, 상기 셀 스택의 부분 가압이 가능하도록 끝단부가 상기 셀 스택의 측면을 통해 삽입되며, 상기 셀 스택의 적층 방향으로 가압한다.
아울러, 상기 포크는, 전진 방향 끝단에 상기 양극판 또는 음극판의 끝단 보다 일정거리 돌출된 간격유지부가 형성된다.
상기와 같은 구성에 의한 본 발명의 이차 전지 다중 삽입 적층 장치는, 양극판과, 음극판을 분리막 사이로 다중 삽입하여 셀 스택을 제조하기 때문에 종래에 비해 셀 스택의 생산 시간을 단축되어 생산성이 향상된다.
다중 삽입 방식을 적용하면서도 양극판과 음극판의 올바른 정렬 상태가 보장되기 때문에 제품 생산 시 불량률이 감소된다.
도 1은 본 발명의 적층 장치 측면 개략도
도 2는 본 발명의 제1 실시 예의 적층 장치 부분 측면도
도 3은 본 발명의 제1 실시 예의 포크 및 가압수단 사시도
도 4는 본 발명의 제1 실시 예의 가압된 셀 스택 측면 개략도
도 5는 본 발명의 제2 실시 예의 적층 장치 부분 측면도
도 6은 본 발명의 제2 실시 예의 포크 및 가압수단 사시도
도 7은 본 발명의 제2 실시 예의 가압된 셀 스택 정면 개략도
도 8은 본 발명의 제2 실시 예의 포크 평면도
도 1은 본 발명의 이차 전지 다중 삽입 적층 장치의 기본적인 개념을 간략히 도시한 것이다. 본 발명의 일실시 예의 이차 전지 다중 삽입 적층 장치는, 다수의 가이드롤러(5)를 통해 분리막(3)을 지그재그 형태로 미리 접어놓은 후 다수 개의 양극판(1)을 제1 포크(10)의 상면에 적재하고, 다수 개의 음극판(2)을 제2 포크(20) 상면에 적재하여 제1 및 제2 포크(10, 20)의 전진운동을 통해 양측에서 한꺼번에 다중 삽입하도록 한다.
따라서 본 발명의 일실시 예의 적층 장치는, 분리막(3)을 미리 지그재그로 접어 셀 스택이 완성되었을 때의 형태로 만들어 놓고, 지그재그로 접어짐으로써 좌우로 만들어지는 공간에 다수 개의 전극을 단번에 삽입하여 셀 스택을 제작하기 때문에, 생산 시간을 획기적으로 줄일 수 있게 되는 것이다.
이때, 본 발명은 양극판(1) 및 음극판(2)이 분리막(3) 사이에 배치된 후 제1 포크(10) 및 제2 포크(20)가 후퇴하는 과정에서 양극판(1) 및 음극판(2)이 정렬 상태를 이탈하는 것을 방지하기 위해 제1 포크(10) 및 제2 포크(20)에 특징적 형상을 부가하고, 도 2 및 도 5에 도시된 바와 같은 가압수단(30, 300)을 추가하였다. 우선 가압수단(30, 300)이 셀 스택의 외측에 복수 개 배치되어 양극판(1) 과 음극판(2)이 삽입된 후 제1 포크(10) 및 제2 포크(20) 후퇴 시 셀 스택을 가압한다. 따라서 양극판(1)과 제1 포크(10)의 마찰력으로 인해 제1 포크(10) 후퇴 시 양극판(1)이 같이 후퇴하는 것을 방지하게 된다. 제2 포크(20)에도 마찬가지로 적용된다. 특히 제1 포크(10) 및 제2 포크(20)는 가압수단(30, 300) 가압 시 가압수단(30, 300)에 고정되지 않고 후퇴 가능하도록 특징적 형상을 갖게 된다.
이하, 상기와 같은 구성을 갖는 본 발명의 이차 전지 다중 삽입 적층 장치의 다양한 실시 예를 도면을 참조하여 상세히 설명하기로 한다.
- 실시 예 1
도 2 내지 도 4를 참조하면, 본 발명의 제1 실시 예에 따른 적층 장치는, 제1 포크(10), 제2 포크(20), 및 가압 수단(30)을 포함하여 구성된다. 제1 포크(10)는 상면에 양극판(1)이 적재되며, 일 방향 전진에 의해 양극판(1)을 분리막(3)에 삽입 시킨다. 또한, 제2 포크(20)는 상면에 음극판(2)이 적재되며, 타 방향 전진에 의해 음극판(2)을 분리막(3)에 삽입 시킨다. 제1 포크(10)의 타 방향 끝단에는 제1 포크프레임(15)이 연결되어 제1 포크(10)를 전진 또는 후퇴시키며, 제2 포크(20)의 일 방향 끝단에는 제2 포크프레임(25)이 연결되어 제2 포크(20)를 전진 또는 후퇴시킨다. 제1 포크(10) 및 제2 포크(20)를 전진 또는 후퇴 시키는 구성은 통상의 물체를 왕복 운동시키는 모터 또는 유압식 구성이 적용될 수 있는 바 이에 대한 상세 설명은 생략한다.
가압 수단(30)은 셀 스택(J)의 최상부 상측과 최하부 하측에 각각 배치되며, 가압 시 도 3에 도시된 바와 같이 양극판(1)의 중심에 형성되는 제1 가압면(1a) 및 음극판(2)의 중심에 형성되는 제2 가압면(2a)을 가압하도록 구성될 수 있다. 가압 수단(30)은 상하 길이방향으로 형성되는 로드 상으로 이루어진다. 도면상에는 가압 수단(30)이 사각 기둥으로 도시되어 있으나, 셀 스택(J)을 가압하여 고정시킬 수 있는 구성이면 어떠한 형상을 적용해도 무방하다. 가압 수단(30)은 도 4에 도시된 바와 같이 셀 스택(J)의 적층 방향으로 승강하도록 구성되며, 상부에 구성된 가압 수단(30)은 하강에 의해 하면이 셀 스택(J)의 최상부면에 맞닿아 셀 스택(J)을 가압 고정하며, 하부에 구성된 가압 수단(30)은 상승에 의해 상면이 셀 스택(J)의 최상부면에 맞닿아 셀 스택(J)을 가압 고정한다. 가압 수단(30)은 양극판(1) 및 음극판(2)이 분리막(3) 사이에 배치된 상태에서 제1 포크(10) 및 제2 포크(20) 후퇴 시 마찰력에 의해 양극판(1) 및 음극판(2)이 이동하는 것을 방지하도록 구성된다.
이때, 제1 포크(10)와 제2 포크(20)는 가압 수단(30)이 셀 스택(J)을 가압하는 상태에서도 후퇴 가능하도록 다음과 같은 특징적 구성을 갖는다.
도 3을 참조하면, 제1 포크(10)는 상면에 양극판(1)이 안착되도록 판상으로 이루어진다. 제1 포크(10)는 가압 수단(30)의 가압에 의해 고정되지 않도록 양극판(1)의 양극가압면(1a)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(30)의 가압에 의해 간섭되지 않도록 일 방향을 향해 개방 형성되는 제1 개방면(10a)을 포함하여 이루어진다. 즉 제1 포크(10)의 평면은, 일 방향을 향해 개방되는 'ㄷ' 자형으로 이루어질 수 있다. 제1 포크(10)는 일 방향 끝단이 분리막(3)의 절곡부에 맞닿았을 때 양극판(1)의 일 방향 끝단이 분리막(3)의 절곡부와 특정거리만큼 이격되도록 제1 간격유지부(11)가 양극판(1)의 일 방향 끝단 외측으로 돌출 형성될 수 있다. 양극판(1)의 일 방향 끝단과 분리막(3)의 절곡부 사이의 거리는 약 2mm 가 유지되도록 제1 간격유지부(11)의 돌출 길이도 약 2mm 로 형성될 수 있다.
제2 포크(20)는 상면에 음극판(2)이 안착되도록 판상으로 이루어진다. 제2 포크(20)는 가압 수단(30)의 가압에 의해 고정되지 않도록 음극판(2)의 음극가압면(2a)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(30)의 가압에 의해 간섭되지 않도록 타 방향을 향해 개방 형성되는 제2 개방면(20a)을 포함하여 이루어진다. 즉 제2 포크(20)의 평면은, 타 방향을 향해 개방되는 'ㄷ' 자형으로 이루어질 수 있다. 제2 포크(20)는 타 방향 끝단이 분리막(3)의 절곡부에 맞닿았을 때 음극판(2)의 타 방향 끝단이 분리막(3)의 절곡부와 특정거리만큼 이격되도록 제2 간격유지부(21)가 음극판(2)의 타 방향 끝단 외측으로 돌출 형성될 수 있다. 음극판(2)의 타 방향 끝단과 분리막(3)의 절곡부 사이의 거리는 약 1mm 가 유지되도록 제2 간격유지부(21)의 돌출 길이도 약 1mm 로 형성될 수 있다.
상기 냉각팬(140)이 내부에 구비되지 않으면 상기 배터리 팩(100)은 상기 배터리 팩(100)의 외부에 배치되어 상기 유출구(112)와 연통되는 냉각 덕트가 필요하다. 이와 같은 냉각 덕트는 형상 변화가 심하고 냉각유로의 방향이 바뀌는 구조가 대부분이기 때문에 냉각 시스템의 압력 강하를 크게 만드는 요인으로 작용하며, 상기 배터리 팩(100) 내부의 압력 강하가 커지게 되면 상기 배터리 팩(100)을 통과하는 상기 냉각매체의 유량이 줄어들게 되어 냉각 효율이 저하된다. 따라서 냉각 효율을 높이기 위해 상기 냉각팬(140)을 상기 배터리 팩(100)의 내부에 구비한다.
도 5 내지 도 8을 참조하면, 본 발명의 제2 실시 예에 따른 적층 장치는, 제1 포크(100), 제2 포크(200), 및 가압 수단(300)을 포함하여 구성된다. 제1 포크(100)는 상면에 양극판(1)이 적재되며, 일 방향 전진에 의해 양극판(1)을 분리막(3)에 삽입 시킨다. 또한, 제2 포크(200)는 상면에 음극판(2)이 적재되며, 타 방향 전진에 의해 음극판(2)을 분리막(3)에 삽입 시킨다. 제1 포크(100)의 타 방향 끝단에는 제1 포크프레임(150)이 연결되어 제1 포크(100)를 전진 또는 후퇴시키며, 제2 포크(200)의 일 방향 끝단에는 제2 포크프레임(250)이 연결되어 제2 포크(200)를 전진 또는 후퇴시킨다. 제1 포크(100) 및 제2 포크(200)를 전진 또는 후퇴 시키는 구성은 통상의 물체를 왕복 운동시키는 모터 또는 유압식 구성이 적용될 수 있는 바 이에 대한 상세 설명은 생략한다.
가압 수단(300)은 셀 스택(J)의 최상부 상측에 한 쌍, 최하부 하측에 한 쌍이 각각 배치된다. 즉 도 6에 도시된 바와 같이 가압 수단(300)은 상부 일측에 배치되는 제1 가압부(310), 상부 타측에 배치되는 제2 가압부(320), 하부 일측에 배치되는 제3 가압부(330) 및 하부 타측에 배치되는 제4 가압부(340)로 구성될 수 있다. 제1 가압부(310)와 제3 가압부(330)는, 가압 시 양극판(1)의 중심에서 일측부에 형성되는 제1 가압면(1a) 및 음극판(2)의 중심에서 일측부에 형성되는 제3 가압면(2a)을 가압하도록 구성될 수 있다. 또한, 제2 가압부(320)와, 제4 가압부(340)는, 가압 시 양극판(1)의 중심에서 타측부에 형성되는 제2가압면(1b) 및 음극판(2)의 중심에서 타측부에 형성되는 제4 가압면(2b)을 가압하도록 구성될 수 있다. 가압 수단(300)은 수평 방향으로 형성되는 로드 상으로 이루어진다. 따라서 가압 수단(300)은 셀 스택(J)의 측면을 통해 끝단부의 삽입이 가능하여 셀 스택(J)의 부분 가압이 가능하다. 도면상에는 가압 수단(300)이 사각 기둥으로 도시되어 있으나, 셀 스택(J)을 가압하여 고정시킬 수 있는 구성이면 어떠한 형상을 적용해도 무방하다. 가압 수단(300)은 도 7에 도시된 바와 같이 셀 스택(J)의 적층 방향으로 승강하도록 구성되며, 상부에 구성된 제1 및 제2 가압부(310, 320)는 하강에 의해 하면이 셀 스택(J)의 최상부면에 맞닿아 셀 스택(J)을 가압 고정하며, 하부에 구성된 제3 및 제4 가압부(330, 340)는 상승에 의해 상면이 셀 스택(J)의 최상부면에 맞닿아 셀 스택(J)을 가압 고정한다. 가압 수단(300)은 양극판(1) 및 음극판(2)이 분리막(3) 사이에 배치된 상태에서 제1 포크(100) 및 제2 포크(200) 후퇴 시 마찰력에 의해 양극판(1) 및 음극판(2)이 이동하는 것을 방지하도록 구성된다.
이때, 제1 포크(100)와 제2 포크(200)는 가압 수단(300)이 셀 스택(J)을 가압하는 상태에서도 후퇴 가능하도록 다음과 같은 특징적 구성을 갖는다.
도 6을 참조하면, 제1 포크(100)는 상면에 양극판(1)이 안착되도록 판상으로 이루어진다. 제1 포크(100)는 가압 수단(300)의 가압에 의해 고정되지 않도록 양극판(1)의 제1 가압면(1a)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(300)의 가압에 의해 간섭되지 않도록 일 방향을 향해 개방 형성되는 제1 개방면(100a) 및 양극판(1)의 제2 가압면(1b)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(300)의 가압에 의해 간섭되지 않도록 일 방향을 향해 개방 형성되는 제2 개방면(100b)을 포함하여 이루어진다. 즉 제1 포크(100)의 평면은, 'T' 자형으로 되며, 끝단은 일 방향을 향하도록 이루어질 수 있다. 제1 포크(100)는 일 방향 끝단이 분리막(3)의 절곡부에 맞닿았을 때 양극판(1)의 일 방향 끝단이 분리막(3)의 절곡부와 특정거리만큼 이격되도록 제1 간격유지부(110)가 양극판(1)의 일 방향 끝단 외측으로 돌출 형성될 수 있다. 양극판(1)의 일 방향 끝단과 분리막(3)의 절곡부 사이의 거리는 약 2mm 가 유지되도록 제1 간격유지부(110)의 돌출 길이도 약 2mm 로 형성될 수 있다.
제2 포크(200)는 상면에 음극판(2)이 안착되도록 판상으로 이루어진다. 제2 포크(200)는 가압 수단(300)의 가압에 의해 고정되지 않도록 음극판(2)의 제3 가압면(2a)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(300)의 가압에 의해 간섭되지 않도록 타 방향을 향해 개방 형성되는 제3 개방면(200a) 및 음극판(2)의 제4 가압면(2b)에 대응되는 부위가 관통되고, 후퇴 시 가압 수단(300)의 가압에 의해 간섭되지 않도록 타 방향을 향해 개방 형성되는 제4 개방면(200b)을 포함하여 이루어진다. 즉 제2 포크(200)의 평면은, 'T' 자형으로 되며, 끝단은 타 방향을 향하도록 이루어질 수 있다. 제2 포크(200)는 타 방향 끝단이 분리막(3)의 절곡부에 맞닿았을 때 음극판(2)의 타 방향 끝단이 분리막(3)의 절곡부와 특정거리만큼 이격되도록 제2 간격유지부(210)가 음극판(2)의 타 방향 끝단 외측으로 돌출 형성될 수 있다. 음극판(2)의 일 방향 끝단과 분리막(3)의 절곡부 사이의 거리는 약 1mm 가 유지되도록 제2 간격유지부(210)의 돌출 길이도 약 1mm 로 형성될 수 있다.
위와 같은 구성의 제1 포크(100) 및 제2 포크(200)는 분리막에 삽입되었을 때, 도 8에 도시된 바와 같이 제1 포크(100) 및 제2 포크(200)의 일측에 제1 중첩 개방공간(P1)이 형성되고, 타측에 제2 중첩 개방공간(P2)이 형성된다.
상기 유입구(111)를 상기 배터리 셀(131)이 적층된 길이만큼 길게 연장 형성하게 되면, 상기 케이스(110)가 구조적으로 취약해질 수 있다. 또한, 상기 유입구(111)가 상기 배터리 셀(131)이 적층된 길이에 비해 짧게 형성하게 되면, 상기 냉각매체가 상기 배터리 팩(100) 내부로 유입되어 상기 배터리 셀(131)과 배터리 셀(131) 사이에 다수 형성된 냉각유로에 균일하게 분배될 수 없기 때문에 다수 적층되는 상기 배터리 셀(131)의 균일한 냉각 효과를 기대할 수 없게 된다. 따라서 상기 유입구(111)를 길이방향으로 서로 이격시키며 다수 형성하는 것이 바람직하다.
본 발명의 상기한 실시 예에 한정하여 기술적 사상을 해석해서는 안 된다. 적용범위가 다양함은 물론이고, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당업자의 수준에서 다양한 변형 실시가 가능하다. 따라서 이러한 개량 및 변경은 당업자에게 자명한 것인 한 본 발명의 보호범위에 속하게 된다.
J : 셀 스택 1 : 양극판
2 : 음극판 3 : 분리막
10 : 제1 포크 10a : 제1 개방면
20 : 제2 포크 20a : 제2 개방면
100 : 제1 포크 100a : 제1 개방면
100b : 제2 개방면
200 : 제2 포크 200a : 제3 개방면
200b : 제4 개방면
30, 300 : 가압 수단

Claims (5)

  1. 지그재그로 접힌 형태로 형성된 분리막 및 상기 분리막이 접혀진 부분에 음극판 및 양극판이 교번 삽입되어 적층되는 형태로 이루어지는 이차 전지용 셀 스택을 제조하는 이차 전지 다중 삽입 적층 장치에 있어서,
    상기 이차 전지 다중 삽입 적층 장치는,
    전진에 의해 상기 양극판 및 음극판을 상기 분리막 사이에 배치하는 포크; 및
    상기 포크의 후퇴 시 상기 양극판 및 음극판의 정렬이 유지되도록 셀 스택의 최상부 상측 및 최하부 하측에 각각 한 쌍 이상이 배치되어 상기 분리막, 양극판 및 음극판을 적층 방향으로 가압 고정하는 가압 수단;
    을 포함하며, 상기 포크는 후퇴 시 가압 수단에 의해 가압 고정되지 않도록 개방면이 형성되는, 이차 전지 다중 삽입 적층 장치.
  2. 제 1항에 있어서,
    상기 가압 수단은, 적층 방향을 따라 상기 양극판 및 음극판의 중심을 가압하도록 셀 스택의 최상측 상단 및 최하측 하단에 배치되며,
    상기 개방면은, 상기 포크의 중심에서 상기 포크의 전진 방향을 따라 개방 형성되는, 이차 전지 다중 삽입 적층 장치.
  3. 제 1항에 있어서,
    상기 가압 수단은, 적층 방향을 따라 상기 양극판 및 음극판의 양측부를 각각 가압하도록 셀 스택의 최상측 상단 및 최하측 하단에 각각 한 쌍이 배치되며,
    상기 개방면은, 상기 포크의 평면이 'T' 자형을 이루도록 상기 포크의 일측 및 타측 중심에서 상기 포크의 전진 방향을 따라 개방 형성되는, 이차 전지 다중 삽입 적층 장치.
  4. 제 3항에 있어서,
    상기 가압 수단은, 상기 셀 스택의 부분 가압이 가능하도록 끝단부가 상기 셀 스택의 측면을 통해 삽입되며, 상기 셀 스택의 적층 방향으로 가압하는, 이차 전지 다중 삽입 적층 장치.
  5. 제 1항에 있어서,
    상기 포크는,
    전진 방향 끝단에 상기 양극판 또는 음극판의 끝단 보다 일정거리 돌출된 간격유지부가 형성되는, 이차 전지 다중 삽입 적층 장치.
KR1020120083887A 2012-07-31 2012-07-31 이차 전지용 다중 삽입 적층 장치 KR101553536B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120083887A KR101553536B1 (ko) 2012-07-31 2012-07-31 이차 전지용 다중 삽입 적층 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120083887A KR101553536B1 (ko) 2012-07-31 2012-07-31 이차 전지용 다중 삽입 적층 장치

Publications (2)

Publication Number Publication Date
KR20140016723A KR20140016723A (ko) 2014-02-10
KR101553536B1 true KR101553536B1 (ko) 2015-09-16

Family

ID=50265660

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120083887A KR101553536B1 (ko) 2012-07-31 2012-07-31 이차 전지용 다중 삽입 적층 장치

Country Status (1)

Country Link
KR (1) KR101553536B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102192738B1 (ko) 2020-02-21 2020-12-17 주식회사 우원기술 분리막 사행 보정 기능이 개선된 이차전지 전극필름 적층장치
KR20210137784A (ko) * 2020-05-11 2021-11-18 주식회사 엘지에너지솔루션 이차전지 및 이차전지의 제조방법

Also Published As

Publication number Publication date
KR20140016723A (ko) 2014-02-10

Similar Documents

Publication Publication Date Title
CN110062964B (zh) 二次电池的袋型外部材料、采用其的袋型二次电池及其制造方法
KR101531234B1 (ko) 이차 전지용 고속 스태킹 장치 및 방법
US9548517B2 (en) Battery cell of stair-like structure
KR102646854B1 (ko) 배터리 모듈
EP2802023B1 (en) Battery case for secondary battery
EP2802033B1 (en) Battery cell having asymmetric structure and battery pack comprising same
US10115996B2 (en) Stepped electrode assembly, secondary battery including the electrode assembly, and method of manufacturing the electrode assembly
TWI518970B (zh) 具有穩定化堆疊之階梯部分之電極組合及製造彼之方法
US9741974B2 (en) Battery cell having round corner
KR101553542B1 (ko) 2차 전지 내부 셀 스택 방법 및 이를 이용하여 제조되는 셀 스택
JP6874254B2 (ja) パウチ型二次電池及びパウチフィルム成形装置
KR102256599B1 (ko) 가압 지그 및 이를 이용한 이차전지 제조 방법
KR102130818B1 (ko) 냉각 유로를 구비한 배터리 모듈 및 그 조립방법과 프레임 어셈블리
KR101799570B1 (ko) 양 방향으로 권취되어 있는 전극조립체 및 이를 포함하는 리튬 이차전지
KR101291063B1 (ko) 2차 전지 내부 셀 스택 적층 장치 및 방법
US9716253B2 (en) Battery case for secondary battery
KR101480740B1 (ko) 신규한 구조의 전극조립체의 제조방법
US20130252081A1 (en) Battery case for secondary battery
KR20120118759A (ko) 2차 전지 내부 셀 스택 및 그 제조 방법
KR101706319B1 (ko) 계단 구조의 복합 전극 조립체
KR101553536B1 (ko) 이차 전지용 다중 삽입 적층 장치
KR20200145375A (ko) 전극 조립체의 제조 방법
KR102274052B1 (ko) 포케팅 전극체의 제조 방법
KR102282481B1 (ko) 가압 지그 및 이를 이용한 이차전지 제조 방법
KR102663799B1 (ko) 이차 전지 및 이의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180625

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190620

Year of fee payment: 5