KR101550919B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101550919B1
KR101550919B1 KR1020080130005A KR20080130005A KR101550919B1 KR 101550919 B1 KR101550919 B1 KR 101550919B1 KR 1020080130005 A KR1020080130005 A KR 1020080130005A KR 20080130005 A KR20080130005 A KR 20080130005A KR 101550919 B1 KR101550919 B1 KR 101550919B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
line
gate
data
data line
Prior art date
Application number
KR1020080130005A
Other languages
English (en)
Other versions
KR20100071330A (ko
Inventor
홍광표
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020080130005A priority Critical patent/KR101550919B1/ko
Publication of KR20100071330A publication Critical patent/KR20100071330A/ko
Application granted granted Critical
Publication of KR101550919B1 publication Critical patent/KR101550919B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정 표시 장치에 관한 것으로, 액정 패널; 및 액정 패널에 게이트 신호 및 2 라인 마다 반전되는 데이터 신호를 공급하는 드라이버IC를 포함하며, 액정 패널의 제1, 2 라인은 서로 인접하게 배치되어 동일한 극성으로 구동되고, 게이트 신호 및 데이터 신호에 따라 제1 라인의 액정 셀에 전압을 충전하는 시간과 제2 라인의 액정 셀에 전압을 충전하는 시간이 서로 상이하다.
액정 표시 장치, 게이트 신호, 데이터 신호, 반전(inversion)

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치는 비디오 데이터에 따라 액정의 광 투과율을 조절하여 비디오 데이터에 해당하는 화상을 표시한다. 이러한 액정 표시 장치는 두께를 얇게 하면서도 화면의 크기를 한계 이상으로 크게 할 수 있다. 또한, 액정 표시 장치는 슬림화 및 경량화를 가능케 한다.
비디오 데이터에 해당하는 화상을 표시하기 위하여, 액정 표시 장치는 액정 패널을 구동하는 구동 회로들을 구비한다. 액정 패널은 매트릭스(Matrix) 형태로 배열된 액정 셀들을 포함한다. 액정 셀들 각각은 구동 회로로부터의 데이터 신호에 응답한다. 이러한 액정 셀들 각각은 데이터 신호와 기준 전압으로 작용하는 공통 전압 간의 전위 차에 해당하는 방향으로 액정 분자들을 배향시킨다. 액정 분자들의 배향 방향에 따라 액정 셀을 통과하는 광의 량이 조절되어, 화상이 표시되게 한다.
본 발명은 디스플레이 영상의 화질을 개선할 수 있는 액정 표시 장치를 제공한다.
본 발명의 실시예에 따른 액정표시장치는, 액정 패널; 및 상기 액정 패널에 게이트 신호 및 2 라인 마다 반전되는 데이터 신호를 공급하는 드라이버IC를 포함하며, 상기 액정 패널의 제1, 2 라인은 서로 인접하게 배치되어 동일한 극성으로 구동되고, 상기 게이트 신호 및 데이터 신호에 따라 상기 제1 라인의 액정 셀에 전압을 충전하는 시간과 상기 제2 라인의 액정 셀에 전압을 충전하는 시간이 서로 상이하다.
본 발명의 실시예에 의하면, 반전 구동시 동일한 극성으로 구동되는 인접한 두 라인들의 충전 시간을 서로 상이하게 구동시킴으로써, 인접한 라인들 사이의 충전율 차이를 감소시킬 수 있으며, 그에 따라 디스플레이 영상에 가로 줄무늬와 같은 화면 불량이 발생하는 것을 방지하여 영상의 화질을 개선할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정 표시 장치에 관하여 상세히 설명한다.
도 1은 액정 표시 장치의 개략적인 구성을 블록도로 도시한 것으로, 도시된 액정 표시 장치는 액정 패널(100), 데이터 드라이버(200), 게이트 드라이버(300), 타이밍 컨트롤러(400) 및 공통 전압 공급부(500)를 포함할 수 있다.
도 1을 참조하면, 액정 표시 장치는 액정 패널(100) 상의 다수의 게이트 라인(GL1~GLn)에 접속된 게이트 드라이버(300) 및 액정 패널(100) 상의 다수의 데이터 라인(DL1~DLm)에 접속된 데이터 드라이버(200)를 포함할 수 있다.
다수의 게이트 라인(GL1~GLn) 및 다수의 데이터 라인(DL1~DLm)은 서로 교차하게끔 액정 패널(100) 상에 형성되어 다수의 화소 영역이 구분되게 한다. 다수의 화소 영역 각각에는 액정 화소가 형성된다. 액정 화소들 각각은 대응하는 데이터 라인(DL)과 공통 전압 라인(Vcom)사이에 직렬 접속된 박막 트랜지스터(MT) 및 액정 셀(CLC)을 구비한다.
박막 트랜지스터(MT)는 대응하는 게이트 라인(GL) 상의 게이트 신호(Vgs)에 응답하여 대응하는 데이터 라인(DL)으로부터 대응하는 액정 셀(CLC)에 공급될 데이터 신호를 절환한다. 대응하는 박막 트랜지스터(MT)가 턴-온(Turn-on)된 때마다(즉, 프레임 주기마다), 액정 셀(CLC)은 대응하는 데이터 라인(DL)으로부터의 데이터 신호를 충전한다.
액정 셀(CLC)은, 대응하는 게이트 라인(GL) 상의 게이트 신호에 의하여 대응하는 박막 트랜지스터(MT)가 다시 턴-온 될 때까지, 충전된 데이터 신호의 전압을 유지할 수 있다. 액정셀(CLC)에 충전된 데이터 신호에 의하여, 액정 셀(CLC)에 포함된 액정 분자들은 충전된 데이터 신호와 공통 전압 라인을 통해 액정 패널(100)의 공통 전극에 공급되는 공통 전압 신호(Vcom) 사이의 전위 차에 해당하는 방향으 로 배향되어 액정 셀(CLC)을 통과하는 광의 량을 조절할 수 있다.
이와 같이, 데이터 신호와 공통 전압 신호 사이의 전위 차에 따라 광 투과량을 조절하는 액정 셀(CLC)에 의하여, 액정 패널(100)은 화상을 표시할 수 있다.
게이트 드라이버(300)는 1 프레임 동안 다수의 게이트 라인(GL1~GLn)을 순차적으로 일정한 기간(예를 들면, 1 주기의 수평 라인 시간(1H))만큼씩 인에이블(Enable) 시킨다. 이를 위하여, 게이트 드라이버(300)는 수평 동기 신호(HSYNC)의 주기마다 순차적으로 쉬프트(Shift) 되는 인에이블 펄스를 서로 배타적으로 가지는 다수의 게이트 신호(Vgs)를 발생시킬 수 있다.
데이터 드라이버(200)는 다수의 게이트 라인(GL1~GLn) 중 어느 하나가 인에이블 될 때마다 데이터 라인(DL1~DLm)의 수에 해당하는 (즉, 1 게이트 라인에 배열된 화소들의 수에 해당하는) 데이터 신호들을 발생할 수 있다. 1 라인 분의 데이터 신호들 각각은 대응하는 데이터 라인(DL)을 경유하여 액정 패널(100) 상의 대응하는 화소(즉, 액정셀)에 공급된다. 게이트 라인(GL) 상에 배열된 화소들 각각은 상기 데이터 신호의 전압 레벨에 해당하는 광량을 통과시킬 수 있다.
1 라인 분의 데이터 신호를 발생하기 위하여, 데이터 드라이버(200)는 게이트신호(Vgs)에 포함된 인에이블 펄스의 기간마다 1 라인 분의 화소 데이터(LVDs)를 순차적으로 입력한다. 데이터 드라이버(200)는, 감마 전압 세트를 이용하여, 그 순차 입력된 1 라인 분의 화소 데이터(LVDs)를 동시에 아날로그 형태의 데이터 신호로 변환할 수 있다. 감마 전압들은 데이터 신호의 계조 간의 전압 차 및 데이터 신호의 스윙폭을 결정할 수 있다.
게이트 드라이버(300) 및 데이터 드라이버(200)는 타이밍 컨트롤러(400)에 의하여 제어된다. 타이밍 컨트롤러(400)는 도시하지 않은 그래픽 제어부(비디오 데이터 소스 및 전원을 공급하는 장치)로부터 동기 신호들(SYNC)을 입력받는다. 타이밍 컨트롤러(400)는 동기신호들(SYNC)을 이용하여 게이트 드라이버(300)가 매 프레임마다 액정 패널(10) 상의 다수의 게이트 라인(GL1~GLn)이 순차적으로 게이트되게 하는 다수의 게이트 신호(Vgs)를 발생하는데 필요한 수평 동기 신호(HSYNC) 등의 게이트 제어 신호들(GCS)을 생성할 수 있다.
또한, 타이밍 컨트롤러(400)는 데이터 드라이버(200)로 하여금 게이트 라인(GL)이 인에이블 되는 주기마다 1 라인 분의 화소 데이터를 순차적으로 입력하고 그 순차 입력된 1 라인 분의 화소 데이터를 아날로그 형태의 데이터 신호로 변환 및 출력하게 하는데 필요한 데이터 제어 신호들(DCS)을 발생한다. 나아가, 타이밍 컨트롤러(400)는 외부 시스템(미도시)으로부터 프레임 단위(1장의 화상 단위)로 구분된 화소 데이터 스트림(FVDs)을 입력받을 수 있다. 타이밍 컨트롤러(400)는 프레임 단위의 화소 데이터 스트림(FVDs)을 1라인 분씩 화소 데이터(LVDs)로 구분하여 데이터 드라이버(200)에 공급한다.
또한 액정 표시 장치는, 그래픽 제어부(미도시)로부터 입력 전압(Vin)을 입력받아 공통 전압 신호(Vcom)을 생성하여 액정 패널(100), 보다 상세하게는 액정 패널(100)에 형성된 공통 전극에 공급하는 공통 전압 공급부(500)를 포함할 수 있다.
액정 셀(CLC)들에 한 방향의 전계가 오랫동안 인가됨으로써 발생하는 열화 현상이나 플리커(flicker) 현상 등을 방지하기 위하여, 프레임별, 라인 별 또는 화소별로 공통 전압 신호(Vcom)와 데이터 신호 간 전위 차의 극성을 반전시킬 수 있다.
본 발명의 실시예에 따른 액정 표시 장치는, 액정 패널(100)의 데이터 라인들(DL)에 공급되는 데이터 신호를 2 이상의 라인 단위로 반전시켜, 공통 전압 신호(Vcom)와 데이터 신호(Vdata) 간 전위 차의 극성을 반전시킬 수 있다.
도 2는 반전 구동시 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 일실시예를 도시한 것으로, 액정 패널(100)에 포함된 복수의 라인들 중 일부 라인들에 공급되는 신호들의 파형을 도시한 것이다.
도 2를 참조하면, 2 라인 마다 데이터 신호(Vdata)의 전압 레벨을 변화시켜, 2 라인을 주기로 하여 공통 전압 신호(Vcom)와 데이터 신호(Vdata) 간 전위 차의 극성을 반전시킬 수 있다.
예를 들어, 액정 패널(100) 중 n 라인 및 n+1 라인의 데이터 신호(Vdata)는 하이 레벨(high level)의 전압 레벨을 가져 공통 전압 신호(Vcom)와 데이터 신호(Vdata) 간 전위 차가 정극성을 가지며, n+2 라인 및 n+3 라인의 데이터 신호(Vdata)는 로우 레벨(low level)의 전압 레벨을 가져 공통 전압 신호(Vcom)와 데이터 신호(Vdata) 간 전위 차가 부극성을 가지게 될 수 있다.
또한, 데이터 신호(Vdata)의 레벨은 수평 방향으로도 반전될 수 있다. 예를 들어, 좌우로 인접한 두 데이터 라인에 공급되는 데이터 신호(Vdata)의 레벨이 서로 상이하도록 반전되어, 좌우로 인접한 두 액정 셀에 공급되는 공통 전압 신 호(Vcom)와 데이터 신호(Vdata) 간 전위 차의 극성이 서로 상이하도록 매 데이터 라인마다 반전될 수 있다.
그리고, 다음 프레임에서는 각 액정 셀에 공급되는 상기 전위 차의 극성이 이전 프레임에서와 반대 극성으로 반전될 수 있다. 즉, 각 액정 셀에서 공급되는 공통 전압 신호(Vcom)와 데이터 신호(Vdata) 간 전위 차의 극성은 매 프레임마다 반전될 수 있다.
한편, 다수의 게이트 라인들(GL)에는 각각 1 주기의 수평 라인 시간(1H)만큼의 폭을 가지는 게이트 신호들(600, 610)이 순차적으로 공급될 수 있다.
예를 들어, n 라인의 데이터 신호(Vdata)가 데이터 라인들(DL)에 공급되는 n 라인 구동 구간(Ln)에서 1 주기의 수평 라인 시간(1H)만큼의 폭을 가지는 게이트 신호(600)가 n 게이트 라인(GLn)에 공급될 수 있다.
도 3은 n 라인 구동 구간(Ln)에서 공급되는 게이트 신호 및 데이터 신호에 따라 액정 셀에 충전되는 전압의 파형에 대한 일실시예를 도시한 것이다.
도 3을 참조하면, n 게이트 라인(GLn)에 게이트 신호(600)가 공급되고 데이터 라인(DL)에 데이터 신호(700)가 공급되면 n 라인의 액정 셀에 전압이 충전되기 시작하여 액정 셀에 충전되는 전압(Vp,n)이 상승하게 된다.
그러나, 도 3에 도시된 바와 같이, 게이트 신호(600)의 공급이 종료되는 시점에서 n 라인 액정 셀의 충전 전압(Vp,n)이 데이터 신호(700)의 전압 레벨(Vds)보다 낮은 전압까지 충전되어, n 라인의 액정 셀에 충전되는 전압(Vp,n)과 데이터 신호(700)의 전압 레벨(Vds) 사이에 차이(Va)가 발생할 수 있다.
특히, 액정 표시 장치의 해상도 또는 크기가 증가함에 따라, 1 주기의 수평 라인 시간(1H)은 감소되고 반대로 RC 딜레이(delay)는 증가될 수 있으며, 그로 인해 n 라인 액정 셀의 충전 전압(Vp,n)과 데이터 신호(700)의 전압 레벨(Vds) 사이의 차이(Va)는 더욱 증가될 수 있다.
도 4는 n+1 라인 구동 구간(Ln+1)에서 공급되는 게이트 신호 및 데이터 신호에 따라 액정 셀에 충전되는 전압의 파형에 대한 일실시예를 도시한 것이다.
도 4를 참조하면, n+1 라인 구동 구간(Ln+1)에서는 데이터 라인(DL)에 공급되는 데이터 신호(Vdata)의 전압 레벨이 이전 n 라인 구동 구간(Ln)에서와 동일하게 유지되며, n+1 게이트 라인(GLn+1)에 게이트 신호(610)가 공급된다.
이전 n 라인 구동 구간(Ln)에서 데이터 라인(DL)을 통해 공급되는 데이터 신호(700)에 의해 n 라인 액정 셀의 충전 전압(Vp,n)이 일정 전압까지 상승하였으므로, n+1 라인 구동 구간(Ln+1)에서 발생하는 상기 데이터 라인(DL)의 RC 딜레이는 상기 n 라인 구동 구간(Ln)에서 보다 감소될 수 있다.
그에 따라, n+1 라인 구동 구간(Ln+1)에서 데이터 라인(DL)에 이전 구간(Ln)과 동일한 레벨의 데이터 신호(710)가 계속하여 공급되고, n+1 게이트 라인(GLn+1)에 게이트 신호(610)가 공급되면, n+1 라인 액정 셀의 충전 전압(Vp,n+1)은 데이터 신호(710)의 전압 레벨(Vds)까지 쉽게 충전될 수 있다.
따라서, 도 4에 도시된 바와 같이 n 라인 액정 셀에 충전되는 전압(Vp,n)과 n+1 라인 액정 셀에 충전되는 전압(Vp,n+1)에 차이가 발생할 수 있으며, 상기와 같은 서로 인접한 n 라인과 n+1 라인의 충전율 차이에 의해 가로 줄무늬 형태의 화면 불량이 발생할 수 있다.
본 발명의 실시예에 따른 액정 표시 장치에서는, 서로 인접하게 배치되어 동일한 극성으로 구동되는 두 라인의 액정 셀들, 예를 들어 상기 n 라인의 액정 셀과 n+1 라인의 액정 셀 각각에 전압을 충전하는 시간이 서로 상이하도록 하여, 상기 인접한 두 라인의 충전율 차이를 감소시킬 수 있다. 그에 따라, 상기한 바와 같은 가로 줄무늬 형태의 화면 불량 등의 발생을 감소시켜 디스플레이 영상의 화질을 개선할 수 있다.
도 5는 본 발명에 따른 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 제1 실시예를 도시한 것으로, 도 5에 도시된 신호들 중 도 1 내지 도 4를 참조하여 설명한 것과 동일한 것에 대한 설명은 생략하기로 한다.
도 5를 참조하면, 서로 인접하게 배치되며 동일한 극성으로 구동되는 n 라인과 n+1 라인에 각각 공급되는 게이트 신호들(600, 610)의 폭(Wg1, Wg2)이 서로 상이할 수 있다.
또한, n 라인 구동 구간(Ln)에서 공급되는 데이터 신호의 폭(Wd1)은 n+1 라인 구동 구간(Ln+1)에서 공급되는 데이터 신호의 폭(Wd2)과 상이할 수 있다.
그에 따라, n 라인 구동 구간(Ln)에서 n 라인의 액정 셀을 충전하는 시간과 n+1 라인 구동 구간(Ln+1)에서 n+1 라인의 액정 셀을 충전하는 시간이 서로 상이해질 수 있다.
예를 들어, n 라인 구동 구간(Ln)에서 공급되는 게이트 신호(600)의 폭(Wg1) 및 데이터 신호의 폭(Wd1)이 n+1 라인 구동 구간(Ln+1)에서 공급되는 게이트 신 호(610)의 폭(Wg2) 및 데이터 신호의 폭(Wd2) 보다 각각 클 수 있다.
따라서 n 라인의 액정 셀을 충전하는 시간이 n+1 라인의 액정 셀을 충전하는 시간보다 길어질 수 있으며, 그에 따라 n 라인 액정 셀의 충전율과 n+1 라인 액정 셀의 충전율 간의 차이가 감소할 수 있다.
도 6 및 도 7은 도 5에 도시된 게이트 신호 및 데이터 신호에 의해 액정 셀에 충전되는 전압의 파형에 대한 실시예들을 도시한 것이다.
도 6을 참조하면, n 게이트 라인(GLn)에 공급되는 게이트 신호(600)의 폭(Wg1) 및 데이터 라인(DL)에 공급되는 데이터 신호(700)의 폭(Wd1)이 증가함에 따라 충전 시간이 증가하여, n 라인 액정 셀에 충전되는 전압(Vp,n)이 데이터 신호(700)의 전압 레벨(Vds)까지 상승할 수 있다.
도 7을 참조하면, 상기한 바와 같이 n+1 라인 구동 구간(Ln+1)에서 발생하는 데이터 라인(DL)의 RC 딜레이가 n 라인 구동 구간(Ln)에 비해 크게 감소하므로, 게이트 신호(610)의 폭(Wg2) 및 데이터 라인(DL)에 공급되는 데이터 신호(710)의 폭(Wd2)이 감소함에 따라 충전 시간이 감소하여도, n+1 라인 액정 셀에 충전되는 전압(Vp,n+1)은 데이터 신호(700)의 전압 레벨(Vds)까지 충분히 상승할 수 있다.
그에 따라, 도 7에 도시된 바와 같이, n 라인 액정 셀에 충전되는 전압(Vp,n)과 n+1 라인 액정 셀에 충전되는 전압(Vp,n+1) 간 차이가 감소되며, 서로 인접한 n 라인과 n+1 라인의 충전율 차이가 감소됨에 따라 가로 줄무늬 형태의 화면 불량을 개선할 수 있다.
한편, n 게이트 라인(GLn)과 n+1 게이트 라인(GLn+1)에 각각 공급되는 게이 트 신호들(600, 610)의 폭의 비율(Wg1/Wg2) 또는 n 라인 구동 구간(Ln)과 n+1 라인 구동 구간(Ln+1) 에서 데이터 라인(DL)에 각각 공급되는 데이터 신호들(700, 710)의 폭의 비율(Wd1/Wd2)은 액정 표시 장치의 해상도 또는 크기 등에 따라 변경되어 설정될 수 있다.
즉, 상기 게이트 신호들(600, 610)의 폭 비율(Wg1/Wg2) 또는 데이터 신호들(700, 710)의 폭 비율(Wd1/Wd2)은 상기 n 라인과 n+1 라인의 액정 셀들에 유사한 레벨의 전압, 예를 들어 데이터 신호의 전압 레벨(Vds)에 상응하는 전압이 각각 충전될 수 있도록 설정될 수 있다.
도 8은 본 발명의 실시예에 따른 액정 표시 장치의 구성에 대한 일실시예를 블록도로 도시한 것으로, 도 8에 도시된 액정 표시 장치의 동작 중 도 1 내지 도 7을 참조하여 설명한 것과 동일한 것에 대한 설명은 생략하기로 한다.
도 8을 참조하면, 액정 표시 장치는 액정 패널(100)에 포함된 다수의 게이트 라인(GL1~GLn) 들 중 제1 그룹의 게이트 라인들에 게이트 신호들을 공급하는 제1 게이트 드라이버(310) 및 제2그룹의 게이트 라인들에 게이트 신호들을 공급하는 제2 게이트 드라이버(320)를 포함할 수 있다.
타이밍 컨트롤러(400)는 제1, 2 게이트 드라이버(310, 320)에 제1, 2 수평 동기 신호(HSYNC1, HSYNC2)를 각각 공급하여 제어할 수 있다.
예를 들어, 제1 게이트 드라이버(310)는 액정 패널(100)에 포함된 다수의 게이트 라인(GL1~GLn) 들 중 홀수 번째 게이트 라인들에 게이트 신호들을 공급하고, 제2 게이트 드라이버(320)는 짝수 번째 게이트 라인들에 게이트 신호들을 공급할 수 있다.
이 경우, 도 5 내지 도 7을 참조하여 설명하 바와 같이, 서로 인접하게 배치되어 동일한 극성으로 구동되는 홀수 번째 라인과 짝수 번째 라인에는 서로 다른 폭을 가지는 게이트 신호들이 각각 공급될 수 있다.
이를 위해, 타이밍 컨트롤러(400)는 제1 게이트 드라이버(310)에서 공급하는 게이트 신호들의 폭과 제2 게이트 드라이버(320)에서 공급하는 게이트 신호들의 폭이 서로 상이하도록, 제1, 2 수평 동기 신호(HSYNC1, HSYNC2)를 제1, 2 게이트 드라이버(310, 320)에 분리하여 각각 공급할 수 있다.
좀 더 구체적으로는, 타이밍 컨트롤러(400)는 제1 게이트 드라이버(310)에서 공급하는 게이트 신호들의 폭이 제2 게이트 드라이버(320)에서 공급하는 게이트 신호들의 폭보다 크도록, 제1, 2 수평 동기 신호(HSYNC1, HSYNC2)를 분리하여 공급할 수 있다.
또한, 타이밍 컨트롤러(400)는 데이터 드라이버(200)에 제1, 2 수평 동기 신호(HSYNC1, HSYNC2)를 교번적으로 공급하여, 서로 다른 폭을 가지는 데이터 신호가 교번적으로 데이터 라인(DL)에 공급되도록 할 수 있다.
예를 들어, 홀수 번째 라인에 공급되는 데이터 신호의 폭이 짝수 번째 라인에 공급되는 데이터 신호의 폭보다 크도록, 제1, 2 수평 동기 신호(HSYNC1, HSYNC2)를 교번적으로 데이터 드라이버(200)에 공급할 수 있다.
상기에서는, 2 라인 마다 공통 전압 신호(Vcom)과 데이터 신호(Vdata) 간 전위차의 극성이 반전되는 경우를 예로 들어 본 발명에 따른 액정 표시 장치의 실시 예를 설명하였으나, 본 발명은 이에 한정되지 않는다. 즉, 본 발명은 3 이상의 라인 마다 공통 전압 신호(Vcom)과 데이터 신호(Vdata) 간 전위차의 극성이 반전되는 경우에도 적용 가능하다.
도 9는 본 발명에 따른 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 제2 실시예를 도시한 것으로, 3 라인 마다 공통 전압 신호(Vcom)과 데이터 신호(Vdata) 간 전위차의 극성이 반전되는 경우를 도시한 것이다.
도 9를 참조하면, 서로 인접하게 배치되며 동일한 극성으로 구동되는 n 라인, n+1 라인 및 n+2 라인에 각각 공급되는 게이트 신호들(800, 810, 820) 중 적어도 어느 두 게이트 신호들의 폭이 서로 상이할 수 있다.
예를 들어, 상기 3개의 라인들 중 가장 먼저 구동되는 n 라인에 공급되는 게이트 신호(800)의 폭(Wg1)은 나머지 라인들에 공급되는 게이트 신호들(810, 820)의 폭(Wg2, Wg3)보다 클 수 있다. 즉, 상기 3개의 라인들 중 n 라인의 액정 셀을 충전하는 시간이 가장 길 수 있다.
또한, n+1 라인 및 n+2 라인에 각각 공급되는 게이트 신호들(810, 820)의 폭(Wg2, Wg3)은 서로 동일할 수 있다.
한편, n 라인 데이터 신호의 폭(Wd1)이 나머지 라인들의 데이터 신호들의 폭(Wd2, Wd3)보다 클 수 있으며, n+1 라인 및 n+2 라인 각각의 데이터 신호들의 폭(Wd2, Wd3)은 서로 동일할 수 있다.
그에 따라, 상기 서로 인접하게 배치된 n 라인, n+1 라인 및 n+2 라인의 충전율의 차이가 감소할 수 있으며, 가로 줄무늬 형태의 화면 불량 등의 발생을 감소 시킬 수 있다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
도 1 은 액정 표시 장치의 구성을 개략적으로 나타내는 블록도이다.
도 2는 반전 구동시 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 일실시예를 나타내는 도면이다.
도 3 및 도 4는 도 2에 도시된 신호들에 의해 액정 셀에 충전되는 전압의 파형에 대한 실시예들을 나타내는 도면이다.
도 5는 본 발명에 따른 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 제1 실시예를 나타내는 도면이다.
도 6 및 도 7은 도 5에 도시된 신호들에 의해 액정 셀에 충전되는 전압의 파형에 대한 실시예들을 나타내는 도면이다.
도 8은 본 발명의 실시예에 따른 액정 표시 장치의 구성에 대한 일실시예를 나타내는 블록도이다.
도 9는 본 발명에 따른 액정 패널에 공급되는 게이트 신호 및 데이터 신호의 파형에 대한 제2 실시예를 나타내는 도면이다.

Claims (11)

  1. 액정 패널; 및
    상기 액정 패널에 게이트 신호 및 2 라인 마다 반전되는 데이터 신호를 공급하는 드라이버IC를 포함하며,
    상기 액정 패널의 제1 데이터 라인 및 제 2 데이터 라인은 서로 인접하게 배치되어 동일한 극성으로 구동되고,
    상기 제 1 데이터 라인에 공급되는 데이터 신호의 폭은,
    상기 제 2 데이터 라인에 공급되는 데이터 신호의 폭보다 크며,
    상기 제 1 데이터 라인에 대응하는 제 1 게이트 라인에 공급되는 게이트 신호의 폭은,
    상기 제 2 데이터 라인에 대응하는 제 2 게이트 라인에 공급되는 게이트 신호의 폭보다 크며,
    상기 제1 데이터 라인은 상기 제2 데이터 라인보다 먼저 구동되며, 상기 제1 데이터 라인의 액정 셀에 전압을 충전하는 시간은 상기 제2 데이터 라인의 액정 셀에 전압을 충전하는 시간보다 긴 액정 표시 장치.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서, 상기 드라이버IC는
    상기 제1 게이트 라인에 상기 게이트 신호를 공급하는 제1 게이트 드라이버; 및
    상기 제2 게이트 라인에 상기 게이트 신호를 공급하는 제2 게이트 드라이버를 포함하는 액정 표시 장치.
  5. 제4항에 있어서, 상기 드라이버IC는
    상기 제1, 2 게이트 드라이버에 제1, 2 수평 동기 신호를 각각 공급하는 타이밍 컨트롤러를 포함하는 액정 표시 장치.
  6. 삭제
  7. 제1항에 있어서, 상기 드라이버IC는
    상기 제1 데이터 라인 및 상기 제 2 데이터 라인에 상기 데이터 신호를 공급하는 데이터 드라이버; 및
    상기 데이터 드라이버에 제1, 2 수평 동기 신호를 교번적으로 공급하는 타이밍 컨트롤러를 포함하는 액정 표시 장치.
  8. 제1항에 있어서, 상기 드라이버IC는
    상기 제1 데이터 라인의 액정 셀에 충전되는 전압과 상기 제2 데이터 라인의 액정 셀에 충전되는 전압은 동일한 액정 표시 장치.
  9. 액정 패널; 및
    상기 액정 패널에 게이트 신호 및 2 이상의 라인 마다 반전되는 데이터 신호를 공급하는 드라이버IC를 포함하며,
    상기 액정 패널의 제1 데이터 라인 및 제 2 데이터 라인은 서로 인접하게 배치되어 상이한 극성으로 구동되고, 상기 제2 데이터 라인과 제3 데이터 라인은 서로 인접하게 배치되어 동일한 극성으로 구동되며,
    상기 제 2 데이터 라인에 공급되는 데이터 신호의 폭은,
    상기 제 3 데이터 라인에 공급되는 데이터 신호의 폭보다 크며,
    상기 제 2 데이터 라인에 대응하는 제 2 게이트 라인에 공급되는 게이트 신호의 폭은,
    상기 제 3 데이터 라인에 대응하는 제 3 게이트 라인에 공급되는 게이트 신호의 폭보다 크며,
    상기 제2 데이터 라인은 상기 제3 데이터 라인보다 먼저 구동되며, 상기 제2 데이터 라인의 액정 셀에 전압을 충전하는 시간은 상기 제3 데이터 라인의 액정 셀에 전압을 충전하는 시간보다 긴 액정 표시 장치.
  10. 삭제
  11. 삭제
KR1020080130005A 2008-12-19 2008-12-19 액정표시장치 KR101550919B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080130005A KR101550919B1 (ko) 2008-12-19 2008-12-19 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080130005A KR101550919B1 (ko) 2008-12-19 2008-12-19 액정표시장치

Publications (2)

Publication Number Publication Date
KR20100071330A KR20100071330A (ko) 2010-06-29
KR101550919B1 true KR101550919B1 (ko) 2015-09-07

Family

ID=42368844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080130005A KR101550919B1 (ko) 2008-12-19 2008-12-19 액정표시장치

Country Status (1)

Country Link
KR (1) KR101550919B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120114022A (ko) 2011-04-06 2012-10-16 삼성디스플레이 주식회사 입체 영상 표시 장치

Also Published As

Publication number Publication date
KR20100071330A (ko) 2010-06-29

Similar Documents

Publication Publication Date Title
KR101322002B1 (ko) 액정표시장치
US9548031B2 (en) Display device capable of driving at low speed
KR102081131B1 (ko) 저속 구동이 가능한 표시장치
US9099054B2 (en) Liquid crystal display and driving method thereof
KR101310379B1 (ko) 액정표시장치와 그 구동방법
US8031153B2 (en) Liquid crystal display and driving method thereof
JP4787146B2 (ja) 液晶表示装置及びその駆動方法
JP2005115342A (ja) 表示装置およびその駆動方法
KR101953805B1 (ko) 표시 장치
KR20090092644A (ko) 액정표시장치와 그 구동방법
KR20110138006A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR101510896B1 (ko) 액정표시장치
KR20070080427A (ko) 액정표시장치와 그 구동방법
KR20140137831A (ko) 저속 구동용 표시장치와 그 구동방법
KR101550919B1 (ko) 액정표시장치
CN112673416A (zh) 控制装置及液晶显示装置
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
KR20080001176A (ko) 액정 표시장치 및 그의 구동방법
KR20130028595A (ko) 액정표시장치 및 이의 도트 인버전 구동방법
KR101550918B1 (ko) 액정표시장치
KR101220206B1 (ko) 액정표시장치의 구동장치 및 이의 구동방법
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR101246571B1 (ko) 2도트 인버젼 방식의 액정표시장치
KR101097643B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee