KR101528144B1 - 멀티 패널 표시장치 및 그 구동방법 - Google Patents

멀티 패널 표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR101528144B1
KR101528144B1 KR1020080117365A KR20080117365A KR101528144B1 KR 101528144 B1 KR101528144 B1 KR 101528144B1 KR 1020080117365 A KR1020080117365 A KR 1020080117365A KR 20080117365 A KR20080117365 A KR 20080117365A KR 101528144 B1 KR101528144 B1 KR 101528144B1
Authority
KR
South Korea
Prior art keywords
signal
image data
data
converted
frequency
Prior art date
Application number
KR1020080117365A
Other languages
English (en)
Other versions
KR20100058815A (ko
Inventor
공남용
서정훈
오의열
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080117365A priority Critical patent/KR101528144B1/ko
Publication of KR20100058815A publication Critical patent/KR20100058815A/ko
Application granted granted Critical
Publication of KR101528144B1 publication Critical patent/KR101528144B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 복수개의 표시장치를 구동하기 위한 구동회로 및 사용되는 메모리 용량을 간소화시킴으로써 그 제조비용을 감소시킬 수 있도록 한 멀티 패널 표시장치 및 그 구동방법에 관한 것으로, 복수개의 평판 표시 장치가 배열 구성되어 단일 화면을 구현하는 멀티 패널 표시장치에 있어서, 상기 평판 표시장치는 복수의 화소 영역을 구비하여 형성된 표시 패널; 복수의 게이트 및 데이터 라인을 각각 구동하는 게이트 및 데이터 드라이버; 사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터를 분할함과 아울러 외부로부터 입력된 동기신호들 중 적어도 하나의 신호 주파수를 변환하고 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 크기를 변환하여 출력하는 데이터 변조부; 및 상기 크기가 변환된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환된 영상 데이터가 상기 표시 패널의 크기 또는 해상도에 알맞게 표시되도록 게이트 및 데이터 드라이버를 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 한다.
Figure R1020080117365
멀티 패널, 액정 표시장치, 영상 스케일(Image Scale), 펄스 폭 변조

Description

멀티 패널 표시장치 및 그 구동방법{MULTI-PANEL DISPLAY AND METHOD OF DRIVING THE SAME}
본 발명은 복수개의 표시장치를 이용하여 단일화면을 구현하는 멀티 패널 표시장치 및 그 구동방법에 관한 것으로 특히, 각각의 표시장치를 구동하기 위한 구동회로 및 사용되는 메모리 용량을 간소화시킴으로써 그 제조비용을 감소시킬 수 있도록 한 멀티 패널 표시장치 및 그 구동방법에 관한 것이다.
정보화 사회에서 평판 표시장치(Flat Panel Display)는 시각정보 전달매체로서 그 중요성이 어느 때보다 강조되고 많은 종류의 평판 표시장치가 개발되고 있다. 최근, 대두되고 있는 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 디스플레이 패널(Plasma Display Panel) 및 발광 표시장치(Light Emitting Display) 등이 있다.
이 중, 액정 표시장치는 해상도, 컬러표시 및 화질 등이 우수하고 경량, 박형, 저소비 전력구동 등의 특징으로 인해 그 응용범위가 점차 넓어지고 있는 추세에 있다. 이러한 액정 표시장치는 크게 액정 셀들이 매트릭스 형태로 배열되어 영상을 표시하는 액정 패널(Liquid Crystal Panel), 액정 패널에 광을 조사하는 백라 이트 유닛(Back Light Unit) 및 액정 패널을 구동하는 구동 회로부로 구성된다. 이러한, 액정 표시장치는 영상 신호에 따라 액정 셀들의 광 투과율을 조절하여 화상을 표시하게 된다.
최근에는, 상기의 액정 표시장치를 비롯한 각각의 평판 표시장치들이 복수개씩 구성되어 단일 화면을 구현하는 멀티 표시장치로 이용되기도 한다.
하지만, 상기의 평판 표시장치들을 복수개씩 이용하여 단일화면을 구현하는 종래의 멀티 표시장치들은 각각 구성된 표시장치들에 대응되도록 스케일러 등의 변환 보드가 구비되어야 함에 문제점이 지적되고 있다. 구체적으로, 각 표시장치들에 대응되도록 구성된 각각의 변환 보드 등은 영상 데이터 분배기를 통해 각각 입력되는 영상 데이터를 공급받고, 공급받은 영상 데이터를 각 표시 장치의 위치, 크기 및 구동 주파수 등에 알맞게 변환한 후, 각각의 표시 장치들에 공급하게 된다. 다시 말해, 각각의 변환 보드 등은 영상 분배기를 통해 공급받은 영상 데이터를 각 표시장치의 위치에 맞게 검출한 다음, 검출된 각각의 영상 데이터를 각 표시장치의 크기에 맞게 변환하여 각 표시장치에 공급하게 된다.
이와 같이, 종래의 멀티 표시장치는 각각 사용되는 표시장치에 대응되도록 영상 분배기와 함께 스케일러 등의 변환 보드가 구비되어야 하기 때문에 회로 구성 및 구동 방법 등이 복잡해진다. 특히, 스케일러나 변환 보드 등은 A/D 변환기, 주파수 변환기, 디코딩 회로, D/A 변환기, 대용량 메모리 및 영상 스케일 변환 회로 등을 모두 구비하기 때문에 그 제조 비용이 더욱 상승하고, 생산 효율 또한 저하되는 문제가 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로 특히, 복수개의 평판 표시장치들을 구동하기 위한 구동회로 및 메모리 용량을 간소화함으로써 그 제조비용을 감소시키고 생산성 또한 향상시킬 수 있도록 한 멀티 패널 표시장치 및 그 구동 방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 멀티 패널 표시장치는 복수개의 평판 표시 장치가 배열 구성되어 단일 화면을 구현하는 멀티 패널 표시장치에 있어서, 상기 평판 표시장치는 복수의 화소 영역을 구비하여 형성된 표시 패널; 복수의 게이트 및 데이터 라인을 각각 구동하는 게이트 및 데이터 드라이버; 사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터를 분할함과 아울러 외부로부터 입력된 동기신호들 중 적어도 하나의 신호 주파수를 변환하고 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 크기를 변환하여 출력하는 데이터 변조부; 및 상기 크기가 변환된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환된 영상 데이터가 상기 표시 패널의 크기 또는 해상도에 알맞게 표시되도록 게이트 및 데이터 드라이버를 제어하는 타이밍 컨트롤러를 구비한 것을 특징으로 한다.
상기 데이터 변조부는 상기 옵셋 정보에 따라 내부적으로 ID 신호를 설정하고 상기 설정된 ID 신호를 저장 및 출력하는 ID 설정부, 상기 동기신호들 중 적어 도 하나의 신호 주파수를 확장 또는 축소 변환하여 변환 동기신호를 생성하는 주파수 변환부, 및 상기 ID 신호에 대응하도록 상기 영상 데이터를 검출 및 분할함과 아울러 분할된 영상 데이터의 수평방향 크기를 상기 변환된 동기신호에 대응하도록 확장 또는 축소 변환하여 상기 타이밍 컨트롤러에 공급하는 영상 변환부를 구비하며, 상기 영상 변환부는 상기 분할된 영상 데이터 저장한 후 상기 변환된 동기신호에 대응하도록 상기 분할된 영상 데이터를 수평 방향으로 확장 또는 축소 변환하기 위해 적어도 하나의 라인 메모리를 더 구비한 것을 특징으로 한다.
상기 영상 변환부는 상기 적어도 하나의 라인 메모리를 이용하여 상기 분할된 영상 데이터를 저장하고, 상기 변환된 동기신호에 따라 상기 저장된 분할 영상 데이터를 적어도 한 화소 단위로 복수번씩 출력함으로써 상기 수평 방향으로 크기가 변환된 영상 데이터를 생성 및 출력하는 것을 특징으로 한다.
상기 타이밍 컨트롤러는 상기 동기신호들 중 적어도 하나의 신호를 이용하여 상기 수평 방향으로 크기가 변환된 영상 데이터를 상기 표시 패널의 구동에 알맞도록 정렬한 다음 상기 데이터 드라이버에 공급하는 데이터 정렬부, 상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하고 주파수가 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 데이터 제어신호를 생성한 다음 상기 데이터 드라이버에 공급하는 데이터 제어신호 생성부, 및 상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수 또는 주파수와 함께 그 신호의 펄스 폭을 확장 또는 축소 변환하고 상기 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭 이 변환된 상기 게이트 제어신호를 생성한 다음 상기 게이트 드라이버에 공급하는 게이트 제어신호 생성부를 구비한 것을 특징으로 한다.
상기 복수의 평판 표시장치는 1×2, 2×1, 2×2, 내지 n×m(n과 m은 동일하거나 서로 다른 0 이상의 정수) 중 어느 한 형태로 배열 구성되며, 그 배열 형태에 상관없이 직렬, 병렬 또는 직렬과 병렬이 조합된 형태로 연결되어 상기 영상 데이터와 상기 동기신호들을 동시에 공급받아 단일 화면을 표시한 것을 특징으로 한다.
상기 사용자로부터 입력되는 옵셋 정보는 상기 각 평판 표시장치가 구성된 위치 정보, 상기 영상 데이터의 크기 정보, 상기 멀티 패널 표시장치의 전체 크기 정보, 개별적인 평판 표시장치의 크기 및 배열 위치 정보 중 적어도 하나의 정보인 것을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 멀티 패널 표시장치의 구동방법은 복수개의 평판 표시장치가 배열 구성되어 단일 화면을 구현하는 멀티 패널 표시장치의 구동방법에 있어서, 상기 평판 표시장치의 구동방법은 게이트 및 데이터 드라이버를 이용하여 표시 패널에 구비된 복수의 게이트 및 데이터 라인을 구동하는 단계; 사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터를 분할함과 아울러 외부로부터 입력된 동기신호들 중 적어도 하나의 신호 주파수를 변환하고 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 크기를 변환하여 출력하는 단계; 및 상기 크기가 변환된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환된 영상 데이터가 상기 표시 패널의 크기 또는 해상도에 알맞게 표시되도록 상 기 게이트 및 데이터 드라이버를 제어하는 단계를 포함한 것을 특징으로 한다.
상기 영상 데이터의 크기 변환 단계는 상기 옵셋 정보에 따라 내부적으로 ID 신호를 설정하고 상기 설정된 ID 신호를 저장 및 출력하는 단계, 상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하여 변환 동기신호를 생성하는 단계, 및 상기 ID 신호에 대응하도록 상기 영상 데이터를 검출 및 분할함과 아울러 분할된 영상 데이터의 수평방향 크기를 상기 변환된 동기신호에 대응하도록 확장 또는 축소 변환하여 출력하는 단계를 더 포함한 것을 특징으로 한다.
상기 분할 영상 데이터의 크기 변환 단계는 적어도 하나의 라인 메모리를 이용하여 상기 분할된 영상 데이터를 저장하는 단계, 및 상기 변환된 동기신호에 따라 상기 저장된 분할 영상 데이터를 적어도 한 화소 단위로 복수번씩 출력함으로써 상기 수평 방향으로 크기가 변환된 영상 데이터를 생성 및 출력하는 단계를 포함한 것을 특징으로 한다.
상기 게이트 및 데이터 드라이버를 제어하는 단계는 상기 수평 방향으로 크기가 변환된 영상 데이터를 상기 표시 패널의 구동에 알맞도록 정렬하여 상기 데이터 드라이버로 공급하는 단계, 상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하는 단계, 상기 주파수가 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 데이터 제어신호를 생성한 다음 상기 데이터 드라이버에 공급하는 단계, 상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수 또는 주파수와 함께 그 신호의 펄스 폭을 확장 또는 축소 변환하는 단계, 및 상기 주파수 및 펄스 폭이 변환된 신 호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 게이트 제어신호를 생성한 다음 상기 게이트 드라이버에 공급하는 단계를 포함한 것을 특징으로 한다.
본 발명의 실시 예에 따른 멀티 패널 표시장치는 다음과 같은 효과가 있다.
첫째, 본 발명은 복수개의 평판 표시장치들 각각이 영상 분배기나 스케일러 또는 변환 보드 등을 구비하지 않고도 내부 회로만으로 위치 및 표시 패널의 크기에 따라 입력된 영상을 분할하고 스케일(Scale) 변환하여 화면으로 표시할 수 있다.
둘째, 본 발명은 영상의 스케일을 변환하기 위한 메모리의 용량을 감소시킬 수 있으면서도 영상의 표시 효율을 더욱 향상시킬 수 있다.
셋째, 본 발명은 멀티 패널을 구동하기 위한 구동회로와 그 구동방법 및 사용되는 메모리의 용량을 간소화함으로써 그 제조비용을 감소시키고 생산 효율 또한 더욱 향상시킬 수 있다.
이하, 상기와 같은 특징을 갖는 본 발명의 실시 예에 따른 멀티 패널 표시장치 및 그 구동방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 멀티 패널 표시장치를 나타낸 구성도이다.
도 1에 도시된 바와 같이, 본 발명의 멀티 패널 표시장치는 복수개의 평판 표시 장치(DP1 내지 DP9)가 3×3 또는 그 이상의 형태로 배열 구성되어, 외부로부 터의 영상 데이터(RGB)와 동기신호(DCLK,Hsync,Vsync,DE)에 따라 단일 화면을 구현하게 된다. 여기서, 복수개의 평판 표시장치(DP1 내지 DP9)는 3×3 형태로만 한정되지 않고, 1×2, 2×1, 2×2, 4×4, 4×5, n×m(n과 m은 동일하거나 서로 다른 0 이상의 정수) 등의 다양한 크기와 형태로 구성될 수 있다.
상기 복수의 평판 표시장치(DP1 내지 DP9)는 그 배열 형태에 상관없이 직렬, 병렬 또는 직렬과 병렬이 조합된 형태 등으로 연결되어, 외부로부터의 영상 데이터(RGB)와 동기신호(DCLK,Hsync,Vsync,DE)를 동시에 공급받는다. 그리고 입력되는 영상 데이터(RGB)의 크기, 멀티 패널 표시장치의 전체 크기, 개별적인 평판 표시장치(DP1 내지 DP9)의 크기 및 각각의 배열 위치에 따라 입력된 영상 데이터(RGB)를 분할한 후, 분할한 영상 데이터의 크기가 변환되도록 표시함으로써 전체적으로 단일 화면을 구현하게 된다. 즉, 본 발명의 멀티 패널 표시장치에 구비된 각각의 표시장치(DP1 내지 DP9)들은 종래의 영상 데이터 분배기나 스케일러 또는 변환 보드 등을 구비하지 않고도 내부의 구성 회로만으로 각각의 위치 및 표시 패널의 크기에 따라 영상을 분할하고 그 스케일(Scale)을 변환하여 표시한다.
이와 같이, 단일 화면을 구현하는 본 발명의 멀티 패널 표시장치는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 디스플레이 패널(Plasma Display Panel) 또는 발광 표시장치(Light Emitting Display) 등을 각각의 평판 표시장치(DP1 내지 DP9)로 이용할 수 있다. 하지만, 이하에서는 액정 표시장치를 복수의 평판 표시장치(DP1 내지 DP9)로 이용한 경우만을 예로 설명하기로 한다.
도 2는 도 1에 도시된 복수개의 평판 표시장치 중 어느 하나의 평판 표시장치를 좀 더 구체적으로 나타낸 구성도이다. 여기서, 도 2에 도시된 평판 표시장치는 액정 표시장치인 것으로 설명하기로 한다.
도 2에 도시된 액정 표시장치는 복수의 화소 영역을 구비하여 형성된 액정패널(2); 복수의 데이터 라인(DL1 내지 DLm)을 구동하는 데이터 드라이버(4); 복수의 게이트 라인(GL1 내지 GLn)을 구동하는 게이트 드라이버(6); 사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터(RGB)를 분할함과 아울러 외부로부터 입력된 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나의 신호 주파수를 변환하고, 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 수평방향 크기를 변환하여 출력하는 데이터 변조부(10); 및 상기 크기가 변환된 영상 데이터(SC_Data)를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환 영상 데이터(SC_Data)가 상기 액정 패널(2)의 크기 또는 해상도에 알맞게 표시되도록 상기 게이트 및 데이터 드라이버를 제어하는 타이밍 컨트롤러(8)를 구비한 것을 특징으로 한다.
액정 패널(2)은 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터 라인(DL1 내지 DLm)에 의해 정의되는 각 화소 영역에 형성된 박막 트랜지스터(TFT; Thin Film Transistor) 및 TFT와 접속된 액정 커패시터(Clc)를 구비한다. 액정 커패시터(Clc)는 TFT와 접속된 화소 전극, 화소 전극과 액정을 사이에 두고 대면하는 공통전극으로 구성된다. TFT는 각각의 게이트 라인(GL1 내지 GLn)으로부터의 스캔 펄스에 응답하여 각각의 데이터 라인(DL1 내지 DLm)으로부터의 영상신호를 화소 전 극에 공급한다. 액정 커패시터(Clc)는 화소 전극에 공급된 영상신호와 공통전극에 공급된 공통전압의 차전압을 충전하고, 그 차전압에 따라 액정 분자들의 배열을 가변시켜 광 투과율을 조절함으로써 계조를 구현한다. 그리고, 액정 커패시터(Clc)에는 스토리지 커패시터(Cst)가 병렬로 접속되어 액정 커패시터(Clc)에 충전된 전압이 다음 데이터 신호가 공급될 때까지 유지되게 한다. 스토리지 커패시터(Cst)는 화소 전극이 이전 게이트 라인과 절연막을 사이에 두고 중첩되어 형성된다. 이와 달리 스토리지 커패시터(Cst)는 화소 전극이 스토리지 라인과 절연막을 사이에 두고 중첩되어 형성되기도 한다.
데이터 변조부(10)는 복수의 액정 표시장치(DP1 내지 DP9)에 각각 구성된 데이터 변조부와 마찬가지로 사용자로부터 입력된 옵셋 정보를 설정 및 저장하고, 외부로부터 영상 데이터(RGB) 및 동기신호(DCLK,Hsync,Vsync,DE)들을 동시에 공급받는다. 이러한 데이터 변조부(10)는 상기 설정된 옵셋 정보에 따라 입력되는 영상 데이터(RGB)를 분할함과 아울러, 입력되는 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나의 신호 예를 들어, 도트클럭(DCLK)과 수직 동기신호(Vsync)의 주파수를 확장 또는 축소 변환한다. 그리고 상기 주파수가 변환된 신호에 대응하도록 분할된 영상 데이터의 수평방향 크기를 확장 또는 축소 변환한다. 여기서, 상기 사용자로부터 입력되는 옵셋 정보는 각 액정 표시장치(DP1 내지 DP9)가 구성된 위치 정보, 입력되는 영상 데이터(RGB)의 크기, 멀티 패널 표시장치의 전체 크기, 개별적인 액정 표시장치(DP1 내지 DP9)의 크기 및 배열 위치 정보 중 적어도 하나의 정보가 될 수있다.
한편, 데이터 변조부(10)는 구동회로를 간소화하기 위해 타이밍 컨트롤러(8)에 내장될 수도 있다. 하지만 본 실시 예에서는 설명의 편의상 데이터 변조부(10)가 타이밍 컨트롤러(8)의 외부에 형성된 경우만을 설명하기로 한다. 이러한 데이터 변조부(10)의 구성 및 구동방법은 이 후 첨부된 도면을 참조하여 좀 더 구체적으로 설명하기로 한다.
타이밍 컨트롤러(8)는 상기 데이터 변조부(10)에서 수평 방향으로 크기가 변환된 영상 데이터(SC_Data)를 액정패널(2)의 구동에 알맞게 정렬하여 데이터 드라이버(4)에 공급한다. 아울러, 타이밍 컨트롤러(8)는 상기의 변환 영상 데이터(SC_Data)가 상기 액정 패널(2)의 크기 또는 해상도에 알맞게 표시되도록 상기 게이트 및 데이터 드라이버(6,4)를 제어하게 된다.
이를 위해, 타이밍 컨트롤러(8)는 상기의 동기신호(DCLK,Hsync,Vsync,DE) 즉, 도트클럭(DCLK), 데이터 인에이블 신호(DE), 수평 및 수직 동기신호(Hsync,Vsync)를 입력받아 적어도 하나의 신호 예를 들어, 도트 클럭(DCLK)이나 데이터 인에이블 신호(DE) 등의 주파수를 변환한다. 그리고 변환된 동기신호를 이용하여 게이트 및 데이터 제어신호들(GCS,DCS) 중 적어도 하나의 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭을 변환시킨다. 이렇게 변환된 게이트 및 데이터 제어신호(GCS,DCS)들은 게이트 및 데이터 드라이버(6,4)에 각각 공급된다. 이러한 타이밍 컨트롤러(8)의 구성과 구동 방법 또한 상기의 데이터 변환부(10)와 함께 첨부된 도면을 참조하여 이 후에 보다 구체적으로 설명하기로 한다.
데이터 드라이버(4)는 타이밍 컨트롤러(8)로부터의 발생 주기가 변환된 데이 터 제어신호(DCS) 예를 들어, 소스 스타트 펄스(SSP; Source Start Pulse), 소스 쉬프트 클럭(SSC; Source Shift Clock), 소스 출력 인에이블(tSOE; Source Output Enable) 신호 등을 이용하여, 타이밍 컨트롤러(8)로부터 정렬된 데이터(Data)를 아날로그 전압 즉, 영상 신호로 변환한다. 여기서, tSOE 신호는 발생 주기가 확장 또는 축소된 신호일 수 있다. 이에 따라, 데이터 드라이버(4)는 SSC에 응답하여 타이밍 컨트롤러(8)를 통해 정렬된 데이터(Data)를 래치한 후, 각 게이트 라인(GL1 내지 GLn)에 스캔 펄스가 공급되는 적어도 한 수평 주기마다 적어도 한 수평 라인 분의 영상신호를 각 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 데이터 드라이버(4)는 정렬된 데이터(Data)의 계조 값에 따라 소정 레벨을 가지는 정극성 또는 부극성의 감마전압을 선택하고 선택된 감마전압을 영상 신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다.
게이트 드라이버(6)는 타이밍 컨트롤러(8)로부터의 게이트 제어신호(GCS) 예를 들어, 게이트 스타트 펄스(tGSP; Gate Start Pulse), 게이트 쉬프트 클럭(tGSC; Gate Shift Clock), 게이트 출력 인에이블(tGOE; Gate Output Enable) 신호에 응답하여 순차적으로 스캔펄스를 발생하고, 이를 게이트 라인들(GL1 내지 GLn)에 순차적으로 공급한다. 여기서, tGOE 신호를 비롯한 tGSC 및 tGSP는 타이밍 컨트롤러(8)를 통해 그 발생 주기 또는 발생 주기와 함께 펄스 폭이 확장 또는 축소 변환된 신호가 될 수도 있다. 이로 인해, 게이트 드라이버(6)는 타이밍 컨트롤러(8)로부터의 발생 주기 또는 그 펄스 폭이 변환된 tGSP를 tGSC에 따라 쉬프트 시켜서 게이트 라인들(GL1 내지 GLn)에 스캔 펄스 예를 들어, 게이트 온 신호를 순차적으로 공급한다. 그리고, 게이트 라인들(GL1 내지 GLn)에 게이트 온 신호가 공급되지 않는 기간에는 게이트 오프 신호를 공급한다. 여기서, 게이트 드라이버(6)는 스캔 펄스의 펄스 폭을 그 주기가 변환된 tGOE 신호에 따라 제어한다.
도 3은 도 2에 도시된 데이터 변조부와 타이밍 컨트롤러를 좀 더 구체적으로 나타낸 구성도이다.
먼저, 도 3에 도시된 데이터 변조부(10)는 사용자로부터 입력된 옵셋 정보에 따라 내부적으로 ID 신호(ID_S)를 설정하고 설정된 ID 신호(ID_S)를 저장 및 출력하는 ID 설정부(22), 상기 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하여 변환 동기신호를 생성하는 주파수 변환부(24), 및 상기 ID 신호(ID_S)에 대응하도록 상기 영상 데이터(RGB)를 검출 및 분할함과 아울러 분할된 영상 데이터의 수평방향 크기를 상기 변환된 동기신호에 대응하도록 확장 또는 축소 변환하여 상기 타이밍 컨트롤러(8)에 공급하는 영상 변환부(26)를 구비한다.
여기서, 영상 변환부(26)는 검출된 영상 데이터 적어도 한 수평 라인 단위로 저장하고, 상기 변환된 동기신호에 대응하도록 저장된 영상 데이터를 수평 방향으로 확장 또는 축소 변환하기 위해 적어도 하나의 라인 메모리 또는 프레임 메모리를 구비한다.
ID 설정부(22)는 사용자로부터의 옵셋 정보 즉, 각 액정 표시장치의 구성 위치 및 크기 정보 등을 입력받는다. 다시 말해, 사용자는 복수의 액정 표시장치가 배열되면 각 액정 표시장치에 구성 위치 정보, 크기 정보 및 전체 액정 표시장치들 의 배열 정보 등을 미리 저장한다. 이러한 옵셋 정보는 사용자가 리모컨이나 딥 스위치 등으로 입력 및 설정할 수 있다. 이와 같이, ID 설정부(22)는 사용자로부터 옵셋 정보들이 입력되면 이를 고유의 ID 신호(ID_S)를 설정하고 설정된 ID 신호ID 신호(ID_S)를 저장 및 출력하게 된다. 이때, ID 설정부(22)는 설정된 ID 신호(ID_S)를 타이밍 컨트롤러(8)에 공급하기도 한다.
주파수 변환부(24)는 상기 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나의 신호 주파수를 상기 ID 신호(ID_S)에 포함된 액정 표시장치의 크기에 따라 확장 또는 축소 변환함으로써 변환 동기신호를 생성한다. 구체적으로, 주파수 변환부(24)는 도 4에 도시된 바와 같이, 상기 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나 예를 들어, 도트 클럭(DCLK)의 주파수를 확장 또는 축소 변환할 수 있다. 다시 말해, 주파수 변환부(24)는 도 4와 같이 60Hz의 주파수를 가지고 도트 클럭(DCLK)이 입력되면 180Hz 또는 120Hz 등의 주파수를 갖도록 그 주기를 확장 변환하게 된다. 반대로 주파수를 감소시켜 축소 변환할 수도 있다.
주파수를 3배 확장 변환하는 경우, 60Hz 주파수의 한 주기(T1)는 180Hz의 주파수 변환시 동일한 기간에 제 1 내지 제 3 주기(t1 내지 t3)를 갖도록 확장 변환될 수 있다. 만일, 60Hz의 구동 주파수를 120Hz 구동 주파수로 2배 변환하는 경우에는 60Hz 구동 주파수의 한 주기(T1)가 동일한 기간에 제 1 및 제 2 주기(t1 및 t2)를 갖도록 확장 변환될 수 있다.
주파수 변환부(24)는 도트 클럭(DCLK)의 주파수 외에도 수평 동기신호(Hsync) 및 수직 동기신호(Vsync)의 주파수 또한 변환 가능하다. 특히, 수직 동 기신호(Vsync)의 주파수 확장 신호는 검출된 영상 데이터의 수평방향 확장시 영상 변환부(26)의 라인 메모리 등에 공급될 수 있다. 이와 같이, 구동 주파수가 변환된 변환 동기신호는 영상 변환부(26)로 공급된다. 아울러, 주파수 변환부(24)는 외부로부터 입력되는 동기신호(DCLK,Hsync,Vsync,DE)를 타이밍 컨트롤러(8)에 동시에 공급하기도 한다.
도 5는 본 발명의 멀티 패널 표시장치에 단일 화면으로 구현되는 표시 영상을 나타낸 도면이다. 그리고, 도 6은 도 5의 표시 영상으로부터 분할된 영상과 상기 분할된 영상의 수평방향 확장 변환방법을 설명하기 위한 도면이다.
도 5 및 도 6을 참조하면, 영상 변환부(26)는 ID 설정부(22)로부터 공급되는 ID 신호(ID_S) 즉, 액정 표시장치의 위치 및 크기 정보 등에 따라 외부로부터 공급되는 영상 데이터(RGB)를 검출함으로써, 어느 한 영역의 분할 영상 데이터(SD_3)를 추출한다. 그리고, 분할된 영상 데이터(SD_3)를 주파수가 변환된 동기신호에 따라 수평 방향으로 확장 또는 축소 변환하여 타이밍 컨트롤러(8)에 공급하게 된다.
구체적으로, 영상 변환부(26)는 도 5에 도시된 전체 영상 즉, 단일 화면을 구현하기 위해 외부로부터 입력되는 영상 데이터(RGB)에서 입력 영상의 크기 및 각각의 ID 신호(ID_S)에 대응하도록 영상 데이터(RGB)를 분할하게 된다. 예를 들어, 도 5와 같이 2×2 형태로 배열 구성된 복수의 액정 표시장치 중 제 3 표시장치에 구비된 영상 변환부(26)의 경우, ID 신호(ID_S)에 따라 전체의 영상 데이터(RGB) 중에서 제 3 영역의 영상 데이터(SD_3)를 검출함으로써 분할 영상 데이터(SD_3)를 추출하게 된다.
그리고 영상 변환부(26)는 주파수가 변환된 동기신호를 공급받아 그에 대응하도록 상기의 분할 영상 데이터(SD_3)를 수평 방향으로 확장 또는 축소 변환함으로써 변환 영상 데이터(SC_Data)를 생성한다. 구체적으로, 영상 변환부(26)는 도 6에 도시된 바와 같이, 변환 영상 데이터(SC_Data)의 수평방향 크기를 동기신호의 주파수 확장 비율에 따라 확장시키게 된다. 다시 말해, 동기신호의 주파수가 60Hz 에서 120Hz로 확장된 경우, 동기신호의 주파수 확장 비율에 대응하여 분할 영상 데이터(SD_3)를 도 6과 같이 2배로 확장 시키게 된다. 이때, 분할 영상 데이터(SD_3)의 확장은 라인 메모리를 통해 순차적으로 저장 및 출력되는 분할 영상 데이터(SD_3)의 화소 단위 데이터들을 주파수가 변환된 동기신호에 따라 수평 방향으로 동일하게 추출함으로써 확장 가능하다.
본 발명의 멀티 패널 표시장치는 도 7과 같이 3×3 형태로 배열 구성될 수도 있다. 이 경우, 복수의 액정 표시장치(DP1 내지 DP9) 중 제 7 표시장치(DP7)에 구비된 영상 변환부(26)는 도 7에 도시된 전체의 영상 데이터(RGB) 중에서 제 7 영역의 영상 데이터를 검출함으로써 분할 영상 데이터(SD_7)를 생성하게 된다.
그리고 영상 변환부(26)는 주파수가 변환된 동기신호를 공급받아 그에 대응하도록 분할 영상 데이터(SD_7)를 확장 또는 축소 변환함으로써 변환 영상 데이터(SC_Data)를 생성한다. 구체적으로, 영상 변환부(26)는 도 8에 도시된 바와 같이 변환 영상 데이터(SC_Data)의 크기 예를 들어, 해상도 등을 동기신호의 주파수 확장 비율에 따라 수평 방향으로 확장시키게 된다. 예를 들어, 동기신호의 주파수가 60Hz 에서 180Hz로 확장된 경우, 동기신호의 주파수 확장 비율에 대응하여 분할 영상 데이터(SD_7)를 수평 방향으로 3배 확장 시키게 된다. 이때, 분할 영상 데이터(SD_7)의 확장은 라인 메모리를 통해 저장 및 출력되는 분할 영상 데이터(SD_7)의 화소 단위 데이터들을 주파수가 변환된 동기신호에 따라 수평 방향으로 동일하게 추출함으로써 확장 가능하다. 이와 같이, 수평 방향으로 크기가 변환된 변환 영상 데이터(SC_Data)들은 적어도 한 수평 라인 단위로 타이밍 컨트롤러(8)에 공급된다.
도 3에 도시된 타이밍 컨트롤러(8)는 상기 동기신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호를 이용하여 상기 수평 방향으로 크기가 변환된 영상 데이터(SC_Data)를 액정패널(2)의 구동에 알맞도록 정렬한 다음 데이터 드라이버(4)에 공급하는 데이터 정렬부(32), 상기의 ID 신호(ID_S)에 따라 상기 동기신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하고 주파수가 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 데이터 제어신호(DCS)를 생성한 다음 상기 데이터 드라이버(4)에 공급하는 데이터 제어신호 생성부(34), 및 상기의 ID 신호(ID_S)에 따라 상기 동기신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호 주파수 또는 주파수와 함께 그 신호 펄스 폭을 확장 또는 축소 변환하고 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 게이트 제어신호(GCS)를 생성한 다음 상기 게이트 드라이버(6)에 공급하는 게이트 제어신호 생성부(36)를 구비한다.
데이터 정렬부(32)는 영상 변환부(26)로부터 확장 변환된 영상 데이 터(SC_Data)와 함께 동기신호(DCLK,Hsync,Vsync,DE) 중 적어도 하나의 신호를 공급 받는다. 그리고 공급받은 적어도 하나의 동기신호(DCLK,Hsync,Vsync,DE)를 이용하여, 영상 변환부(26)로부터 매 수평 기간단위로 공급되는 변환 영상 데이터(SC_Data)를 액정패널(2)의 크기 및 해상도 등에 알맞게 정렬한다. 그리고, 정렬된 영상 데이터(Data)를 매 수평기간 단위로 데이터 드라이버(4)에 순차적으로 공급한다.
데이터 제어신호 생성부(34)는 ID 설정부(22)로부터의 ID 신호(ID_S)에 따라 입력된 동기신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호 예를 들어, 데이터 인에이블 신호(DE) 및 수직 동기신호(Vsync)의 주파수를 확장 또는 축소 변환한다. 이때의 변환 주파수는 도 4에 도시된 바와 같이 확장 또는 축소 변환 가능하다. 이 후, 데이터 제어신호 생성부(34)는 주파수가 확장 또는 축소 변환된 신호를 이용하여 tSOE 신호를 생성하게 된다. 이로 인해, tSOE 신호의 발생 주기는 종래의 1 수평 기간만이 아닌 2 내지 3 수평 기간 단위 등으로 변한되어 데이터 드라이버(4)로 공급된다. 데이터 드라이버(4)는 상기의 발생 주기가 변환된 tSOE 신호 등을 이용하여 각각의 데이터 라인(DL1 내지 DLm)으로 영상 신호가 공급되는 기간을 1 수평 기간만이 아닌 2 내지 3 수평 기간 단위 등으로 변환할 수 있다.
아울러, 데이터 제어신호 생성부(34)는 상기의 tSOE 신호 외에도 상기의 동기신호들(DCLK,DE,Hsync,Vsync)들을 이용하여 SSP, SSC, 및 POL 신호 등을 생성하고, 이를 데이터 드라이버(4)에 공급한다. 이때, SSP, SSC, 및 POL 신호 또한 주파수가 확장 또는 축소 변환된 신호에 의해 펄스 폭 또는 발생 주기가 변환될 수도 있다. 이러한, 데이터 제어신호(DCS)는 데이터 드라이버(4)의 구동 타이밍을 제어하기 위한 신호이며 여기서, POL 신호는 각 데이터 라인(DL1 내지 DLm)으로 공급되는 영상 신호의 극성을 변환하기 위한 신호이다.
게이트 제어신호 생성부(36)는 ID 설정부(22)로부터의 ID 신호(ID_S)에 따라 입력된 동기신호들(DCLK,DE,Hsync,Vsync) 중 적어도 하나의 신호 예를 들어, 데이터 인에이블 신호(DE) 및 수평 동기신호(Hsync)의 주파수를 확장 또는 축소 변환한다. 마찬가지로, 상기 신호들의 주파수 변환은 도 4에 도시된 바와 같이 확장 또는 축소 변환 가능하다. 이 후, 게이트 제어신호 생성부(36)는 주파수가 확장 또는 축소 변환된 신호를 이용하여 tGOE 신호를 생성하게 된다. 이로 인해, tGOE 신호의 발생 주기는 종래의 1 수평 기간만이 아닌 2 내지 3 수평 기간 단위 등으로 발생하게 되고, GSP와 GSC의 펄스 폭 또한 상기 tGOE 신호의 발생 주기에 따라 변화된다. 이와 같이, 게이트 제어신호 생성부(36)는 게이트 제어신호(GCS)의 발생 주기 및 펄스 폭을 변환하여 게이트 드라이버(6)에 공급함으로써, 게이트 드라이버(6)를 통해 각각의 게이트 라인(GL1 내지 GLn)으로 공급되는 게이트 온 신호의 출력 기간을 1 수평 기간 내지 3 수평 기간 등으로 변환되도록 한다.
도 9a 및 도 9b는 2×2 형태로 구성된 멀티 패널 표시장치에서 변환 영상 데이터의 수직 방향 확장 표시 방법을 설명하기 위한 파형도이다.
먼저, 도 9a를 참조하면, 데이터 제어신호 생성부(34)는 tSOE 신호의 주기를 2 수평 기간(2H) 단위로 지연시켜 생성한 다음, 이를 데이터 드라이버(4)에 공급한다. 이에 따라, 데이터 드라이버(4)는 2 수평기간(2H) 단위로 1 수평라인 분씩의 상기 정렬된 변환 영상 데이터(Data)를 래치시킨 후, 영상 신호로 변환하여 2 수평기간(2H) 단위로 각각의 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 게이트 제어신호 생성부(36)는 게이트 제어신호(GCS)의 신호 발생 주기를 변환하지 않고 바로 게이트 드라이버(6)에 공급한다. 이에, 게이트 드라이버(6)는 각각의 게이트 라인(GL1 내지 GLn)에 1 수평 기간 단위로 게이트 온 신호(Goutn 내지 Goutn+4)를 순차 공급하게 된다. 따라서, 액정 패널(2)에는 도 9a와 같이 2 수평라인 단위 즉, 2 수평 기간(2H) 단위로 동일한 영상 신호가 표시된다. 다시 말해, 액정 패널(2)에는 도 10에 도시된 바와 같이, 정렬된 변환 영상 데이터(Data)가 수직 방향으로 2배 확장되어 표시된다.
도 9b는 도 5와 같이 2×2 형태로 배열 구성된 멀티 패널 표시장치에서, 각각의 액정 표시장치가 정렬된 변환 영상 데이터(Data)를 수직 방향으로 확장하여 표시하는 다른 방법의 구동 파형도를 나타낸다.
이 경우, 데이터 제어신호 생성부(34)는 tSOE 신호의 주기를 2 수평 기간(2H) 단위로 지연시켜 생성한 다음, 이를 데이터 드라이버(4)에 공급한다. 이에 따라, 데이터 드라이버(4)는 2 수평기간(2H) 단위로 1 수평라인 분씩의 상기 정렬된 변환 영상 데이터(Data)를 래치시킨 후, 영상 신호로 변환하여 2 수평기간(2H) 단위로 각각의 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 게이트 제어신호 생성부(36)는 게이트 제어신호(GCS) 중 SSP와 SSC의 펄스 폭이 2 수평 기간(2H) 단위로 확장되도록 생성하고 tGOE 신호의 주기 또한 2 수평 기간(2H) 단위로 지연시켜 생성한 다음, 이를 게이트 드라이버(6)에 공급한다. 이에, 게이트 드라이버(6)는 각각의 게이트 라인(GL1 내지 GLn)에 2 수평 기간 단위로 게이트 온 신호(Goutn 내지 Goutn+4)를 순차 공급하게 되므로, 각각의 게이트 온 신호(Goutn 내지 Goutn+4)는 각각의 전단에 발생된 게이트 온 신호(Goutn-1 내지 Goutn+4-1)와 1 수평기간씩 중첩된다. 따라서, 액정 패널(2)에는 도 9b와 같이 2 수평라인 단위 즉, 2 수평 기간(2H) 단위로 동일한 영상 신호가 표시된다. 다시 말해, 액정 패널(2)에는 도 10에 도시된 바와 같이, 정렬된 변환 영상 데이터(Data)가 수직 방향으로 2배 확장되어 표시된다. 특히, 도 9b와 같이 영상을 확장하여 표시하는 경우에는 영상 신호를 2 수평기간 동안 충전하기 때문에 충전 기간이 길어져 영상의 표시 효율을 향상시킬 수 있다.
도 11a 및 도 11b는 3×3 형태로 구성된 멀티 패널 표시장치에서 변환 영상 데이터의 수직 방향 확장 표시 방법을 설명하기 위한 파형도이다.
먼저, 도 11a를 참조하면, 데이터 제어신호 생성부(34)는 tSOE 신호의 주기를 3 수평 기간(3H) 단위로 지연시켜 생성한 다음, 이를 데이터 드라이버(4)에 공급한다. 이에 따라, 데이터 드라이버(4)는 3 수평기간(3H) 단위로 1 수평라인 분씩의 상기 정렬된 변환 영상 데이터(Data)를 래치시킨 후, 영상 신호로 변환하여 3 수평기간(3H) 단위로 각각의 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 게이트 제어신호 생성부(36)는 게이트 제어신호(GCS)의 신호 발생 주기를 변환하지 않고 바로 게이트 드라이버(6)에 공급한다. 이에, 게이트 드라이버(6)는 각각의 게이트 라인(GL1 내지 GLn)에 1 수평 기간 단위로 게이트 온 신호(Goutn 내지 Goutn+4)를 순차 공급하게 된다. 따라서, 액정 패널(2)에는 도 11a와 같이 3 수평 라인 단위 즉, 3 수평 기간(3H) 단위로 동일한 영상 신호가 표시된다. 다시 말해, 액정 패널(2)에는 도 12에 도시된 바와 같이, 정렬된 변환 영상 데이터(Data)가 수직 방향으로 3배 확장되어 표시된다.
한편, 도 11b는 3×3 형태로 배열 구성된 멀티 패널 표시장치에서, 각각의 액정 표시장치가 정렬된 변환 영상 데이터(Data)를 수직 방향으로 확장하여 표시하는 다른 방법의 구동 파형도를 나타낸다.
이 경우, 데이터 제어신호 생성부(34)는 tSOE 신호의 주기를 3 수평 기간(3H) 단위로 지연시켜 생성한 다음, 이를 데이터 드라이버(4)에 공급한다. 이에 따라, 데이터 드라이버(4)는 3 수평기간(3H) 단위로 1 수평라인 분씩의 상기 정렬된 변환 영상 데이터(Data)를 래치시킨 후, 영상 신호로 변환하여 3 수평기간(3H) 단위로 각각의 데이터 라인(DL1 내지 DLm)에 공급한다. 이때, 게이트 제어신호 생성부(36)는 게이트 제어신호(GCS) 중 SSP와 SSC의 펄스 폭이 3 수평 기간(3H) 단위로 확장되도록 생성하고 tGOE 신호의 주기 또한 3 수평 기간(3H) 단위로 지연시켜 생성한 다음, 이를 게이트 드라이버(6)에 공급한다. 이에, 게이트 드라이버(6)는 각각의 게이트 라인(GL1 내지 GLn)에 3 수평 기간 단위로 게이트 온 신호(Goutn 내지 Goutn+4)를 순차 공급하게 되므로, 각각의 게이트 온 신호(Goutn 내지 Goutn+4)는 각각의 전단에 발생된 게이트 온 신호(Goutn-1 내지 Goutn+4-1)와 2 수평기간씩 중첩된다. 따라서, 액정 패널(2)에는 도 11b와 같이 3 수평라인 단위 즉, 3 수평 기간(3H) 단위로 동일한 영상 신호가 표시된다. 다시 말해, 액정 패널(2)에는 도 12에 도시된 바와 같이, 정렬된 변환 영상 데이터(Data)가 수직 방향으로 3배 확장 되어 표시된다. 특히, 도 11b와 같이 영상을 확장하여 표시하는 경우에는 영상 신호를 3 수평기간 동안 충전하기 때문에 충전 기간이 길어져 영상의 표시 효율을 향상시킬 수 있다.
이상 상술한 바와 같이, 본 발명의 실시 예에 따른 멀티 패널 표시장치 및 그 구동방법은 복수개의 평판 표시장치들 각각이 영상 분배기나 스케일러 또는 변환 보드 등을 구비하지 않고도 내부 회로만으로 위치 및 표시 패널의 크기에 따라 입력된 영상을 분할하고 스케일(Scale) 변환하여 화면으로 표시할 수 있다. 이때, 본 발명은 영상의 스케일을 변환하기 위한 메모리의 용량을 감소시킬 수 있으면서도 영상의 표시 효율을 더욱 향상시킬 수 있다. 아울러, 본 발명은 멀티 패널을 구동하기 위한 구동회로와 그 구동방법 및 사용되는 메모리의 용량을 간소화함으로써 그 제조비용을 감소시키고 생산 효율 또한 더욱 향상시킬 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 실시 예에 따른 멀티 패널 표시장치를 나타낸 구성도.
도 2는 도 1에 도시된 복수개의 평판 표시장치 중 어느 하나의 평판 표시장치를 구체적으로 나타낸 구성도.
도 3은 도 2에 도시된 데이터 변조부와 타이밍 컨트롤러를 좀 더 구체적으로 나타낸 구성도.
도 4는 동기신호들 중 도트 클럭의 주파수를 확장 변환 과정을 나타낸 도면.
도 5는 본 발명의 멀티 패널 표시장치에 단일 화면으로 구현되는 표시 영상을 나타낸 도면.
도 6은 도 5의 표시 영상으로부터 분할된 영상과 상기 분할된 영상의 수평방향 확장 변환방법을 설명하기 위한 도면.
도 7은 본 발명의 멀티 패널 표시장치에 단일 화면으로 구현되는 표시 영상을 나타낸 다른 도면.
도 8은 도 7의 표시 영상으로부터 분할된 영상과 상기 분할된 영상의 수평방향 확장 변환방법을 설명하기 위한 도면.
도 9a 및 도 9b는 2×2 형태로 구성된 멀티 패널 표시장치에서 변환 영상 데이터의 수직 방향 확장 표시 방법을 설명하기 위한 파형도.
도 10은 도 6의 변환 영상 데이터를 수직 방향 확장하여 표시한 영상을 나타낸 도면.
도 11a 및 도 11b는 3×3 형태로 구성된 멀티 패널 표시장치에서 변환 영상 데이터의 수직 방향 확장 표시 방법을 설명하기 위한 파형도이다.
도 12는 도 8의 변환 영상 데이터를 수직 방향 확장하여 표시한 영상을 나타낸 도면.
*도면의 주요 부분에 대한 부호의 간단한 설명*
2 : 액정 패널 4 : 데이터 드라이버
6 : 게이트 드라이버 8 : 타이밍 컨트롤러
10 : 데이터 변조부 22 : ID 설정부
24 : 주파수 변환부 26 : 영상 변환부
32 : 데이터 정렬부 34 : 데이터 제어신호 생성부
36 : 게이트 제어신호 생성부

Claims (10)

  1. 복수개의 평판 표시 장치가 배열 구성되어 단일 화면을 구현하는 멀티 패널 표시장치에 있어서,
    상기 평판 표시장치는 복수의 화소 영역을 구비하여 형성된 표시 패널;
    복수의 게이트 및 데이터 라인을 각각 구동하는 게이트 및 데이터 드라이버;
    사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터를 분할함과 아울러 외부로부터 입력된 동기신호들 중 적어도 하나의 신호 주파수를 변환하고 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 크기를 변환하여 출력하는 데이터 변조부; 및
    상기 크기가 변환된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환된 영상 데이터가 상기 표시 패널의 크기 또는 해상도에 알맞게 표시되도록 게이트 및 데이터 드라이버를 제어하는 타이밍 컨트롤러를 구비하고,
    상기 데이터 변조부는
    상기 옵셋 정보에 따라 내부적으로 ID 신호를 설정하고 상기 설정된 ID 신호를 저장 및 출력하는 ID 설정부,
    상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하여 변환 동기신호를 생성하는 주파수 변환부, 및
    상기 ID 신호에 대응하도록 상기 영상 데이터를 검출 및 분할함과 아울러 분할된 영상 데이터의 수평방향 크기를 상기 변환된 동기신호에 대응하도록 확장 또는 축소 변환하여 상기 타이밍 컨트롤러에 공급하는 영상 변환부를 구비하며,
    상기 영상 변환부는
    상기 분할된 영상 데이터 저장한 후 상기 변환된 동기신호에 대응하도록 상기 분할된 영상 데이터를 수평 방향으로 확장 또는 축소 변환하기 위해 적어도 하나의 라인 메모리를 더 구비한 것을 특징으로 하는 멀티 패널 표시장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 영상 변환부는
    상기 적어도 하나의 라인 메모리를 이용하여 상기 분할된 영상 데이터를 저장하고 상기 변환된 동기신호에 따라 상기 저장된 분할 영상 데이터를 적어도 한 화소 단위로 복수번씩 출력함으로써 상기 수평 방향으로 크기가 변환된 영상 데이터를 생성 및 출력하는 것을 특징으로 하는 멀티 패널 표시장치.
  4. 제 3 항에 있어서,
    상기 타이밍 컨트롤러는
    상기 동기신호들 중 적어도 하나의 신호를 이용하여 상기 수평 방향으로 크기가 변환된 영상 데이터를 상기 표시 패널의 구동에 알맞도록 정렬한 다음 상기 데이터 드라이버에 공급하는 데이터 정렬부,
    상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하고 주파수가 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 데이터 제어신호를 생성한 다음 상기 데이터 드라이버에 공급하는 데이터 제어신호 생성부, 및
    상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수 또는 주파수와 함께 그 신호의 펄스 폭을 확장 또는 축소 변환하고 상기 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 게이트 제어신호를 생성한 다음 상기 게이트 드라이버에 공급하는 게이트 제어신호 생성부를 구비한 것을 특징으로 하는 멀티 패널 표시장치.
  5. 제 1 항에 있어서,
    상기 복수의 평판 표시장치는
    1×2, 2×1, 2×2, 내지 n×m(n과 m은 동일하거나 서로 다른 0 이상의 정수) 중 어느 한 형태로 배열 구성되며, 그 배열 형태에 상관없이 직렬, 병렬 또는 직렬과 병렬이 조합된 형태로 연결되어 상기 영상 데이터와 상기 동기신호들을 동시에 공급받아 단일 화면을 표시한 것을 특징으로 하는 멀티 패널 표시장치.
  6. 제 1 항에 있어서,
    상기 사용자로부터 입력되는 옵셋 정보는
    상기 각 평판 표시장치가 구성된 위치 정보, 상기 영상 데이터의 크기 정보, 상기 멀티 패널 표시장치의 전체 크기 정보, 개별적인 평판 표시장치의 크기 및 배열 위치 정보 중 적어도 하나의 정보인 것을 특징으로 하는 멀티 패널 표시장치.
  7. 복수개의 평판 표시장치가 배열 구성되어 단일 화면을 구현하는 멀티 패널 표시장치의 구동방법에 있어서,
    상기 평판 표시장치의 구동방법은
    게이트 및 데이터 드라이버를 이용하여 표시 패널에 구비된 복수의 게이트 및 데이터 라인을 구동하는 단계;
    사용자로부터 입력된 옵셋 정보에 따라 외부로부터 입력된 영상 데이터를 분할함과 아울러 외부로부터 입력된 동기신호들 중 적어도 하나의 신호 주파수를 변환하고 상기 주파수가 변환된 신호에 따라 상기 분할된 영상 데이터의 크기를 변환하여 출력하는 단계; 및
    상기 크기가 변환된 영상 데이터를 정렬하여 상기 데이터 드라이버에 공급함과 아울러 상기 옵셋 정보에 따라 상기 변환된 영상 데이터가 상기 표시 패널의 크기 또는 해상도에 알맞게 표시되도록 상기 게이트 및 데이터 드라이버를 제어하는 단계를 포함하고,
    상기 영상 데이터의 크기 변환 단계는
    상기 옵셋 정보에 따라 내부적으로 ID 신호를 설정하고 상기 설정된 ID 신호를 저장 및 출력하는 단계,
    상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하여 변환 동기신호를 생성하는 단계, 및
    상기 ID 신호에 대응하도록 상기 영상 데이터를 검출 및 분할함과 아울러 분할된 영상 데이터의 수평방향 크기를 상기 변환된 동기신호에 대응하도록 확장 또는 축소 변환하여 출력하는 단계를 포함한 것을 특징으로 하는 멀티 패널 표시장치의 구동방법.
  8. 삭제
  9. 제 7 항에 있어서,
    상기 분할 영상 데이터의 크기 변환 단계는
    적어도 하나의 라인 메모리를 이용하여 상기 분할된 영상 데이터를 저장하는 단계, 및
    상기 변환된 동기신호에 따라 상기 저장된 분할 영상 데이터를 적어도 한 화소 단위로 복수번씩 출력함으로써 상기 수평 방향으로 크기가 변환된 영상 데이터를 생성 및 출력하는 단계를 포함한 것을 특징으로 하는 멀티 패널 표시장치의 구동방법.
  10. 제 9 항에 있어서,
    상기 게이트 및 데이터 드라이버의 제어 단계는
    상기 수평 방향으로 크기가 변환된 영상 데이터를 상기 표시 패널의 구동에 알맞도록 정렬하여 상기 데이터 드라이버로 공급하는 단계,
    상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수를 확장 또는 축소 변환하는 단계,
    상기 주파수가 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 데이터 제어신호를 생성한 다음 상기 데이터 드라이버에 공급하는 단계,
    상기 ID 신호에 따라 상기 동기신호들 중 적어도 하나의 신호 주파수 또는 주파수와 함께 그 신호의 펄스 폭을 확장 또는 축소 변환하는 단계, 및
    상기 주파수 및 펄스 폭이 변환된 신호를 이용하여 신호 발생 주기 또는 신호 발생 주기와 함께 펄스 폭이 변환된 게이트 제어신호를 생성한 다음 상기 게이트 드라이버에 공급하는 단계를 포함한 것을 특징으로 하는 멀티 패널 표시장치의 구동방법.
KR1020080117365A 2008-11-25 2008-11-25 멀티 패널 표시장치 및 그 구동방법 KR101528144B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080117365A KR101528144B1 (ko) 2008-11-25 2008-11-25 멀티 패널 표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080117365A KR101528144B1 (ko) 2008-11-25 2008-11-25 멀티 패널 표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20100058815A KR20100058815A (ko) 2010-06-04
KR101528144B1 true KR101528144B1 (ko) 2015-06-12

Family

ID=42360210

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080117365A KR101528144B1 (ko) 2008-11-25 2008-11-25 멀티 패널 표시장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR101528144B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020149709A1 (en) * 2019-01-18 2020-07-23 Samsung Electronics Co., Ltd. Electronic apparatus and method for controlling thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101139680B1 (ko) * 2010-12-03 2012-04-30 (주)쎄트렉아이 영상 데이터의 해상도 변환을 위한 영상 표시 장치 및 그 방법
KR102028336B1 (ko) 2012-12-03 2019-10-04 삼성전자주식회사 복수 스크린을 표시하는 디스플레이 장치 및 그 제어 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020031508A (ko) * 2000-10-20 2002-05-02 김영돈, 정춘보 어플리케이션 장치에서 다화면 출력 제어방법
JP3685668B2 (ja) * 1999-10-28 2005-08-24 株式会社日立製作所 マルチスクリーン用画面合成装置
KR20050096189A (ko) * 2003-02-13 2005-10-05 주식회사 새암테크 멀티스캔 제어 방법 및 led 전광판 장치
KR20080055704A (ko) * 2006-12-13 2008-06-19 엔이씨 일렉트로닉스 가부시키가이샤 액정 디스플레이 패널용 백라이트 휘도 제어

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3685668B2 (ja) * 1999-10-28 2005-08-24 株式会社日立製作所 マルチスクリーン用画面合成装置
KR20020031508A (ko) * 2000-10-20 2002-05-02 김영돈, 정춘보 어플리케이션 장치에서 다화면 출력 제어방법
KR20050096189A (ko) * 2003-02-13 2005-10-05 주식회사 새암테크 멀티스캔 제어 방법 및 led 전광판 장치
KR20080055704A (ko) * 2006-12-13 2008-06-19 엔이씨 일렉트로닉스 가부시키가이샤 액정 디스플레이 패널용 백라이트 휘도 제어

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020149709A1 (en) * 2019-01-18 2020-07-23 Samsung Electronics Co., Ltd. Electronic apparatus and method for controlling thereof
US10825378B2 (en) 2019-01-18 2020-11-03 Samsung Electronics Co., Ltd. Electronic apparatus and method for controlling thereof

Also Published As

Publication number Publication date
KR20100058815A (ko) 2010-06-04

Similar Documents

Publication Publication Date Title
KR101319342B1 (ko) 멀티 패널 표시장치 및 그 구동방법
KR101341014B1 (ko) 멀티 패널 표시장치 및 그 구동방법
JP4738428B2 (ja) 液晶表示装置の駆動方法及び駆動装置
KR100859666B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR101341905B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20120077507A (ko) 표시장치 및 이의 구동방법
US10074327B2 (en) Display apparatus and method of driving the same
KR20090092644A (ko) 액정표시장치와 그 구동방법
KR20160005839A (ko) 표시장치
KR101441385B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101296622B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US10529295B2 (en) Display apparatus and gate-driver on array control circuit thereof
CN102543019B (zh) 液晶显示装置的驱动电路及其驱动方法
KR101528144B1 (ko) 멀티 패널 표시장치 및 그 구동방법
KR100480180B1 (ko) 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR101973405B1 (ko) 액정표시장치
KR101243788B1 (ko) 표시장치의 구동장치와 그의 구동방법
KR101461034B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR102050432B1 (ko) 액정 표시장치 및 그 구동방법
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100831284B1 (ko) 액정표시장치의 구동방법
KR20050120264A (ko) 액정표시장치의 구동방법 및 구동장치
KR101630331B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20080094261A (ko) 액정표시장치 및 그의 구동 방법
KR101147832B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 5