KR101481838B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101481838B1
KR101481838B1 KR20080132771A KR20080132771A KR101481838B1 KR 101481838 B1 KR101481838 B1 KR 101481838B1 KR 20080132771 A KR20080132771 A KR 20080132771A KR 20080132771 A KR20080132771 A KR 20080132771A KR 101481838 B1 KR101481838 B1 KR 101481838B1
Authority
KR
South Korea
Prior art keywords
power supply
supply voltage
data driver
data
input
Prior art date
Application number
KR20080132771A
Other languages
English (en)
Other versions
KR20100074369A (ko
Inventor
강정호
조창훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR20080132771A priority Critical patent/KR101481838B1/ko
Publication of KR20100074369A publication Critical patent/KR20100074369A/ko
Application granted granted Critical
Publication of KR101481838B1 publication Critical patent/KR101481838B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Abstract

액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 인쇄회로기판과 직접적으로 접속된 데이터 드라이버 IC와 캐스케이드(Cascade) 접속된 데이터 드라이버 IC 내에서 발생하는 전원전압(VDD) 드롭(Drop)을 균일하게 하여 화질을 향상시킬 수 있다.
전원전압(VDD), 패킷 데이터(Packet Data), 캐스케이드(Cascade)

Description

액정표시장치{Liquid crystal display device}
본 발명은 액정표시장치에 관한 것으로, 특히 화질을 향상시킬 수 있는 액정표시장치에 관한 것이다.
액정표시장치는 콘트라스트(contrast) 비가 크고, 계조 표시나 동화상 표시에 적합하며 전력 소비가 작다는 특징 때문에 평판 표시장치 중에서도 그 비중이 증대되고 있다.
이러한 액정표시장치는 색상 구현을 위한 컬러필터층이 구비된 컬러필터 어레이 기판과, 상기 컬러필터 어레이 기판에 대향 합착된 박막트랜지스터 어레이 기판과, 상기 두 기판 사이에 형성된 액정층과, 상기 박막트랜지스터 어레이 기판을 구동하기 위한 구동회로부로 구성되어 각종 외부 신호에 의해 화상을 표시한다.
여기서, 상기 박막트랜지스터 어레이 기판에는 서로 수직 교차하여 정의된 각 화소에 각종 신호를 전달하는 게이트라인 및 데이터라인과, 신호를 화소전극에 선택적으로 인가하기 위한 박막트랜지스터(TFT)와, 단위 화소 영역이 다음에 어드레싱(addressing) 될 때까지 충전 상태를 유지하게 하는 스토리지 캐패시터(Cst)가 형성되어 있다.
상기 구동회로부에는 상기 게이트라인들을 구동하기 위한 게이트드라이버와, 상기 데이터라인을 구동하기 위한 데이터 드라이버와, 상기 게이트 및 데이터 드라이버를 제어하기 위한 타이밍 컨트롤러와, 액정표시장치에서 사용되는 여러가지의 구동전압들을 공급하는 전원 공급부가 구비되어 있다.
이때, 상기 게이트 및 데이터 드라이버는 다수의 드라이버 IC칩(Integrated Circuit Chip)들로 집적화될 수 있다.
집적화된 데이터 드라이버 IC 칩과 게이트 드라이버 IC 칩 각각은 액정표시장치에 실장시키는 방법에 따라 TCP(Tape Carrier Package) 상에 실장하여 액정패널에 접속되는 TAB(Tape Automated Bonding) 방식과 박막트랜지스터 어레이 기판 상에 드라이버 IC 칩을 직접 실장하는 COG(Chip On Glass) 방식 등이 있다.
최근에는 인쇄회로기판(PCB)의 크기를 최소화함으로써 액정표시장치를 더욱 박형화하고자, 드라이버 IC 칩들에 접속되는 신호라인들을 LOG(Line On Glaa) 방식으로 Glass 기판 상에 형성하고 있는 추세이다.
COG 방식의 액정표시장치에서는 드라이버 IC칩의 배선을 최대한 줄이기 위해서 LOG 라인들 통해 기판 상에 캐스케이드(Cascade) 접속되게 하여 상기 LOG 라인으로 전원전압(VDD), 비디오 신호, 샘플링 개시신호 등이 입력되게 한다.
한편, 드라이버 IC 칩이 캐스케이드(Cascade) 접속되는 경우, 데이터 드라이버 IC 칩으로부터 출력되는 전원전압(VDD)이 드롭(Drop) 되는 현상이 발생하게 된다. 즉, 인쇄회로기판(PCB)로부터 일정한 전원전압(VDD)이 다수의 데이터 드라이버 IC 칩으로 인가되면, 상기 인쇄회로기판(PCB)으로부터 멀어지는 데이터 드라이버 IC칩일 수록 인쇄회로기판(PCB)에서의 저항과 LOG 라인의 저항에 의해 전원전압(VDD)이 드롭(Drop) 되게 된다.
이로 인해, 데이터 드라이버 IC 칩 각각이 상이한 전원전압(VDD)에 의해 구동되어 액정패널에서 상기 데이터 드라이버 IC칩을 경계로 한 블록 딤(Block Dim) 현상과 같은 화질저하가 발생하게 된다.
본 발명은 캐스케이드 접속된 데이터 드라이버 IC내의 전원전압(VDD)과 인쇄회로기판과 직접적으로 접속된 데이터 드라이버 IC내의 전원전압(VDD)을 균일하게 해주어 화질을 향상시킬 수 있는 액정표시장치를 제공함에 그 목적이 있다.
본 발명의 실시예에 따른 액정표시장치는 화상을 표시하는 표시영역과 화상을 표시하지 않는 비표시영역으로 구분되는 액정패널과, 상기 액정패널의 일측면에 부착되어 제어신호와, 데이터 및 전원전압을 포함하는 구동전압을 공급하는 인쇄회로기판과, 상기 비표시영역의 일측에 칩 온 글라스(COG) 방식으로 부착된 게이트 드라이버 IC와, 상기 칩 온 글라스(COG) 방식으로 상기 비표시영역의 타측에 부착되며 상기 인쇄회로기판으로부터 직접 제어신호와, 데이터 및 전원전압을 공급받는 제1 데이터 드라이버 IC 및 상기 제1 데이터 드라이버 IC에 캐스케이드(Cascade) 접속되어 상기 인쇄회로기판으로부터 공급된 제어신호와, 데이터 및 전원전압을 상기 제1 데이터 드라이버 IC를 통해 공급받는 제2 데이터 드라이버 IC를 포함하고, 상기 제1 데이터 드라이버 IC는 상기 인쇄회로기판로부터 입력된 데이터 중 제1 및 제2 전원전압 선택신호에 따라 상기 전원전압을 상이한 저항값을 갖는 저항소자를 이용해서 인위적으로 강하시키는 전원전압 가변부를 포함한다.
본 발명은 인쇄회로기판과 직접적으로 접속된 데이터 드라이버 IC 내에 패킷 데이터(Packet Data)를 통해 입력된 전원전압 선택신호의 논리에 따라 전원전압(VDD)을 강하하는 전원전압 분압부를 두어 전원전압(VDD)을 분압하여 캐스케이드(Cascade) 접속된 데이터 드라이버 IC내의 전원전압(VDD)과 균일한 전원전압(VDD)을 갖도록 하여 화질을 향상시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명하기로 한다.
도 1은 본 발명에 따른 액정표시장치는 나타낸 도면이다.
도 1에 도시된 바와 같이, 본 발명에 따른 액정표시장치는 화상을 표시하는 표시영역(152)과 화상을 표시하지 않는 비표시영역(154)으로 구분되는 박막트랜지스터 어레이 기판(150)을 포함한다.
상기 박막트랜지스터 어레이 기판(150)의 표시영역(152)에는 영상신호를 전달하는 데이터라인(162)과, 상기 데이터라인(162)에 수직 교차되어 각 화소를 정의하고 스캔 신호를 전달하는 게이트라인(161)과, 상기 게이트라인(161) 및 데이터라인(162)의 교차 지점에 형성되어 게이트 전극, 게이트 절연막, 반도체층, 소스 및 드레인 전극으로 적층되는 박막트랜지스터(TFT)와, 보호막을 사이에 두고 상기 박막트랜지스터(TFT)와 연결되는 화소전극(110)을 포함한다.
상기 비표시영역(154)에는 상기 게이트라인(161) 및 데이터라인(162)으로부터 각각 연장 형성된 다수의 패드부(도시하지 않음)가 형성되어 있고, 상기 다수의 패드부는 박막트랜지스터 어레이 기판(150)에 부착된 다수의 게이트 드라이버 IC칩(170)과, 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)에 각각 연결된다.
상기 게이트 드라이버 IC칩(170)은 기판 상에 실장된 LOG 라인(182)에 의해 서로 연결되고, 각 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)도 상기 LOG 라인(182)을 통해 서로 연결된다. 상기 LOG 라인(182)은 각종 신호와 구동 전압들을 공급하는 인쇄회로기판(190, PCB)에 접속된다.
즉, 상기 LOG 라인(182)을 통해 상기 인쇄회로기판(190)의 각종 신호가 모든 게이트 드라이버 IC칩(170)과 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)에 전달된다.
상기 제1 데이터 드라이버 IC칩(180a)은 상기 인쇄회로기판(190)으로부터 직접 상기 LOG 라인(182)을 통해 각종 신호 및 구동 전압들이 공급되고, 상기 제2 데이터 드라이버 IC칩(180b)은 상기 제1 데이터 드라이버 IC칩(180a)과 상기 LOG 라인(182)을 통해 상기 인쇄회로기판(190)으로부터의 각종 신호 및 구동 전압들을 공급받는다.
상기 제1 데이터 드라이버 IC칩(180a)은 도 2a에 도시된 바와 같이, 입력쪽(Input Side)의 다수의 입력단자(160a)와 출력쪽(Output Side)의 다수의 출력단자(160b)를 구비하고 있다. 상기 다수의 입력단자(160a)에는 C_Sel이라는 옵션 핀을 더 포함하고 있는데, 상기 옵션 핀인 C-Sel 입력단자(C-Sel, 160a)는 전원전압(VDD)이 인가되는 입력단자(VDD, 160a)와 전기적으로 연결되어 있다.
결국, 상기 제1 데이터 드라이버 IC칩(180a)의 C-Sel 입력단자(C-Sel, 160a)에는 전원전압(VDD)이 직접적으로 인가되게 된다.
상기 제2 데이터 드라이버 IC칩(180b)은 도 2b에 도시된 바와 같이, 상기 제 1 데이터 드라이버 IC칩(180a)과 마찬가지로 입력쪽(Input Side)의 다수의 입력단자(160a)와 출력쪽(Output Side)의 다수의 출력단자(160b)를 구비하고 있다. 상기 다수의 입력단자(160a)에는 C-Sel이라는 옵션 핀을 더 포함하고 있는데, 상기 C-Sel 입력단자(C-Sel, 160a)는 그라운드 전압(VSS)이 인가되는 입력단자(VSS, 160a)와 전기적으로 연결되어 있다.
결국, 상기 제2 데이터 드라이버 IC칩(180b)의 C-Sel 입력단자(C-Sel, 160a)에는 그라운드 전압(VSS)이 직접적으로 인가되게 된다.
상기 제1 데이터 드라이버 IC칩(180a) 내부의 C-Sel 입력단자(C-Sel, 160a)에 전원전압(VDD)이 인가되고, 상기 제2 데이터 드라이버 IC칩(180b) 내부의 C-Sel 입력단자(C-Sel, 160a)에는 그라운드 전압(VSS)이 인가되게 된다.
상기 C-Sel 입력단자(C-Sel, 160a)를 전원전압(VDD)이 인가되는 입력단자(VDD, 160a)와 전기적으로 연결시킴으로써 상기 제1 데이터 드라이버 IC칩(180a)이 상기 인쇄회로기판(190)으로부터 직접적으로 각종 신호 및 구동 전압들을 공급받는 것으로 인식되게 한다.
또한, 상기 C-Sel 입력단자(C-Sel, 160a)를 그라운드 전압(VSS)이 인가되는 입력단자(VSS, 160a)와 전기적으로 연결시킴으로써 상기 제2 데이터 드라이버 IC칩(180b)이 캐스케이드(Cascade) 접속된 것으로 인식되게 한다.
결국, 상기 C-Sel 입력단자(C-Sel, 160a)를 어떤 전압의 입력단자(160a)와 연결되게 하느냐에 따라 캐스케이드(Cascade) 접속된 데이터 드라이버 IC칩 인지 아닌지를 구분할 수 있다. 다시 말해서, 상기 C-Sel 입력단자(C-Sel, 160a)는 상기 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)이 캐스케이드(Cascade) 접속된 데이터 드라이버 IC칩인지 아닌지를 인식할 수 있는 캐스케이드(Cascade) 선택 단자라고 할 수 있다.
상기 제1 데이터 드라이버 IC칩(180a)에 캐스케이드(Cascade) 접속된 제2 데이터 드라이버 IC칩(180b)의 경우에는, 상기 인쇄회로기판(190)으로부터의 전원전압(VDD)이 상기 제1 데이터 드라이버 IC칩(180a)과 상기 LOG 라인(182)에 통해 공급된다. 따라서, 상기 제1 데이터 드라이버 IC칩(180a)으로 직접 입력되는 전원전압(VDD)에 비해 상기 제2 데이터 드라이버 IC칩(180b)에 입력되는 전원전압(VDD)은 라인 저항과 같은 로드로 인해 드롭(Drop)이 발생하게 된다.
상기 제1 및 제2 데이터 드라이버 IC 칩(180a, 180b)으로 입력되는 전원전압(VDD)을 균일하게 하기 위해 상기 제1 데이터 드라이버 IC칩(180a)으로 입력되는 전원전압(VDD)을 인위적으로 전압강하시켜 상기 제2 데이터 드라이버 IC칩(180b)에 입력되는 전원전압(VDD)과 동일하게 해준다.
이를 위해 상기 제1 데이터 드라이버 IC칩(180a) 내부에는 도 3에 도시된 바와 같이, 전원전압 가변부(175)를 구비한다.
상기 제1 데이터 드라이버 IC칩(180a)은 도 1에 도시된 인쇄회로기판(도 1의 190)으로부터 공급된 전원전압(VDD)을 상기 인쇄회로기판(190)으로부터 공급된 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)의 논리값에 의해 선택되는 저항소자의 저항값으로 분압하여 출력하는 전원전압 가변부(175)를 구비한다.
상기 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)는 다양한 옵션 기 능에 따른 옵션 데이터인 패킷 데이터(Packet Data)에 포함되어 상기 인쇄회로기판(190)으로부터 상기 제1 데이터 드라이버 IC칩(180a)의 전원전압 가변부(175)로 공급된다.
상기 전원전압 가변부(175)에는 상기 인쇄회로기판(190)으로부터의 전원전압(VDD)이 입력되는 전원전압 입력단자(VDD_Input)와, 상기 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)가 입력되는 제1 및 제2 전원전압 선택신호 입력단자(VDD_Sel1, VDD_Sel2)를 포함한다.
또한, 상기 전원전압 가변부(175)에는 상기 전원전압 입력단자(VDD_Input)와 병렬로 접속된 제1 내지 제4 저항소자(R1 ~ R4)와, 상기 제1 내지 제4 저항소자(R1 ~ R4)와 각각 연결되며 상기 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)에 의해 제어되는 제1 내지 제 4 스위치 소자(SW1 ~ SW4)와, 상기 제1 내지 제4 스위치 소자(SW1 ~ SW4) 중 어느 하나의 스위치 소자(SW)가 온(On) 되어 상기 온(On) 된 스위치 소자(SW)와 접속된 저항소자에 의해 분압된 전원전압(VDD)이 출력되는 전원전압 출력단자(VDD_Output)를 더 포함한다.
상기 전원전압 가변부(175)의 제1 내지 제4 저항소자(R1 ~ R4)는 서로 상이한 저항값을 갖으며, 상기 제1 내지 제4 저항소자(R1 ~ R4)와 각각 전기적으로 접속된 제1 내지 제4 스위치 소자(SW1 ~ SW4)는 상기 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)의 상이한 논리값에 의해 턴-온/오프(On/Off) 된다.
상기 전원전압 가변부(175)의 동작에 대한 설명은 다음의 표 1을 참조하여 설명하기로 한다.
VDD_Sel1 VDD_Sel2 sw1 sw2 sw3 sw4
0(Low) 0(Low) On Off Off Off
0(Low) 1(High) Off On Off Off
1(High) 0(Low) Off Off On Off
1(High) 1(High) Off Off Off On
표 1에 도시된 바와 같이, 패킷 데이터(Packet Data)에 포함된 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)가 "00"인 경우에 상기 제1 스위치 소자(SW1)가 온(On) 되고, 제2 내지 제4 스위치 소자(SW2 ~ SW4)는 오프(Off) 된다.
상기 제1 스위치 소자(SW1)가 온(On) 됨에 따라 상기 전원전압 입력단자(VDD_Input)로부터 공급된 전원전압(VDD)은 상기 제1 저항소자(R1)의 저항값에 대응되게 분압되어 상기 전원전압 출력단자(VDD_Output)로 출력되게 된다. 이때, 상기 제1 저항소자(R1)의 저항값은 예를 들어 4Ω 정도일 수 있다.
또한, 상기 패킷 데이터(Packet Data)에 포함된 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)가 "01"인 경우에 상기 제2 스위치 소자(SW2)가 온(On) 되고, 상기 제1 스위치 소자(SW1)와 상기 제3 및 제4 스위치 소자(SW3, SW4)는 오프(Off) 된다.
상기 제2 스위치 소자(SW2)가 온(On) 됨에 따라 상기 전원전압 입력단자(VDD_Input)로부터 공급된 전원전압(VDD)은 상기 제2 저항소자(R2)의 저항값에 대응되게 분압되어 상기 전원전압 출력단자(VDD_Output)로 출력되게 된다. 이때, 상기 제2 저항소자(R2)의 저항값은 예를 들어 6Ω 정도일 수 있다.
상기 패킷 데이터(Packet Data)에 포함된 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)가 "10"인 경우에 상기 제3 스위치 소자(SW3)가 온(On) 되고, 상기 제1 및 제2 스위치 소자(SW1, SW2)와 제4 스위치 소자(SW4)는 오프(Off) 된다.
상기 제3 스위치 소자(SW3)가 온(On) 됨에 따라 상기 전원전압 입력단자(VDD_Input)로부터 공급된 전원전압(VDD)은 상기 제3 저항소자(R3)의 저항값에 대응되게 분압되어 상기 전원전압 출력단자(VDD_Output)로 출력되게 된다. 이때, 상기 제3 저항소자(R3)의 저항값은 예를 들어 8Ω 정도일 수 있다.
상기 패킷 데이터(Packet Data)에 포함된 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)가 "11"인 경우에 상기 제4 스위치 소자(SW4)가 온(On) 되고, 상기 제1 내지 제3 스위치 소자(SW1 ~ SW3)가 오프(Off) 된다.
상기 제4 스위치 소자(SW4)가 온(On) 됨에 따라 상기 전원전압 입력단자(VDD_Input)로부터 공급된 전원전압(VDD)은 상기 제4 저항소자(R4)의 저항값에 대응되게 분압되어 상기 전원전압 출력단자(VDD_Output)로 출력되게 된다. 이때, 상기 제4 저항소자(R4)의 저항값은 예를 들어 10Ω 정도일 수 있다.
상기 제1 내지 제4 저항소자(R1 ~ R4)의 저항값은 가변이 가능하다.
상기 전원전압 출력단자(VDD_Output)에서 출력된 분압된 전원전압(VDD)을 이용해서 상기 제1 데이터 드라이버 IC칩(180a)은 구동하게 된다.
이와 같이, 상기 제1 데이터 드라이버 IC칩(180a)은 상기 인쇄회로기판(190)으로부터 공급된 전원전압(VDD)을 상기 제1 및 제2 전원전압 선택신호(VDD_Sel1, VDD_Sel2)의 논리값에 따라 상기 제1 내지 제4 저항소자(R1 ~ R4) 중 어느 하나의 저항소자에 의해 분압시켜 전압 강하된 전원전압(VDD)을 이용해서 구동한다.
이와 같은 방법을 통해, 상기 인쇄회로기판(190)으로부터 직접 전원전압(VDD)이 인가되는 제1 데이터 드라이버 IC칩(180a)은 인위적으로 전압 강하된 전원전압(VDD)을 이용하여 구동하게 된다. 상기 제1 데이터 드라이버 IC칩(180a)과 캐스케이트(Cascade) 접속된 상기 제2 데이터 드라이버 IC칩(180b)은 상기 제1 데이터 드라이버 IC칩(180a)과 LOG 라인(182)의 로드 등으로 드롭(Drop) 된 전원전압(VDD)을 이용하여 구동하게 된다.
결국, 상기 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)은 균일하게 드롭(Drop) 된 전원전압(VDD)을 이용해서 구동하므로, 상기 제1 및 제2 데이터 드라이버 IC칩(180a, 180b)의 경계부분에서 각 데이터 드라이버 IC칩 별로 전원전압(VDD)의 차이로 인해 발생하는 블록 딤(Block Dim) 현상을 방지할 수 있다. 따라서, 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
도 1은 본 발명에 따른 액정표시장치는 나타낸 도면.
도 2a는 도 1의 제1 데이터 드라이버 IC의 입력 및 출력 단자를 나타낸 도면이고, 도 2b는 도 1의 제2 데이터 드라이버 IC의 입력 및 출력 단자를 나타낸 도면.
도 3은 도 1의 제1 데이터 드라이버 IC의 전원전압 가변부를 상세히 나타낸 도면.

Claims (5)

  1. 화상을 표시하는 표시영역과 화상을 표시하지 않는 비표시영역으로 구분되는 액정패널;
    상기 액정패널의 일측면에 부착되어 제어신호와, 데이터 및 전원전압을 포함하는 구동전압을 공급하는 인쇄회로기판;
    상기 비표시영역의 일측에 칩 온 글라스(COG) 방식으로 부착된 게이트 드라이버 IC;
    상기 칩 온 글라스(COG) 방식으로 상기 비표시영역의 타측에 부착되며 상기 인쇄회로기판으로부터 직접 제어신호와, 데이터 및 전원전압을 공급받는 제1 데이터 드라이버 IC; 및
    상기 제1 데이터 드라이버 IC에 캐스케이드(Cascade) 접속되어 상기 인쇄회로기판으로부터 공급된 제어신호와, 데이터 및 전원전압을 상기 제1 데이터 드라이버 IC를 통해 공급받는 제2 데이터 드라이버 IC;를 포함하고,
    상기 제1 데이터 드라이버 IC는 상기 인쇄회로기판로부터 입력된 데이터 중 제1 및 제2 전원전압 선택신호에 따라 상기 전원전압을 상이한 저항값을 갖는 저항소자를 이용해서 인위적으로 강하시키는 전원전압 가변부를 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제1 항에 있어서,
    상기 제1 데이터 드라이버 IC는 상기 전원전압이 입력되는 단자와 전기적으로 접속된 캐스케이드(Cascade) 옵션 단자를 포함하는 것을 특징으로 하는 액정표시장치.
  3. 제1 항에 있어서,
    상기 제2 데이터 드라이버 IC는 상기 구동전압 중 그라운드 전압이 입력되는 단자와 전기적으로 접속된 캐스케이드(Cascade) 옵션 단자를 포함하는 것을 특징으로 하는 액정표시장치.
  4. 제1 항에 있어서,
    상기 제1 및 제2 전원전압 선택신호는 상기 인쇄회로기판으로부터 입력된 데이터 중 패킷 데이터(Packet Data)에 포함되어 공급되는 것을 특징으로 하는 액정표시장치.
  5. 제1 항에 있어서,
    상기 제1 데이터 드라이버 IC의 전원전압 가변부는,
    상기 전원전압이 입력되는 전원전압 입력단자와, 상기 제1 및 제2 전원전압 선택신호가 입력되는 입력단자;
    상기 전원전압 입력단자와 병렬로 연결된 적어도 2 이상의 저항소자;
    상기 적어도 2 이상의 저항소자와 각각 전기적으로 접속되며 상기 제1 및 제 2 전원전압 선택신호에 따라 제어되는 적어도 2 이상의 스위치 소자; 및
    상기 적어도 2 이상의 스위치 소자 중 선택된 스위치 소자와 접속된 저항소자의 저항값에 의해 전압 강하된 전원전압을 출력하는 전원전압 출력소자;를 포함하는 것을 특징으로 하는 액정표시장치.
KR20080132771A 2008-12-24 2008-12-24 액정표시장치 KR101481838B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20080132771A KR101481838B1 (ko) 2008-12-24 2008-12-24 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20080132771A KR101481838B1 (ko) 2008-12-24 2008-12-24 액정표시장치

Publications (2)

Publication Number Publication Date
KR20100074369A KR20100074369A (ko) 2010-07-02
KR101481838B1 true KR101481838B1 (ko) 2015-01-12

Family

ID=42636893

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20080132771A KR101481838B1 (ko) 2008-12-24 2008-12-24 액정표시장치

Country Status (1)

Country Link
KR (1) KR101481838B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101912832B1 (ko) 2011-11-24 2018-10-30 삼성디스플레이 주식회사 광학 센서를 포함하는 표시 장치
KR101996555B1 (ko) 2012-09-03 2019-07-05 삼성디스플레이 주식회사 표시 장치의 구동 장치
KR102290117B1 (ko) * 2015-01-28 2021-08-17 엘지디스플레이 주식회사 게이트 드라이브 집적회로 및 이를 포함하는 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070081312A (ko) * 2006-02-10 2007-08-16 엘지.필립스 엘시디 주식회사 평판 표시장치
KR20080079827A (ko) * 2007-02-28 2008-09-02 엘지디스플레이 주식회사 액정표시장치용 구동회로부
KR20080086170A (ko) * 2007-03-22 2008-09-25 엘지디스플레이 주식회사 평판 표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070081312A (ko) * 2006-02-10 2007-08-16 엘지.필립스 엘시디 주식회사 평판 표시장치
KR20080079827A (ko) * 2007-02-28 2008-09-02 엘지디스플레이 주식회사 액정표시장치용 구동회로부
KR20080086170A (ko) * 2007-03-22 2008-09-25 엘지디스플레이 주식회사 평판 표시장치

Also Published As

Publication number Publication date
KR20100074369A (ko) 2010-07-02

Similar Documents

Publication Publication Date Title
KR100767365B1 (ko) 액정 표시 장치 및 그 구동 방법
US7463230B2 (en) Line on glass liquid crystal display and method of fabricating the same
US7123234B2 (en) Liquid crystal display of line-on-glass type having voltage difference compensating means
KR101191445B1 (ko) 액정 표시 장치 및 그의 제조 방법
US20060114209A1 (en) Gate line driving circuit, display device having the same, and apparatus and method for driving the display device
US7705820B2 (en) Liquid crystal display of line-on-glass type
US20050243046A1 (en) Liquid crystal display device
KR101481838B1 (ko) 액정표시장치
US7764257B2 (en) Apparatus and method for controlling gate voltage of liquid crystal display
KR20060112908A (ko) Cog 방식 액정표시소자
US7339633B2 (en) Liquid crystal display panel with reduced parasitic impedance
KR100865331B1 (ko) 티.에프.티. 표시장치
KR20020010320A (ko) 액정표시장치의 공통 전압 조절회로
KR101073248B1 (ko) 액정표시장치
KR101374100B1 (ko) 평판 표시장치
US8976167B2 (en) Driving circuit and driving controller capable of adjusting internal impedance
KR101108296B1 (ko) 액정표시장치 및 그 구동방법
KR100855486B1 (ko) 라인 온 글래스형 액정표시장치
KR100861273B1 (ko) 라인 온 글래스형 액정표시장치
KR100286979B1 (ko) 플리커링 현상 방지를 위한 액정표시장치
KR20040050523A (ko) 액정표시소자
KR101265324B1 (ko) 액정표시장치의 패드 구조 및 그 제조방법
KR101006441B1 (ko) 액정 표시판 조립체 및 액정 표시 장치
KR20040000958A (ko) 라인 온 글래스형 액정표시장치의 게이트 구동 장치 및 방법
KR20090042451A (ko) 액정 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 5