KR101469500B1 - 계통보호전송장치용 전송지연 검출장치 - Google Patents

계통보호전송장치용 전송지연 검출장치 Download PDF

Info

Publication number
KR101469500B1
KR101469500B1 KR1020120120942A KR20120120942A KR101469500B1 KR 101469500 B1 KR101469500 B1 KR 101469500B1 KR 1020120120942 A KR1020120120942 A KR 1020120120942A KR 20120120942 A KR20120120942 A KR 20120120942A KR 101469500 B1 KR101469500 B1 KR 101469500B1
Authority
KR
South Korea
Prior art keywords
delay time
transmission
master
delay
detector
Prior art date
Application number
KR1020120120942A
Other languages
English (en)
Other versions
KR20140054889A (ko
Inventor
성창환
이재환
Original Assignee
한국전력공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전력공사 filed Critical 한국전력공사
Priority to KR1020120120942A priority Critical patent/KR101469500B1/ko
Publication of KR20140054889A publication Critical patent/KR20140054889A/ko
Application granted granted Critical
Publication of KR101469500B1 publication Critical patent/KR101469500B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/04Processing captured monitoring data, e.g. for logfile generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals

Abstract

본 발명은 계통보호전송장치의 송수신 디지털신호의 전송 지연을 검출하는 전송지연 검출장치에 관한 것으로, 제 1 계통보호전송장치에 연결되고, 마스터 클럭을 생성하여 제 1 통신망을 통해 전송하며, 상기 마스터 클럭에 기초하여 제 1 패턴신호를 생성하는 마스터 검출기; 및 제 2 계통보호전송장치에 연결되고, 슬레이브 클럭을 생성하여 상기 제 1 통신망을 통해 전송되는 상기 마스터 클럭과 동기화시키며, 상기 동기화된 슬레이브 클럭에 기초하여 제 2 패턴신호를 생성하여 제 2 통신망을 통해 상기 마스터 검출기로 전송하는 슬레이브 검출기를 포함하되, 상기 마스터 검출기는 상기 제 1 패턴신호와 제 2 패턴신호 간의 시간차이를 연산하여 제 1 지연시간을 검출하는 것을 특징으로 하는, 전송지연 검출장치에 관한 것이다.

Description

계통보호전송장치용 전송지연 검출장치{TRANSMISSION DELAY DETECTING APPARATUS FOR PROTECTIVE INFORMATION TRANSMISSION AND RECEIVING EQUIPMENT}
본 발명은 계통보호전송장치의 송수신 디지털신호의 전송 지연을 검출하는 계통보호전송장치용 전송지연 검출장치에 관한 것으로, 더 구체적으로는 계통보호 전송장치 간에 송수신하는 디지털신호의 송수신 지연을 실시간으로 정확하게 측정하여 검출할 수 있도록 하는 계통보호전송장치용 전송지연 검출장치에 관한 것이다.
본 발명의 배경기술은 대한민국 공개특허공보 제 2010-0122743호(2010. 11. 23 공개)에 개시되어 있다.
송전선로나 배전선로는 지역적으로 복잡하게 분포되어 있다. 송배전 선로 등의 전력 계통에 고장(단락, 지락, 낙뢰 등)이 발생하게 되면, 고장 구간의 고장이 고장 발생 이외의 구간(건전 구간)으로 파급되어 광역 정전, 저전압 등의 문제가 발생할 수 있다. 이와 같이 고장구간의 고장이 건전구간으로 파급되는 것을 방지하기 위하여 송전선로의 고장상태를 판별하여 고장구간을 차단하여 전력계통에서 분리시키기 위한 장치로서 디지털 계전기가 적용되고 있다.
아울러, 보다 정확한 차단을 위하여 송전선로 양단에는 고장 발생시 송전선로의 계전기들 간의 계통보호신호를 송수신하는 계통보호전송장치가 적용되고 있다. 송전선로 일단(자국)에 설치된 계통보호전송장치는 송전선로 타단(상대국)의 계통보호전송장치에 계통보호신호를 전송하여 송전선로 타단의 디지털 계전기가 작동하도록 한다.
현재 국내에서는 154kV, 345kV 등 1,300여개 송전선로를 보호하는 2,800여대의 계통보호전송장치가 운용 중에 있다. 종래의 계통보호전송장치 메카니즘은 자국 계통보호전송장치 및 상대국 계통보호전송장치가 실시간으로 디지털신호를 송수신하며, 정상 동작여부를 제공하기 위해 전송신호 품질(BER, Bit Error Rate)을 측정, 관리하도록 구성되어 있다. 하지만, 초고압 송전선로를 보호하는 신호의 전송을 위해 사용되는 계통보호전송장치의 정상 동작여부는 BER과 더불어 디지털신호의 전송지연 품질 또한 필수적으로 관리되어야 한다. 하지만, 종래의 계통보호 전송장치에서는, 초고압 송전선로를 보호하는 신호가 요구하는 전송지연 품질에 대한 관리기능이 부재하여 원인을 알 수 없는 비정상 동작이 발생하고 있다.
도 1은 종래의 계통보호 전송장치의 운용 구성도를 나타낸 것이다. 통상적으로, 계통보호전송장치(10)는 T-1(1.544Mbps)급 속도의 디지털신호를 디지털 광전송로를 이용하여 상대편 계통보호전송장치(20)로 보내고 받는 동작을 수행한다. 이때, 디지털 광전송로 또는 기타 송수신 기능의 불량으로 BER(Bit Error Rate)이 정해진 품질수준을 만족하지 못할 경우에는, 각 장치의 디지털신호 수신부에 부가된 BER 측정부(12, 21)가 이를 감지하여 알림부(11, 22)를 통해 계통보호전송장치 외부로 알려준다.
그런데, 도 1의 종래의 계통보호 전송장치에서는, BER 품질은 양호하더라도 초고압 송전선로 보호신호가 전력회사에서 요구하는 전송지연 품질(예를 들어, 154kV, 345kV 기준 5ms 이내 전송지연 시간 유지 여부, 송수신 신호 간 전송지연의 차이의 발생 여부)을 확보하면서 송수신되고 있는지 여부는 확인할 수 없는 문제점이 있었다.
그 이유는 종래의 계통보호전송장치에는 실시간 전송지연을 측정, 기록 및 경고하는 기능이 없었기 때문이다. 실제 현장에서는 디지털 광전송로 또는 기타 계통보호전송장치 자체의 문제로 인해 송수신 신호의 전송지연이 발생하고, 이것이 초고압 송전선로 보호신호를 송수신하는데 문제를 야기하여 송전선로가 정상적으로 보호되고 있지 못한 상황임에도 문제를 발생시킨 계통보호전송장치에서는 이를 감지할 수 없었다. 또한, 송신과 수신 지연시간이 모두 5ms이내라 할지라도 디지털 광전송로 상의 송, 수신 경로가 상이할 수 있기 때문에 송, 수신의 차이가 발생할수 있으며, 이러한 경우에도 초고압 송전선로 보호신호를 송수신하는 데에 문제를 야기할 수 있었다.
따라서, 본 발명이 이루고자하는 기술적 과제는, 계통보호 전송장치 간에 송수신하는 디지털신호의 송수신 지연을 실시간으로 정확하게 측정하여 검출할 뿐만 아니라 계통보호 전송장치 간의 디지털 광전송로 상의 송신 경로와 수신 경로 간 전송지연시간의 차를 정확하게 검출함으로써, 계통보호 전송장치 또는 디지털 광전송로에 의해 발생하는 전송지연 오류를 검출할 수 있는, 계통보호전송장치용 전송지연 검출장치를 제공하는 데에 있다.
본 발명의 일 측면에 따르면, 본 발명은 계통보호전송장치의 송수신 디지털신호의 전송 지연을 검출하는 전송지연 검출장치로서, 제 1 계통보호전송장치에 연결되고, 마스터 클럭을 생성하여 제 1 통신망을 통해 전송하며, 상기 마스터 클럭에 기초하여 제 1 패턴신호를 생성하는 마스터 검출기; 및 제 2 계통보호전송장치에 연결되고, 슬레이브 클럭을 생성하여 상기 제 1 통신망을 통해 전송되는 상기 마스터 클럭과 동기화시키며, 상기 동기화된 슬레이브 클럭에 기초하여 제 2 패턴신호를 생성하여 제 2 통신망을 통해 상기 마스터 검출기로 전송하는 슬레이브 검출기를 포함하되, 상기 마스터 검출기는 상기 제 1 패턴신호와 제 2 패턴신호 간의 시간차이를 연산하여 제 1 지연시간을 검출하는 것을 특징으로 하는, 전송지연 검출장치를 제공한다.
본 발명에서, 상기 마스터 클럭과 상기 슬레이브 클럭은 IEEE 1588(2008년)에 따른 PTP(Precision Time Protocol) 프로토콜에 기초하여 동기화가 이루어지는 것이 바람직하다.
본 발명에서, 상기 제 1 통신망은 IEEE 802.3에 따른 이더넷망인 것이 바람직하다.
본 발명에서, 상기 마스터 검출기는 상기 마스터 클럭을 생성하는 마스터클럭 생성부; 상기 마스터 클럭에 기초하여 상기 제 1 패턴신호를 생성하는 제 1 패턴발생부; 상기 제 1 패턴신호와, 상기 슬레이브 검출기로부터 전송된 상기 제 2 패턴신호 간의 상기 제 1 지연시간을 측정하는 제 1 전송지연 측정부; 및 상기 측정된 제 1 지연시간을 기준지연시간과 비교하여, 상기 제 1 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 제 1 지연비교부를 포함하는 것이 바람직하다.
본 발명에서, 상기 마스터 검출기는 상기 제 2 통신망을 통해 상기 슬레이브 검출기에 상기 제 1 패턴신호를 전송하고, 상기 슬레이브 검출기는 상기 슬레이브 클럭을 생성하는 슬레이브클럭 생성부; 상기 슬레이브 클럭에 기초하여 상기 제 2 패턴신호를 생성하는 제 2 패턴발생부; 상기 마스터 검출기로부터 전송된 상기 제 1 패턴신호와, 상기 제 2 패턴신호 간의 제 2 지연시간을 측정하는 제 2 전송지연 측정부; 및 상기 측정된 제 2 지연시간을 상기 기준지연시간과 비교하여, 상기 제 2 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 제 2 지연비교부를 포함하는 것이 바람직하다.
본 발명에서, 상기 마스터 검출기는 상기 슬레이브 검출기로부터 상기 제 2 지연시간에 관한 정보를 더 전송받고, 상기 제 1 지연비교부는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 발생시키는 것이 바람직하다.
본 발명에서, 상기 슬레이브 검출기는 상기 마스터 검출기로부터 상기 제 1 지연시간에 관한 정보를 더 전송받고, 상기 제 2 지연비교부는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 발생시키는 것이 바람직하다.
본 발명에 따른 계통보호전송장치용 전송지연 검출장치는, 계통보호 전송장치 간에 송수신하는 디지털신호의 송수신 지연을 실시간으로 정확하게 측정하여 검출할 뿐만 아니라 계통보호 전송장치 간의 디지털 광전송로 상의 송신 경로와 수신 경로 간 전송지연시간의 차를 정확하게 검출함으로써, 계통보호 전송장치 또는 디지털 광전송로에 의해 발생하는 전송지연 오류를 검출할 수 있다.
도 1은 종래의 계통보호 전송장치의 운용 구성도를 나타낸 것이다.
도 2는 본 발명에 의한 일 실시예에 따른 계통보호전송장치용 전송지연 검출장치의 구성 및 계통보호 전송장치와의 연결관계를 도시한 것이다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면부호를 붙였다.
명세서 전체에서, 어떤 부분이 어떤 구성 요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
도 2는 본 발명에 의한 일 실시예에 따른 계통보호전송장치용 전송지연 검출장치의 구성 및 계통보호 전송장치와의 연결관계를 도시한 것으로서, 이를 참조하여 본 실시예를 설명하면 다음과 같다.
도 2에 도시된 바와 같이, 본 실시예에 따른 계통보호전송장치용 전송지연 검출장치는: 제 1 계통보호전송장치(10)에 연결되고, 마스터 클럭을 생성하여 제 1 통신망(이더넷망)을 통해 전송하며, 상기 마스터 클럭에 기초하여 제 1 패턴신호를 생성하는 마스터 검출기(100); 및 제 2 계통보호전송장치(20)에 연결되고, 슬레이브 클럭을 생성하여 상기 제 1 통신망(이더넷망)을 통해 전송되는 상기 마스터 클럭과 동기화시키며, 상기 동기화된 슬레이브 클럭에 기초하여 제 2 패턴신호를 생성하여 제 2 통신망(디지털 광전송로)을 통해 마스터 검출기(100)로 전송하는 슬레이브 검출기(200)를 포함한다. 마스터 검출기(100)는 상기 제 1 패턴신호와 제 2 패턴신호 간의 시간차이를 연산하여 제 1 지연시간을 검출한다.
상기 마스터 클럭과 상기 슬레이브 클럭은 IEEE 1588(2008년)에 따른 PTP(Precision Time Protocol) 프로토콜에 기초하여 동기화가 이루어지고, 제 1 통신망(이더넷망)은 IEEE 802.3에 따른 이더넷망인 것을 특징으로 한다.
마스터 검출기(100)는 상기 마스터 클럭을 생성하는 마스터클럭 생성부(110); 상기 마스터 클럭에 기초하여 제 1 패턴신호를 생성하는 패턴발생부(120); 상기 제 1 패턴신호와, 슬레이브 검출기(200)로부터 전송된 상기 제 2 패턴신호 간의 상기 제 1 지연시간을 측정하는 전송지연 측정부(130); 및 상기 측정된 제 1 지연시간을 기준지연시간과 비교하여, 상기 제 1 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 지연비교부(140)를 포함할 수 있다. 마스터 검출기(100)는 슬레이브 검출기(200)로부터 상기 제 2 지연시간에 관한 정보를 더 전송받을 수 있고, 지연비교부(140)는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 더 발생시킬 수 있다.
또한, 마스터 검출기(100)는 제 2 통신망(디지털 광전송로)을 통해 슬레이브 검출기(200)에 상기 제 1 패턴신호를 전송한다. 슬레이브 검출기(200)는 상기 슬레이브 클럭을 생성하는 슬레이브클럭 생성부(210); 상기 슬레이브 클럭에 기초하여 상기 제 2 패턴신호를 생성하는 패턴발생부(220); 마스터 검출기(100)로부터 전송된 상기 제 1 패턴신호와, 상기 제 2 패턴신호 간의 제 2 지연시간을 측정하는 전송지연 측정부(230); 및 상기 측정된 제 2 지연시간을 상기 기준지연시간과 비교하여, 상기 제 2 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 지연비교부(240)를 포함한다. 슬레이브 검출기(200)는 마스터 검출기(100)로부터 상기 제 1 지연시간에 관한 정보를 더 전송받을 수 있고, 지연비교부(240)는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 더 발생시킬 수 있다.
이와 같이 구성된 본 실시예의 동작 및 작용을 도 2를 참조하여 구체적으로 설명한다.
먼저, 도 2에 도시된 바와 같이 본 실시예에 따른 전송지연 검출장치의 마스터 검출기(100)에서 마스터클럭 생성부(110)는 마스터 클럭을 생성하고, 이 마스터 클럭은 통신모듈(150) 및 이와 연결된 이더넷망을 통하여 슬레이브 검출기(200)로 전송된다. 슬레이브 검출기(200)의 슬레이브클럭 생성부(210)는 슬레이브 클럭을 생성하되, 이를 상기 이더넷망과 통신모듈(250)을 통하여 전송된 상기 마스터클럭과 동시화시킨다.
본 실시예에서는, 상기 마스터 클럭과 슬레이브 클럭을 IEEE 1588(2008년)에 따른 PTP(Precision Time Protocol) 프로토콜에 기초하여 동기화시키는 것을 특징으로 한다. 통상적으로, 초고압 송전선로는 초당 60개의 Sine 파형을 발생시키며, 송전선로 보호신호는 제작사별로 상이하기는 하나 각 Sine 파형별로 30° 간격으로 만들어지기 때문에 정상적인 동작을 보장하기 위해서는 1.388ms(1second ÷ 60 Sine 파형 ÷ 12)보다는 작아야 한다. 본 실시예에서는 이보다 약 27배 더 정확도가 높은 0.05ms 단위를 기준으로 정하였다. 이를 위해 본 실시예에서는 상기 마스터 클럭과 슬레이브 클럭을 IEEE 1588(2008년)에 따른 PTP 프로토콜에 기초하여 동기화를 시키는 것이다.
물론, 클럭의 동기화를 위해 PTP 프로토콜이 아닌 GPS장치를 각각의 계통보호전송장치에 부가하여 계통보호전송장치들의 클럭을 동기화시킬 수도 있다. 그러나, GPS장치는 GPS위성의 내부시간을 수신하도록 되어 있으며, 최소단위도 1,000ms(1 second)로서 0.05ms 단위로 동기화하기는 어려우며, GPS시간을 외부로 제공하기 위해 GPS장치별로 처리하는 회로의 특성도 상이하여 GPS 시각정보를 입력으로 사용하는 것은 근원적으로 오차를 가질 수 밖에 없다.
반면, 2008년 IEEE에서 표준을 개정하여 발표한 PTP 프로토콜은 마스터와 슬레이브 간의 동기화와 관련하여 다음과 같이 규정하고 있다.
"The clock now knows the offset during this transaction and can correct itself by this amount to bring it into agreement with their master.
One assumption is that this exchange of messages happens over a period of time so small that this offset can safely be considered constant over that period. Another assumption is that the transit time of a message going from the master to a slave is equal to the transit time of a message going from the slave to the master. Finally, it is assumed that both the master and slave can accurately measure the time they send or receive a message. The degree to which these assumptions hold true determines the accuracy of the clock at the slave device."
IEEE 1588-2008에 따르면, PTP 프로토콜은 마스터와 슬레이브 간에 IEEE-802.3 Ethernet 프로토콜을 이용하여 마스터 클럭(Master Clock)과 슬레이브 클럭(Slave Clock)을 동일한 이더넷(Ethernet)의 전송망을 통해 상기 기재한 0.05ms보다도 더 정확한 수준으로 동일한 시간 정보로 동기화시킬 수 있다. 이에 본 실시예에서는, 상기 마스터 클럭과 슬레이브 클럭을 IEEE 1588(2008년)에 따른 PTP 프로토콜에 기초하여 동기화시킴과 동시에, 마스터 검출기(100)와 슬레이브 검출기(200) 간에는 IEEE 802.3에 따른 이더넷망을 통해 통신이 이루어질 수 있도록 한다.
다음으로, 마스터 검출기(100)의 패턴발생부(120)는 마스터클럭 생성부(110)로부터 제공되는 마스터 클럭에 기초하여 일정 시간 간격, 예를 들어 1초마다 클럭정보가 내장된 제 1 패턴신호를 생성하여 계통보호 전송장치(10)를 통해 상대국 계통보호전송장치(20)로 전송한다. 마찬가지로, 슬레이브 검출기(200)의 패턴발생부(220)는 슬레이브클럭 생성부(210)로부터 제공되는 슬레이브 클럭에 기초하여 일정 시간 간격, 예를 들어 1초마다 해당 클럭정보가 내장된 제 2 패턴신호를 생성하여 계통보호 전송장치(20)를 통해 그의 상대국인 계통보호전송장치(10)로 전송한다.
그리고, 마스터 검출기(100)의 전송지연 측정부(130)는 슬레이브 검출기(200)로부터 전송되어 온 상기 제 2 패턴신호를 계통보호 전송장치(10)로부터 전달받아, 상기 제 1 패턴신호와 상기 제 2 패턴신호 간의 제 1 지연시간을 측정 또는 계산하여 그 결과를 비휘발성 메모리(미도시)에 저장한다. 이와 함께 전송지연 측정부(130)는 측정된 상기 제 1 지연시간을 상대국 계통보호 전송장치(20)를 통해 슬레이브 검출기(200)의 전송지연 측정부(230)에 전송한다.
마찬가지로, 슬레이브 검출기(200)의 전송지연 측정부(230)는 마스터 검출기(100)로부터 전송되어 온 상기 제 1 패턴신호를 계통보호 전송장치(20)로부터 전달받아, 상기 제 1 패턴신호와 상기 제 2 패턴신호 간의 제 2 지연시간을 측정 또는 계산하여 그 결과를 비휘발성 메모리(미도시)에 저장한다. 이와 함께 전송지연 측정부(230)는 측정된 상기 제 2 지연시간을 그의 상대국인 계통보호 전송장치(10)를 통해 마스터 검출기(100)의 전송지연 측정부(130)에 전송한다.
그리고, 마스터 검출기(100)의 지연비교부(140)는 상기 측정된 제 1 지연시간을 기준지연시간과 비교하여, 상기 제 1 지연시간이 상기 기준지연시간(예를 들어 5ms)을 초과하면 해당 이벤트의 발생을 비휘발성 메모리(미도시)에 저장하고 알람 등의 경고수단(미도시)을 통해 경고를 발생시킨다. 또한, 지연비교부(140)는 전송지연 측정부(130)로부터 상기 제 2 지연시간에 관한 정보를 전달받아 제 1 지연시간과 제 2 지연시간 간의 차이를 계산하여, 그 차이가 미리 설정된 기준차이(예를 들어, 0.05ms)를 초과하는 경우에도 해당 이벤트의 발생을 비휘발성 메모리(미도시)에 저장하고 경고를 발생시킨다. 물론, 지연비교부(140)는 상기 전달받은 제 2 지연시간을 기준지연시간과 비교하여, 상기 제 2 지연시간이 상기 기준지연시간(예를 들어 5ms)을 초과하는 경우에도 경고를 발생시킬 수 있다.
한편, 슬레이브 검출기(200)의 지연비교부(240)는 상기 측정된 제 2 지연시간을 기준지연시간과 비교하여, 상기 제 2 지연시간이 상기 기준지연시간(예를 들어 5ms)을 초과하면 해당 이벤트의 발생을 비휘발성 메모리(미도시)에 저장하고 경고수단(미도시)을 통해 경고를 발생시킨다. 또한, 지연비교부(240)는 전송지연 측정부(230)로부터 상기 제 1 지연시간에 관한 정보를 전달받아 제 1 지연시간과 제 2 지연시간 간의 차이를 계산하여, 그 차이가 미리 설정된 기준차이(예를 들어, 0.05ms)를 초과하는 경우에도 해당 이벤트의 발생을 비휘발성 메모리(미도시)에 저장하고 경고를 발생시킨다. 물론, 지연비교부(240)는 상기 전달받은 제 1 지연시간을 기준지연시간과 비교하여, 상기 제 1 지연시간이 상기 기준지연시간(예를 들어 5ms)을 초과하는 경우에도 경고를 발생시킬 수 있다.
이와 같이, 본 실시예에 따른 계통보호 전송장치용 전송지연 검출장치는 IEEE 1588-2008에 따른 PTP 프로토콜에 기초하여 마스터 클럭과 슬레이블 클럭을 동기화시키고 이에 기초하여 패턴신호를 생성하여 비교함으로써, 각 계통보호 전송장치 간에 송수신하는 디지털신호의 송수신 지연을 실시간으로 정확하게 측정하여 검출할 수 있다. 뿐만 아니라, 본 실시예에 따른 계통보호 전송장치용 전송지연 검출장치는 각 계통보호 전송장치 간의 디지털 광전송로 상의 송신 경로와 수신 경로 간 전송지연시간의 차를 정확하게 검출함으로써, 계통보호 전송장치 또는 디지털 광전송로에 의해 발생하는 전송지연 오류를 정확하게 검출할 수 있다. 또한, 본 실시예에 따르면, 전송지연 검출 품질 수준을 초고속 송전선 보호신호가 만들어지는 일반적인 주기(약 1.388ms)보다 훨씬 정확하게(예를 들어 0.05ms) 측정함으로써, 계통보호전송장치 또는 디지털 광전송로에 의해 발생하는 전송지연 문제점을 도출할 수 있다.
이상에서 본 발명의 실시 예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (7)

  1. 계통보호전송장치의 송수신 디지털신호의 전송 지연을 검출하는 전송지연 검출장치로서,
    제 1 계통보호전송장치에 연결되고, 마스터 클럭을 생성하여 제 1 통신망을 통해 전송하며, 상기 마스터 클럭에 기초하여 제 1 패턴신호를 생성하는 마스터 검출기; 및
    제 2 계통보호전송장치에 연결되고, 슬레이브 클럭을 생성하여 상기 제 1 통신망을 통해 전송되는 상기 마스터 클럭과 동기화시키며, 상기 동기화된 슬레이브 클럭에 기초하여 제 2 패턴신호를 생성하여 제 2 통신망을 통해 상기 마스터 검출기로 전송하는 슬레이브 검출기를 포함하되,
    상기 마스터 검출기는 상기 제 1 패턴신호와 제 2 패턴신호 간의 시간차이를 연산하여 제 1 지연시간을 검출하고,
    상기 마스터 검출기는 상기 마스터 클럭을 생성하는 마스터클럭 생성부; 상기 마스터 클럭에 기초하여 상기 제 1 패턴신호를 생성하는 제 1 패턴발생부; 상기 제 1 패턴신호와, 상기 슬레이브 검출기로부터 전송된 상기 제 2 패턴신호 간의 상기 제 1 지연시간을 측정하는 제 1 전송지연 측정부; 및 상기 측정된 제 1 지연시간을 기준지연시간과 비교하여, 상기 제 1 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 제 1 지연비교부를 포함하고,
    상기 마스터 검출기는 상기 제 2 통신망을 통해 상기 슬레이브 검출기에 상기 제 1 패턴신호를 전송하고,
    상기 슬레이브 검출기는 상기 슬레이브 클럭을 생성하는 슬레이브클럭 생성부; 상기 슬레이브 클럭에 기초하여 상기 제 2 패턴신호를 생성하는 제 2 패턴발생부; 상기 마스터 검출기로부터 전송된 상기 제 1 패턴신호와, 상기 제 2 패턴신호 간의 제 2 지연시간을 측정하는 제 2 전송지연 측정부; 및 상기 측정된 제 2 지연시간을 상기 기준지연시간과 비교하여, 상기 제 2 지연시간이 상기 기준지연시간을 초과하면 경고를 발생시키는 제 2 지연비교부를 포함하는 것을 특징으로 하는, 전송지연 검출장치.
  2. 제 1항에 있어서,
    상기 마스터 클럭과 상기 슬레이브 클럭은 IEEE 1588(2008년)에 따른 PTP(Precision Time Protocol) 프로토콜에 기초하여 동기화가 이루어지는 것을 특징으로 하는, 전송지연 검출장치.
  3. 제 2항에 있어서,
    상기 제 1 통신망은 IEEE 802.3에 따른 이더넷망인 것을 특징으로 하는, 전송지연 검출장치.
  4. 삭제
  5. 삭제
  6. 제 1항에 있어서,
    상기 마스터 검출기는 상기 슬레이브 검출기로부터 상기 제 2 지연시간에 관한 정보를 더 전송받고,
    상기 제 1 지연비교부는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 발생시키는 것을 특징으로 하는, 전송지연 검출장치.
  7. 제 1항에 있어서,
    상기 슬레이브 검출기는 상기 마스터 검출기로부터 상기 제 1 지연시간에 관한 정보를 더 전송받고,
    상기 제 2 지연비교부는 상기 제 1 지연시간과 상기 제 2 지연시간 간의 차이를 계산하여, 상기 차이가 미리 설정된 기준차이를 초과하면 경고를 발생시키는 것을 특징으로 하는, 전송지연 검출장치.
KR1020120120942A 2012-10-30 2012-10-30 계통보호전송장치용 전송지연 검출장치 KR101469500B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120120942A KR101469500B1 (ko) 2012-10-30 2012-10-30 계통보호전송장치용 전송지연 검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120120942A KR101469500B1 (ko) 2012-10-30 2012-10-30 계통보호전송장치용 전송지연 검출장치

Publications (2)

Publication Number Publication Date
KR20140054889A KR20140054889A (ko) 2014-05-09
KR101469500B1 true KR101469500B1 (ko) 2014-12-05

Family

ID=50886660

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120120942A KR101469500B1 (ko) 2012-10-30 2012-10-30 계통보호전송장치용 전송지연 검출장치

Country Status (1)

Country Link
KR (1) KR101469500B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102274861B1 (ko) 2020-05-14 2021-07-09 주식회사 에스디솔루션 계통보호신호의 편도지연 검출장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001033774A1 (en) * 1999-10-29 2001-05-10 Advanced Micro Devices, Inc. Apparatus and method for identifying data packet types in real time on a network switch port
WO2006063922A1 (de) * 2004-12-16 2006-06-22 Siemens Aktiengesellschaft Synchronisiermodul
KR20090125032A (ko) * 2007-03-28 2009-12-03 가부시키가이샤 야스카와덴키 통신 장치, 동기 통신 시스템 및 동기 통신 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001033774A1 (en) * 1999-10-29 2001-05-10 Advanced Micro Devices, Inc. Apparatus and method for identifying data packet types in real time on a network switch port
WO2006063922A1 (de) * 2004-12-16 2006-06-22 Siemens Aktiengesellschaft Synchronisiermodul
KR20090125032A (ko) * 2007-03-28 2009-12-03 가부시키가이샤 야스카와덴키 통신 장치, 동기 통신 시스템 및 동기 통신 방법

Also Published As

Publication number Publication date
KR20140054889A (ko) 2014-05-09

Similar Documents

Publication Publication Date Title
US10429429B2 (en) Differential protection method, differential protection device and differential protection system
EP3036851B1 (en) A method for detecting timing references affected by a change in path delay asymmetry between nodes in a communications network
RU2503134C1 (ru) Способ и устройство обнаружения асимметрии задержки канала передачи данных
CN101098219A (zh) 校正由通信链路上的不对称延迟导致的时间同步误差
KR101646889B1 (ko) 패킷 스위치 네트워크의 시간 및 주파수의 분산을 위한 보호 스킴으로서 단방향 신호 모드에서 양방향 신호 모드로 스위칭하는 방법
KR20140056077A (ko) 전류 차동 보호
RU2554538C2 (ru) Синхронизация тактовых генераторов для дифференциальной защиты линии
US20120307845A1 (en) Method for detecting a synchronization failure of a transparent clock and related protection schemes
JP6058713B2 (ja) 時刻同期方法および時刻同期装置
US10320507B2 (en) Method for determining a propagation time of a telegram in a communication network, and corresponding network components
KR101469500B1 (ko) 계통보호전송장치용 전송지연 검출장치
EP3693757B1 (en) Method for phase determination over a wireless link
JP4535288B2 (ja) 分散制御システム
JP6021233B2 (ja) 通信ネットワークに接続された装置を同期するための同期方法及び同期装置
KR101820426B1 (ko) 부분방전 위치 추정 장치
US11638228B2 (en) Time comparison device and time quality monitoring method
JP5035383B2 (ja) 分散制御システム
Ronen Synchronization monitoring in IEEE1588 synchronization networks
RU2425437C1 (ru) Способ и защитное устройство для расчета электрической сети при переключении маршрута в сети дальней связи
KR102274861B1 (ko) 계통보호신호의 편도지연 검출장치
JP6751375B2 (ja) 時刻管理装置、時刻基準装置、基準時刻管理システム、および基準時刻管理方法
JP2016208441A (ja) 時刻同期方法および時刻同期装置

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171204

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20181130

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20191128

Year of fee payment: 6