KR101423685B1 - 유기전계발광소자 - Google Patents

유기전계발광소자 Download PDF

Info

Publication number
KR101423685B1
KR101423685B1 KR1020070086457A KR20070086457A KR101423685B1 KR 101423685 B1 KR101423685 B1 KR 101423685B1 KR 1020070086457 A KR1020070086457 A KR 1020070086457A KR 20070086457 A KR20070086457 A KR 20070086457A KR 101423685 B1 KR101423685 B1 KR 101423685B1
Authority
KR
South Korea
Prior art keywords
spacer
substrate
subpixels
region
width
Prior art date
Application number
KR1020070086457A
Other languages
English (en)
Other versions
KR20090021712A (ko
Inventor
고삼민
권승호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070086457A priority Critical patent/KR101423685B1/ko
Publication of KR20090021712A publication Critical patent/KR20090021712A/ko
Application granted granted Critical
Publication of KR101423685B1 publication Critical patent/KR101423685B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]

Landscapes

  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은, 기판 상에 매트릭스형태로 위치하는 다수의 서브 픽셀과; 다수의 서브 픽셀 사이에 바(bar) 형태로 위치하는 스페이서를 포함하되, 스페이서의 길이 방향 폭(X)은 서브 픽셀의 넓은 세로 폭(Z) 대비 6.5 % ~ 25.2 % 인 유기전계발광소자를 제공한다.
유기전계발광소자, 절연막, 스페이서

Description

유기전계발광소자{Organic Light Emitting Diode}
본 발명은 유기전계발광소자에 관한 것이다.
유기전계발광표시장치에 사용되는 유기전계발광소자는 기판 상에 위치하는 두 개의 전극 사이에 발광층이 형성된 자발광소자였다.
또한, 유기전계발광소자는 빛이 방출되는 방향에 따라 전면발광(Top-Emission) 방식과 배면발광(Bottom-Emission) 방식이 있고, 구동방식에 따라 수동매트릭스형(Passive Matrix)과 능동매트릭스형(Active Matrix)으로 나누어져 있다.
일반적으로 유기전계발광소자는 기판 상에 애노드 패터닝, 절연막 공정, 유기물 및 캐소드 증착을 하고, 보호막(passivation)과 봉지(encapsulation) 공정 등의 제조 과정을 거쳐 제작되었다.
이와 같은 제조 과정에서, 일부는 메탈 마스크의 지지 역할, 밀봉 부재의 지지 역할 등과 같이 다양한 목적을 수행하는 스페이서를 기판 상에 형성하였다. 현재, 스페이서는 이 밖에도 외기 또는 외압에 의한 스트레스 방지 등의 목적도 달성할 수 있어 점차 이를 적용하는 빈도가 높아지고 있는 추세이다.
한편, 앞서 설명한 바와 같이 다양한 목적을 달성할 수 있음에도 종래 스페 이서는 사용 목적이나 효과 등을 향상할 수 있도록 명확히 형성하지 못하였다.
이로 인해, 제조 과정에서 마스크가 서브 픽셀 내의 유기 발광층에 충격 또는 스크레치(Scratch) 등을 가하게 되어 불량률이 증가한다든지 증착되는 박막의 균일성을 떨어뜨리게 되는 문제를 유발하게 되어 이의 개선이 필요하다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명의 목적은, 유기전계발광소자의 제조 과정에서 다양한 목적을 효과적으로 수행할 수 있는 스페이서를 제공하여 생산 수율을 향상시킴은 물론 신뢰성을 향상시키는 것이다.
상술한 과제 해결 수단으로 본 발명은, 기판 상에 매트릭스형태로 위치하는 다수의 서브 픽셀과; 다수의 서브 픽셀 사이에 바(bar) 형태로 위치하는 스페이서를 포함하되, 스페이서의 길이 방향 폭(X)은 서브 픽셀의 넓은 세로 폭(Z) 대비 6.5 % ~ 25.2 % 인 유기전계발광소자를 제공한다.
스페이서는, 동일선상에서 상호 소정간격 이격되도록 분할되며, 분할된 스페이서는 서로 동일하거나 서로 다른 길이로 분할될 수 있다.
분할된 스페이서 하나의 길이 비율은, 동일선상에 위치하고 비발광영역을 포함하는 3개의 서브 픽셀 영역의 길이 대비 10% ~ 90% 일 수 있다.
분할된 스페이서는, n번째 행에 위치하는 하나의 제1스페이서의 영역과 n-1번째 행에 위치하는 하나의 제2스페이서의 영역이 일부 중첩되도록 위치할 수 있다.
스페이서는, 기판의 위치에 따라 높이, 각도 또는 폭 중 하나 이상이 달리 형성될 수 있다.
스페이서는, 서브 픽셀을 구분하는 절연막 상에 위치할 수 있다.
다수의 서브 픽셀은, 기판 상에 위치하는 하나 이상의 트랜지스터, 커패시터 및 유기 발광다이오드를 포함할 수 있다.
스페이서 중 둘 이상은 말단과 말단이 서로 연결될 수 있다.
본 발명은, 유기전계발광소자의 제조 과정에서 다양한 목적을 효과적으로 수행할 수 있는 스페이서를 제공하여 생산 수율을 향상시킴은 물론 신뢰성을 향상시키는 것이다.
이하에서는 첨부된 도면을 참조하여 본 발명의 실시를 위한 구체적인 내용을 설명한다.
도 1a는 본 발명의 일 실시예에 따른 유기전계발광소자의 개략적인 도면이고, 도 1b는 본 발명의 다른 실시예에 따른 유기전계발광소자의 개략적인 도면이다.
도 1a에 도시된 유기전계발광소자는 기판(110) 상에 다수의 서브 픽셀(120)이 위치할 수 있다. 여기서, 기판(110)은 소자를 형성하기 위한 부재로 기계적 강도나 치수 안정성이 우수한 것을 선택할 수 있다.
기판(110)의 재료로는, 유리판, 금속판, 세라믹판 또는 플라스틱판(폴리카보네이트 수지, 아크릴 수지, 염화비닐 수지, 폴리에틸렌테레프탈레이트 수지, 폴리이미드 수지, 폴리에스테르 수지, 에폭시 수지, 실리콘 수지, 불소수지 등) 등을 예로 들 수 있다.
여기서, 유기전계발광소자가 수동 매트릭스형인 경우, 서브 픽셀(120)은 기판(110) 상에 위치하는 애노드와 캐소드 사이에 유기 발광층이 위치할 수 있다.
반면, 유기전계발광소자가 능동 매트릭스형인 경우, 서브 픽셀(120)은 기판(110) 상에 위치하는 트랜지스터 어레이에 포함된 구동 트랜지스터의 소스 또는 드레인 전극에 연결된 애노드와 캐소드 사이에 유기 발광층이 위치할 수 있다. 여기서, 트랜지스터 어레이에는 하나 이상의 트랜지스터 및 커패시터를 포함할 수 있다.
서브 픽셀(120)은 적색, 녹색 및 청색 서브 픽셀들(120R,120G,120B)은 하나의 단위 픽셀로도 정의될 수 있다. 도시된 도면에는 하나의 서브 픽셀(120)이 적색, 녹색 및 청색만 포함하는 것으로 표기되어 있다. 그러나 이는 실시예의 일환일 뿐 서브 픽셀(120)은 백색과 같은 발광 색을 더 포함하여 4개 이상으로도 형성할 수 있으며, 이 밖에 다른 색(예를 들면, 주황색, 노랑색 등)을 발광할 수도 있다.
여기서, 서브 픽셀(120)은 적어도 유기 발광층을 포함할 수 있다. 그리고 유기 발광층은 정공 주입층, 정공 수송층, 전자 수송층 또는 전자 주입층 중 하나 이상을 더 포함할 수 있고, 이 밖에 애노드와 캐소드 간의 정공 또는 전자의 흐름을 조절할 수 있도록 버퍼층, 블록킹층 등이 더 포함될 수도 있다.
한편, 트랜지스터는 크게 스캔 신호를 스위칭하는 스위칭 트랜지스터와 데이터 신호를 드라이빙하는 구동 트랜지스터로 구분할 수 있다.
그리고, 유기전계발광소자는 외부로부터 공급된 데이터신호 및 스캔신호에 의해 선택된 서브 픽셀이 발광하게 됨으로써 원하는 영상을 표현할 수 있다.
이하, 서브 픽셀이 능동 매트릭스형인 것을 일례로 단면 구조를 첨부하여 이를 더욱 자세히 설명한다.
도 2는 서브 픽셀의 단면도이다.
도 2를 참조하면, 기판(110) 상에는 버퍼층(111)이 위치할 수 있다. 버퍼층(111)은 기판(110)에서 유출되는 알칼리 이온 등과 같은 불순물로부터 후속 공정에서 형성되는 박막 트랜지스터를 보호하기 위해 형성할 수 있다. 버퍼층(111)은 실리콘 산화물(SiO2), 실리콘 질화물(SiNx) 등을 사용할 수 있다.
버퍼층(111) 상에는 반도체층(112)이 위치할 수 있다. 반도체층(112)은 비정질 실리콘 또는 이를 결정화한 다결정 실리콘을 포함할 수 있다. 여기서 도시하지는 않았지만, 반도체층(112)은 채널 영역, 소오스 영역 및 드레인 영역을 포함할 수 있으며, 소오스 영역 및 드레인 영역에는 P형 또는 N형 불순물이 도핑될 수 있다.
반도체층(112)을 포함하는 기판(110) 상에는 게이트 절연막(113)이 위치할 수 있다. 게이트 절연막(113)은 실리콘 산화물(SiO2) 또는 실리콘 질화물(SiNx) 등을 사용하여 선택적으로 형성할 수 있다.
반도체층(112)의 일정 영역인 채널 영역에 대응되도록 게이트 절연막(113) 상에 게이트 전극(114)이 위치할 수 있다. 게이트 전극(114)은 알루미늄(Al), 알루 미늄 합금(Al alloy), 티타늄(Ti), 은(Ag), 몰리브덴(Mo), 몰리브덴 합금(Mo alloy), 텅스텐(W), 텅스텐 실리사이드(WSi2) 중 어느 하나를 포함할 수 있다.
게이트 전극(114)을 포함한 기판(110) 상에 층간절연막(115)이 위치할 수 있다. 층간절연막(115)은 유기막 또는 무기막일 수 있으며, 이들의 복합막일 수도 있다.
층간절연막(115)이 무기막인 경우 실리콘 산화물(SiO2), 실리콘 질화물(SiNx) 또는 SOG(silicate on glass)를 포함할 수 있다. 반면, 유기막인 경우 아크릴계 수지, 폴리이미드계 수지 또는 벤조사이클로부텐(benzocyclobutene,BCB)계 수지를 포함할 수 있다. 층간절연막(115) 및 게이트 절연막(113) 내에는 반도체층(112)의 일부를 노출시키는 제 1 및 제 2 콘택홀(115a, 115b)이 위치할 수 있다.
층간절연막(115) 상에는 제1전극(116a)이 위치할 수 있다. 제1전극(116a)은 애노드일 수 있으며 ITO(Indium Tin Oxide) 또는 IZO(Indium Zinc Oxide)와 같은 투명도전층을 포함할 수 있고, 제1전극(116a)은 ITO/Ag/ITO와 같은 적층구조를 가질 수 있다.
층간절연막(115) 상에는 소오스 전극 및 드레인 전극(116b, 116c)이 위치할 수 있다. 소오스 전극 및 드레인 전극(116b, 116c)은 제1 및 제 2 콘택홀(115a, 115b)을 통하여 반도체층(112)과 전기적으로 연결될 수 있다. 그리고, 드레인 전극(116c)의 일부는 제1전극(116a) 상에 위치하여, 제1전극(116a)과 전기적으로 연결될 수 있다.
소오스 전극 및 드레인 전극(116b, 116c)은 배선 저항을 낮추기 위해 저저항 물질을 포함할 수 있다. 소오스 전극 및 드레인 전극(116b, 116c)은, 몰리브덴(Mo), 몰리 텅스텐(MoW), 티타늄(Ti), 알루미늄(Al) 또는 알루미늄 합금(Al alloy)으로 이루어진 다층막일 수 있다. 다층막으로는 티타늄/알루미늄/티타늄(Ti/Al/Ti) 또는 몰리브덴/알루미늄/몰리브덴(Mo/Al/Mo) 또는 몰리 텅스텐/알루미늄/몰리 텅스텐(MoW/Al/MoW)의 적층구조가 사용될 수 있다. 그러나, 다층막인 경우 이에 한정되진 않는다.
이상 기판(110) 상에 위치하는 트랜지스터는 게이트 전극(114), 소오스 전극 및 드레인 전극(116b, 116c)을 포함하고 다수의 트랜지스터 및 커패시터를 갖는 트랜지스터 어레이는 이하의 유기 발광다이오드와 전기적으로 연결될 수 있다. (단, 커패시터의 구조는 생략되었음)
제1전극(116a)(예: 애노드) 상에는 제1전극(116a)의 일부를 노출시키는 절연막(117)이 위치할 수 있다. 절연막(117)은 벤조사이클로부텐(benzocyclobutene,BCB)계 수지, 아크릴계 수지 또는 폴리이미드 수지 등의 유기물을 포함할 수 있다.
노출된 제1전극(116a) 상에는 유기발광층(118)이 위치하고 유기발광층(118) 상에는 제2전극(119)(예: 캐소드)이 위치할 수 있다. 제2전극(119)은 유기발광층(118)에 전자를 공급하는 캐소드일 수 있으며, 마스네슘(Mg), 은(Ag), 칼슘(Ca), 알루미늄(Al) 또는 이들의 합금을 포함할 수 있다.
이상 기판(110) 상에 위치하는 트랜지스터 어레이의 소오스 전극 또는 드레 인 전극(116b, 116c)에 연결된 유기 발광다이오드는 제1전극(116a), 유기발광층(118) 및 제2전극(119)을 포함할 수 있다.
단, 트랜지스터 어레이의 소오스 전극 또는 드레인 전극(116b, 116c) 상에 위치하는 제1전극(116a)은 트랜지스터 어레이의 표면을 평탄화하는 평탄화막 상에 위치할 수도 있다. 또한, 트랜지스터 어레이의 구조는 탑 게이트 인지 또는 바탐 게이트 인지에 따라 구조가 달라질 수도 있다. 또한, 트랜지스터 어레이를 형성할 때 사용되는 마스크의 개수와 반도층 재료에 따라서도 이들의 구조가 달리질 수도 있다. 따라서, 서브 픽셀의 구조는 이에 한정되지는 않는다.
다시 도 1a를 참조하면, 기판(110) 상에 매트릭스형태로 위치하는 다수의 서브 픽셀(120) 사이에는 스페이서(140)가 위치한다.
이러한 스페이서(140)는, 도 2에 도시된 바와 같이 서브 픽셀(120)을 구분하는 절연막(117) 상에서 서브 픽셀(120) 간의 행 사이를 가로지르도록 바(bar) 형태로 분할되어 위치할 수 있다. 스페이서(140)가 이와 같이 분할되어 위치하게 되면, 스페이서(140) 상부는 물론 서브 픽셀(120) 상부에 형성되는 전극층의 전기적 특성이 향상될 수 있다. 이는 분할된 공간 사이로 전극층이 균일하게 형성되어 스탭 커버리지가 향상되기 때문이다. 그리고 분할된 스페이서(140)는 n번째 행에 위치하는 하나의 제1스페이서의 영역과 n-1번째 행에 위치하는 하나의 제2스페이서의 영역이 일부 중첩되도록 위치할 수 있다. 즉, 분할된 스페이서(140)는 기판(110) 상에서 지그재그 형태 또는 지(之)자 형태로 배치될 수 있다. 분할된 스페이서(140)가 이 와 같은 형태로 위치하게 되면, 메탈 마스크가 특정 영역에서 처지는 현상을 방지할 수 있다.
또한, 스페이서(140)는 도 1b와 같이 행 사이를 가로지르도록 바 형태로 위치할 수 있다. 스페이서(140)가 이와 같이 위치하게 되면, 스페이서(140) 형성시 공정의 용이성을 줄 수 있다.
이하, 스페이서의 단면 구조를 첨부하여 이를 더욱 자세히 설명한다.
도 3은 스페이서의 단면도이다.
도 3을 참조하면, 본 발명에서 이용되는 스페이서(140)는 절연막(117)과 마주보는 스페이서(140)의 하부가 상부보다 더 넓은 정테이퍼 형상을 가질 수 있다.
스페이서(140)는 유기전계발광소자의 제조 과정에서 메탈 마스크의 지지 역할, 외기 또는 외압에 의한 스트레스 방지 역할을 포함한 밀봉 부재의 지지 역할 등과 같이 다양한 목적을 수행할 수 있도록 적정 형상을 갖고 형성될 수 있다.
도 4는 도 1a의 일부 영역 확대도 이다.
도 4에 도시된 바와 같이, 서브 픽셀(120) 간의 행 사이를 가로지르도록 바 형태로 분할 형성된 스페이서(140)는 동일선상에서 상호 소정간격 이격되도록 서로 동일하거나 서로 다른 길이로 분할될 수 있다.
여기서, 스페이서(140) 하나의 길이(a)를 동일선상에 위치하는 3개의 서브 픽셀 영역의 길이(b) 대비 10% 이상의 비율로 형성하게 되면, 메탈 마스크가 처지 는 영역이 발생하는 것을 방지할 수 있다. 여기서, 스페이서(140)의 길이(a)가 작을수록, 스페이서(140)를 지그재그 형태로 배치하는 것이 메탈 마스크가 처지는 현상을 저지할 수 있다. 그리고, 스페이서(140) 하나의 길이(a)를 동일선상에 위치하는 3개의 서브 픽셀 영역의 길이(b) 대비 90% 이하의 비율로 형성하게 되면, 분할된 스페이서(140) 구조의 이점인 전극층의 전기적 특성 향상이 손실되지 않는 범위 내에서 스페이서(140)의 길이를 늘일 수 있다.
따라서, 스페이서(140) 하나의 길이(a) 비율은, 동일선상에 위치하고 비발광영역을 포함하는 3개의 서브 픽셀 영역의 길이(b) 대비 10% ~ 90% 범위를 가질 수 있다. 여기서, 비발광영역을 포함하는 3개의 서브 픽셀 영역이란 서브 픽셀과 서브 픽셀 사이에 위치하는 절연막을 포함할 수 있음을 의미한다.
한편, 스페이서(140)는 제조 과정에서 밀봉 부재의 지지 역할을 수행할 수 있도록 알맞은 폭을 설정할 수 있다.
이를 위해, 스페이서(140)의 폭은 서브 픽셀(120)의 크기를 고려하여 설계할 수 있다. 여기서, 스페이서(140)의 폭의 크기는 서브 픽셀(120)의 넓은 세로 폭(Z)의 범위 대비 비율로 형성할 수 있다.
이와 같은 관점에서 "스페이서(140)의 종 방향 폭(X)의 비율을 서브 픽셀(120)의 종 방향 폭(Z) 대비 6.5 % 이상으로 형성하게 되면, 스페이서(140)가 지지체로서의 역할 수행에 충분할 만큼의 기반을 제공할 수 있다." 그리고, "스페이서(140)의 종 방향 폭(X)의 비율이 서브 픽셀(120)의 종 방향 폭(Z) 대비 25.2 % 이하로 형성하게 되면, 스페이서(140)가 외부 압력에 의해 붕괴 되더라도 스페이서(140)와 인접한 서브 픽셀(120) 접촉에 의한 악영향을 방지할 수 있다."라는 것을 고려하여 설계할 수 있다.
그러므로, 스페이서(140)는 지지체로서의 역할을 수행할 수 있는 폭과 붕괴시 서브 픽셀(120)에 끼칠 영향을 고려하여 스페이서의 길이 방향 폭(X)은 서브 픽셀의 넓은 세로 폭(Z) 대비 6.5 % ~ 25.2 % 범위를 갖도록 형성할 수 있다.
한편, 이상과 같은 설명에서 스페이서(140)는 기판(110)의 위치에 따라 높이, 각도 또는 폭 중 하나 이상을 달리 형성하여 이에 따른 이점을 취할 수 있다.
도 5는 스페이서의 변형된 실시예에 따른 일부 영역 확대도 이고, 도 6은 스페이서의 변형된 실시예에 따른 유기전계발광소자 개략적인 도면이다.
도 5를 참조하면, 스페이서(140)는 특정 영역에서 외압이 크게 작용할 가능성을 고려하여 제1 또는 제2스페이서(140a)와 같이 높이 또는 폭을 달리하게 되면 이에 대한 영향을 최소화할 수 있게 될 것이다. 또한, 도면에 도시되어 있진 않지만, 특정 영역에서 메탈 마스크에 의한 섀도 영역이 크게 작용할 가능성을 고려하여 스페이서(140)의 테이퍼 각을 줄이거나 늘리면 이를 보상해 줄 수도 있게 될 것이다.
이 밖에, 도 6을 참조하면, 스페이서(140)는 외압에 의한 스트레스 방지 역할은 물론 외기에 의한 수분 투습 방지 역할을 함께 수행할 수 있도록 기판(110) 상에 배치된 스페이서(140) 중 둘 이상의 스페이서(140)의 말단과 말단을 서로 연 결할 수도 있음은 물론이다.
이상 본 발명은 유기전계발광소자의 제조 과정에서 다양한 목적을 효과적으로 수행할 수 있는 스페이서를 제공하여 생산 수율을 향상시킴은 물론 신뢰성을 향상시키는 효과를 나타낸다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
도 1a는 본 발명의 일 실시예에 따른 유기전계발광소자의 개략적인 도면.
도 1b는 본 발명의 다른 실시예에 따른 유기전계발광소자의 개략적인 도면.
도 2는 서브 픽셀의 단면도.
도 3은 스페이서의 단면도.
도 4는 도 1a의 일부 영역 확대도.
도 5는 스페이서의 변형된 실시예에 따른 일부 영역 확대도.
도 6은 스페이서의 변형된 실시예에 따른 유기전계발광소자 개략적인 도면.
<도면의 주요 부분에 관한 부호의 설명>
110: 기판 117: 절연막
120: 서브 픽셀 140: 스페이서

Claims (8)

  1. 기판 상에 매트릭스형태로 위치하는 다수의 서브 픽셀과;
    상기 다수의 서브 픽셀 간의 열 사이에 위치하지 않고, 상기 다수의 서브 픽셀 간의 행 사이를 가로지르도록 바(bar) 형태로 위치하는 스페이서를 포함하되,
    상기 스페이서의 길이 방향 폭(X)은 상기 서브 픽셀의 넓은 세로 폭(Z) 대비 6.5 % ~ 25.2 % 인 유기전계발광소자.
  2. 제1항에 있어서,
    상기 스페이서는,
    동일선상에서 상호 소정간격 이격되도록 분할되며,
    분할된 스페이서는 서로 동일하거나 서로 다른 길이로 분할된 유기전계발광소자.
  3. 제2항에 있어서,
    상기 분할된 스페이서 하나의 길이 비율은,
    동일선상에 위치하고 비발광영역을 포함하는 3개의 서브 픽셀 영역의 길이 대비 10% ~ 90% 인 유기전계발광소자.
  4. 제2항에 있어서,
    상기 분할된 스페이서는,
    n번째 행에 위치하는 하나의 제1스페이서의 영역과 n-1번째 행에 위치하는 하나의 제2스페이서의 영역이 일부 중첩되도록 위치하는 유기전계발광소자.
  5. 제1항에 있어서,
    상기 스페이서는,
    상기 기판의 위치에 따라 높이, 각도 또는 폭 중 하나 이상이 달리 형성되는 유기전계발광소자.
  6. 제1항에 있어서,
    상기 스페이서는,
    상기 서브 픽셀을 구분하는 절연막 상에 위치하는 유기전계발광소자.
  7. 청구항 7은(는) 설정등록료 납부시 포기되었습니다.
    제1항에 있어서,
    상기 다수의 서브 픽셀은,
    상기 기판 상에 위치하는 하나 이상의 트랜지스터, 커패시터 및 유기 발광다이오드를 포함하는 유기전계발광소자.
  8. 제1항에 있어서,
    상기 스페이서 중 둘 이상은,
    말단과 말단이 서로 연결되는 유기전계발광소자.
KR1020070086457A 2007-08-28 2007-08-28 유기전계발광소자 KR101423685B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070086457A KR101423685B1 (ko) 2007-08-28 2007-08-28 유기전계발광소자

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070086457A KR101423685B1 (ko) 2007-08-28 2007-08-28 유기전계발광소자

Publications (2)

Publication Number Publication Date
KR20090021712A KR20090021712A (ko) 2009-03-04
KR101423685B1 true KR101423685B1 (ko) 2014-07-25

Family

ID=40691716

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070086457A KR101423685B1 (ko) 2007-08-28 2007-08-28 유기전계발광소자

Country Status (1)

Country Link
KR (1) KR101423685B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990025797A (ko) * 1997-09-18 1999-04-06 구자홍 유기전계발광소자 및 그 제조방법
JP2000277252A (ja) 1999-03-29 2000-10-06 Matsushita Electric Ind Co Ltd 有機電場発光パネルとその製造方法
KR20040018898A (ko) * 2002-08-26 2004-03-04 엘지.필립스 엘시디 주식회사 듀얼패널타입 유기전계발광 소자 및 그의 제조방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990025797A (ko) * 1997-09-18 1999-04-06 구자홍 유기전계발광소자 및 그 제조방법
JP2000277252A (ja) 1999-03-29 2000-10-06 Matsushita Electric Ind Co Ltd 有機電場発光パネルとその製造方法
KR20040018898A (ko) * 2002-08-26 2004-03-04 엘지.필립스 엘시디 주식회사 듀얼패널타입 유기전계발광 소자 및 그의 제조방법

Also Published As

Publication number Publication date
KR20090021712A (ko) 2009-03-04

Similar Documents

Publication Publication Date Title
KR101961190B1 (ko) 유기전압 발광소자 및 이의 제조방법
KR100833775B1 (ko) 유기 전계 발광 표시 장치
CN105870126B (zh) 薄膜晶体管基底、其制造方法、显示装置及其制造方法
JP5302033B2 (ja) 有機発光表示装置及びその製造方法
KR101328979B1 (ko) 유기 발광 표시장치
EP1587154B1 (en) Organic electro-luminescent display device and method of manufacturing the same
US7709842B2 (en) Organic electroluminescent display and method of fabricating the same
US11398535B2 (en) Electroluminescent display device with bank between same color sub-pixels
CN112234080B (zh) 有机发光显示装置
CN107799565B (zh) 用于平板显示器的薄膜晶体管基板
KR102352182B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
EP3316312B1 (en) Display device having emitting areas
KR20080114263A (ko) 유기전계발광소자
US20100133990A1 (en) Organic light emitting device and manufacturing method thereof
KR20090021580A (ko) 유기전계발광소자
US20090135102A1 (en) Organic light emitting device
US20090135103A1 (en) Organic light emitting device
KR101652996B1 (ko) 유기발광다이오드 표시장치와 그의 제조방법
KR20110015757A (ko) 유기전계발광 표시장치 및 그 제조방법
KR100590259B1 (ko) 보조 전극을 사용하여 상부 전극 전압 강하를 방지하는전면 발광 유기 전계 발광 표시 장치 및 그의 제조 방법
KR101622563B1 (ko) 상부발광 방식 유기전계 발광소자
KR100552966B1 (ko) 보조 전극을 사용하여 상부 전극 전압 강하를 방지하는전면 발광 유기 전계 발광 표시 장치 및 그의 제조 방법
KR101424260B1 (ko) 유기전계발광소자
KR100573134B1 (ko) 전계 발광 표시장치
KR101577832B1 (ko) 유기전계발광표시장치와 섀도마스크

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 6