KR101417423B1 - 터치 패널 - Google Patents

터치 패널 Download PDF

Info

Publication number
KR101417423B1
KR101417423B1 KR1020120133165A KR20120133165A KR101417423B1 KR 101417423 B1 KR101417423 B1 KR 101417423B1 KR 1020120133165 A KR1020120133165 A KR 1020120133165A KR 20120133165 A KR20120133165 A KR 20120133165A KR 101417423 B1 KR101417423 B1 KR 101417423B1
Authority
KR
South Korea
Prior art keywords
insulating layer
disposed
substrate
connection electrode
sensor unit
Prior art date
Application number
KR1020120133165A
Other languages
English (en)
Other versions
KR20140065998A (ko
Inventor
엄성수
나현민
정우주
김용석
민명기
김진복
허재학
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020120133165A priority Critical patent/KR101417423B1/ko
Priority to TW102142040A priority patent/TWI514215B/zh
Priority to CN201310594472.XA priority patent/CN103838425B/zh
Priority to US14/087,449 priority patent/US9323094B2/en
Priority to EP13194005.8A priority patent/EP2735949A3/en
Publication of KR20140065998A publication Critical patent/KR20140065998A/ko
Application granted granted Critical
Publication of KR101417423B1 publication Critical patent/KR101417423B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0448Details of the electrode shape, e.g. for enhancing the detection of touches, for generating specific electric field shapes, for enhancing display quality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Position Input By Displaying (AREA)

Abstract

실시예에 따른 터치 패널은, 기판; 상기 기판 상에 배치되는 센서부; 상기 기판 상에 배치되는 절연층; 및 상기 기판 상에 배치되고, 상기 센서부를 연결하는 연결 전극을 포함하고, 상기 절연층은 제1 절연층 및 제2 절연층을 포함하고, 상기 제1 절연층 및 상기 제2 절연층은 상기 연결 전극을 사이에 두고 배치된다.

Description

터치 패널{TOUCH PANEL}
본 기재는 터치 패널에 관한 것이다.
최근 다양한 전자 제품에서 디스플레이 장치에 표시된 화상에 손가락 또는 스타일러스(stylus) 등의 입력 장치를 접촉하는 방식으로 입력을 하는 터치 패널이 적용되고 있다.
터치 패널은 대표적으로 저항막 방식의 터치 패널과 정전 용량 방식의 터치 패널로 구분될 수 있다. 저항막 방식의 터치 패널은 입력 장치에 압력을 가했을 때 전극 간 연결에 따라 저항이 변화하는 것을 감지하여 위치가 검출된다. 정전 용량 방식의 터치 패널은 손가락이 접촉했을 때 전극 사이의 정전 용량이 변화하는 것을 감지하여 위치가 검출된다. 제조 방식의 편의성 및 센싱력 등을 감안하여 소형 모델에 있어서는 최근 정전 용량 방식이 주목받고 있다.
이러한 터치 패널은 외부 입사광 또는 터치 패널 상에 배치되는 LCD 입사광에 의해 연결 전극 또는 절연층 등의 패턴이 시인되는 문제가 있다.
실시예는 시인성이 개선된 터치 패널을 제공하고자 한다.
실시예에 따른 터치 패널은, 기판; 상기 기판 상에 배치되는 센서부; 상기 기판 상에 배치되는 절연층; 및 상기 기판 상에 배치되고, 상기 센서부를 연결하는 연결 전극을 포함하고, 상기 절연층은 제1 절연층 및 제2 절연층을 포함하고, 상기 제1 절연층 및 상기 제2 절연층은 상기 연결 전극을 사이에 두고 배치된다.
일 실시예에 따른 터치 패널은 서로 다른 층에 배치되는 제1 절연층 및 제2 절연층을 포함한다. 상기 제2 절연층을 통해, 상기 제1 절연층 및 연결 전극의 패턴이 시인되는 문제를 방지할 수 있다. 따라서, 터치 패널의 시인성을 향상할 수 있다.
도 1은 일 실시예에 따른 터치 패널의 평면도이다.
도 2는 도 1의 A를 확대하여 도시한 평면도이다.
도 3은 도 2의 a-a'를 따라서 절단한 단면을 도시한 단면도이다.
도 4는 일 실시예에 따른 터치 패널의 단면도이다.
도 5는 일 실시예에 따른 터치 패널의 평면도이다.
도 6은 도 5의 B를 확대하여 도시한 평면도이다.
도 7은 도 6의 b-b'를 따라서 절단한 단면을 도시한 단면도이다.
도 8은 일 실시예에 따른 터치 패널의 단면도이다.
도 9는 일 실시예에 따른 터치 패널의 평면도이다.
도 10은 도 9의 C를 확대하여 도시한 평면도이다.
도 11은 도 10의 c-c'를 따라서 절단한 단면을 도시한 단면도이다.
도 12는 일 실시예에 따른 터치 패널의 단면도이다.
도 13은 일 실시예에 따른 터치 패널의 평면도이다.
도 14는 도 13의 D를 확대하여 도시한 평면도이다.
도 15는 도 14의 d-d'를 따라서 절단한 단면을 도시한 단면도이다.
도 16은 일 실시예에 따른 터치 패널의 단면도이다.
실시예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 “상/위(on)”에 또는 “하/아래(under)”에 형성된다는 기재는, 직접(directly) 또는 다른 층을 개재하여 형성되는 것을 모두 포함한다. 각 층의 상/위 또는 하/아래에 대한 기준은 도면을 기준으로 설명한다.
도면에서 각 층(막), 영역, 패턴 또는 구조물들의 두께나 크기는 설명의 명확성 및 편의를 위하여 변형될 수 있으므로, 실제 크기를 전적으로 반영하는 것은 아니다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예를 상세하게 설명하면 다음과 같다.
먼저, 도 1 내지 도 4를 참조하여, 일 실시예에 따른 터치 패널을 상세하게 설명한다. 도 1은 일 실시예에 따른 터치 패널의 평면도이다. 도 2는 도 1의 A를 확대하여 도시한 평면도이다. 도 3은 도 2의 a-a'를 따라서 절단한 단면을 도시한 단면도이다. 도 4는 일 실시예에 따른 터치 패널의 단면도이다.
도 1을 참조하면, 본 실시예에 따른 터치 패널은, 입력 장치(예를 들어, 손가락 등)의 위치를 감지하는 유효 영역(AA)과 이 유효 영역(AA)의 주위에 배치되는 비유효 영역(UA)이 정의되는 기판(100)을 포함한다.
여기서 유효 영역(AA)에는 입력 장치를 감지할 수 있도록 투명 전극(210)이 형성될 수 있다. 그리고 비유효 영역(UA)에는 투명 전극(210)을 전기적으로 연결하는 배선(300)이 형성될 수 있다. 또한, 비유효 영역(UA)에는 배선(300)에 연결되는 외부 회로등이 위치할 수 있다. 이러한 비유효 영역(UA)에는 외곽 더미층이 형성될 수 있으며, 이 외곽 더미층에는 로고(logo) 등이 형성될 수 있다.
이와 같은 터치 패널에 손가락 등의 입력 장치가 접촉되면, 입력 장치가 접촉된 부분에서 정전 용량의 차이가 발생되고, 이 차이가 발생된 부분을 접촉 위치로 검출할 수 있다.
이러한 터치 패널을 좀더 상세하게 설명하면 다음과 같다.
기판(100)은 이 위에 형성되는 투명 전극(210), 절연층(250, 260), 배선(300) 및 회로 기판 등을 지지할 수 있는 다양한 물질로 형성될 수 있다. 이러한 기판(100)은 일례로 유리 기판 또는 플라스틱 기판으로 이루어질 수 있다.
기판(100)의 비유효 영역(UA)에 외곽 더미층이 형성된다. 외곽 더미층(101)은 배선(300)과 이 배선(300)을 외부 회로에 연결하는 인쇄 회로 기판 등이 외부에서 보이지 않도록 할 수 있게 소정의 색을 가지는 물질을 도포하여 형성될 수 있다. 외곽 더미층은 원하는 외관에 적합한 색을 가질 수 있는데, 일례로 흑색 안료 등을 포함하여 흑색을 나타낼 수 있다. 그리고 이 외곽 더미층에는 다양한 방법으로 원하는 로고 등을 형성할 수 있다. 이러한 외곽 더미층은 증착, 인쇄, 습식 코팅 등에 의하여 형성될 수 있다.
이어서, 기판(100) 상에는 투명 전극(210)이 형성될 수 있다. 상기 투명 전극(210)은 손가락 등의 입력 장치가 접촉되었는지 감지할 수 있다.
도 1 내지 도 3을 참조하면, 상기 투명 전극(210)은 제1 전극(212) 및 제2 전극(214)을 포함한다.
상기 제1 전극(212)은 손가락 등의 입력 장치가 접촉되었는지 감지하는 복수의 제1 센서부(212a)와, 이러한 복수의 제1 센서부(212a)를 연결하는 제1 연결전극부(212b)를 포함한다. 상기 제1 연결전극부(212b)는 상기 복수의 제1 센서부(212a)를 제1 방향(도면의 X축 방향)으로 연결하여, 상기 제1 전극(212)이 상기 제1 방향으로 연장될 수 있다.
이와 유사하게, 상기 제2 전극(214)은 손가락 등의 입력 장치가 접촉되었는지 감지하는 복수의 제2 센서부(214a)와, 이러한 복수의 제2 센서부(214a)를 연결하는 제2 연결전극부(214b)를 포함한다. 상기 제2 연결전극부(214b)는 상기 복수의 제2 센서부(214a)를 상기 제1 방향과 교차하는 제2 방향(도면의 Y축 방향)으로 연결하여, 상기 제2 전극(214)이 상기 제2 방향으로 연장될 수 있다.
일 실시예에 따른 터치 패널은, 상기 제1 센서부(212a), 제2 센서부(214a) 및 상기 제2 연결전극부(214b)가 상기 제1 연결전극부(212b)보다 상기 기판(100)에 더 인접하여 배치되는 구조이다.
이러한 제1 및 제2 센서부(212a, 214a), 그리고 제1 및 제2 연결전극부(212b, 214b)는 광의 투과를 방해하지 않으면서 전기가 흐를 수 있도록 투명 전도성 물질을 포함할 수 있다. 투명 전도성 물질로는 인듐 틴 산화물(indium tin oxide), 인듐 징크 산화물(indium zinc oxide) 등의 다양한 물질이 사용될 수 있다.
도면에서는 제1 및 제2 센서부(212a, 214a)가 마름모 형상을 가지는 것으로 도시하였으나, 실시예가 이에 한정되는 것은 아니다. 따라서, 삼각형, 사각형 등의 다각형, 원형 또는 타원형 등 다양한 형상을 가질 수 있다.
상기 절연층(250, 260)은 서로 다른 층에 배치되는 제1 절연층(250) 및 제2 절연층(260)을 포함한다. 상기 제1 절연층(250) 및 상기 제2 절연층(260)은 상기 제1 연결전극부(212b)를 사이에 두고 배치될 수 있다. 즉, 상기 제1 절연층(250) 및 상기 제2 절연층(260)은 상기 제1 연결전극부(212b)를 샌드위치할 수 있다.
상기 제1 절연층(250)은 상기 제1 센서부(212a), 제2 센서부(214a) 및 상기 제2 연결전극부(214b)상에 위치할 수 있다. 구체적으로, 상기 제1 및 제2 센서부(212a, 214a) 및 상기 제2 연결전극부(214b)상에서 전면적으로 형성될 수 있다. 또한, 상기 제1 절연층(250)은 상기 제1 센서부(212a) 및 상기 제1 연결전극부(212b)가 연결될 수 있도록 홀(250a)을 포함할 수 있다.
도 2를 참조하면, 기판(100) 상에 제1 센서부(212a), 제2 센서부(214a) 및 제2 연결전극부(214b)가 형성되고, 상기 제1 센서부(212a), 제2 센서부(214a) 및 상기 제2 연결전극부(214b)상에 제1 절연층(250)이 형성된다. 상기 제1 절연층(250) 상에 상기 제1 센서부(212a)를 연결하는 제1 연결전극부(212b)가 형성된다.
상기 제1 절연층(250)은 전기적 단락을 방지할 수 있는 투명 전도성 물질을 포함할 수 있다.
도 3을 참조하면, 상기 제2 절연층(260)은 상기 제1 연결전극부(212b) 상에 배치될 수 있다. 상기 제2 절연층(260)은 상기 제1 연결전극부(212b)와 대응되는 위치에 배치될 수 있다. 즉, 상기 제2 절연층(260)은 상기 제1 연결전극부(212b)와 동일한 위치에 배치될 수 있다.
상기 제2 절연층(260)은 상기 제1 절연층(250)과 동일한 물질을 포함할 수 있다. 그러나, 실시예가 이에 한정되는 것은 아니고, 상기 제2 절연층(260)은 감광성 물질을 포함할 수 있다. 일례로, 상기 제2 절연층(260)은 액상 포토레지스트(liquid photo resistance) 또는 감광성 드라이 필름(dry film resistance) 등을 포함할 수 있다.
상기 제2 절연층(260)을 통해, 상기 제1 절연층(250) 및 상기 제1 연결전극부(212b)의 패턴이 시인되는 문제를 방지할 수 있다. 따라서, 터치 패널의 시인성을 향상할 수 있다.
한편, 도 4를 참조하면, 상기 제2 절연층(261)은 상기 제1 절연층(250)의 상기 홀(250a)과 대응되는 위치(F)에만 배치될 수 있다. 따라서, 상기 제2 절연층(261)은 상기 제1 절연층(250)과 상하로 엇갈릴 수 있다. 도 3과 같은 구조에서 제1 절연층(250)과 제2 절연층(261)이 중첩되는 오버랩 구간(OL)이 발생하는데, 도 4와 같은 실시예에서는 상기 오버랩 구간(OL)을 제거하여 시인성을 보다 개선할 수 있다. 즉, 도 4와 같은 실시예는 상기 제1 절연층(250)이 형성되지 않은 부분(F)을 상기 제2 절연층(261)이 채우는 구조이다. 즉, 상기 제1 절연층(250)과 동일한 물질의 제2 절연층(261)이, 상기 제1 절연층(250)이 배치되지 않는 부분(F)에 형성됨으로써, 제1 절연층(250)의 패턴 시인성을 개선할 수 있다. 즉, 평면에서 보았을 때, 제2 절연층(261)을 통해 제1 절연층(250)의 패턴을 숨길 수 있으므로 시인성을 향상할 수 있다.
일 실시예에 따른 터치 패널은, 상기 제1 센서부(212a), 제2 센서부(214a) 및 상기 제2 연결전극부(214b)가 상기 제1 연결전극부(212b)보다 상기 기판(100)에 더 인접하여 배치되는 구조이다.
이하, 도 5 내지 도 8을 참조하여, 일 실시예에 따른 터치 패널을 설명한다. 명확하고 간략한 설명을 위하여 앞서 설명한 내용과 동일 또는 유사한 부분에 대해서는 상세한 설명을 생략한다. 도 5는 일 실시예에 따른 터치 패널의 평면도이다. 도 6은 도 5의 B를 확대하여 도시한 평면도이다. 도 7은 도 6의 b-b'를 따라서 절단한 단면을 도시한 단면도이다. 도 8은 일 실시예에 따른 터치 패널의 단면도이다.
도 5 내지 도 7을 참조하면, 제1 절연층(252)은 제2 전극연결부(214b) 상에서 부분적으로 배치된다. 즉, 상기 제1 절연층(252)은 상기 제1 전극연결부(212b) 및 상기 제2 전극연결부(214b) 사이에만 부분적으로 배치된다.
제2 절연층(262)은 상기 제1 연결전극부(212b) 상에 배치될 수 있다. 상기 제2 절연층(262)은 상기 제1 연결전극부(212b)와 대응되는 위치에 배치될 수 있다. 즉, 상기 제2 절연층(262)은 상기 제1 연결전극부(212b)와 동일한 위치에 배치될 수 있다.
한편, 상기 기판(100)은 상기 제1 절연층(252)이 배치되는 제1 영역 및 상기 제1 영역을 둘러싸는 제2 영역을 포함할 수 있다. 이때, 도 8을 참조하면, 상기 제2 절연층(263)은 상기 제2 영역에 배치될 수 있다. 즉, 상기 제2 절연층(263)은 상기 제1 절연층(252)이 형성되지 않은 부분에 배치될 수 있다. 따라서, 상기 제2 절연층(263)은 상기 제1 절연층(252)과 상하로 엇갈릴 수 있다. 즉, 도 7과 같은 구조에서 제1 절연층(252)과 제2 절연층(262)이 중첩되는 오버랩 구간(OL)이 발생하는데, 도 8과 같은 실시예에서는 상기 오버랩 구간(OL)을 제거하여 시인성을 보다 개선할 수 있다. 즉, 도 8와 같은 실시예는 상기 제1 절연층(252)이 형성되지 않은 부분(F)을 상기 제2 절연층(263)이 채우는 구조이다. 즉, 상기 제1 절연층(252)과 동일한 물질의 제2 절연층(263)이, 상기 제1 절연층(252)이 배치되지 않는 부분(F)에 형성됨으로써, 제1 절연층(250)의 패턴 시인성을 개선할 수 있다. 즉, 평면에서 보았을 때, 제2 절연층(263)을 통해 제1 절연층(252)의 패턴을 숨길 수 있으므로 시인성을 향상할 수 있다.
이하, 도 9 내지 도 12를 참조하여, 일 실시예에 따른 터치 패널을 설명한다. 도 9는 일 실시예에 따른 터치 패널의 평면도이다. 도 10은 도 9의 C를 확대하여 도시한 평면도이다. 도 11은 도 10의 c-c'를 따라서 절단한 단면을 도시한 단면도이다. 도 12는 일 실시예에 따른 터치 패널의 단면도이다.
도 9 내지 도 11을 참조하면, 일 실시예에 따른 터치 패널은 도 1 내지 도 3의 터치 패널의 스택업(stack up) 구조와 반대되는 구조이다. 즉, 상기 기판(100) 상에 제2 절연층(264), 제1 연결전극부(212b), 홀(250a)을 포함하는 제1 절연층(250) 및 제2 연결전극부(214b)가 차례대로 적층된다. 이때, 상기 제2 절연층(264)은 상기 제1 연결전극부(212b)의 하부에 배치될 수 있다. 상기 제2 절연층(264)은 상기 제1 연결전극부(212b)와 대응되는 위치에 배치될 수 있다. 즉, 상기 제2 절연층(264)은 상기 제1 연결전극부(212b)와 동일한 위치에 배치될 수 있다.
한편, 도 12를 참조하면, 상기 제2 절연층(265)은 상기 제1 절연층(250)의 상기 홀(250a)과 대응되는 위치에만 배치될 수 있다. 따라서, 상기 제2 절연층(265)은 상기 제1 절연층(250)과 상하로 엇갈릴 수 있다. 도 11과 같은 구조에서 제1 절연층(250)과 제2 절연층(264)이 중첩되는 오버랩 구간(OL)이 발생하는데, 도 12와 같은 실시예에서는 상기 오버랩 구간(OL)을 제거하여 시인성을 보다 개선할 수 있다. 즉, 도 12와 같은 실시예는 상기 제1 절연층(250)이 형성되지 않은 부분(F)을 상기 제2 절연층(265)이 채우는 구조이다.즉, 상기 제1 절연층(250)과 동일한 물질의 제2 절연층(265)이, 상기 제1 절연층(250)이 배치되지 않는 부분(F)에 형성됨으로써, 제1 절연층(250)의 패턴 시인성을 개선할 수 있다. 즉, 평면에서 보았을 때, 제2 절연층(265)을 통해 제1 절연층(250)의 패턴을 숨길 수 있으므로 시인성을 향상할 수 있다.
이하, 도 13 내지 도 16을 참조하여, 일 실시예에 따른 터치 패널을 설명한다. 도 13은 일 실시예에 따른 터치 패널의 평면도이다. 도 14는 도 13의 D를 확대하여 도시한 평면도이다. 도 15는 도 14의 d-d'를 따라서 절단한 단면을 도시한 단면도이다. 도 16은 일 실시예에 따른 터치 패널의 단면도이다.
도 13 내지 도 15를 참조하면, 일 실시예에 따른 터치 패널은 도 5 내지 도 7의 터치 패널의 스택업(stack up) 구조와 반대되는 구조이다. 즉, 상기 기판(100) 상에 제2 절연층(266), 제1 연결전극부(212b), 제1 절연층(252) 및 제2 연결전극부(214b)가 차례대로 적층된다. 이때, 상기 제2 절연층(266)은 상기 제1 연결전극부(212b)의 하부에 배치될 수 있다. 상기 제2 절연층(266)은 상기 제1 연결전극부(212b)와 대응되는 위치에 배치될 수 있다. 즉, 상기 제2 절연층(266)은 상기 제1 연결전극부(212b)와 동일한 위치에 배치될 수 있다.
한편, 상기 기판(100)은 상기 제1 절연층(252)이 배치되는 제1 영역 및 상기 제1 영역을 둘러싸는 제2 영역을 포함할 수 있다. 이때, 도 16을 참조하면, 상기 제2 절연층(267)은 상기 제2 영역에 배치될 수 있다. 즉, 상기 제2 절연층(267)은 상기 제1 절연층(252)이 형성되지 않은 부분(F)에 배치될 수 있다. 따라서, 상기 제2 절연층(267)은 상기 제1 절연층(252)과 상하로 엇갈릴 수 있다. 즉, 도 15와 같은 구조에서 제1 절연층(252)과 제2 절연층(266)이 중첩되는 오버랩 구간(OL)이 발생하는데, 도 16과 같은 실시예에서는 상기 오버랩 구간(OL)을 제거하여 시인성을 보다 개선할 수 있다. 즉, 도 16과 같은 실시예는 상기 제1 절연층(252)이 형성되지 않은 부분(F)을 상기 제2 절연층(267)이 채우는 구조이다.
상술한 실시예에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의하여 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
또한, 이상에서 실시예들을 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예들에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부한 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (17)

  1. 기판;
    상기 기판 상에 배치되는 센서부;
    상기 기판 상에 배치되는 절연층; 및
    상기 기판 상에 배치되고, 상기 센서부를 연결하는 연결 전극을 포함하고,
    상기 절연층은 동일한 물질의 제1 절연층 및 제2 절연층을 포함하고,
    상기 제1 절연층 및 상기 제2 절연층은 상기 연결 전극을 사이에 두고 배치되고,
    상기 제1 절연층 및 상기 제2 절연층은 서로 다른 패턴을 가지고, 상기 제1 절연층 및 상기 제2 절연층은 서로 어긋나게 배치되는 터치 패널.
  2. 제1항에 있어서,
    상기 제1 절연층 및 상기 제2 절연층은 상기 연결 전극을 샌드위치하는 터치 패널.
  3. 제1항에 있어서,
    상기 제1 절연층은 상기 연결 전극과 상기 센서부가 연결되기 위한 홀을 포함하고,
    상기 제2 절연층은 상기 연결 전극과 대응되는 위치에 배치되는 터치 패널.
  4. 제1항에 있어서,
    상기 제1 절연층은 상기 연결 전극과 상기 센서부가 연결되기 위한 홀을 포함하고,
    상기 제2 절연층은 상기 홀과 대응되는 위치에 배치되는 터치 패널.
  5. 제4항에 있어서,
    상기 제2 절연층은 상기 제1 절연층과 상하로 엇갈리는 터치 패널.
  6. 제3항 또는 제4항에 있어서,
    상기 센서부는 상기 연결 전극보다 상기 기판에 더 인접하여 배치되는 터치 패널.
  7. 제3항 또는 제4항에 있어서,
    상기 연결 전극은 상기 센서부보다 상기 기판에 더 인접하여 배치되는 터치 패널.
  8. 제1항에 있어서,
    상기 제1 절연층은 상기 연결 전극 상에 배치되고,
    상기 제2 절연층은 상기 연결 전극과 대응되는 위치에 배치되는 터치 패널.
  9. 제1항에 있어서,
    상기 제1 절연층은 상기 연결 전극 상에 배치되고,
    상기 기판은 상기 제1 절연층이 배치되는 제1 영역; 및
    상기 제1 영역을 둘러싸는 제2 영역을 포함하고,
    상기 제2 절연층은 상기 제2 영역에 배치되는 터치 패널.
  10. 제9항에 있어서,
    상기 제2 절연층은 상기 제1 절연층과 상하로 엇갈리는 터치 패널.
  11. 제9항에 있어서,
    상기 제2 절연층은 상기 제1 절연층 사이에 배치되는 터치 패널.
  12. 제8항 또는 제9항에 있어서,
    상기 센서부는 상기 연결 전극보다 상기 기판에 더 인접하여 배치되는 터치 패널.
  13. 제8항 또는 제9항에 있어서,
    상기 연결 전극은 상기 센서부보다 상기 기판에 더 인접하여 배치되는 터치 패널.
  14. 삭제
  15. 제1항에 있어서,
    상기 제2 절연층은 감광성 물질을 포함하는 터치 패널.
  16. 기판 상에 배치되는 제1 센서부, 제2 센서부 및 상기 제1 센서부와 일체로 형성되고 상기 제1 센서부를 연결하는 제1 연결부;
    상기 제1 센서부, 제2 센서부 및 제1 연결부 상에 전면적으로 배치되고, 상기 제2 센서부의 일부를 노출하는 홀을 포함하는 제1 절연층;
    상기 제1 절연층 상에 배치되고, 상기 제2 센서부를 연결하는 제2 연결부;
    상기 제2 연결부 상에 배치되고, 상기 홀과 대응되는 부분에 배치되는 제2 절연층을 포함하고,
    상기 제1 절연층 및 상기 제2 절연층은 동일한 물질을 포함하고,
    상기 제1 절연층 및 상기 제2 절연층은 서로 다른 패턴을 가지고, 상기 제1 절연층 및 상기 제2 절연층은 서로 어긋나게 배치되는 터치 패널.
  17. 기판 상에 배치되는 제1 센서부, 제2 센서부 및 상기 제1 센서부와 일체로 형성되고 상기 제1 센서부를 연결하는 제1 연결부;
    상기 제1 연결부 상에 배치되는 제1 절연층;
    상기 제1 절연층 상에 배치되고, 상기 제2 센서부를 연결하는 제2 연결부;
    상기 제2 연결부 상에 배치되고, 상기 제1 절연층을 둘러싸는 제2 절연층을 포함하고,
    상기 제1 절연층 및 상기 제2 절연층은 동일한 물질을 포함하고,
    상기 제1 절연층 및 상기 제2 절연층은 서로 다른 패턴을 가지고, 상기 제1 절연층 및 상기 제2 절연층은 서로 어긋나게 배치되는 터치 패널.
KR1020120133165A 2012-11-22 2012-11-22 터치 패널 KR101417423B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020120133165A KR101417423B1 (ko) 2012-11-22 2012-11-22 터치 패널
TW102142040A TWI514215B (zh) 2012-11-22 2013-11-19 觸控面板
CN201310594472.XA CN103838425B (zh) 2012-11-22 2013-11-21 触屏
US14/087,449 US9323094B2 (en) 2012-11-22 2013-11-22 Touch panel
EP13194005.8A EP2735949A3 (en) 2012-11-22 2013-11-22 Touch panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120133165A KR101417423B1 (ko) 2012-11-22 2012-11-22 터치 패널

Publications (2)

Publication Number Publication Date
KR20140065998A KR20140065998A (ko) 2014-05-30
KR101417423B1 true KR101417423B1 (ko) 2014-07-08

Family

ID=50892728

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120133165A KR101417423B1 (ko) 2012-11-22 2012-11-22 터치 패널

Country Status (1)

Country Link
KR (1) KR101417423B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100084254A (ko) * 2009-01-16 2010-07-26 삼성모바일디스플레이주식회사 터치 스크린 패널 및 그 제조방법
JP2012103968A (ja) * 2010-11-11 2012-05-31 Okura Ind Co Ltd 透明導電性フィルム、透明導電性フィルム用下地フィルムおよびタッチパネル

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100084254A (ko) * 2009-01-16 2010-07-26 삼성모바일디스플레이주식회사 터치 스크린 패널 및 그 제조방법
JP2012103968A (ja) * 2010-11-11 2012-05-31 Okura Ind Co Ltd 透明導電性フィルム、透明導電性フィルム用下地フィルムおよびタッチパネル

Also Published As

Publication number Publication date
KR20140065998A (ko) 2014-05-30

Similar Documents

Publication Publication Date Title
US10048783B2 (en) Touch panel device
US8970508B2 (en) Touch screen panel
US8780061B2 (en) Electrostatic capacity type touch screen panel and method of manufacturing the same
KR101862876B1 (ko) 터치 패널
JP2011086149A (ja) 静電容量型タッチセンサ
KR20120082310A (ko) 터치 패널, 이의 제조 방법 및 터치 패널을 포함한 액정 표시 장치
US20160034076A1 (en) Touch display device
KR200474894Y1 (ko) 이중-층 전극 장치
US20140055405A1 (en) Touch electrode device and a method of manufacturing the same
US9811230B2 (en) Touch panel and production method thereof
KR20140066528A (ko) 터치 패널 및 이의 제조방법
KR20150072838A (ko) 터치패널
KR20120075982A (ko) 정전용량 터치 패널 및 그 제조방법
KR101241469B1 (ko) 터치 패널
KR20150103977A (ko) 터치 윈도우 및 이를 포함하는 디스플레이 장치
TWI463387B (zh) 電容式觸控面板
JP2012059247A (ja) 静電容量式タッチスクリーン及びその製造方法
US9323094B2 (en) Touch panel
KR20140039914A (ko) 터치 패널 및 이의 제조방법
KR20080092633A (ko) 터치스크린
KR20140016623A (ko) 터치스크린 패널 및 그 형성방법
KR101305684B1 (ko) 터치 패널
KR101417423B1 (ko) 터치 패널
KR101125363B1 (ko) 터치 패널
KR101956204B1 (ko) 터치 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170605

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190612

Year of fee payment: 6