KR101140188B1 - Frequency selective amplifier with wide-band impedance and noise matching - Google Patents

Frequency selective amplifier with wide-band impedance and noise matching Download PDF

Info

Publication number
KR101140188B1
KR101140188B1 KR1020097019785A KR20097019785A KR101140188B1 KR 101140188 B1 KR101140188 B1 KR 101140188B1 KR 1020097019785 A KR1020097019785 A KR 1020097019785A KR 20097019785 A KR20097019785 A KR 20097019785A KR 101140188 B1 KR101140188 B1 KR 101140188B1
Authority
KR
South Korea
Prior art keywords
loop circuit
input signal
transistor
open loop
closed loop
Prior art date
Application number
KR1020097019785A
Other languages
Korean (ko)
Other versions
KR20090117816A (en
Inventor
태 욱 김
케네스 찰스 바넷
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20090117816A publication Critical patent/KR20090117816A/en
Application granted granted Critical
Publication of KR101140188B1 publication Critical patent/KR101140188B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45188Non-folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45296Indexing scheme relating to differential amplifiers the AAC comprising one or more discrete capacitive elements, e.g. a transistor coupled as capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45316Indexing scheme relating to differential amplifiers the AAC comprising one or more discrete inductive elements or coils
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45511Indexing scheme relating to differential amplifiers the feedback circuit [FBC] comprising one or more transistor stages, e.g. cascaded stages of the dif amp, and being coupled between the loading circuit [LC] and the input circuit [IC]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45512Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45704Indexing scheme relating to differential amplifiers the LC comprising one or more parallel resonance circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1291Current or voltage controlled filters

Abstract

본 개시물은 광대역 임피던스 및 잡음 정합을 구비한 주파수 선택적 저잡음 증폭기 (LNA) 에 관한 것이다. LNA 는 광대역 입력 정합을 지원하는 폐루프 회로를 포함할 수도 있다. 예를 들어, 폐루프 회로는 입력 신호를 임피던스 정합하고 낮은 잡음 지수를 제공하도록 구성될 수도 있다. 또한, LNA 는 입력 신호를 증폭시키고 높은 출력 임피던스를 제공하는 개루프 회로를 포함할 수도 있다. 개루프 회로는 원하는 주파수 대역 밖의 주파수들을 필터링하는 선택성 필터를 더 포함할 수도 있다. LNA 는 개루프 회로를 통해 튜닝가능 대역통과 필터를 구동할 수도 있다.This disclosure relates to a frequency selective low noise amplifier (LNA) with wideband impedance and noise matching. The LNA may include closed loop circuitry that supports wideband input matching. For example, the closed loop circuit may be configured to impedance match the input signal and provide a low noise figure. The LNA may also include an open loop circuit that amplifies the input signal and provides a high output impedance. The open loop circuit may further include a selective filter for filtering frequencies outside the desired frequency band. The LNA may drive a tunable bandpass filter through an open loop circuit.

Description

광대역 임피던스 및 잡음 정합을 구비한 주파수 선택적 증폭기{FREQUENCY SELECTIVE AMPLIFIER WITH WIDE-BAND IMPEDANCE AND NOISE MATCHING}FREQUENCY SELECTIVE AMPLIFIER WITH WIDE-BAND IMPEDANCE AND NOISE MATCHING}

기술 분야Technical field

본 개시물은 일반적으로 증폭기에 관한 것으로, 더 상세하게는, 광대역 통신을 위한 주파수 선택적 증폭기에 관한 것이다.FIELD This disclosure relates generally to amplifiers and, more particularly, to frequency selective amplifiers for broadband communications.

배경background

통상적으로 무선 수신기는 저잡음 증폭기 (LNA; Low Noise Amplifier) 를 포함하여 안테나에 의해 수신된 무선 주파수 신호들을 증폭시킨다. 무선 수신기는 일 범위의 주파수들에 걸쳐 인입 신호들의 주파수 선택적 프로세싱을 허용하는 튜닝가능 엘리먼트 (tunable element) 들을 포함할 수도 있다. 무선 수신기는 디지털 텔레비전, 디지털 직접 브로드캐스트 시스템, 개인 휴대 정보 단말기 (PDA), 랩톱 컴퓨터, 데스크톱 컴퓨터, 디지털 음악 및 비디오 플레이어, 핸드헬드 게이밍 디바이스, 비디오 게임 콘솔, 디지털 카메라, 디지털 레코딩 디바이스, 셀룰러 또는 위성 무선 전화기 등을 포함하는 다양한 디바이스들 내에 제공될 수도 있다.Typically, a wireless receiver includes a low noise amplifier (LNA) to amplify radio frequency signals received by an antenna. The wireless receiver may include tunable elements that allow frequency selective processing of incoming signals over a range of frequencies. Wireless receivers can include digital television, digital direct broadcast systems, personal digital assistants (PDAs), laptop computers, desktop computers, digital music and video players, handheld gaming devices, video game consoles, digital cameras, digital recording devices, cellular or It may be provided in various devices, including satellite cordless telephones, and the like.

일부 디바이스들이 예를 들어, DVB-H (Digital Video Broadcast-Handheld), ISDB-T (Integrated Services Digital Broadcast-Terrestrial), DMB (Digital Media Broadcast) 또는 FLO (Forward Link Only) 와 같은 비디오 브로드캐스팅 표 준들에 따라 디지털 비디오를 프로세싱하도록 구비될 수도 있다. 예를 들어, DVB-H 및 FLO 브로드캐스팅의 경우, 비디오는 대략 470 메가헤르츠 (MHz) 내지 862MHz 의 넓은 주파수 대역에 걸쳐 브로드캐스팅될 수도 있다. 넓은 주파수 대역을 다루도록 구비된 디바이스 내의 무선 수신기는 적절한 임피던스 및 잡음 정합과 함께 정밀한 주파수 선택을 지원해야 한다.Some devices have video broadcasting standards such as, for example, Digital Video Broadcast-Handheld (DVB-H), Integrated Services Digital Broadcast-Terrestrial (ISDB-T), Digital Media Broadcast (DMB), or Forward Link Only (FLO). It may be equipped to process digital video according to. For example, for DVB-H and FLO broadcasting, video may be broadcast over a wide frequency band of approximately 470 MHz (MHz) to 862 MHz. Wireless receivers in devices equipped to cover a wide frequency band must support precise frequency selection with appropriate impedance and noise matching.

개요summary

본 개시물은 광대역 임피던스 및 잡음 정합을 구비한 주파수 선택적 저잡음 증폭기 (LNA; Low Noise Amplifier) 에 관한 것이다. LNA 는 광대역 입력 정합을 지원하는 폐루프 회로를 포함할 수도 있다. 예를 들어, 폐루프 회로는 입력 신호를 임피던스 정합하고 낮은 잡음 지수 (noise figure) 를 제공하도록 구성될 수도 있다. 또한, LNA 는 입력 신호를 증폭시키고 높은 출력 임피던스를 제공하는 개루프 회로를 포함할 수도 있다. 개루프 회로는 원하는 주파수 대역 밖의 주파수들을 필터링하는 선택성 필터 (selectivity filter) 를 더 포함할 수도 있다. LNA 는 개루프 회로를 통해 튜닝가능 대역통과 필터를 구동할 수도 있다.This disclosure relates to a frequency selective low noise amplifier (LNA) with wideband impedance and noise matching. The LNA may include closed loop circuitry that supports wideband input matching. For example, the closed loop circuit may be configured to impedance match the input signal and provide a low noise figure. The LNA may also include an open loop circuit that amplifies the input signal and provides a high output impedance. The open loop circuit may further include a selectivity filter that filters frequencies outside the desired frequency band. The LNA may drive a tunable bandpass filter through an open loop circuit.

일 예에서, 본 개시물은 입력 신호에 대해 임피던스 정합을 제공하는 폐루프 회로, 및 폐루프 회로에 커플링되어, 임피던스 정합된 입력 신호를 증폭시키는 개루프 회로를 포함하는 증폭기를 제공한다.In one example, the present disclosure provides an amplifier including a closed loop circuit that provides an impedance match for an input signal, and an open loop circuit coupled to the closed loop circuit to amplify the impedance matched input signal.

다른 예에서, 본 개시물은 무선 주파수 (RF) 안테나, 및 RF 안테나를 통해 수신된 입력 신호에 대해 임피던스 정합을 제공하는 폐루프 회로와, 폐루프 회로에 커플링되어, 임피던스 정합된 입력 신호를 증폭시키는 개루프 회로를 포함하는 증폭기를 포함하는 무선 수신기를 제공한다.In another example, the present disclosure provides a radio frequency (RF) antenna and a closed loop circuit that provides impedance matching for input signals received through the RF antenna, and coupled to the closed loop circuit to provide an impedance matched input signal. A wireless receiver comprising an amplifier comprising an open loop circuit for amplifying.

부가적인 예에서, 본 개시물은 폐루프 회로를 통해 입력 신호에 대해 임피던스 정합을 제공하는 단계, 및 개루프 회로를 통해 임피던스 정합된 입력 신호를 증폭시키는 단계를 포함하는 방법을 제공하며, 개루프 회로 및 폐루프 회로는 입력 신호를 수신하기 위해 공통 입력 트랜지스터를 공유한다.In an additional example, the present disclosure provides a method comprising providing an impedance match for an input signal via a closed loop circuit and amplifying the impedance matched input signal through an open loop circuit. The circuit and the closed loop circuit share a common input transistor to receive the input signal.

본 개시물의 하나 이상의 양태들의 상세는 이하의 설명 및 첨부 도면들에서 설명된다. 다른 특징들은 상기 설명 및 도면들로부터, 및 특허청구범위로부터 명백할 수도 있다.The details of one or more aspects of the disclosure are set forth in the following description and the annexed drawings. Other features may be apparent from the above description and drawings, and from the claims.

도면의 간단한 설명Brief description of the drawings

도 1 은 저잡음 증폭기 (LNA) 를 포함하는 일 예시적인 무선 수신기의 블록도이다.1 is a block diagram of an exemplary wireless receiver including a low noise amplifier (LNA).

도 2 는 폐루프 회로 및 개루프 회로를 포함하는 LNA 의 블록도이다.2 is a block diagram of an LNA including a closed loop circuit and an open loop circuit.

도 3 은 폐루프 회로 및 개루프 회로를 포함하는 싱글-엔디드 (single-ended) LNA 를 나타내는 회로도이다.3 is a circuit diagram illustrating a single-ended LNA including a closed loop circuit and an open loop circuit.

도 4 는 폐루프 회로 및 개루프 회로를 포함하는 차동 LNA 를 나타내는 회로도이다.4 is a circuit diagram illustrating a differential LNA including a closed loop circuit and an open loop circuit.

도 5 는 폐루프 회로 및 선택성 필터를 가진 개루프 회로를 포함하는 싱글-엔디드 LNA 를 나타내는 회로도이다.5 is a circuit diagram illustrating a single-ended LNA including a closed loop circuit and an open loop circuit with a selective filter.

도 6 은 폐루프 회로들 및 선택성 필터들을 가진 개루프 회로들을 포함하는 차동 LNA 를 나타내는 회로도이다.6 is a circuit diagram illustrating a differential LNA that includes closed loop circuits and open loop circuits with selective filters.

도 7 은 폐루프 회로 및 튜닝가능 대역통과 필터를 구동하는 개루프 회로를 포함하는 싱글-엔디드 LNA 를 나타내는 회로도이다.7 is a circuit diagram illustrating a single-ended LNA including a closed loop circuit and an open loop circuit for driving a tunable bandpass filter.

도 8 은 폐루프 회로 및 튜닝가능 대역통과 필터를 구동하는 개루프 회로를 포함하는 차동 LNA 를 나타내는 회로도이다.8 is a circuit diagram illustrating a differential LNA including a closed loop circuit and an open loop circuit for driving a tunable bandpass filter.

도 9 는 폐루프 회로 및 선택성 필터를 포함하고 튜닝가능 대역통과 필터를 구동하는 개루프 회로를 포함하는 싱글-엔디드 LNA 를 나타내는 회로도이다.9 is a circuit diagram illustrating a single-ended LNA including a closed loop circuit and an optional filter and including an open loop circuit for driving a tunable bandpass filter.

도 10 은 폐루프 회로들 및 선택성 필터들을 포함하고 튜닝가능 대역통과 필터들을 구동하는 개루프 회로들을 포함하는 차동 LNA 를 나타내는 회로도이다.FIG. 10 is a circuit diagram illustrating a differential LNA including closed loop circuits and selective filters and including open loop circuits driving tunable bandpass filters.

도 11 은 폐루프 회로들 및 선택성 필터들을 포함하고 튜닝가능 대역통과 필터들을 구동하는 개루프 회로들을 포함하는 차동 LNA 를 더 상세하게 나타내는 다른 회로도이다.11 is another circuit diagram illustrating in more detail a differential LNA that includes closed loop circuits and selective filters and includes open loop circuits for driving tunable bandpass filters.

상세한 설명details

본 개시물은 광대역 임피던스 및 잡음 정합을 구비한 주파수 선택적 저잡음 증폭기 (LNA; Low Noise Amplifier) 에 관한 것이다. LNA 는 광대역 입력 정합을 지원하는 폐루프 회로를 포함할 수도 있다. 예를 들어, 폐루프 회로는 입력 신호를 임피던스 정합하고 낮은 잡음 지수 (noise figure) 를 제공하도록 구성될 수도 있다. 또한, LNA 는 입력 신호를 증폭시키고 높은 출력 임피던스를 제공하는 개루프 회로를 포함할 수도 있다. 개루프 회로는 원하는 주파수 대역 밖의 주파수들을 필터링하는 선택성 필터 (selectivity filter) 를 더 포함할 수도 있다. LNA 는 개루프 회로를 통해 튜닝가능 (tunable) 대역통과 필터를 구동할 수도 있다.This disclosure relates to a frequency selective low noise amplifier (LNA) with wideband impedance and noise matching. The LNA may include closed loop circuitry that supports wideband input matching. For example, the closed loop circuit may be configured to impedance match the input signal and provide a low noise figure. The LNA may also include an open loop circuit that amplifies the input signal and provides a high output impedance. The open loop circuit may further include a selectivity filter that filters frequencies outside the desired frequency band. The LNA may drive a tunable bandpass filter through an open loop circuit.

LNA 는 광대역 임피던스 및 잡음 정합을 위한 폐루프 피드백 회로와, 높은 출력 임피던스 및 안정된 주파수 선택성을 위한 개루프 이득 회로의 조합을 포함한다는 의미에서 "부분적 피드백" 증폭기로 지칭될 수도 있다. 예를 들어, 선택성 필터는 불안정성을 회피하기 위해 전체 폐루프 회로에 배치되기보다는 개루프 회로 내에 배치될 수도 있다. LNA 는 넓은 주파수 대역에 걸쳐 정밀한 주파수 선택, 입력 임피던스 정합, 및 잡음 정합을 지원하도록 구성될 수도 있다. 선택성 필터는 관심 대역 밖의 주파수들을 제거할 수도 있다. 튜닝가능 대역통과 필터는 선택적이며, 조정가능하게 광대역 내의 특정 협대역 주파수들을 통과시킬 수도 있다.The LNA may be referred to as a "partial feedback" amplifier in the sense of including a combination of closed loop feedback circuits for wideband impedance and noise matching, and open loop gain circuits for high output impedance and stable frequency selectivity. For example, the selective filter may be disposed in an open loop circuit rather than in an entire closed loop circuit to avoid instability. The LNA may be configured to support precise frequency selection, input impedance matching, and noise matching over a wide frequency band. The selective filter may remove frequencies outside the band of interest. The tunable bandpass filter is optional and may tunably pass certain narrowband frequencies within the wideband.

LNA 는 디지털 비디오를 프로세싱하도록 구비된 디바이스들을 포함하는 다양한 디바이스들에서 유용할 수도 있다. 예를 들어, LNA 는 DVB-H 및 FLO 비디오 브로드캐스팅을 위해 사용되는 주파수 대역, 즉 대략 470MHz 내지 862MHz 와 같이, 넓은 대역에 걸쳐 비디오 신호들을 프로세싱하도록 구성될 수도 있다. 이 대역은 일반적으로 초고주파수 (UHF) 대역 내에 상주한다. 본 개시물은 설명을 목적으로 DVB-H 및 FLO 비디오와 관련된 주파수 대역을 참조할 수도 있다. 그러나, 본 개시물에서 설명한 LNA 는 오디오, 비디오 및/또는 데이터를 운반하는 신호들을 프로세싱하도록 구비된 디바이스들을 포함하는 광범위의 디바이스들 및 주파수 대역들에 적용가능할 수도 있다.LNA may be useful in various devices, including devices equipped to process digital video. For example, the LNA may be configured to process video signals over a wide band, such as the frequency band used for DVB-H and FLO video broadcasting, ie, approximately 470 MHz to 862 MHz. This band generally resides in the ultra high frequency (UHF) band. This disclosure may refer to frequency bands associated with DVB-H and FLO video for illustrative purposes. However, the LNA described in this disclosure may be applicable to a wide range of devices and frequency bands, including devices equipped to process signals carrying audio, video and / or data.

도 1 은 본 개시물에 따른 LNA 를 포함하는 일 예시적인 무선 수신기 (10) 를 나타내는 블록도이다. 도 1 에 도시한 것처럼, 무선 수신기 (10) 는 안테나 (12), LNA (14), 다운 믹서 (16), 아날로그-디지털 변환기 (ADC; 18) 및 모뎀 (20) 을 포함할 수도 있다. 무선 수신기 (10) 는 무선 오디오, 비디오 및/또는 신호들을 수신하도록 구비되는 무선 통신 디바이스의 일부일 수도 있다. 일 예에서, 무선 수신기 (10) 는 DVB-H 및/또는 FLO 브로드캐스트 신호들을 수신하도록 구성된 무선 통신 디바이스 내에 제공될 수도 있다. 또한, 무선 통신 디바이스는 무선 신호들을 예를 들어 오디오 전화통신, 비디오 전화통신 및/또는 데이터 송신을 위한 다른 디바이스들로 송신하는 무선 송신기를 포함할 수도 있다. 따라서, 무선 수신기 (10) 는 설명의 용이함을 위해 도 1 에 도시되지 않은 다른 컴포넌트들을 포함할 수도 있다.1 is a block diagram illustrating an example wireless receiver 10 that includes an LNA in accordance with this disclosure. As shown in FIG. 1, the wireless receiver 10 may include an antenna 12, an LNA 14, a down mixer 16, an analog-to-digital converter (ADC) 18, and a modem 20. The wireless receiver 10 may be part of a wireless communication device that is equipped to receive wireless audio, video and / or signals. In one example, the wireless receiver 10 may be provided within a wireless communication device configured to receive DVB-H and / or FLO broadcast signals. The wireless communication device may also include a wireless transmitter that transmits wireless signals to, for example, audio telephony, video telephony, and / or other devices for data transmission. Thus, the wireless receiver 10 may include other components not shown in FIG. 1 for ease of description.

무선 수신기 (10) 에서, 안테나 (12) 는 무선 주파수 (RF) 신호들을 수신하고 수신된 신호들을 LNA (14) 에 제공한다. LNA (14) 는 입력 신호로서 안테나 (12) 에 의해 수신된 신호를 수신한다. LNA (14) 는 설명되는 바와 같이 입력 신호를 싱글-엔디드 (single-ended) 또는 차동 신호로서 다루도록 구성될 수도 있다. LNA (14) 는 다운 믹서 (16), ADC (18) 및 모뎀 (20) 에 의한 추가 프로세싱을 위해 수신된 입력 신호를 증폭시킨다. 안테나 (12) 는 광범위의 주파수들에 걸쳐 신호들을 수신할 수도 있다. 최적의 전력 전송을 위해, DVB-H 및 FLO 디지털 비디오 브로드캐스트 신호들의 예시적인 경우에 LNA (14) 의 입력 임피던스는 광범위의 입력 주파수들, 예를 들어, 대략 470MHz 내지 862MHz 에 걸친 입력 신 호에 정합되어야 한다.In the wireless receiver 10, the antenna 12 receives radio frequency (RF) signals and provides the received signals to the LNA 14. LNA 14 receives the signal received by antenna 12 as an input signal. LNA 14 may be configured to treat the input signal as a single-ended or differential signal as described. LNA 14 amplifies the received input signal for further processing by down mixer 16, ADC 18 and modem 20. Antenna 12 may receive signals over a wide range of frequencies. For optimal power transfer, in the exemplary case of DVB-H and FLO digital video broadcast signals, the input impedance of LNA 14 is dependent on the input signal over a wide range of input frequencies, for example, approximately 470 MHz to 862 MHz. Must match.

또한, LNA (14) 에 의해 수신된 신호가 약할 수도 있기 때문에, LNA 는 낮은 잡음 지수 (NF) 를 가져야 한다. NF 는 일반적으로 디바이스 그 자체가 잡음을 도입하지 않은 경우에 잔존하는 잡음에 대한 LNA (14) 의 실제 출력 잡음의 비를 지칭한다. LNA (14) 는 입력 신호에 대한 LNA (14) 에 의해 생성된 임의의 잡음의 영향이 감소되도록 낮은 잡음 지수를 갖는 것이 중요하다. LNA (14) 가 낮은 잡음 지수를 갖는 경우, LNA (14) 는 출력 신호의 상당한 열화 없이 안테나 (12) 에 의해 수신된 약한 신호를 증폭시킬 수 있다. 설명되는 바와 같이, LNA (14) 는 필요한 이득 및 주파수 선택성을 제공하면서, 안테나 (12) 로부터 수신된 입력 신호에 원하는 임피던스 및 잡음 정합을 제공하기 위한 부분적 피드백 회로로 구성될 수도 있다.Also, since the signal received by the LNA 14 may be weak, the LNA should have a low noise figure (NF). NF generally refers to the ratio of the actual output noise of the LNA 14 to the remaining noise when the device itself does not introduce noise. It is important that LNA 14 has a low noise figure so that the influence of any noise generated by LNA 14 on the input signal is reduced. If LNA 14 has a low noise figure, LNA 14 can amplify the weak signal received by antenna 12 without significant degradation of the output signal. As will be described, LNA 14 may be configured with partial feedback circuitry to provide the desired impedance and noise matching to the input signal received from antenna 12, while providing the necessary gain and frequency selectivity.

LNA (14) 는 증폭된 신호를 다운 믹서 (16) 에 제공한다. 다운 믹서 (16) 는 제로 중간 주파수 (ZIF) 또는 낮은 중간 주파수 (LIF) 다운 믹서와 같이, 광대역 입력 신호의 주파수를 기저대역 주파수로 변환하는 임의의 유형의 믹서일 수도 있다. 다운 믹서 (16) 는 아날로그 기저대역 신호를 디지털 데이터로 변환하는 ADC (18) 에 기저대역 신호를 제공한다. 모뎀 (20) 은 ADC (18) 에 의해 제공된 디지털 데이터를 복조한다. 오디오 스피커, 영상 디스플레이, 및/또는 다른 사용자 인터페이스 매체를 구동시키기 위해 복조된 디지털 데이터를 디코딩하도록 무선 수신기 (10) 내에는 오디오 또는 비디오 디코더가 제공될 수도 있다. 오디오 또는 비디오 디코더는 조합된 인코더-디코더 (CODEC) 의 일부를 형 성하며, 다른 디바이스로부터 수신된 디지털 데이터의 디코딩과 다른 디바이스로의 송신을 위한 디지털 데이터의 인코딩 양자를 지원할 수도 있다.LNA 14 provides the amplified signal to down mixer 16. The down mixer 16 may be any type of mixer that converts the frequency of the wideband input signal to baseband frequency, such as a zero intermediate frequency (ZIF) or a low intermediate frequency (LIF) down mixer. Down mixer 16 provides the baseband signal to ADC 18 which converts the analog baseband signal into digital data. Modem 20 demodulates the digital data provided by ADC 18. An audio or video decoder may be provided within the wireless receiver 10 to decode demodulated digital data to drive audio speakers, video displays, and / or other user interface media. The audio or video decoder forms part of a combined encoder-decoder (CODEC) and may support both decoding of digital data received from another device and encoding of digital data for transmission to another device.

예를 들어, 무선 수신기 (10) 는 예를 들어 MPEG-2, MPEG-4, ITU-T H.263, ITU-T H.264 또는 그의 대응물, ISO/IEC MPEG-4, Part 10, 즉 AVC (Advanced Video Coding) 에 따라 비디오 압축 및 압축해제를 지원하도록 구성된 디바이스의 일부를 형성할 수도 있다. 또한, 비디오 브로드캐스팅 수신을 위해, 무선 수신기 (10) 는 FLO, DVB-H, ISDB-T, 또는 DMB 디지털 비디오 브로드캐스트의 전달과 관련된 주파수 대역에서 RF 신호들을 수신하는데 이용될 수 있다. 예를 들어, DVB-H 및 FLO 브로드캐스팅은 대략 470MHz 내지 862MHz 의 넓은 주파수 대역을 이용할 수도 있다. 설명되는 바와 같이, LNA (14) 는 DVB-H 및 FLO 와 관련된 대역들과 같이, 넓은 주파수 대역에 걸친 임피던스 및 잡음 정합과 함께 정밀한 주파수 선택성을 지원하도록 구성될 수도 있다. 일부 경우들에서, 무선 수신기 (10) 는 보다 넓은 전체 주파수 대역 내의 서브-대역들을 다루기 위해 다수의 LNA들을 포함할 수도 있다.For example, the wireless receiver 10 may for example be MPEG-2, MPEG-4, ITU-T H.263, ITU-T H.264 or its counterpart, ISO / IEC MPEG-4, Part 10, i.e. It may form part of a device configured to support video compression and decompression in accordance with Advanced Video Coding (AVC). In addition, for video broadcasting reception, wireless receiver 10 may be used to receive RF signals in a frequency band associated with the delivery of FLO, DVB-H, ISDB-T, or DMB digital video broadcasts. For example, DVB-H and FLO broadcasting may use a wide frequency band of approximately 470 MHz to 862 MHz. As described, LNA 14 may be configured to support precise frequency selectivity with impedance and noise matching over a wide frequency band, such as bands associated with DVB-H and FLO. In some cases, wireless receiver 10 may include multiple LNAs to handle sub-bands within the wider overall frequency band.

도 2 는 본 개시물의 일 양태에 따른 일 예시적인 LNA (14) 의 블록도이다. 도 2 의 예에서, LNA (14) 는 부분적 피드백 LNA 를 제공하기 위해 함께 작동하는 폐루프 회로 (22) 및 개루프 회로 (24) 를 포함한다. 폐루프 회로 (22) 및 개루프 회로 (24) 양자는 공통 입력부를 통해 입력 신호를 수신한다. 입력부로 제공된 신호는 안테나 (12) (도 1) 로부터 RF 신호로서 수신될 수도 있고, 또는 구리 도체, 광섬유 등과 같은 다른 유형의 유선 또는 무선 매체를 통해 RF 신호로서 수신될 수도 있다. LNA (14) 는 싱글-엔디드 또는 차동 증폭기로서 구성될 수도 있는데, 여기서 폐루프 회로 (22) 및 개루프 회로 (24) 가 싱글-엔디드 또는 차동 LNA (14) 를 형성하도록 구성될 수도 있다.2 is a block diagram of an example LNA 14 in accordance with an aspect of the present disclosure. In the example of FIG. 2, LNA 14 includes a closed loop circuit 22 and an open loop circuit 24 that work together to provide a partial feedback LNA. Both closed loop circuit 22 and open loop circuit 24 receive an input signal via a common input. The signal provided to the input may be received as an RF signal from the antenna 12 (FIG. 1), or may be received as an RF signal through another type of wired or wireless medium such as copper conductor, optical fiber, or the like. LNA 14 may be configured as a single-ended or differential amplifier, where closed-loop circuit 22 and open-loop circuit 24 may be configured to form a single-ended or differential LNA 14.

폐루프 회로 (22) 는 폐루프 이득 증폭기 (26) 및 폐루프 이득을 설정하는 피드백 루프 (27) 를 포함할 수도 있다. 폐루프 회로 (22) 는 광대역 입력 정합을 지원한다. 예를 들어, 폐루프 회로 (22) 는 입력 신호에 대해 임피던스 정합을 제공하고 낮은 잡음 지수를 제공하도록 구성될 수도 있다. 개루프 회로 (24) 는 개루프 이득 증폭기 (28) 를 포함할 수도 있다. 개루프 회로 (24) 는 입력 신호를 증폭시키고 그것의 로드에 높은 출력 임피던스를 제공한다. 원하는 주파수 대역 밖의 주파수들을 필터링하기 위해 개루프 회로 (24) 내에 선택성 필터가 제공될 수도 있다. 또한, 개루프 회로 (24) 는 튜닝가능 대역통과 필터를 구동할 수도 있다. 개루프 회로 (24) 내에 선택성 필터를 배치함으로써, 불안정성이 감소될 수 있다. 또한, 폐루프 회로 (22) 를 통해 입력 임피던스 정합을 제공함으로써, 낮은 NF 가 유지될 수 있다.The closed loop circuit 22 may include a closed loop gain amplifier 26 and a feedback loop 27 that sets the closed loop gain. Closed loop circuit 22 supports wideband input matching. For example, the closed loop circuit 22 may be configured to provide impedance matching and provide a low noise figure for the input signal. The open loop circuit 24 may include an open loop gain amplifier 28. The open loop circuit 24 amplifies the input signal and provides high output impedance to its load. An optional filter may be provided within the open loop circuit 24 to filter out frequencies outside the desired frequency band. The open loop circuit 24 may also drive a tunable bandpass filter. By placing the selective filter in the open loop circuit 24, the instability can be reduced. Also, by providing input impedance matching through the closed loop circuit 22, a low NF can be maintained.

LNA (14) 의 부분적 피드백 토폴로지는 공통 게이트 토폴로지 또는 풀 피드백 토폴로지에 대한 대안을 제공한다. 공통 게이트 토폴로지를 갖는 LNA 는 높은 NF 를 산출하기 쉬우며, 따라서 일반적으로 광대역 임피던스 정합에 적합하지 않다. 일반적으로, 피드백 토폴로지를 갖는 LNA 는 낮은 NF 및 허용가능한 광대역 입력 정합을 제공할 수 있다. 그러나, 피드백 토폴로지를 갖는 LNA 는 LNA 의 입력과 출력 사이의 요구된 피드백 루프로 인해 낮은 출력 임피던스를 제공 하기 쉽다. 출력 임피던스가 감소되는 경우, LNA 의 로드에서의 필터 선택성은 저하될 것이다. 또한, 피드백 토폴로지를 갖는 LNA 는 통상적으로 불안정성으로 인해 피드백 루프에서 선택성 필터를 지원할 수 없다.The partial feedback topology of the LNA 14 provides an alternative to the common gate topology or full feedback topology. LNAs with a common gate topology tend to yield high NFs and are therefore generally not suitable for wideband impedance matching. In general, LNAs with feedback topologies can provide low NF and allowable wideband input matching. However, LNAs with feedback topologies are likely to provide low output impedance due to the required feedback loop between the LNA's input and output. If the output impedance is reduced, the filter selectivity at the load of the LNA will be reduced. In addition, LNAs with feedback topologies typically cannot support selectivity filters in the feedback loop due to instability.

공통 게이트 토폴로지 또는 풀 피드백 토폴로지보다는 부분적 피드백 토폴로지를 제공함으로써, LNA (14) 는 광대역 입력 정합, 낮은 NF, 및 충분한 출력 임피던스를 제공할 수 있다. 또한, LNA (14) 는 LNA 내에, 예를 들어 개루프 회로 (24) 내에 선택성 필터의 결합을 지원할 수도 있다. 특히, 폐루프 회로 (22) 는 낮은 NF 와 함께 광대역 입력 정합을 지원할 수도 있는 한편, 개루프 회로 (24) 는 높은 출력 임피던스와 함께 신호 증폭을 지원하고 불안정성의 제공 없이 선택성 필터의 결합을 허용할 수도 있다. 또한, 높은 출력 임피던스로 인해, 튜닝가능 대역통과 필터가 선택성 필터의 선택성의 상당한 저하 없이 개루프 회로 (24) 의 로드에 배치될 수 있다.By providing a partial feedback topology rather than a common gate topology or a full feedback topology, the LNA 14 can provide wideband input matching, low NF, and sufficient output impedance. LNA 14 may also support coupling of selectivity filters within the LNA, for example within the open loop circuit 24. In particular, closed-loop circuit 22 may support wideband input matching with low NF, while open-loop circuit 24 may support signal amplification with high output impedance and allow for the combination of selective filters without providing instability. It may be. In addition, due to the high output impedance, a tunable bandpass filter can be placed in the load of the open loop circuit 24 without significant deterioration in the selectivity of the selective filter.

도 3 은 폐루프 회로 (22) 및 개루프 회로 (24) 를 포함하는 싱글-엔디드 LNA (14) 를 나타내는 회로도이다. 도 3 의 예에서, 폐루프 회로 (22) 는 트랜지스터들 (M1 및 M2), 저항기 (RD1 및 RF) 및 커패시터 (C1) 를 포함한다. 트랜지스터들 (M1 및 M2) 은 예를 들어 전계 효과 트랜지스터들 (FETs) 일 수도 있다. 트랜지스터 (M1) 의 게이트는 입력 신호를 수신한다. 커패시터 (C1) 의 일측은 입력 신호를 수신하도록 커플링될 수도 있는 한편, 커패시터 (C1) 의 다른 측은 저항기 (RF) 의 제 1 측에 직렬로 커플링될 수도 있다. 저항기 (RD1) 의 일측은 전압원에 접속될 수도 있다. 저항기 (RD1) 의 제 2 측은 저항기 (RF) 의 제 2 측에 접속될 수도 있다. 또한, 저항기 (RD1) 의 제 2 측은 트랜지스터 (M2) 의 소스에 커플링될 수도 있다. 트랜지스터 (M2) 의 드레인은 트랜지스터 (M1) 의 소스에 커플링될 수도 있다. 트랜지스터 (M1) 의 드레인은 그라운드에 커플링될 수도 있다. 따라서, 피드백 루프 (27) 는 커패시터 (C1), 저항기들 (RD1 및 RF), 및 트랜지스터 (M2) 를 포함할 수도 있다. 폐루프 이득 증폭기 (26) 는 저항기 (RD1) 및 트랜지스터들 (M2 및 M1) 을 포함할 수도 있다.3 is a circuit diagram illustrating a single-ended LNA 14 including a closed loop circuit 22 and an open loop circuit 24. In the example of FIG. 3, the closed loop circuit 22 includes transistors M1 and M2, resistors RD1 and RF and capacitor C1. Transistors M1 and M2 may be field effect transistors (FETs), for example. The gate of transistor M1 receives an input signal. One side of the capacitor C1 may be coupled to receive an input signal, while the other side of the capacitor C1 may be coupled in series to the first side of the resistor RF. One side of the resistor RD1 may be connected to a voltage source. The second side of the resistor RD1 may be connected to the second side of the resistor RF. Also, the second side of the resistor RD1 may be coupled to the source of the transistor M2. The drain of transistor M2 may be coupled to the source of transistor M1. The drain of the transistor M1 may be coupled to ground. Thus, feedback loop 27 may include capacitor C1, resistors RD1 and RF, and transistor M2. Closed loop gain amplifier 26 may include a resistor RD1 and transistors M2 and M1.

도 3 의 예에서, 개루프 회로 (24) 는 트랜지스터들 (M1 및 M3) 및 저항기 (RD2) 를 포함한다. 따라서, 폐루프 회로 (22) 및 개루프 회로 (24) 는 일부 구현들에서 트랜지스터 (M1) 를 공유할 수도 있다. 폐루프 회로 (22) 와 개루프 회로 (24) 사이에 공유된 입력 트랜지스터 (M1) 는 원하는 트랜지스터 특성들을 획득하기 위한 병렬의 복수의 트랜지스터들 또는 단일 트랜지스터일 수도 있다. 트랜지스터 (M1) 의 게이트는 입력 신호를 수신한다. 트랜지스터 (M1) 의 소스는 그라운드에 커플링될 수도 있다. 트랜지스터 (M1) 의 드레인은 트랜지스터 (M3) 의 소스는 물론, 트랜지스터 (M2) 의 소스에 커플링될 수도 있다. 트랜지스터 (M3) 의 소스는 저항기 (RD2) 의 제 1 측에 커플링될 수도 있다. 저항기 (RD2) 의 제 2 측은 전압원에 커플링될 수도 있다. LNA (14) 의 출력은 트랜지스터 (M3) 의 소스 전압일 수도 있다. 트랜지스터들 (M2 및 M3) 의 게이트들은 그 트랜지스터들 (M2 및 M3) 이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 바이어스 회로 (미도시) 에 커플링될 수도 있다. 트랜지스터들 (M2 및 M3) 의 상대적 사이즈들을 조정함으로써, 폐루프 회로 (22) 와 개루프 회로 (24) 사이의 신호비를 조정하여 전체 회로의 잡음 지수, 입력 정합 및 이득 성능 (gain performance) 을 최적화하는 것이 가능하다. 또한, 폐루프 회로 (22) 와 개루프 회로 (24) 사이의 신호비를 조정하기 위해 트랜지스터들 (M2 및 M3) 에 상이한 바이어스 전압들이 인가될 수 있다.In the example of FIG. 3, the open loop circuit 24 includes transistors M1 and M3 and a resistor RD2. Thus, closed loop circuit 22 and open loop circuit 24 may share transistor M1 in some implementations. The input transistor M1 shared between the closed loop circuit 22 and the open loop circuit 24 may be a single transistor or a plurality of transistors in parallel to obtain desired transistor characteristics. The gate of transistor M1 receives an input signal. The source of transistor M1 may be coupled to ground. The drain of the transistor M1 may be coupled to the source of the transistor M2 as well as the source of the transistor M3. The source of transistor M3 may be coupled to the first side of resistor RD2. The second side of the resistor RD2 may be coupled to a voltage source. The output of LNA 14 may be the source voltage of transistor M3. Gates of the transistors M2 and M3 may be coupled to a bias circuit (not shown) that applies a bias current such that the transistors M2 and M3 are still in the active operating region. By adjusting the relative sizes of the transistors M2 and M3, the signal ratio between the closed loop circuit 22 and the open loop circuit 24 is adjusted to obtain noise figure, input matching and gain performance of the entire circuit. It is possible to optimize. Further, different bias voltages may be applied to the transistors M2 and M3 to adjust the signal ratio between the closed loop circuit 22 and the open loop circuit 24.

LNA (14) 의 출력 임피던스는 개루프 회로 (24) 의 저항기 (RD2) 의 값에 의해 근사화될 수도 있다. LNA (14) 의 입력 임피던스는, The output impedance of the LNA 14 may be approximated by the value of the resistor RD2 of the open loop circuit 24. The input impedance of the LNA 14 is

Rin = RF/(1 + T) (여기서, T = gm * (W1/(W1 + W2) * (RD1))Rin = RF / (1 + T) (where T = g m * (W1 / (W1 + W2) * (RD1))

로서 근사화될 수도 있는, 폐루프 회로 (22) 의 입력 임피던스 (Rin) 에 의해 좌우되며, 여기서 gm 은 트랜지스터 (M1) 의 트랜스컨덕턴스이고, W1 은 트랜지스터 (M1) 의 게이트 폭이며, W2 는 트랜지스터 (M2) 의 게이트 폭이다. 상기 입력 임피던스 등식으로부터 알 수 있는 것처럼, LNA (14) 의 입력 임피던스는 입력 주파수와 관계가 없다. 따라서, LNA (14) 의 입력 임피던스는 광범위의 입력 주파수들에 걸친 입력 신호의 임피던스에 정합될 수도 있다. 또한, 상술한 것처럼, LNA (14) 의 잡음은 폐루프 회로 (22) 내에 제공된 부분적 피드백 토폴로지로써 감소될 수도 있다. 잡음의 감소로, 잡음 지수가 또한 감소할 수도 있다. 그러나, 개루프 회로 (24) 내에는 피드백 토폴로지가 존재하지 않아서, LNA (14) 의 출력 임피던스를 증가시키고, 불안정성의 도입 없이 개루프 회로 내에 선택성 필터의 결합을 허용한다.Depends on the input impedance Rin of the closed loop circuit 22, which may be approximated as, where g m is the transconductance of transistor M1, W1 is the gate width of transistor M1, and W2 is a transistor It is the gate width of M2. As can be seen from the input impedance equation, the input impedance of the LNA 14 is independent of the input frequency. Thus, the input impedance of LNA 14 may match the impedance of the input signal over a wide range of input frequencies. Also, as mentioned above, the noise of the LNA 14 may be reduced with a partial feedback topology provided within the closed loop circuit 22. With the reduction of the noise, the noise figure may also decrease. However, there is no feedback topology within the open loop circuit 24, increasing the output impedance of the LNA 14 and allowing coupling of the selective filter in the open loop circuit without introducing instability.

다시, 폐루프 회로 (22) 에 의해 제공된 입력 임피던스는 입력 신호의 주파수와 관계가 없을 수도 있다. 위에 나타낸 것처럼, 폐루프 회로 (22) 의 입력 임피던스는 피드백 루프 (27) 의 신호 이득이 곱해진 폐루프 이득 증폭기 (26) 의 신호 이득에 1 을 더한 조합에 의해 나눠진 폐루프 이득 증폭기 (26) 의 입력 임피던스로서 모델링될 수도 있다. 폐루프 이득 증폭기 (26) 및 피드백 루프 (27) 의 이득은 LNA (14) 의 상이한 구현들에서 변화될 수도 있다. LNA (14) 의 입력 임피던스는 개루프 회로 (24) 의 입력 임피던스와 병렬인 폐루프 회로 (22) 의 입력 임피던스로서 모델링될 수도 있다. 그러나, 개루프 회로 (24) 의 입력 임피던스는 통상적으로 폐루프 회로 (22) 의 입력 임피던스보다 훨씬 더 크도록 구성될 것이다. 따라서, LNA (14) 의 입력 임피던스는 개루프 회로 (24) 의 입력 임피던스에 의해 영향을 받지 않을 수도 있으며, LNA (14) 의 입력 임피던스는 폐루프 회로 (22) 의 입력 임피던스와 대략 동일할 수도 있다.Again, the input impedance provided by the closed loop circuit 22 may be independent of the frequency of the input signal. As indicated above, the input impedance of the closed loop circuit 22 is the closed loop gain amplifier 26 divided by the combination of the signal gain of the closed loop gain amplifier 26 multiplied by the signal gain of the feedback loop 27 plus one. It may be modeled as the input impedance of. The gain of the closed loop gain amplifier 26 and the feedback loop 27 may be varied in different implementations of the LNA 14. The input impedance of the LNA 14 may be modeled as the input impedance of the closed loop circuit 22 in parallel with the input impedance of the open loop circuit 24. However, the input impedance of the open loop circuit 24 will typically be configured to be much larger than the input impedance of the closed loop circuit 22. Thus, the input impedance of the LNA 14 may not be affected by the input impedance of the open loop circuit 24, and the input impedance of the LNA 14 may be approximately equal to the input impedance of the closed loop circuit 22. have.

폐루프 회로 (22) 는 또한 LNA (14) 에 대해 낮은 잡음 지수를 제공할 수도 있다. 상기 설명한 것처럼, 낮은 잡음 지수는 출력에 대한 열화 없이 약한 신호들의 증폭을 허용한다. 증폭기 내의 컴포넌트들은 전류에서의 불규칙한 변동으로 인해 잡음을 고유하게 생성한다. 증폭기의 출력 신호는 증폭기가 입력 신호와 고유 잡음 양자를 증폭시키기 때문에 열화된다. 잡음 레벨이 높은 경우, 증폭기의 출력 신호 상에서 증폭된 신호와 증폭된 고유 잡음 간을 구별하기가 어려울 수도 있다.Closed loop circuit 22 may also provide a low noise figure for LNA 14. As discussed above, the low noise figure allows for amplification of weak signals without degrading the output. Components in the amplifier inherently produce noise due to irregular variations in current. The output signal of the amplifier degrades because the amplifier amplifies both the input signal and the inherent noise. If the noise level is high, it may be difficult to distinguish between the amplified signal and the amplified natural noise on the amplifier's output signal.

잡음의 영향을 최소화하기 위해, 증폭기는 높은 신호대 잡음비를 요구할 수도 있다. 무선 수신기 (10) 에서, 증폭기는 약한 신호를 수신할 수도 있다. 증폭기가 약한 신호를 수신하는 경우에, 잡음은 높은 신호대 잡음비를 획득하기 위해 감소되어야 한다. 폐루프 회로 (22) 는 폐루프 이득 증폭기 (26) 및 피드백 루프 (27) 를 포함하는 부분적 피드백 토폴로지를 이용하여 LNA (14) 의 입력의 고유 잡음을 감소시킬 수도 있다. LNA (14) 의 입력의 잡음은 피드백 루프 (27) 의 신호 이득이 곱해진 폐루프 이득 증폭기 (26) 의 신호 이득에 1 을 더한 조합에 의해 나눠진 폐루프 이득 증폭기 (26) 의 입력의 잡음으로서 계산될 수도 있다. 일반적으로, 폐루프 회로 (22) 는 등식 Rin = RF/(1 + T) 에 따라, NF 성능의 저하 없이 입력 저항 임피던스를 제공한다. LNA (14) 의 고유 잡음이 감소될수록, 그에 따라 잡음 지수가 감소될 수도 있다.To minimize the effects of noise, the amplifier may require a high signal-to-noise ratio. In the wireless receiver 10, the amplifier may receive a weak signal. If the amplifier receives a weak signal, the noise must be reduced to obtain a high signal to noise ratio. Closed loop circuit 22 may reduce the inherent noise at the input of LNA 14 using a partial feedback topology including closed loop gain amplifier 26 and feedback loop 27. The noise at the input of the LNA 14 is the noise at the input of the closed loop gain amplifier 26 divided by the combination of the signal gain of the closed loop gain amplifier 26 multiplied by the signal gain of the feedback loop 27 plus one. It may be calculated. In general, the closed loop circuit 22 provides the input resistance impedance without degrading the NF performance, according to the equation Rin = RF / (1 + T). As the inherent noise of LNA 14 is reduced, the noise figure may be reduced accordingly.

폐루프 회로 (22) 가 임피던스 정합 및 낮은 잡음 지수를 제공할 수도 있지만, 폐루프 회로 (22) 는 높은 출력 임피던스를 제공하지 않을 수도 있다. 높은 출력 임피던스는 무선 수신기 (10) 내의 다양한 컴포넌트들을 구동하기 위해 필요할 수도 있다. 따라서, 높은 출력 임피던스 및 신호 증폭이 LNA (14) 내의 개루프 회로 (24) 에 의해 제공될 수도 있다. 개루프 회로 (24) 는 원하는 이득을 사용하여 임피던스 정합된 입력 신호를 증폭시킨다. 또한, 개루프 회로 (24) 는 높은 출력 임피던스를 제공하도록 설계될 수도 있다. 이 예에서, 개루프 회로 (24) 의 출력은 LNA (14) 의 출력일 수도 있다. 개루프 회로 (24) 는 개루프 회로 (24) 의 출력이 폐루프 회로 (22) 로부터 전기적으로 독립일 수도 있기 때문에 높은 출력 임피던스를 제공할 수도 있다. 따라서, 폐루프 회로 (22) 의 임피던스는 개루프 회로 (24) 의 출력 임피던스에 현저하게 영향을 주지 않으며, 개루프 회로 (24) 의 출력 임피던스는 원하는 값으로 설계될 수도 있다.While closed loop circuit 22 may provide impedance matching and a low noise figure, closed loop circuit 22 may not provide high output impedance. High output impedance may be required to drive the various components in the wireless receiver 10. Thus, high output impedance and signal amplification may be provided by the open loop circuit 24 in the LNA 14. The open loop circuit 24 amplifies the impedance matched input signal using the desired gain. In addition, the open loop circuit 24 may be designed to provide high output impedance. In this example, the output of the open loop circuit 24 may be the output of the LNA 14. The open loop circuit 24 may provide a high output impedance because the output of the open loop circuit 24 may be electrically independent from the closed loop circuit 22. Therefore, the impedance of the closed loop circuit 22 does not significantly affect the output impedance of the open loop circuit 24, and the output impedance of the open loop circuit 24 may be designed to a desired value.

도 4 는 폐루프 회로 및 개루프 회로를 포함하는 차동 LNA (14S) 를 나타내는 회로도이다. 도 4 의 예에서, 차동 LNA (14S) 는 양의 차동 입력 신호를 수신하는 제 1 LNA (14A) 및 음의 차동 입력 신호를 수신하는 제 2 LNA (14B) 를 포함한다. 제 1 LNA (14A) 는 도 3 과 관련하여 상술된 방식으로 배열된, 트랜지스터들 (M1, M2, M3), 저항기들 (RF1, RD1) 및 커패시터 (C1) 를 포함한다. 제 2 LNA (14B) 는 제 1 LNA (14A) 와 동일하게 구성되며, 대응하는 트랜지스터들 (M4, M5, M6), 저항기들 (RD3 및 RF2) 및 커패시터 (C2) 를 포함한다. 트랜지스터 (M1) 의 게이트는 입력부 (12) 로부터 양의 입력 신호를 수신할 수도 있다. 양의 입력은 또한 커패시터 (C1) 에 접속될 수도 있다. 유사하게, 음의 입력이 트랜지스터 (M4) 의 게이트는 물론, 커패시터 (C2) 에 커플링된다. LNA (14A 및 14B) 는 양의 입력 단자와 음의 입력 단자를 통해 차동 입력 신호를 받아들이도록 조합되며, 양의 출력 단자와 음의 출력 단자를 통해 조합된 차동 출력 신호를 생성한다. 트랜지스터들 (M2, M3, M5 및 M6) 의 게이트들은 그 트랜지스터들이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 각각의 바이어스 회로 (미도시) 에 커플링될 수도 있다.4 is a circuit diagram showing a differential LNA 14S including a closed loop circuit and an open loop circuit. In the example of FIG. 4, differential LNA 14S includes a first LNA 14A that receives a positive differential input signal and a second LNA 14B that receives a negative differential input signal. The first LNA 14A includes transistors M1, M2, M3, resistors RF1, RD1 and capacitor C1, arranged in the manner described above with respect to FIG. 3. The second LNA 14B is configured identically to the first LNA 14A and includes corresponding transistors M4, M5, M6, resistors RD3 and RF2 and a capacitor C2. The gate of transistor M1 may receive a positive input signal from input 12. The positive input may also be connected to capacitor C1. Similarly, a negative input is coupled to the gate of transistor M4 as well as to capacitor C2. LNAs 14A and 14B are combined to accept differential input signals through positive and negative input terminals, and produce a combined differential output signal through positive and negative output terminals. Gates of the transistors M2, M3, M5 and M6 may be coupled to each bias circuit (not shown) that applies a bias current so that the transistors are still in the active operating region.

도 5 는 폐루프 회로 (22) 및 선택성 필터 (30) 를 가진 개루프 회로 (24) 를 포함하는 싱글-엔디드 LNA (14T) 를 나타내는 회로도이다. 도 5 의 LNA (14T) 는 도 3 의 LNA (14) 에 실질적으로 대응하지만, 선택성 필터 (30) 를 더 포함한다. 도 5 에 도시한 것처럼, 선택성 필터 (30) 는 개루프 회로 (24) 에서 트랜지스터 (M1) 의 드레인과 트랜지스터 (M3) 의 소스 사이에 상주할 수도 있다. 일부 구현들에서, 개루프 회로 (24) 의 출력은 상술된 바와 같이 튜닝가능 대역통과 필터, 또는 다른 로드들을 구동할 수도 있다. 트랜지스터들 (M2 및 M3) 의 게이트들은 그 트랜지스터들 (M2 및 M3) 이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 바이어스 회로 (미도시) 에 커플링될 수도 있다.FIG. 5 is a circuit diagram illustrating a single-ended LNA 14T including a closed loop circuit 22 and an open loop circuit 24 having a selective filter 30. The LNA 14T of FIG. 5 substantially corresponds to the LNA 14 of FIG. 3, but further includes a selectivity filter 30. As shown in FIG. 5, the selective filter 30 may reside between the drain of the transistor M1 and the source of the transistor M3 in the open loop circuit 24. In some implementations, the output of the open loop circuit 24 may drive a tunable bandpass filter, or other loads as described above. Gates of the transistors M2 and M3 may be coupled to a bias circuit (not shown) that applies a bias current such that the transistors M2 and M3 are still in the active operating region.

일 예로서, DVB-H 및 FLO 디바이스는 대략 470MHz 내지 862MHz 의 넓은 주파수 대역 내에서 동작할 수도 있다. 그러나, 이 디바이스는 DVB-H 또는 FLO 대역 밖의 주파수 범위에서 동작하는 다른 기능들을 수행할 수도 있고 또는 그 대역 밖의 주파수 범위에 노출될 수도 있다. 예를 들어, GSM 1800 시스템에서, 입력부 (12) 는 1.710 기가헤르츠 내지 1.785 기가헤르츠 범위의 주파수들을 수신할 수도 있다. UMTS 시스템에서, 입력부 (12) 는 1.92 기가헤르츠 내지 1.98 기가헤르츠 범위의 주파수들을 수신할 수도 있다. 무선 LAN (WLAN) 에서, 입력부 (12) 는 2.4 기가헤르츠 내지 2.48 기가헤르츠 범위의 주파수들을 수신할 수도 있다.As one example, DVB-H and FLO devices may operate within a wide frequency band of approximately 470 MHz to 862 MHz. However, the device may perform other functions operating in the frequency range outside the DVB-H or FLO band, or may be exposed to the frequency range outside of that band. For example, in a GSM 1800 system, input 12 may receive frequencies in the range of 1.710 gigahertz to 1.785 gigahertz. In a UMTS system, input 12 may receive frequencies in the range of 1.92 gigahertz to 1.98 gigahertz. In a wireless LAN (WLAN), input 12 may receive frequencies in the range of 2.4 gigahertz to 2.48 gigahertz.

관심 대역 밖에 있는 주파수들로의 신호들의 전파는 LNA (14T) 및 다운 믹서 (16), ADC (18) 및 모뎀 (20) 과 같은 수신기 체인 내의 다른 컴포넌트들의 성능에 악영향을 끼칠 수도 있다. 예를 들어, 관심 대역 밖의 주파수들이 필터링되지 않는 경우, 무선 수신기 (10) 내의 다운 믹서 (16) 는 주파수들을 기저대역으로 믹싱하여, 어쩌면 에러를 산출할 수도 있다. 특히, 기저대역에서, 관심 대역 내의 주파수들은 그 후 관심 대역 밖의 주파수들과 오버랩될 수도 있다. 이런 이 유로, 선택성 필터 (30) 를 제공하여 관심 대역 밖의 주파수들을 가진 신호들을 제거하는 것이 바람직할 수도 있다. 선택성 필터 (30) 는 낮은 임피던스를 원하는 주파수 대역을 가진 신호들에 제공하고 높은 임피던스를 관심 대역 밖의 신호들, 예를 들어, 재머 신호들 (jammer signals) 에 제공하는 제거 필터 (rejection filter) 로서 역할을 할 수도 있다. 선택성 필터 (30) 는 불안정성의 생성 없이 개루프 회로 (24) 내에 결합될 수 있다.Propagation of signals to frequencies outside the band of interest may adversely affect the performance of other components in the receiver chain, such as LNA 14T and down mixer 16, ADC 18, and modem 20. For example, if frequencies outside the band of interest are not filtered, down mixer 16 in wireless receiver 10 may mix the frequencies to baseband, possibly yielding an error. In particular, at baseband, frequencies within the band of interest may then overlap with frequencies outside the band of interest. For this reason, it may be desirable to provide a selective filter 30 to remove signals with frequencies outside the band of interest. Selectivity filter 30 serves as a rejection filter that provides low impedance to signals with a desired frequency band and high impedance to signals outside the band of interest, eg, jammer signals. You can also do Selective filter 30 may be coupled into open loop circuit 24 without creating instability.

선택성 필터 (30) 는 대역외 신호들을 제거하며, LNA (14) 의 구성과 일관된, 싱글-엔디드 또는 차동 필터로서 구성될 수도 있다. 일부 경우들에서, 선택성 필터 (30) 는 노치 필터 (notch filter) 를 포함할 수도 있다. 노치 필터는 소정의 주파수에서의 신호의 전력을 감쇠시킬 수도 있다. 일 예로서, 노치 필터는 관심 대역, 예를 들어, 470 메가헤르츠 내지 862 메가헤르츠 내의 신호들을 통과시키면서 1.8 기가헤르츠 내지 2.4 기가헤르츠의 신호들을 상당히 감쇠시키도록 설계될 수 있을 것이다. 물론, 감쇠량, 및 감쇠되는 주파수들은 설계 조건에 따라 변화할 수도 있다. 또한, 선택성 필터 (30) 는 노치 필터 이외에, 저역통과 필터와 같은 다른 필터들을 포함할 수도 있다.Selective filter 30 removes out-of-band signals and may be configured as a single-ended or differential filter, consistent with the configuration of LNA 14. In some cases, selectivity filter 30 may include a notch filter. The notch filter may attenuate the power of the signal at a given frequency. As an example, the notch filter may be designed to significantly attenuate signals in the 1.8 gigahertz to 2.4 gigahertz while passing signals in the band of interest, for example, 470 MHz to 862 megahertz. Of course, the amount of attenuation and the frequencies to be attenuated may vary depending on the design conditions. The selectivity filter 30 may also include other filters, such as a lowpass filter, in addition to the notch filter.

도 6 은 폐루프 회로들 및 선택성 필터들을 가진 개루프 회로들을 포함하는 차동 LNA (14U) 를 나타내는 회로도이다. 도 6 의 예에서, LNA (14U) 는 양의 차동 입력 신호를 수신하는 제 1 LNA (14A) 및 음의 차동 입력 신호를 수신하는 제 2 LNA (14B) 를 포함한다. 제 1 LNA (14A) 는 도 3 과 관련하여 상술된 방식으로 배열된, 트랜지스터들 (M1, M2, M3), 저항기들 (RF1, RD1) 및 커패시터 (C1) 를 포함한다. 제 2 LNA (14B) 는 제 1 LNA (14A) 와 동일하게 구성되며, 대응하는 트랜지스터들 (M4, M5, M6), 저항기들 (RD3 및 RF2) 및 커패시터 (C2) 를 포함한다. 트랜지스터들 (M2, M3, 및 M5, M6) 의 게이트들은 그 트랜지스터들이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 각각의 바이어스 회로 (미도시) 에 커플링될 수도 있다.6 is a circuit diagram illustrating a differential LNA 14U including closed loop circuits and open loop circuits with selective filters. In the example of FIG. 6, LNA 14U includes a first LNA 14A that receives a positive differential input signal and a second LNA 14B that receives a negative differential input signal. The first LNA 14A includes transistors M1, M2, M3, resistors RF1, RD1 and capacitor C1, arranged in the manner described above with respect to FIG. 3. The second LNA 14B is configured identically to the first LNA 14A and includes corresponding transistors M4, M5, M6, resistors RD3 and RF2 and a capacitor C2. Gates of transistors M2, M3, and M5, M6 may be coupled to each bias circuit (not shown) that applies a bias current such that the transistors are still in the active operating region.

각 LNA (14A, 14B) 는 선택성 필터 (30A, 30B) 를 각각 포함하거나, 또는 공유된 선택성 필터의 일부를 포함한다. 각 선택성 필터 (30A, 30B) 는 각각의 LNA (14A, 14B) 의 개루프 회로 (24) 내에 배열될 수도 있다. LNA (14A, 14B) 는 양의 입력 단자와 음의 입력 단자를 통해 차동 입력 신호를 받아들이도록 조합되고, 예를 들어, 노치 필터를 통해 개루프 회로 (24) 에서 선택적 주파수 필터링을 적용하며, 양의 출력 단자와 음의 출력 단자를 통해 조합된 차동 출력 신호를 생성한다. 일부 구현들에서 전류원 (32) 이 제공될 수도 있으며, 이는 제 1 LNA (14A) 와 제 2 LNA (14B) 사이에 공유된다. 전류원 (32) 은 회로가 완전히 차동적으로 동작하는 것을 허용한다. 그러나, 전류원 (32) 은 옵션이다. 도 6 에 도시한 것처럼, 전류원 (32) 은 트랜지스터들 (M1 및 M4) 의 드레인들과 그라운드 사이에서 연장할 수도 있다.Each LNA 14A, 14B includes a selectivity filter 30A, 30B, respectively, or a portion of a shared selectivity filter. Each selectivity filter 30A, 30B may be arranged in an open loop circuit 24 of each LNA 14A, 14B. The LNAs 14A, 14B are combined to accept differential input signals through positive and negative input terminals, for example applying selective frequency filtering in the open loop circuit 24 via a notch filter, A differential output signal is generated through the output and negative output terminals of. In some implementations a current source 32 may be provided, which is shared between the first LNA 14A and the second LNA 14B. Current source 32 allows the circuit to operate completely differentially. However, current source 32 is optional. As shown in FIG. 6, the current source 32 may extend between the drains of the transistors M1 and M4 and ground.

도 7 은 폐루프 회로 (22) 및 튜닝가능 대역통과 필터 (34) 를 구동하는 개루프 회로 (24) 를 포함하는 싱글-엔디드 LNA (14V) 를 나타내는 회로도이다. 도 7 의 예에서, LNA (14V) 는 일반적으로 도 3 의 LNA (14) 에 대응하지만, 출력 로드로서 튜닝가능 대역통과 필터 (34) 를 포함한다. 또한, 도 7 에 도시한 것 처럼 LNA (14) 는 저항기 (RD2) 를 생략할 수도 있다. 튜닝가능 대역통과 필터 (34) 는 개루프 회로 (24) 내의 트랜지스터 (M3) 의 드레인과 전원 사이에 커플링되며, LNA (14) 의 특정 구현과 일관된, 싱글-엔디드 또는 차동일 수도 있다. 다시, 트랜지스터들 (M2 및 M3) 의 게이트들은 그 트랜지스터들 (M2 및 M3) 이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 바이어스 회로 (미도시) 에 커플링될 수도 있다.FIG. 7 is a circuit diagram illustrating a single-ended LNA 14V including a closed loop circuit 22 and an open loop circuit 24 for driving a tunable bandpass filter 34. In the example of FIG. 7, LNA 14V generally corresponds to LNA 14 of FIG. 3, but includes a tunable bandpass filter 34 as an output load. In addition, as shown in FIG. 7, the LNA 14 may omit the resistor RD2. The tunable bandpass filter 34 is coupled between the power supply and the drain of transistor M3 in the open loop circuit 24 and may be single-ended or differential, consistent with the particular implementation of the LNA 14. Again, the gates of the transistors M2 and M3 may be coupled to a bias circuit (not shown) that applies a bias current such that the transistors M2 and M3 are still in the active operating region.

일 예로서, 튜닝가능 대역통과 필터 (34) 는 대역 선택 및 재머 제거를 지원하도록 구성될 수도 있다. 이 방식으로, 튜닝가능 대역통과 필터 (34) 는 원하는 대역으로의 튜닝을 허용하고, 선택성 필터 (30) 에 의해 제공된 재머 제거를 보충할 수도 있다. 또한, 차동 구현에서, 튜닝가능 대역통과 필터 (34) 는 일부 LNA 에 대해 요구될 수도 있는, 단일 대 차동 변환을 제공할 수도 있다.As one example, tunable bandpass filter 34 may be configured to support band selection and jammer cancellation. In this way, tunable bandpass filter 34 allows tuning to the desired band and may compensate for jammer removal provided by selective filter 30. Also, in a differential implementation, tunable bandpass filter 34 may provide a single to differential conversion, which may be required for some LNAs.

튜닝가능 대역통과 필터 (34) 는 높은 임피던스 로드를 나타내며 따라서 높은 임피던스 출력을 요구할 수도 있다. 개루프 회로 (24) 는 원하는 출력 임피던스를 제공하여 튜닝가능 대역통과 필터 (34) 를 구동할 수 있다. 또한, 개루프 회로 (24) 는 이전에 설명한 것처럼 선택성 필터 (30) 를 수용할 수 있다. 그러나, 동시에, 폐루프 회로 (22) 는 원하는 입력 임피던스 및 잡음 정합을 제공한다.Tunable bandpass filter 34 exhibits a high impedance load and thus may require a high impedance output. The open loop circuit 24 can provide the desired output impedance to drive the tunable bandpass filter 34. In addition, the open loop circuit 24 can accommodate the selective filter 30 as previously described. At the same time, however, the closed loop circuit 22 provides the desired input impedance and noise matching.

도 8 은 폐루프 회로 (22) 및 튜닝가능 대역통과 필터 (34) 를 구동하는 개루프 회로 (24) 를 포함하는 차동 LNA (14W) 를 나타내는 회로도이다. 도 8 의 예에서, 제 1 LNA (14A) 는 양의 차동 입력 신호를 수신하고, 제 2 LNA (14B) 는 음의 차동 입력 신호를 수신한다. 제 1 LNA (14A) 는 도 3 과 관련하여 상술된 방식으로 배열된, 트랜지스터들 (M1, M2, M3), 저항기들 (RF1, RD1) 및 커패시터 (C1) 를 포함한다. 제 2 LNA (14B) 는 제 1 LNA (14A) 와 동일하게 구성되며, 대응하는 트랜지스터들 (M4, M5, M6), 저항기들 (RD3, RF2) 및 커패시터 (C2) 를 포함한다. 이전의 예에서처럼, 트랜지스터들 (M2, M3 및 M5, M6) 의 게이트들은 그 트랜지스터들이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 각각의 바이어스 회로들 (미도시) 에 커플링될 수도 있다.8 is a circuit diagram illustrating a differential LNA 14W including a closed loop circuit 22 and an open loop circuit 24 for driving a tunable bandpass filter 34. In the example of FIG. 8, the first LNA 14A receives a positive differential input signal and the second LNA 14B receives a negative differential input signal. The first LNA 14A includes transistors M1, M2, M3, resistors RF1, RD1 and capacitor C1, arranged in the manner described above with respect to FIG. 3. The second LNA 14B is configured identically to the first LNA 14A and includes corresponding transistors M4, M5, M6, resistors RD3, RF2 and a capacitor C2. As in the previous example, the gates of transistors M2, M3 and M5, M6 may be coupled to respective bias circuits (not shown) that apply a bias current such that the transistors are still in the active operating region.

각 LNA (14A, 14B) 는 튜닝가능 대역통과 필터 (34A, 34B) 를 각각 구동하거나, 또는 공유된 튜닝가능 대역통과 필터의 일부를 구동한다. 각 튜닝가능 대역통과 필터 (34A, 34B) 는 각각의 LNA (14A, 14B) 의 개루프 회로 (24) 에 대한 로드로서 배열될 수도 있다. LNA (14A 및 14B) 는 양의 입력 단자와 음의 입력 단자를 통해 차동 입력 신호를 받아들이도록 조합되고, 튜닝가능 대역통과 필터들 (34A, 34B) 을 구동하며, 튜닝가능 대역통과 필터들에 의해 제공된 양의 출력 단자와 음의 출력 단자를 통해 조합된 차동 출력 신호를 생성한다. 또한, 도 8 에 도시한 것처럼, 옵션의 전류원 (32) 은 트랜지스터들 (M1 및 M4) 의 소스들을 커플링하는 공통 노드에서 그라운드까지 연장된다.Each LNA 14A, 14B drives a tunable bandpass filter 34A, 34B, respectively, or a portion of a shared tunable bandpass filter. Each tunable bandpass filter 34A, 34B may be arranged as a load for the open loop circuit 24 of each LNA 14A, 14B. LNAs 14A and 14B are combined to accept differential input signals through positive and negative input terminals, drive tunable bandpass filters 34A and 34B, and by tunable bandpass filters Generate a combined differential output signal through the provided positive and negative output terminals. In addition, as shown in FIG. 8, the optional current source 32 extends from the common node coupling the sources of the transistors M1 and M4 to ground.

도 9 는 폐루프 회로 (22) 및 선택성 필터 (30) 를 포함하고 튜닝가능 대역통과 필터 (34) 를 구동하는 개루프 회로 (24) 를 포함하는 싱글-엔디드 LNA (14X) 를 나타내는 회로도이다. 도 9 의 예에서, LNA (14X) 는 일반적으로 도 3 의 LNA (14) 와 일치하지만, 개루프 회로 (24) 내에 선택성 필터 (30) 를 포함하며 튜 닝가능 대역통과 필터 (34) 를 구동한다. 이 경우에, 선택성 필터 (30) 는 관심 대역 밖의 주파수들에서의 재머 신호의 제거를 제공하며, 튜닝가능 대역통과 필터 (34) 는 부가된 재머 제거 외에 LNA (14X) 에 의해 통과된 광대역 내의 특정 주파수 서브-대역들로 선택적으로 튜닝하는 능력을 제공한다. 게다가, 폐루프 회로 (22) 는 원하는 입력 임피던스 및 잡음 정합을 제공하는 한편, 개루프 회로 (24) 는 입력 신호를 증폭시키고, 원하는 출력 임피던스를 산출하여 튜닝가능 대역통과 필터 (34) 를 구동시키며, LNA (14X) 내에의 선택성 필터의 결합을 지원한다. 트랜지스터들 (M2 및 M3) 의 게이트들은 그 트랜지스터들 (M2 및 M3) 이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 바이어스 회로 (미도시) 에 커플링될 수도 있다.9 is a circuit diagram illustrating a single-ended LNA 14X that includes a closed loop circuit 22 and an optional filter 30 and includes an open loop circuit 24 for driving a tunable bandpass filter 34. In the example of FIG. 9, the LNA 14X generally matches the LNA 14 of FIG. 3, but includes an optional filter 30 in the open loop circuit 24 and drives the tunable bandpass filter 34. do. In this case, the selective filter 30 provides for the removal of the jammer signal at frequencies outside the band of interest, and the tunable bandpass filter 34 is specific in the wideband passed by the LNA 14X in addition to the added jammer removal. It provides the ability to selectively tune into frequency sub-bands. In addition, the closed loop circuit 22 provides the desired input impedance and noise matching, while the open loop circuit 24 amplifies the input signal and calculates the desired output impedance to drive the tunable bandpass filter 34. , Support the combination of selectivity filters into LNA 14X. Gates of the transistors M2 and M3 may be coupled to a bias circuit (not shown) that applies a bias current such that the transistors M2 and M3 are still in the active operating region.

도 10 은 폐루프 회로들 (22) 및 선택성 필터들 (30A, 30B) 을 갖고 튜닝가능 대역통과 필터들 (34A, 34B) 을 구동하는 개루프 회로들 (24) 을 포함하는 차동 LNA (14Y) 를 나타내는 회로도이다. 도 10 의 예에서, 제 1 LNA (14A) 는 양의 차동 입력 신호를 수신하고 제 2 LNA (14B) 는 음의 차동 입력 신호를 수신한다. 제 1 LNA (14A) 는 도 3 과 관련하여 상술된 방식으로 배열된, 트랜지스터들 (M1, M2, M3), 저항기들 (RF1, RD1) 및 커패시터 (C1) 를 포함한다. 제 2 LNA (14B) 는 제 1 LNA (14A) 와 동일하게 구성되며, 대응하는 트랜지스터들 (M4, M5, M6), 저항기들 (RD3 및 RF2) 및 커패시터 (C2) 를 포함한다. 이전의 예들에서처럼, 트랜지스터들 (M2, M3 및 M5, M6) 의 게이트들은 그 트랜지스터들이 여전히 액티브 동작 영역에 있도록 바이어스 전류를 인가하는 각각의 바이어스 회로들 (미도시) 에 커플링될 수도 있다.FIG. 10 shows a differential LNA 14Y including closed loop circuits 22 and open loop circuits 24 having selectable filters 30A, 30B and driving tunable bandpass filters 34A, 34B. It is a circuit diagram showing. In the example of FIG. 10, the first LNA 14A receives a positive differential input signal and the second LNA 14B receives a negative differential input signal. The first LNA 14A includes transistors M1, M2, M3, resistors RF1, RD1 and capacitor C1, arranged in the manner described above with respect to FIG. 3. The second LNA 14B is configured identically to the first LNA 14A and includes corresponding transistors M4, M5, M6, resistors RD3 and RF2 and a capacitor C2. As in the previous examples, the gates of transistors M2, M3 and M5, M6 may be coupled to respective bias circuits (not shown) that apply a bias current such that the transistors are still in the active operating region.

각 LNA (14A, 14B) 는 트랜지스터 (M1) 와 트랜지스터 (M3) 사이 및 트랜지스터 (M4) 와 트랜지스터 (M6) 사이에 선택성 필터 (30A, 30B) 를 각각 포함한다. 또한, 각 LNA (14A, 14B) 는 각각의 튜닝가능 대역통과 필터 (34A, 34B) 를 구동하거나, 공유된 튜닝가능 대역통과 필터의 일부를 구동한다. LNA (14A 및 14B) 는 양의 입력 단자와 음의 입력 단자를 통해 차동 입력 신호를 받아들이도록 조합되고, 튜닝가능 대역통과 필터들 (34A, 34B) 을 구동하며, 튜닝가능 대역통과 필터들에 의해 제공된 양의 출력 단자와 음의 출력 단자를 통해 조합된 차동 출력 신호를 생성한다. 또한, 도 8 에 도시한 것처럼, 옵션의 전류원 (32) 은 트랜지스터들 (M1 및 M4) 의 소스들을 커플링하는 공통 노드에서 그라운드까지 연장된다.Each LNA 14A, 14B includes selectivity filters 30A, 30B, respectively, between transistor M1 and transistor M3 and between transistor M4 and transistor M6. In addition, each LNA 14A, 14B drives a respective tunable bandpass filter 34A, 34B, or a portion of a shared tunable bandpass filter. LNAs 14A and 14B are combined to accept differential input signals through positive and negative input terminals, drive tunable bandpass filters 34A and 34B, and by tunable bandpass filters Generate a combined differential output signal through the provided positive and negative output terminals. In addition, as shown in FIG. 8, the optional current source 32 extends from the common node coupling the sources of the transistors M1 and M4 to ground.

도 11 은 폐루프 회로들 (22) 및 선택성 필터 (30) 를 포함하고 튜닝가능 대역통과 필터 (34) 를 구동하는 개루프 회로들 (24) 을 포함하는 차동 LNA (14Z) 를 더 상세하게 나타내는 다른 회로도이다. 도 11 의 예에서, LNA (14A) 는 트랜지스터들 (M1, M2 및 M3), 저항기들 (RF1 및 RD1) 및 커패시터 (C1) 를 포함한다. LNA (14B) 는 트랜지스터들 (M4, M5 및 M6), 저항기들 (RF2 및 RD3) 및 커패시터 (C2) 를 포함한다. 선택성 필터 (30) 의 일측은 트랜지스터 (M1) 의 드레인 및 트랜지스터 (M2) 의 소스에 커플링된다. 선택성 필터 (30) 의 다른 측은 트랜지스터 (M4) 의 드레인 및 트랜지스터 (M5) 의 소스에 커플링된다.11 shows in more detail a differential LNA 14Z comprising closed loop circuits 22 and an optional filter 30 and including open loop circuits 24 driving a tunable bandpass filter 34. Another schematic. In the example of FIG. 11, LNA 14A includes transistors M1, M2 and M3, resistors RF1 and RD1 and capacitor C1. LNA 14B includes transistors M4, M5 and M6, resistors RF2 and RD3 and capacitor C2. One side of the selective filter 30 is coupled to the drain of transistor M1 and the source of transistor M2. The other side of the selectivity filter 30 is coupled to the drain of transistor M4 and the source of transistor M5.

선택성 필터 (30) 는 2 개의 트랜지스터들 (M7 및 M8), 및 인덕터 코일들 (L3 내지 L6) 및 커패시터들 (C5 내지 C16) 을 포함하는 2 개의 LC 탱크 회로들을 포함할 수도 있다. L3 과 C5 의 병렬 조합의 제 1 측은 커패시터 (C6) 를 통해 그라운드에, 그리고 트랜지스터 (M3) 의 드레인에 공통으로 커플링된다. L3 과 C5 의 병렬 조합의 제 2 측은 커패시터 (C8) 를 통해 그라운드에, 그리고 트랜지스터 (M7) 의 소스에 공통으로 커플링된다. 인덕터 (L4) 및 커패시터 (C10) 는 유사하게 병렬로 커플링된다. L4 와 C10 의 병렬 조합의 제 1 측은 커패시터 (C7) 를 통해 그라운드에, 그리고 트랜지스터 (M6) 의 드레인에 공통으로 커플링된다. L4 와 C10 의 제 2 측은 커패시터 (C9) 를 통해 그라운드에, 그리고 트랜지스터 (M8) 의 소스에 공통으로 커플링된다. 상기 병렬 조합의 제 1 측은 커패시터 (C7) 내지 전압원의 제 2 측에 직렬로 접속될 수도 있다. 상기 병렬 조합의 제 2 측은 커패시터 (C9) 내지 전압원의 제 2 측에 직렬로 접속될 수도 있다.Selective filter 30 may include two transistors M7 and M8 and two LC tank circuits including inductor coils L3 to L6 and capacitors C5 to C16. The first side of the parallel combination of L3 and C5 is commonly coupled to ground via capacitor C6 and to the drain of transistor M3. The second side of the parallel combination of L3 and C5 is commonly coupled to ground via capacitor C8 and to the source of transistor M7. Inductor L4 and capacitor C10 are similarly coupled in parallel. The first side of the parallel combination of L4 and C10 is commonly coupled to ground via capacitor C7 and to the drain of transistor M6. The second side of L4 and C10 is commonly coupled to ground via capacitor C9 and to the source of transistor M8. The first side of the parallel combination may be connected in series to the capacitor C7 to the second side of the voltage source. The second side of the parallel combination may be connected in series to the capacitor C9 to the second side of the voltage source.

인덕터 (L5) 및 커패시터 (C11) 는 서로 병렬로 커플링된다. L5 와 C11 의 병렬 조합의 제 1 측은 커패시터 (C12) 를 통해 그라운드에, 그리고 트랜지스터 (M7) 의 드레인에 공통으로 커플링될 수도 있다. L5 와 C11 의 병렬 조합의 제 2 측은 커패시터 (C14) 를 통해 그라운드에, 그리고 트랜지스터 (M1) 의 소스와 트랜지스터 (M2) 의 드레인에 공통으로 커플링된다. 인덕터 (L6) 및 커패시터 (C16) 는 서로 병렬로 접속될 수도 있다. L6 과 C16 의 병렬 조합의 제 1 측은 커패시터 (C13) 를 통해 그라운드에, 그리고 트랜지스터 (M8) 의 드레인에 공통으로 커플링된다. L6 과 C16 의 병렬 조합의 제 2 측은 커패시터 (C15) 를 통해 그라운드에, 그리고 트랜지스터 (M4) 의 소스와 트랜지스터 (M5) 의 드레인에 공통 으로 커플링된다.Inductor L5 and capacitor C11 are coupled in parallel with each other. The first side of the parallel combination of L5 and C11 may be commonly coupled to ground through capacitor C12 and to the drain of transistor M7. The second side of the parallel combination of L5 and C11 is commonly coupled to ground via capacitor C14 and to the source of transistor M1 and the drain of transistor M2. The inductor L6 and the capacitor C16 may be connected in parallel with each other. The first side of the parallel combination of L6 and C16 is commonly coupled to ground via capacitor C13 and to the drain of transistor M8. The second side of the parallel combination of L6 and C16 is commonly coupled to ground via capacitor C15 and to the source of transistor M4 and the drain of transistor M5.

튜닝가능 대역통과 필터 (34) 는 2 개의 인덕터들 (L1 및 L2), 2 개의 가변 커패시터들 (C3 및 C4) 및 2 개의 트랜지스터들 (M3 및 M6) 을 포함할 수도 있다. 가변 커패시터들 (C3, C4) 은 원하는 대역으로 튜닝가능 대역통과 필터 (34) 를 튜닝하기 위해 선택적으로 스위칭될 수 있는 스위칭 커패시터 네트워크들에 의해 형성될 수도 있다. 인덕터 (L1) 및 가변 커패시터 (C3) 는 병렬로 접속된다. 유사하게, 인덕터 (L2) 및 가변 커패시터 (C4) 는 병렬로 접속된다. L1 과 C3 의 병렬 조합은 L2 와 C4 의 병렬 조합에 전자기적으로 커플링될 수도 있다. 인덕터 (L2) 의 중앙 탭은 전압원에 접속될 수도 있다. L2 와 C4 의 병렬 조합의 제 1 측은 트랜지스터 (M3) 의 드레인에 접속될 수도 있다. L2 와 C4 의 병렬 조합의 제 2 측은 트랜지스터 (M6) 의 드레인에 접속될 수도 있다. 트랜지스터 (M3) 의 소스는 선택성 필터 (30) 의 인덕터 (L3) 와 커패시터 (C5) 의 병렬 조합의 제 1 측에 접속될 수도 있다. 트랜지스터 (M6) 의 소스는 선택성 필터 (30) 의 인덕터 (L4) 와 커패시터 (C10) 의 병렬 조합의 제 1 측에 접속될 수도 있다.Tunable bandpass filter 34 may include two inductors L1 and L2, two variable capacitors C3 and C4 and two transistors M3 and M6. Variable capacitors C3 and C4 may be formed by switching capacitor networks that can be selectively switched to tune the tunable bandpass filter 34 to the desired band. The inductor L1 and the variable capacitor C3 are connected in parallel. Similarly, the inductor L2 and the variable capacitor C4 are connected in parallel. The parallel combination of L1 and C3 may be electromagnetically coupled to the parallel combination of L2 and C4. The center tap of inductor L2 may be connected to a voltage source. The first side of the parallel combination of L2 and C4 may be connected to the drain of the transistor M3. The second side of the parallel combination of L2 and C4 may be connected to the drain of transistor M6. The source of transistor M3 may be connected to the first side of the parallel combination of inductor L3 and capacitor C5 of selectivity filter 30. The source of transistor M6 may be connected to the first side of the parallel combination of inductor L4 and capacitor C10 of selectivity filter 30.

선택성 필터 (30) 는 사실상 더블 캐스코드 및 엘립틱 (elliptic) 제거 필터를 형성한다. 일반적으로, 트랜지스터들 (M7 및 M8) 의 드레인 노드들에서의 대역내 신호들은 낮은 임피던스를 경험하는 한편, 관심 대역 밖의 재머 신호들은 높은 임피던스를 경험한다. 또한, 커패시터들 (C12 및 C13) 을 통해 트랜지스터들 (M7 및 M8) 의 드레인들로부터 흐르는 대역내 신호들은 높은 임피던스를 경험 하는 한편, 재머 신호들은 낮은 임피던스를 경험하고 그라운드로 분기된다. 따라서, 선택성 필터 (30) 에서, 관심 대역 내의 신호들은 증폭되는 한편 재머 신호들은 제거된다. 고도의 제거를 위해, 필터에 대해 높은 Q 가 중요할 수도 있다. 또한, 인덕터들 (L5 및 L6) 간 및 인덕터들 (L3 및 L4) 간의 낮은 k (커플링 계수) 는 물론, 인덕터들 (L5, L6) 과 인덕터들 (L3, L4) 간의 실질적인 대칭이 중요할 수도 있다.Selective filter 30 effectively forms a double cascode and elliptic cancellation filter. In general, in-band signals at the drain nodes of transistors M7 and M8 experience low impedance, while jammer signals outside the band of interest experience high impedance. In addition, in-band signals flowing from the drains of transistors M7 and M8 through capacitors C12 and C13 experience high impedance, while jammer signals experience low impedance and branch to ground. Thus, in the selective filter 30, signals in the band of interest are amplified while jammer signals are removed. For high rejection, high Q may be important for the filter. Furthermore, the low k (coupling coefficient) between the inductors L5 and L6 and the inductors L3 and L4, as well as the substantial symmetry between the inductors L5 and L6 and the inductors L3 and L4 will be important. It may be.

도 11 의 예시적인 구현에 대한 예시적인 회로 컴포넌트 값들은 :Example circuit component values for the example implementation of FIG. 11 are:

트랜지스터 M1 : 975microns/0.18microns (게이트 폭/게이트 길이)Transistor M1: 975microns / 0.18microns (gate width / gate length)

트랜지스터 M2 : 132microns/0.18micronsTransistor M2: 132microns / 0.18microns

트랜지스터 M7 : 810microns/0.18micronsTransistor M7: 810microns / 0.18microns

저항기 RF1 : 2.7kohmsResistor RF1: 2.7kohms

저항기 RD1 : 1kohmResistor RD1: 1kohm

커패시터 C1 : 2.5pFCapacitor C1: 2.5pF

인덕터 L5 : 3nHInductor L5: 3nH

커패시터 C11 : 3pFCapacitor C11: 3pF

커패시터 C14 : 3pFCapacitor C14: 3pF

커패시터 C12 : 8pFCapacitor C12: 8pF

인덕터 L3 : 9nHInductor L3: 9nH

커패시터 C5 : 1pFCapacitor C5: 1 pF

커패시터 C8 : 2pFCapacitor C8: 2pF

커패시터 C6 : 2pFCapacitor C6: 2pF

트랜지스터 M3 : 360microns/0.2micronsTransistor M3: 360microns / 0.2microns

인덕터 L1 : 11nHInductor L1: 11nH

인덕터 L2 : 11nHInductor L2: 11nH

커패시터 C3 : 230fF 에서 3.5pF 로 튜닝가능Capacitor C3: Tunable from 230fF to 3.5pF

과 같이 제공될 수도 있다. 본질적으로 상기 회로의 절반의 미러 이미지인 회로의 나머지 절반의 컴포넌트들에 대해 동일한 컴포넌트 값들이 제공될 수도 있다. 상기 회로 컴포넌트 값들은 예 및 예시를 목적으로 제공되며, 본 개시물에 설명된 다양한 예들의 제한을 고려하지 않는다.It may be provided as follows. The same component values may be provided for the components of the other half of the circuit, which are essentially mirror images of the half of the circuit. The circuit component values are provided for purposes of example and illustration and do not take into account the limitations of the various examples described in this disclosure.

다양한 예들이 개시되고 있다. 다양한 트랜지스터들, 저항기들, 커패시터들 및 인덕터들 및 본 개시물에 설명된 다른 컴포넌트들은 다양한 적절한 테크놀로지들 및 제조 기술들 중 임의의 것에 의해 달성될 수도 있다. 예를 들어, 이러한 컴포넌트들은 하나 이상의 집적 회로 디바이스들 내에 형성되거나, 집적 회로 컴포넌트들과 별개의 컴포넌트들의 조합들에 의해 형성되거나, 또는 완전히 별개의 컴포넌트들에 의해 형성될 수도 있다. 트랜지스터들은 FET들 또는 다른 유형의 트랜지스터들일 수도 있다. 적절한 컴포넌트 값들, 물리적 특성들 및 특징들이 LNA 의 원하는 주파수 응답, 이득 및 선택성을 포함하는 설계 요건들에 따라 선택될 수도 있다. 또한, 집적 회로 제조를 위해, 다양한 리소그래픽 기술들 및 테크놀로지들 중 임의의 것이 이용될 수도 있다. 이들 및 다른 예들은 다음의 특허청구의 범위 내에 있다.Various examples are disclosed. Various transistors, resistors, capacitors and inductors and other components described in this disclosure may be achieved by any of a variety of suitable technologies and fabrication techniques. For example, such components may be formed in one or more integrated circuit devices, formed by combinations of components separate from integrated circuit components, or formed by completely separate components. The transistors may be FETs or other types of transistors. Appropriate component values, physical characteristics and characteristics may be selected according to design requirements including the desired frequency response, gain and selectivity of the LNA. In addition, any of a variety of lithographic techniques and technologies may be used for integrated circuit fabrication. These and other examples are within the scope of the following claims.

Claims (32)

입력 신호에 대해 임피던스 정합을 제공하는 폐루프 회로; 및A closed loop circuit providing impedance matching to the input signal; And 상기 폐루프 회로에 커플링되어, 상기 임피던스 정합된 입력 신호를 증폭시키는 개루프 회로를 포함하되, An open loop circuit coupled to the closed loop circuit to amplify the impedance matched input signal, 상기 폐루프 회로는 입력 트랜지스터 및 피드백 트랜지스터를 포함하고, 상기 개루프 회로는 상기 입력 트랜지스터 및 출력 트랜지스터를 포함하며,The closed loop circuit includes an input transistor and a feedback transistor, the open loop circuit includes the input transistor and an output transistor, 상기 입력 트랜지스터의 게이트는 상기 입력 신호를 수신하고, 상기 피드백 트랜지스터의 드레인은 상기 입력 트랜지스터의 소스에 커플링되며, 상기 출력 트랜지스터의 드레인은 상기 입력 트랜지스터의 상기 소스에 커플링되고, 상기 피드백 트랜지스터의 소스는 피드백 루프를 통해 상기 입력 트랜지스터의 상기 게이트에 커플링되는, 증폭기.A gate of the input transistor receives the input signal, a drain of the feedback transistor is coupled to a source of the input transistor, a drain of the output transistor is coupled to the source of the input transistor, A source coupled to the gate of the input transistor via a feedback loop. 삭제delete 삭제delete 제 1 항에 있어서,The method of claim 1, 상기 개루프 회로 내에, 선택된 대역 밖의 주파수들을 제거하는 선택성 필터 (selectivity filter) 를 더 포함하는, 증폭기.And within said open loop circuit, a selectivity filter for removing frequencies outside a selected band. 제 4 항에 있어서,The method of claim 4, wherein 상기 선택성 필터는 노치 필터 (notch filter) 를 포함하는, 증폭기.The selective filter comprises a notch filter. 제 4 항에 있어서,The method of claim 4, wherein 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 더 포함하는, 증폭기.And a bandpass filter coupled to the output of the open loop circuit. 제 6 항에 있어서,The method of claim 6, 상기 대역통과 필터는 튜닝가능한, 증폭기.The bandpass filter is tunable. 제 1 항에 있어서,The method of claim 1, 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 더 포함하는, 증폭기.And a bandpass filter coupled to the output of the open loop circuit. 제 8 항에 있어서,The method of claim 8, 상기 대역통과 필터는 튜닝가능한, 증폭기.The bandpass filter is tunable. 제 1 항에 있어서,The method of claim 1, 상기 증폭기는 차동 증폭기이며, 상기 폐루프 회로는 상기 입력 신호의 양의 컴포넌트에 대해 임피던스 정합을 제공하는 제 1 폐루프 회로 및 상기 입력 신호의 음의 컴포넌트에 대해 임피던스 정합을 제공하는 제 2 폐루프 회로를 포함하며, 상기 개루프 회로는 상기 입력 신호의 상기 양의 컴포넌트를 증폭시키는 제 1 개루프 회로 및 상기 입력 신호의 상기 음의 컴포넌트를 증폭시키는 제 2 개루프 회로를 포함하는, 증폭기The amplifier is a differential amplifier, the closed loop circuitry being a first closed loop circuit providing impedance matching for positive components of the input signal and a second closed loop providing impedance matching for negative components of the input signal. A circuit comprising a first open loop circuit for amplifying the positive component of the input signal and a second open loop circuit for amplifying the negative component of the input signal. 제 1 항에 있어서,The method of claim 1, 상기 폐루프 회로는 470 메가헤르츠 내지 862 메가헤르츠의 주파수 범위에 걸쳐 상기 입력 신호에 대해 임피던스 정합을 제공하는, 증폭기.Wherein the closed loop circuit provides an impedance match for the input signal over a frequency range of 470 MHz to 862 MHz. 무선 주파수 (RF; Radio Frequency) 안테나; 및Radio frequency (RF) antennas; And 증폭기를 포함하며,Including an amplifier, 상기 증폭기는,The amplifier, 상기 RF 안테나를 통해 수신된 입력 신호에 대해 임피던스 정합을 제공하는 폐루프 회로, 및 A closed loop circuit providing impedance matching to an input signal received via the RF antenna, and 상기 폐루프 회로에 커플링되어, 상기 임피던스 정합된 입력 신호를 증폭시키는 개루프 회로를 포함하되, An open loop circuit coupled to the closed loop circuit to amplify the impedance matched input signal, 상기 폐루프 회로는 입력 트랜지스터 및 피드백 트랜지스터를 포함하고, 상기 개루프 회로는 상기 입력 트랜지스터 및 출력 트랜지스터를 포함하며, The closed loop circuit includes an input transistor and a feedback transistor, the open loop circuit includes the input transistor and an output transistor, 상기 입력 트랜지스터의 게이트는 상기 입력 신호를 수신하고, 상기 피드백 트랜지스터의 드레인은 상기 입력 트랜지스터의 소스에 커플링되며, 상기 출력 트랜지스터의 드레인은 상기 입력 트랜지스터의 상기 소스에 커플링되고, 상기 피드백 트랜지스터의 소스는 피드백 루프를 통해 상기 입력 트랜지스터의 상기 게이트에 커플링되는, 무선 수신기.A gate of the input transistor receives the input signal, a drain of the feedback transistor is coupled to a source of the input transistor, a drain of the output transistor is coupled to the source of the input transistor, A source coupled to the gate of the input transistor via a feedback loop. 삭제delete 삭제delete 제 12 항에 있어서,13. The method of claim 12, 상기 개루프 회로 내에, 선택된 대역 밖의 주파수들을 제거하는 선택성 필터 (selectivity filter) 를 더 포함하는, 무선 수신기.And within said open loop circuit, a selectivity filter for removing frequencies outside a selected band. 제 15 항에 있어서,The method of claim 15, 상기 선택성 필터는 노치 필터 (notch filter) 를 포함하는, 무선 수신기.And the selectivity filter comprises a notch filter. 제 15 항에 있어서,The method of claim 15, 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 더 포함하는, 무선 수신기.And a bandpass filter coupled to the output of the open loop circuit. 제 17 항에 있어서,The method of claim 17, 상기 대역통과 필터는 튜닝가능한, 무선 수신기.And the bandpass filter is tunable. 제 12 항에 있어서,13. The method of claim 12, 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 더 포함하는, 무선 수신기.And a bandpass filter coupled to the output of the open loop circuit. 제 19 항에 있어서,The method of claim 19, 상기 대역통과 필터는 튜닝가능한, 무선 수신기.And the bandpass filter is tunable. 제 12 항에 있어서,13. The method of claim 12, 상기 증폭기는 차동 증폭기이며, 상기 폐루프 회로는 상기 입력 신호의 양의 컴포넌트에 대해 임피던스 정합을 제공하는 제 1 폐루프 회로 및 상기 입력 신호의 음의 컴포넌트에 대해 임피던스 정합을 제공하는 제 2 폐루프 회로를 포함하며, 상기 개루프 회로는 상기 입력 신호의 상기 양의 컴포넌트를 증폭시키는 제 1 개루프 회로 및 상기 입력 신호의 상기 음의 컴포넌트를 증폭시키는 제 2 개루프 회로를 포함하는, 무선 수신기.The amplifier is a differential amplifier, the closed loop circuitry being a first closed loop circuit providing impedance matching for positive components of the input signal and a second closed loop providing impedance matching for negative components of the input signal. A open loop circuit comprising a first open loop circuit for amplifying the positive component of the input signal and a second open loop circuit for amplifying the negative component of the input signal. 제 12 항에 있어서,13. The method of claim 12, 상기 폐루프 회로는 470 메가헤르츠 내지 862 메가헤르츠의 주파수 범위에 걸쳐 상기 입력 신호에 대해 임피던스 정합을 제공하는, 무선 수신기.And the closed loop circuit provides impedance matching for the input signal over a frequency range of 470 MHz to 862 MHz. 제 12 항에 있어서,13. The method of claim 12, 상기 증폭기의 출력에 커플링되어, 상기 증폭된 입력 신호의 주파수를 기저대역 주파수로 하향 변환하는 다운 믹서, 및 상기 기저대역 주파수의 입력 신호를 디지털 값으로 변환하는 아날로그-디지털 변환기를 더 포함하는, 무선 수신기.A down mixer coupled to the output of the amplifier, down converting the frequency of the amplified input signal to a baseband frequency, and an analog-to-digital converter for converting the baseband frequency input signal to a digital value; Wireless receiver. 폐루프 회로를 통해 입력 신호에 대해 임피던스 정합을 제공하는 단계; 및Providing an impedance match for an input signal through a closed loop circuit; And 상기 임피던스 정합된 입력 신호를 개루프 회로를 통해 증폭시키는 단계를 포함하며,Amplifying the impedance matched input signal through an open loop circuit, 상기 개루프 회로 및 상기 폐루프 회로는 상기 입력 신호를 수신하기 위해 공통 입력 트랜지스터를 공유하되,The open loop circuit and the closed loop circuit share a common input transistor to receive the input signal, 상기 폐루프 회로는 입력 트랜지스터 및 피드백 트랜지스터를 포함하고, 상기 개루프 회로는 상기 입력 트랜지스터 및 출력 트랜지스터를 포함하며,The closed loop circuit includes an input transistor and a feedback transistor, the open loop circuit includes the input transistor and an output transistor, 상기 입력 트랜지스터의 게이트는 상기 입력 신호를 수신하고, 상기 피드백 트랜지스터의 드레인은 상기 입력 트랜지스터의 소스에 커플링되며, 상기 출력 트랜지스터의 드레인은 상기 입력 트랜지스터의 상기 소스에 커플링되고, 상기 피드백 트랜지스터의 소스는 피드백 루프를 통해 상기 입력 트랜지스터의 상기 게이트에 커플링되는, 주파수의 선택적 증폭 방법.A gate of the input transistor receives the input signal, a drain of the feedback transistor is coupled to a source of the input transistor, a drain of the output transistor is coupled to the source of the input transistor, A source coupled to the gate of the input transistor via a feedback loop. 삭제delete 삭제delete 제 24 항에 있어서,25. The method of claim 24, 상기 개루프 회로 내의 선택성 필터 (selectivity filter) 를 통해 선택된 대역 밖의 상기 증폭된 입력 신호의 주파수들을 제거하는 단계를 더 포함하는, 주파수의 선택적 증폭 방법.And removing frequencies of the amplified input signal out of a selected band through a selectivity filter in the open loop circuit. 제 27 항에 있어서,28. The method of claim 27, 상기 선택성 필터는 노치 필터 (notch filter) 를 포함하는, 주파수의 선택적 증폭 방법.Wherein said selective filter comprises a notch filter. 제 27 항에 있어서,28. The method of claim 27, 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 통해 상기 증폭된 신호를 대역통과 필터링하는 단계를 더 포함하는, 주파수의 선택적 증폭 방법.And bandpass filtering the amplified signal through a bandpass filter coupled to the output of the open loop circuit. 제 24 항에 있어서,25. The method of claim 24, 상기 개루프 회로의 출력에 커플링된 대역통과 필터를 통해 상기 증폭된 신호를 대역통과 필터링하는 단계를 더 포함하는, 주파수의 선택적 증폭 방법.And bandpass filtering the amplified signal through a bandpass filter coupled to the output of the open loop circuit. 제 24 항에 있어서,25. The method of claim 24, 증폭기는 차동 증폭기이며, 상기 폐루프 회로는 상기 입력 신호의 양의 컴포넌트에 대해 임피던스 정합을 제공하는 제 1 폐루프 회로 및 상기 입력 신호의 음의 컴포넌트에 대해 임피던스 정합을 제공하는 제 2 폐루프 회로를 포함하며, 상기 개루프 회로는 상기 입력 신호의 상기 양의 컴포넌트를 증폭시키는 제 1 개루프 회로 및 상기 입력 신호의 상기 음의 컴포넌트를 증폭시키는 제 2 개루프 회로를 포함하는, 주파수의 선택적 증폭 방법.The amplifier is a differential amplifier, the closed loop circuitry being a first closed loop circuit providing impedance matching for positive components of the input signal and a second closed loop circuit providing impedance matching for negative components of the input signal. Wherein the open loop circuit comprises a first open loop circuit for amplifying the positive component of the input signal and a second open loop circuit for amplifying the negative component of the input signal. Way. 제 24 항에 있어서,25. The method of claim 24, 상기 폐루프 회로는 470 메가헤르츠 내지 862 메가헤르츠의 주파수 범위에 걸쳐 상기 입력 신호에 대해 임피던스 정합을 제공하는, 주파수의 선택적 증폭 방법.And the closed loop circuit provides impedance matching for the input signal over a frequency range of 470 MHz to 862 MHz.
KR1020097019785A 2007-03-09 2008-03-10 Frequency selective amplifier with wide-band impedance and noise matching KR101140188B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/684,120 2007-03-09
US11/684,120 US7949322B2 (en) 2007-03-09 2007-03-09 Frequency selective amplifier with wide-band impedance and noise matching
PCT/US2008/056366 WO2008112611A1 (en) 2007-03-09 2008-03-10 Frequency selective amplifier with wide-band impedance and noise matching

Publications (2)

Publication Number Publication Date
KR20090117816A KR20090117816A (en) 2009-11-12
KR101140188B1 true KR101140188B1 (en) 2012-05-02

Family

ID=39512602

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020097019785A KR101140188B1 (en) 2007-03-09 2008-03-10 Frequency selective amplifier with wide-band impedance and noise matching

Country Status (7)

Country Link
US (1) US7949322B2 (en)
EP (1) EP2130297B1 (en)
JP (1) JP5378237B2 (en)
KR (1) KR101140188B1 (en)
CN (2) CN106656070B (en)
TW (1) TW200849805A (en)
WO (1) WO2008112611A1 (en)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7764124B2 (en) * 2006-09-26 2010-07-27 Project Ft, Inc. Broadband low noise amplifier
US20080318544A1 (en) * 2007-06-20 2008-12-25 Hong Kong Applied Science and Technology Research Institute Company Limited Frequency mixer
US8018288B2 (en) * 2009-04-13 2011-09-13 Intel Corporation High-linearity low noise amplifier
US8428533B2 (en) * 2010-06-08 2013-04-23 Qualcomm, Incorporated Techniques for optimizing gain or noise figure of an RF receiver
US8244194B2 (en) * 2010-07-08 2012-08-14 Javelin Semiconductor, Inc. Narrow-band tunable radio frequency (RF) power amplifiers and related methods
EP2461479B1 (en) * 2010-12-01 2013-03-06 Nxp B.V. Radio frequency circuit with impedance matching
EP2506443B1 (en) 2011-03-31 2016-11-30 Nxp B.V. Receiver comprising amplifier with Miller effect feedback
US8941441B2 (en) 2013-03-15 2015-01-27 Innophase Inc. LNA with linearized gain over extended dynamic range
US9264282B2 (en) 2013-03-15 2016-02-16 Innophase, Inc. Polar receiver signal processing apparatus and methods
US9312889B2 (en) * 2012-11-27 2016-04-12 Aviacomm Inc. Tunable wideband RF transmitter interface
US9035703B2 (en) 2012-12-17 2015-05-19 Qualcomm Incorporated Tunable wide band driver amplifier
US9859863B2 (en) 2013-03-15 2018-01-02 Qorvo Us, Inc. RF filter structure for antenna diversity and beam forming
US9083588B1 (en) 2013-03-15 2015-07-14 Innophase, Inc. Polar receiver with adjustable delay and signal processing metho
US9774311B2 (en) 2013-03-15 2017-09-26 Qorvo Us, Inc. Filtering characteristic adjustments of weakly coupled tunable RF filters
US9294045B2 (en) 2013-03-15 2016-03-22 Rf Micro Devices, Inc. Gain and phase calibration for closed loop feedback linearized amplifiers
US9685928B2 (en) 2013-08-01 2017-06-20 Qorvo Us, Inc. Interference rejection RF filters
US9455680B2 (en) 2013-06-06 2016-09-27 Qorvo Us, Inc. Tunable RF filter structure formed by a matrix of weakly coupled resonators
US9899133B2 (en) 2013-08-01 2018-02-20 Qorvo Us, Inc. Advanced 3D inductor structures with confined magnetic field
US9825656B2 (en) * 2013-08-01 2017-11-21 Qorvo Us, Inc. Weakly coupled tunable RF transmitter architecture
US9755671B2 (en) 2013-08-01 2017-09-05 Qorvo Us, Inc. VSWR detector for a tunable filter structure
US9780756B2 (en) 2013-08-01 2017-10-03 Qorvo Us, Inc. Calibration for a tunable RF filter structure
US9871499B2 (en) 2013-03-15 2018-01-16 Qorvo Us, Inc. Multi-band impedance tuners using weakly-coupled LC resonators
US9444417B2 (en) 2013-03-15 2016-09-13 Qorvo Us, Inc. Weakly coupled RF network based power amplifier architecture
US9628045B2 (en) 2013-08-01 2017-04-18 Qorvo Us, Inc. Cooperative tunable RF filters
US9705478B2 (en) 2013-08-01 2017-07-11 Qorvo Us, Inc. Weakly coupled tunable RF receiver architecture
US9344124B2 (en) 2013-05-01 2016-05-17 Qualcomm Incorporated Jammer resistant noise cancelling receiver front end
US9966981B2 (en) 2013-06-06 2018-05-08 Qorvo Us, Inc. Passive acoustic resonator based RF receiver
US9705542B2 (en) 2013-06-06 2017-07-11 Qorvo Us, Inc. Reconfigurable RF filter
US9780817B2 (en) 2013-06-06 2017-10-03 Qorvo Us, Inc. RX shunt switching element-based RF front-end circuit
US9800282B2 (en) 2013-06-06 2017-10-24 Qorvo Us, Inc. Passive voltage-gain network
US9209910B2 (en) 2013-08-30 2015-12-08 Qualcomm Incorporated Blocker filtering for noise-cancelling receiver
US20150230185A1 (en) * 2014-02-12 2015-08-13 Qualcomm Incorporated Low Noise Amplifier Device with Auxiliary Gain Control
WO2015124195A1 (en) * 2014-02-20 2015-08-27 Telefonaktiebolaget L M Ericsson (Publ) Circuit and method for providing an adjustable impedance
KR102069956B1 (en) 2014-06-19 2020-01-23 프로젝트 에프티, 인크. Memoryless active device which traps even harmonic signals
US9369099B1 (en) * 2014-12-10 2016-06-14 Qualcomm Incorporated Low power operational transconductance amplifier
US9497055B2 (en) 2015-02-27 2016-11-15 Innophase Inc. Method and apparatus for polar receiver with digital demodulation
US9444410B1 (en) 2015-05-19 2016-09-13 AltoBeam Inc. Wide-band single-ended-to-differential low-noise amplifier using complementary push-pull structure
US10796835B2 (en) 2015-08-24 2020-10-06 Qorvo Us, Inc. Stacked laminate inductors for high module volume utilization and performance-cost-size-processing-time tradeoff
US10158509B2 (en) 2015-09-23 2018-12-18 Innophase Inc. Method and apparatus for polar receiver with phase-amplitude alignment
US9673829B1 (en) 2015-12-02 2017-06-06 Innophase, Inc. Wideband polar receiver architecture and signal processing methods
US9673828B1 (en) 2015-12-02 2017-06-06 Innophase, Inc. Wideband polar receiver architecture and signal processing methods
GB2545487A (en) * 2015-12-18 2017-06-21 Nordic Semiconductor Asa Radio frequency receiver
AU2016405599B2 (en) 2016-05-02 2019-06-20 Telefonaktiebolaget Lm Ericsson (Publ) Amplifier
CN106452608B (en) * 2016-10-31 2019-05-28 天津大学 The RF transceiver for wireless human body local area network realized using notch filter
US11139238B2 (en) 2016-12-07 2021-10-05 Qorvo Us, Inc. High Q factor inductor structure
US10193580B2 (en) * 2017-03-22 2019-01-29 Qualcomm Incorporated Multi-band radio-frequency reception
US10122397B2 (en) 2017-03-28 2018-11-06 Innophase, Inc. Polar receiver system and method for Bluetooth communications
US10108148B1 (en) 2017-04-14 2018-10-23 Innophase Inc. Time to digital converter with increased range and sensitivity
US10503122B2 (en) 2017-04-14 2019-12-10 Innophase, Inc. Time to digital converter with increased range and sensitivity
US10637423B2 (en) 2018-02-14 2020-04-28 Cirrus Logic, Inc. Tracking and correcting gain of open-loop driver in a multi-path processing system
US11329620B2 (en) * 2018-02-14 2022-05-10 Cirrus Logic, Inc. Tracking and correcting gain of open-loop driver in a multi-path processing system
US11095296B2 (en) 2018-09-07 2021-08-17 Innophase, Inc. Phase modulator having fractional sample interval timing skew for frequency control input
US10622959B2 (en) 2018-09-07 2020-04-14 Innophase Inc. Multi-stage LNA with reduced mutual coupling
US10840921B2 (en) 2018-09-07 2020-11-17 Innophase Inc. Frequency control word linearization for an oscillator
WO2020116708A1 (en) * 2018-12-06 2020-06-11 엘지전자 주식회사 Electronic device operating in multiple bands
US10728851B1 (en) 2019-01-07 2020-07-28 Innophase Inc. System and method for low-power wireless beacon monitor
WO2020146408A1 (en) 2019-01-07 2020-07-16 Innophase, Inc. Using a multi-tone signal to tune a multi-stage low-noise amplifier
CN111740706B (en) * 2020-08-17 2020-12-04 成都嘉纳海威科技有限责任公司 Broadband high-linearity driving amplifier of 5G system

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2760448B2 (en) * 1990-02-07 1998-05-28 富士通株式会社 Amplifier circuit
JPH04196703A (en) * 1990-11-27 1992-07-16 Matsushita Electric Ind Co Ltd Microwave converter
US5374966A (en) * 1993-04-15 1994-12-20 Westinghouse Electric Corporation Low noise impedance-matched video amplifier
JPH08130419A (en) * 1994-11-01 1996-05-21 Fujitsu Ltd Amplifier and receiver and communication equipment with the amplifier
US5546050A (en) * 1995-03-14 1996-08-13 The Boeing Company Radio frequency bus leveling system
JP2853739B2 (en) * 1996-09-30 1999-02-03 日本電気株式会社 Negative feedback amplifier circuit
JPH11214932A (en) * 1998-01-21 1999-08-06 Mitsubishi Electric Corp Amplifier circuit and portable telephone set using the same
US6191656B1 (en) * 1999-07-23 2001-02-20 Rf Micro Devices, Inc. High efficiency, unilateral dual stage RF amplifier
GB2356307B (en) 1999-11-11 2002-04-10 Motorola Inc A low noise input matching method for R.F amplifiers
GB9928355D0 (en) * 1999-12-01 2000-01-26 Koninkl Philips Electronics Nv Amplifier
JP4389360B2 (en) * 2000-06-23 2009-12-24 ソニー株式会社 Gain control device
JP2002043866A (en) * 2000-07-27 2002-02-08 Sanyo Electric Co Ltd Wideband amplifier circuit
TW486861B (en) * 2001-07-04 2002-05-11 Ind Tech Res Inst Impedance matching circuit for a multi-band power amplifier
JP2004104339A (en) * 2002-09-06 2004-04-02 Matsushita Electric Ind Co Ltd Negative-feedback amplifier
US6724251B1 (en) * 2002-09-12 2004-04-20 National Semiconductor Corp. Apparatus and method for employing gain dependent biasing to reduce offset and noise in a current conveyor type amplifier
JP4239546B2 (en) * 2002-10-08 2009-03-18 日本電気株式会社 Electronic circuit
JP2004214811A (en) * 2002-12-27 2004-07-29 Mitsumi Electric Co Ltd Current feedback circuit
US7088179B2 (en) * 2003-09-15 2006-08-08 Analog Devices, Inc. Single-ended input, differential output low noise amplifier
US6946909B2 (en) * 2003-09-24 2005-09-20 Texas Instruments Incorporated Impedance matched low noise amplifier
JP2005175819A (en) * 2003-12-10 2005-06-30 Sony Corp Amplifier and communication device
KR100548130B1 (en) * 2004-02-21 2006-02-02 삼성전자주식회사 The wideband tunable bandpass filter and multi-band wideband tunable bandpass filter using it
US7151411B2 (en) * 2004-03-17 2006-12-19 Paratek Microwave, Inc. Amplifier system and method
JP2006013810A (en) * 2004-06-24 2006-01-12 Sharp Corp Variable gain amplifier means
US7064575B2 (en) * 2004-08-31 2006-06-20 Semtech Corporation Method and system for adaptively controlling output driver impedance
FR2878665B1 (en) * 2004-11-30 2007-05-25 St Microelectronics Rousset TRANSCONDUCTANCE AMPLIFIER CIRCUIT WITH NEGATIVE GAIN
GB2428147A (en) * 2005-07-07 2007-01-17 Agilent Technologies Inc Variable gain feedback amplifier for optical receiver
US7639079B2 (en) * 2007-02-09 2009-12-29 Agere Systems Inc. Techniques for designing wide band low noise amplifiers

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
S.M.P. 1-Gb/s 80-dBomega Fully Differential CMOS Transimpedance Amplifier in Multichip on Oxide Tech. for Optical Interconnects, IEEE JSSC, Vol. 39, No.6, June 2004, pp. 971-974 *
S.M.P. 1-Gb/s 80-dBomega Fully Differential CMOS Transimpedance Amplifier in Multichip on Oxide Tech. for Optical Interconnects, IEEE JSSC, Vol. 39, No.6, June 2004, pp. 971-974*

Also Published As

Publication number Publication date
TW200849805A (en) 2008-12-16
CN106656070B (en) 2019-04-23
JP5378237B2 (en) 2013-12-25
EP2130297A1 (en) 2009-12-09
KR20090117816A (en) 2009-11-12
JP2010521127A (en) 2010-06-17
US20080220735A1 (en) 2008-09-11
CN106656070A (en) 2017-05-10
US7949322B2 (en) 2011-05-24
CN101627535A (en) 2010-01-13
EP2130297B1 (en) 2017-05-03
WO2008112611A1 (en) 2008-09-18

Similar Documents

Publication Publication Date Title
KR101140188B1 (en) Frequency selective amplifier with wide-band impedance and noise matching
US8787511B2 (en) Frequency and Q-factor tunable filters using frequency translatable impedance structures
US8081033B2 (en) Variable gain amplifier and high-frequency signal receiving apparatus comprising the same
US7899426B2 (en) Degenerated passive mixer in saw-less receiver
US20070296501A1 (en) Variable-gain amplifier
US20200366325A1 (en) Receiver with broadband low-noise amplifier and filter bypass
US20070096830A1 (en) Wideband circuits and methods
US20090206932A1 (en) Low noise amplifier gain controlled scheme
JP2009065511A (en) Amplifier circuit, and communication apparatus
WO2012014343A1 (en) Semiconductor integrated circuit and tuner system provided with same
US8503963B2 (en) Amplifier with on-chip filter
Im et al. A CMOS active feedback wideband single-to-differential LNA using inductive shunt-peaking for saw-less SDR receivers
Wang et al. A new CMOS wideband low noise amplifier with gain control
US7778618B2 (en) Systems and methods for reducing broadband image noise through a programmable bandwidth RF variable gain attenuator
KR100789918B1 (en) Input matching circuit for ultra-wideband low noise amplifier
Hwang et al. An inductorless wideband noise-cancelling CMOS low noise amplifier with variable-gain technique for DTV tuner application
US9673769B2 (en) Variable gain circuit and tuner system provided with same
KR101123211B1 (en) Low noise amplifier and radio receiver
Barth et al. A double notch RF filter architecture for SAW-less GPS receivers
GB2438312A (en) A high frequency CMOS cascode receiver amplifier
Meghdadi et al. A UHF variable gain amplifier for direct-conversion DVB-H receivers
CN117081511A (en) Inductance-free self-tuning input matching low-noise amplifier with extremely low noise figure and Gm boost
Dali et al. Design of a reconfigurable gain low noise amplifier for multistandard receivers in 65 nm technology.
Alzaher et al. Fully electronically programmable complex filter for multistandard applications
JP2007189569A (en) Amplifier, and radio communication apparatus using it

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190327

Year of fee payment: 8