KR101128352B1 - 유에스비 컨트롤러 및 그것의 절전모드 제어 방법 - Google Patents

유에스비 컨트롤러 및 그것의 절전모드 제어 방법 Download PDF

Info

Publication number
KR101128352B1
KR101128352B1 KR1020050013625A KR20050013625A KR101128352B1 KR 101128352 B1 KR101128352 B1 KR 101128352B1 KR 1020050013625 A KR1020050013625 A KR 1020050013625A KR 20050013625 A KR20050013625 A KR 20050013625A KR 101128352 B1 KR101128352 B1 KR 101128352B1
Authority
KR
South Korea
Prior art keywords
voltage
signal
delete delete
block
voltage regulator
Prior art date
Application number
KR1020050013625A
Other languages
English (en)
Other versions
KR20060092613A (ko
Inventor
문상준
임충빈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050013625A priority Critical patent/KR101128352B1/ko
Priority to US11/330,944 priority patent/US7519840B2/en
Priority to JP2006041377A priority patent/JP2006228230A/ja
Priority to TW095105365A priority patent/TWI310135B/zh
Publication of KR20060092613A publication Critical patent/KR20060092613A/ko
Application granted granted Critical
Publication of KR101128352B1 publication Critical patent/KR101128352B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

본 발명의 유에스비 컨트롤러는 제1 전압조절기, 제어스위치, 제2 전압조절기와 파이부를 구비한다. 제1 전압조절기는 외부전압과 기준전압을 수신하여 제1 내부전압을 출력하며, 제어스위치는 외부전압의 공급과 차단을 스위칭한다. 제2 전압조절기는 제어스위치를 통해 공급되는 전압과 기준전압을 수신하여 제2 내부전압을 출력하며, 파이부는 제1 내부전압 또는 상기 제2 내부전압을 전압원으로 하여 호스트의 요청을 수신한다. 이를 통하여 재시작모드 전환시 필수적인 부분을 제외한 모든 내부블록의 전원을 차단함으로써 절전모드시 유에스비 컨트롤러에서 소모하는 전류를 최소화할 수 있다.

Description

유에스비 컨트롤러 및 그것의 절전모드 제어 방법{USB CONTROLLER AND METHOD FOR CONTROLLING THE SUSPEND MODE OF THE SAME}
도 1은 종래기술에 따른 유에스비 컨트롤러 시스템을 나타낸 블록도이다.
도 2는 본 발명의 일 실시예에 따른 유에스비 컨트롤러 시스템을 나타낸 블록도이다.
도 3은 도 2의 유에스비 컨트롤러 시스템의 제1 전압조절기와 제2 전압조절기를 나타낸 회로도이다.
도 4는 본 발명의 일 실시예에 따른 유에스비 컨트롤러 시스템의 절전모드 제어방법을 나타낸 흐름도이다.
<도면의 주요 부분에 대한 부호의 설명>
100, 200 : 유에스비 컨트롤러 시스템 110 : 전압조절기
120, 240 : 호스트 130, 250 : 파이부
131, 251 : 파이 아날로그블록 135, 255 : 입출력블록
137, 256 : PLL 133, 252 : 파이 디지털블록
140, 260 : 링크부 150, 270 : MCU
210 : 제1 전압조절기 220 : 전압조절기 제어부
230 : 제2 전압조절기 253 : 제1 시그널 홀더
254 : 제2 시그널 홀더 280 : 백업메모리
본 발명은 유에스비 컨트롤러에 관한 것으로, 좀 더 구체적으로는 절전모드시 내부블록에 공급되는 전원을 차단함으로써 소모되는 전류를 줄일 수 있는 유에스비 컨트롤러 및 그것의 절전모드 제어방법에 관한 것이다.
마우스, 프린터, 모뎀, 스피커 등과 같은 주변기기와 퍼스널 컴퓨터(PC, personal computer)를 연결하기 위한 인터페이스의 규격화를 목적으로 개발된 유에스비(USB, Universal Serial Bus)는 인텔, 컴팩, 마이크로소프트, Philips, IBM, 및 NEC 등 PC 제조업자 컨소시엄이 만든 직렬 포트의 일종으로 윈도98의 출시와 더불어 관심을 끌게 됐다. 본 명세서에서는 USB Specification Revision 2.0, 2000년 4월 27일의 내용을 참조한다.
유에스비를 이용하면 주변기기에서 복잡한 어댑터들의 설치를 제거할 수 있어 현재 대부분의 호스트, 예를 들어 PC, 에 표준으로 장착되고 있다.
직렬포트의 한계속도가 초당 100K도 채 안되는데 반해 유에스비 풀-스피드 (full-speed)는 12Mbps의 데이터 전송속도를 지원하므로 웬만한 주변기기를 연결해도 속도가 충분하고, 최대 127개까지 장치들을 사슬처럼 연결한다. 또한 호스트를 사용하는 도중에 연결해도 인식을 하며, 주변기기의 전원이 필요없다. 유에스비를 사용하면 주변 기기 등을 호스트와 연결할 때 소프트웨어나 하드웨어를 별도로 설정할 필요 없이 모든 주변 기기를 동일한 접속기로 접속하기 때문에 포트 수를 획기적으로 줄일 수 있을 뿐만 아니라 설치가 간편하고, 휴대형 장치의 소형화가 가능하게 되는 장점이 있다.
유에스비를 사용하여 PC와 같은 호스트와 인터페이스를 수행하는 장치를 유에스비 디바이스(USB device)라 한다. 유에스비 디바이스에는 유에스비 컨트롤러가 장착되어 있어 호스트의 요청을 수신하여 원하는 동작을 수행한다. 유에스비 디바이스는 휴대용 장치가 많아 전력감소가 중요하기 때문에 대부분의 유에스비 컨트롤러는 호스트의 요청을 수행할 때는 액티브 모드(active mode)로 동작하다가 호스트의 요청이 없을 경우에는 절전 모드(suspend mode)로 동작하여 불필요한 전력의 소모를 줄이고 있다.
도 1은 종래기술로서 유에스비 컨트롤러 시스템(100)를 나타낸 블록도이다.
도 1을 참조하면, 유에스비 컨트롤러 시스템(100)은 호스트(120)와 호스트(120)의 명령을 수행하기 위한 유에스비 컨트롤러를 구비한다.
유에스비 컨트롤러는 전압조절기(110), 파이부(130), 링크부(140), 마이크로 컨트롤로 유닛(MCU, 150)를 구비한다. 파이부(130)는 파이 아날로그블록(131)과 파이 디지털블록(133)을 구비하며, 파이 아날로그블록(131)은 입출력블록(135)과 피엘엘(PLL, 137)을 구비한다.
전압조절기(110)는 외부전압(EXT_VDD)과 기준전압(VREF)을 수신하여 내부전압(INT_VDD)을 생성한다. 유에스비 컨트롤러 내부의 모든 블록은 생성된 내부전압(INT_VDD)을 전압원으로 하여 동작한다. 호스트(120)로부터 요청(request)이 수신되면 입출력블록(135)은 피엘엘(137)에서 생성된 클럭(CLK)에 동기하여 수신된 요청, 즉 수신된 데이터를 파이 디지털블록(133)으로 전송한다. 파이 디지털블록(133)은 전송된 데이터에서 디코딩 등을 수행하여 유효데이터를 추출하여 MCU(150)로 전송한다. MCU(150)는 유효데이터에 따라 호스트의 요청을 해석하여 작업을 수행한다.
호스트로부터 일정시간 동안 요청(request)이 수신되지 않으면 유에스비 컨트롤러는 절전모드(suspend mode)로 진입하여 소모하는 전류를 최소화하게 된다. 절전모드가 되면 입출력블록(135)은 비활성화되고 피엘엘(137)은 클럭(CLK) 생성을 중지한다. 클럭을 공급받지 못함에 따라 순수 디지털로직(digital logic)으로 구성된 파이 디지털블록(133)과 링크부(140)는 비활성화 상태가 되어 전류소모를 줄이게 된다. 또한 MCU(150)는 인터럽트(interrupt)를 통해 절전모드임을 감지하여 자체적으로 절전모드로 진입한다.
도 1과 같은 기존의 유에스비 컨트롤러는 절전모드 시에도 모든 블록에 내부전압(INT_VDD)이 계속 공급되고 있으므로 누설전류(leakage)가 흐르게 된다. 따라서, 전력소모가 증대되고 심지어는 USB Specification에서 규정하고 있는 최대전류소모 상한치를 넘어설 수 있는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 절전모드 진입시 내부블록의 전원공급을 차단함으로써 불필요한 전력소모를 줄일 수 있는 유에스비 컨트롤러를 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는 절전모드 진입시 내부블록의 전원공급을 차단함으로써 불필요한 전력소모를 줄일 수 있는 유에스비 컨트롤러의 절전모드 제어방법을 제공하는 것이다.
상술한 본 발명의 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 유에스비 컨트롤러는 제1 전압조절기, 제어스위치, 제2 전압조절기 및 파이부를 구비한다. 상기 제1 전압조절기는 외부전압과 기준전압을 수신하여 제1 내부전압을 출력한다. 상기 제어스위치는 상기 상기 외부전압의 공급과 차단을 스위칭한다. 상기 제2 전압조절기는 상기 제어스위치를 통해 공급되는 전압과 상기 기준전압을 수신하여 제2 내부전압을 출력한다. 상기 파이부는 상기 제1 내부전압 또는 상기 제2 내부전압을 전압원으로 하여 호스트의 요청을 수신한다.
또한, 본 발명의 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 유에스비 컨트롤러의 절전모드 제어방법은 호스트로부터 요청을 수신하는 단계, 상기 호스트로부터 일정시간 동안 상기 요청이 수신되지 않을 경우 절전모드로 전환하는 단계 및 상기 절전모드 시에도 항상 공급되는 제1 전원전압과 상기 절전모드 시에는 차단되는 제2 전원전압이 내부블록에 따라 구분되어 공급되는 단계를 포함한다.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예를 보다 상세하게 설명하고자 한다.
도 2는 본 발명의 일 실시예에 따른 메모리 카드 시스템(200)을 나타낸 블록도이다.
도 2를 참조하면, 유에스비 컨트롤러 시스템(200)은 호스트(240)와 호스트(240)의 명령을 수행하기 위한 유에스비 컨트롤러를 구비한다.
호스트(240)는 퍼스널 컴퓨터(PC, personal computer), 디지털 카메라, 디지털 캠코더, MP3 플레이어 또는PDA(Personal Digital Assistant)가 될 수 있다.
유에스비 컨트롤러는 제1 전압조절기(210), 전압조절기 제어부(220), 제어스위치(225), 제2 전압조절기(230), 파이부(250), 제2 시그널 홀더(254), 링크부(260), 마이크로 컨트롤로 유닛(MCU, 270) 및 백업메모리(280)를 구비한다. 파이부(250)는 호스트(240)와 인터페이스를 수행하는 파이 아날로그블록(251), 파이 아날로그블록에서 수신된 호스트 요청(request)을 디코딩하여 파이부 데이터를 출력하는 파이 디지털블록(252) 및 제1 시그널 홀더(253)을 구비하며. 파이 아날로그블록(251)은 호스트(240)로부터 요청(request)을 수신하는 입출력블록(255)과 활성모드(active mode) 또는 재시작 모드(resume mode)시 파이 디지털블록(252)과 링크부(260)에 클럭(CLK)을 공급하기 위한 피엘엘(PLL, 256)을 구비한다.
호스트(240)로부터 요청(request)이 수신되면 입출력블록(255)은 피엘엘(256)에서 생성된 클럭(CLK)에 동기하여 수신된 요청, 즉 수신된 데이터를 파이 디지털블록(252)으로 전송한다. 파이 디지털블록(252)은 전송된 데이터에서 디코딩 등을 수행하여 파이부 데이터를 출력한 후 링크부(260)로 보낸다. 링크부(260)는 파이부 데이터를 분석하여 유효데이터를 추출한 후 MCU(270)로 전송한다. MCU(270)는 유효데이터에 따라 호스트의 요청을 수행한다.
호스트로부터 일정시간 동안 요청(request)이 수신되지 않으면 유에스비 컨트롤러는 절전모드(suspend mode)로 진입하여 소모하는 전류를 최소화하게 된다. 절전모드가 되면 입출력블록(255)은 비활성화되고 피엘엘(256)은 클럭(CLK) 생성을 중지한다. 클럭을 공급받지 못함에 따라 순수 디지털로직(digital logic)으로 구성된 파이 디지털블록(252)과 링크부(260)는 비활성화 상태가 되어 전류소모를 줄이게 된다. 또한 MCU(270)는 인터럽트(interrupt)를 통해 절전모드임을 감지하여 자체적으로 절전모드로 진입한다.
최근 유에스비 컨트롤러가 휴대용 기기에 많이 채용되면서 소모전력 감소가 중요한 문제로 되었다. 하지만 기존의 유에스비 컨트롤러는 절전모드 시에도 모든 블록에 전압이 계속 공급되고 있으므로 누설전류(leakage current)가 흘러 불필요한 전력이 소모되는 문제점이 있다.
이러한 문제를 해결하기 위해 본 발명에서는 절전모드(suspend mode)에서 재시작 모드(resume mode)로 전환시 필요한 블록을 제외한 나머지 블록은 절전모드 (suspend mode)동안 전압공급을 차단한다. 이를 구현하기 위하여 본 발명에서는 제1 전압조절기(210), 제2 전압조절기(230), 제어스위치(225) 및 전압조절기 제어부(230)를 구비한다.
제1 전압조절기(210)는 외부전압(EXT_VDD)과 기준전압(VREF)을 수신하여 제1 내부전압(INT_VDD1)을 출력하는데 제1 내부전압은 절전모드 시에도 항상 공급되므로 재시작 모드로 전환시 필요한 블록의 전압원으로 공급된다. 제2 전압조절기(230)는 제어스위치(235)에 의해 공급 또는 차단되는 외부전압(EXT_VDD)과 기준전압(VREF)를 수신하여 제2 내부전압(INT_VDD2)을 출력하는데 제2 내부전압은 활성모드 또는 재시작 모드 시에는 공급되지만 절전모드 시에는 차단되어 절전모드 시 내부블록에서 소모하는 전류를 최소화한다. 제어스위치(235)는 호스트에서 요청(request)이 수신되는 활성모드에서는 단락(short)되어 외부전압(EXT_VDD)을 제2 전압조절기(230)에 공급하고 요청(request)이 수신되지 않는 절전모드에서는 개방(open)되어 외부전압(EXT_VDD)이 제2 전압조절기(230)에 공급되지 않는다. 전압조절기 제어부(220)는 입출력블록(255)에서 수신한 호스트 요청(request)에 따라 제어스위치(235)의 단락(short)과 개방(open)을 스위칭한다.
따라서 본 발명에서는 전압조절기 제어부(220)의 제어하에 절전모드 시에도 항상 공급되는 제1 내부전압(INT_VDD1)과 절전모드 시에는 차단되는 제2 내부전압(INT_VDD2)으로 구분하여 내부블록에 공급함으로써 누설전류(leakage current)에 의한 전력소모를 최대한 방지할 수 있다.
도3은 본 발명의 유에스비 컨트롤러 시스템(200)의 제1 전압조절기(210)와 제2 전압조절기(230)의 회로도이다. 본 실시예에서는 제1 전압조절기와 제2 전압조절기의 내부회로를 동일한 것으로 예를 들어 설명하지만 상이할 수도 있다.
도3을 참조하면, 본 발명의 전압조절기(210, 230)는 비교기(com), MOS 트랜지스터(T1), 저항(R1, R2) 및 캐패시터(C1)를 구비한다. 비교기(com)는 기준전압(VREF)과 저항(R1, R2)에 의해 분배된 전압(DVDD, divided voltage)을 비교하여 외부전압(EXT_VDD)이 기준전압(VREF)이상 공급되지 않도록 MOS 트랜지스터(T1)를 제어한다. 따라서 외부전압(EXT_VDD)의 전압레벨에 상관없이 내부블록에 공급되는 내부전압(INT_VDD)은 일정하게 유지된다. 전압조절기(210, 230)는 본 기술 분야의 통상의 지식을 가진 자라면 일반적인 회로이므로 자세한 설명은 생략하기로 한다.
도2와 도3을 참조하면, 파이부(250)의 입출력블록(255)은 호스트(240)로부터 요청이 수신되면, 즉 유에스비 컨트롤러의 활성모드(active mode)시, 전압조절기 제어부(220)에 모드전환신호(WAKE_UP)를 보낸다. 전압조절기 제어부(220)는 모드전환신호(WAKE_UP)에 응답하여 제어스위치(235)를 단락(short)함으로써 외부전압(EXT_VDD)을 제2 전압조절기(230)에 공급한다. 이에 따라 호스트로부터 수신된 데이터는 클럭(CLK)에 동기하여 파이 디지털블록(252)으로 전송되고 파이 디지털블록(252)은 전송된 데이터에서 디코딩 등을 수행하여 파이부 데이터를 추출한 후 링크부(260)로 전송한다. 링크부(260)는 파이부 데이터를 분석하여 유효데이터를 추출한후 MCU(270)로 전송한다. MCU(270)는 유효데이터에 따라 호스트의 요청을 수행한 다.
호스트로부터 일정시간 동안 요청(request)이 수신되지 않으면, 즉 유에스비컨트롤러의 절전모드(suspend mode)시, 전압조절기 제어부(220)에 모드전환신호(SLEEP)를 보낸다. 전압조절기 제어부(220)는 모드전환신호(SLEEP)에 응답하여 제어스위치(235)를 개방(open)함으로써 외부전압(EXT_VDD)을 제2 전압조절기(230)로 공급하지 않는다. 이에 따라 제2 내부전압(INT_VDD2)이 공급되는 내부블록은 절전모드 시 전원공급이 차단됨으로써 전력소모를 줄일 수 있다.
절전모드(suspend mode) 시에도 호스트로부터의 요청(request)은 수신해야 하기 때문에 파이 아날로그 블록(251)의 입출력블록(255)은 제1 내부전압(INT_VDD1)을 공급한다. 또한 전압조절기 제어부(220)도 입출력블록(255)의 모드전환신호에 따라 제어스위치(235)를 스위칭해야 하기 때문에 제1 내부전압(INT_VDD1)을 공급한다.
이외의 다른 내부블록들, 예를 들면, 피엘엘(256), 파이 디지털블록(252), 링크부(260) 및 MCU(270), 은 제2 내부전압(INT_VDD2)을 전압원으로 하여 동작하므로 절전모드 시 전원공급이 차단된다.
절전모드 시 입출력블록(255)에는 전원이 공급되지만 파이 디지털블록(252)에는 전원이 공급되지 않으므로 두 블록간의 신호들은 플로팅(floating)되는 현상이 발생한다.
이러한 문제를 해결하기 위하여 본 발명의 유에스비 컨트롤러는 파이 아날로그 블록(251)과 파이 디지털블록(252) 사이에 제1 시그널홀더(253)를 구비하였다. 제1 시그널 홀더(253)는 절전모드 전환시 전압조절기 제어부(220)의 제1 홀더제어신호(hold1)에 응답하여 파이 아날로그블록(251)과 상기 파이 디지털블록(252)간의 신호들을 특정전압으로 유지함으로써 두 블록간의 신호들이 플로팅되는 현상을 방지한다.
또한 절전모드 시 파이 디지털블록(252)과 링크부(260)에는 전원이 공급되지 않으므로 두 블록간의 신호들은 플로팅(floating)되는 현상이 발생한다.
이러한 문제를 해결하기 위하여 본 발명의 유에스비 컨트롤러는 파이 디지털블록(252)과 링크부(260) 사이에 제2 시그널홀더(254)를 구비하였다. 제2 시그널 홀더(254)는 절전모드 전환시 전압조절기 제어부(220)의 제2 홀더제어신호(hold2)에 응답하여 파이 디지털블록(252)과 링크부(260)간의 신호들을 특정전압으로 유지함으로써 두 블록간의 신호들이 플로팅되는 현상을 방지한다.
제1 시그널홀더(253)와 제2 시그널홀더(254)는 절전모드 시 두 블록간의 신호들을 특정전압으로 유지시켜야 하기 때문에 제1 내부전압(INT_VDD1)을 공급한다.
본 발명의 유에스비 컨트롤러는 링크부(260)에 저장된 상태데이터를 백업하기 위하여 백업메모리(280)를 구비하였다. 이를 통하여 절전모드에서 재시작 모드로 전환시 이전상태로 빠른 복구가 가능하다. 백업메모리(280)로는 EEPROM, NAND FLASH와 같은 불휘발성 메모리가 주로 사용된다.
파이부(250)의 입출력블록(255)에서 호스트(240)로부터 새로운 요청이 수신 되면, 즉 유에스비 컨트롤러의 재시작 모드(resume mode)시, 전압조절기 제어부(220)에 모드전환신호(WAKE_UP)를 보낸다. 전압조절기 제어부(220)는 모드전환신호(WAKE_UP)에 응답하여 제어스위치(235)를 단락(short)함으로써 외부전압(EXT_VDD)을 다시 제2 전압조절기(230)에 공급한다.
재시작 모드 전환시에는 백업메모리(280)에 저장된 상태데이터에 따라 정해진 순서에 맞게 각 블록들간의 신호들이 동작되어야 한다.
이를 구현하기 위해 제1 시그널 홀더(253)는 전압조절기 제어부(220)의 제1 홀더제어신호(release1)에 응답하여 상기 파이 아날로그블록(251)과 상기 파이 디지털블록(252)간의 신호들이 정해진 순서에 따라 동작하도록 제어한다. 또한 제2 시그널 홀더(254)는 전압조절기 제어부(220)의 제2 홀더제어신호(release2)에 응답하여 상기 파이 디지털블록(252)과 상기 링크부(260)간의 신호들이 정해진 순서에 따라 동작하도록 제어한다.
따라서 본 발명에서는 절전모드(suspend mode) 시에도 항상 공급되는 제1 내부전압(INT_VDD1)과 절전모드 시에는 차단되는 제2 내부전압(INT_VDD2)으로 구분하여 내부블록에 공급함으로써 누설전류(leakage current)에 의한 전력소모를 최대한 방지할 수 있다. 또한 절전모드시 블록간의 신호들이 플로팅(floating)되는 현상을 방지하고, 재시작모드(resume mode)로 전환시 정해진 순서에 따라 각 블록간의 신호들이 동작하도록 제어함으로써 보다 안정된 절전모드와 재시작모드 전환을 수행할 수 있다.
도 4는 본 발명의 일실시예에 따른 유에스비 컨트롤러의 절전모드 제어방법을 나타낸 흐름도이다.
도 4를 참조하면, 먼저 호스트(240)로부터의 요청(request)이 수신되는지 여부를 판단(단계 S11)하여 일정시간동안 요청(request)이 수신되지 않으면 절전모드로 전환한다.
절전모드에서 재시작모드로 전환시 이전상태로 빠른 복구를 위해 상태데이터를 백업하며(단계 S12), 절전모드시 상기 내부블록간 신호들의 안정된 동작을 위해 시그널 홀더(253, 254)를 사용하여 신호들을 특정전압으로 유지(단계 S13)한다.
이후 전력감소를 최소화하기 위해 전압조절기 제어부(220)의 제어하에 절전모드 시에도 항상 공급되는 제1 전원전압과 절전모드 시에는 차단되는 제2 전원전압이 내부블록에 따라 구분되어 공급(단계 S14)된다.
호스트(240)로부터 요청(request)이 수신되는지 판단(단계 S15)하여 요청이 수신되면 재시작모드로 전환한다. 재시작 모드로 전환되면 전압조절기 제어부(220)에 의해 제2 내부전압의 공급이 재개(단계 S16)된다.
이후 백업되었던 상태데이터가 복원(S17)되고 전압조절기 제어부(220)의 제어 하에 정해진 순서에 따라 블록간 신호들이 동작(단계 S18)하고 유에스비 컨트롤러는 정상동작을 수행(단계 S19)한다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상기와 같은 유에스비 컨트롤러에 따르면, 절전모드시 재시작모드로 전환시꼭 필요한 블록을 제외한 나머지 블록에는 전원공급을 차단함으로써 불필요한 전력소모를 줄일 수 있다.
또한 절전모드시 블록간의 신호들이 플로팅(floating)되는 현상을 방지하고, 재시작모드(resume mode)로 전환시 정해진 순서에 따라 각 블록간의 신호들이 동작하도록 제어함으로써 보다 안정된 절전모드와 재시작모드 전환을 수행할 수 있다.

Claims (24)

  1. 외부전압과 기준전압을 수신하여 제1 내부전압을 출력하는 제1 전압조절기;
    상기 외부전압의 공급과 차단을 스위칭하는 제어스위치;
    상기 제어스위치를 통해 공급되는 전압과 상기 기준전압을 수신하여 제2 내부전압을 출력하는 제2 전압조절기; 및
    상기 제1 내부전압 또는 상기 제2 내부전압을 전압원으로 하여 호스트의 요청을 수신하는 파이부를 구비하되;
    상기 파이부는,
    상기 제1 내부전압을 공급받는 제1 회로 블록과;
    상기 제2 내부전압을 공급받는 제2 회로 블록; 그리고
    상기 제1 회로 블록과 제2 회로 블록들 간의 송수신 신호를 특정 전압으로 유지시키는 제1 시그널 홀더를 포함하 것을 특징으로 하는 유에스비 컨트롤러.
  2. 제1항에 있어서,
    노말 모드 및 절전 모드시 상기 제1 전압 조절기는 상기 파이부로 상기 제1 내부전압을 공급하고, 상기 절전 모드시 상기 제어스위치는 상기 제2 전압 조절기로 공급되는 상기 외부전압을 차단하는 것을 특징으로 하는 유에스비 컨트롤러.
  3. 제2항에 있어서,
    상기 제어스위치를 단락 또는 개방시키기 위한 제어신호를 출력하는 전압조절기 제어부를 더 구비하고,
    상기 전압조절기 제어부는 상기 파이부의 모드전환신호에 응답하여 상기 제어스위치를 스위칭하는 것을 특징으로 하는 유에스비 컨트롤러.
  4. 제3항에 있어서,
    상기 전압조절기 제어부는 상기 파이부의 상기 모드전환신호가 슬립일 경우 상기 제어스위치를 개방하고, 상기 모드전환신호가 웨이크업일 경우 상기 제어스위치를 단락하며, 그리고
    상기 전압조절기 제어부는 상기 제1 내부전압을 전압원으로 하여 동작하는 것을 특징으로 하는 유에스비 컨트롤러.
  5. 제3항에 있어서,
    상기 제1 회로 블록은, 상기 호스트와 인터페이스를 수행하는 파이 아날로그블록이고,
    상기 제2 회로 블록은, 상기 파이 아날로그블록에서 수신된 상기 호스트의 요청을 디코딩하여 파이부 데이터를 출력하는 파이 디지털블록이며,
    상기 제1 시그널 홀더는, 상기 전압조절기 제어부의 제1 홀더제어신호에 응답하여 상기 파이 아날로그블록과 상기 파이 디지털블록간의 신호들을 특정전압으로 유지하거나 정상전압을 갖도록 하는 것을 특징으로 하는 유에스비 컨트롤러.
  6. 제5항에 있어서,
    상기 제1 시그널 홀더는 상기 노말 모드에서 상기 절전 모드로 상기 전압조절기 제어부의 제1 홀더제어신호에 응답하여 상기 파이 아날로그블록과 상기 파이 디지털블록간의 신호들을 특정전압으로 유지하는 것을 특징으로 하는 유에스비 컨트롤러.
  7. 제5항에 있어서,
    상기 제1 시그널 홀더는 재시작모드 전환시 상기 전압조절기 제어부의 제1 홀더제어신호에 응답하여 상기 파이 아날로그블록과 상기 파이 디지털블록간의 신호들이 정해진 순서에 따라 동작하도록 제어하고,
    상기 제1 시그널 홀더는 상기 제1 내부전압을 전압원으로 하여 동작하는 것을 특징으로 하는 유에스비 컨트롤러.
  8. 제5항에 있어서,
    상기 유에스비 컨트롤러는 상기 파이부 데이터를 분석하여 유효데이터를 추출하는 링크부와 상기 유효데이터에 따라 동작을 수행하는 마이크로 컨트롤러 유닛을 더 구비하는 것을 특징으로 하는 유에스비 컨트롤러.
  9. 제8항에 있어서,
    상기 유에스비 컨트롤러는 상기 전압조절기 제어부의 제2 홀더제어신호에 응답하여 상기 파이 디지털블록과 상기 링크부간의 신호들을 특정전압으로 유지하거나 정상전압을 갖도록 하는 제2 시그널 홀더를 더 구비하는 것을 특징으로 하는 유에스비 컨트롤러.
    .
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
KR1020050013625A 2005-02-18 2005-02-18 유에스비 컨트롤러 및 그것의 절전모드 제어 방법 KR101128352B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050013625A KR101128352B1 (ko) 2005-02-18 2005-02-18 유에스비 컨트롤러 및 그것의 절전모드 제어 방법
US11/330,944 US7519840B2 (en) 2005-02-18 2006-01-12 Apparatus and method for controlling a suspending mode in a USB control system
JP2006041377A JP2006228230A (ja) 2005-02-18 2006-02-17 Usbコントローラでの節電モード制御装置及び方法
TW095105365A TWI310135B (en) 2005-02-18 2006-02-17 Apparatus and method for controlling a suspending mode in a usb control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050013625A KR101128352B1 (ko) 2005-02-18 2005-02-18 유에스비 컨트롤러 및 그것의 절전모드 제어 방법

Publications (2)

Publication Number Publication Date
KR20060092613A KR20060092613A (ko) 2006-08-23
KR101128352B1 true KR101128352B1 (ko) 2012-03-26

Family

ID=36914232

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050013625A KR101128352B1 (ko) 2005-02-18 2005-02-18 유에스비 컨트롤러 및 그것의 절전모드 제어 방법

Country Status (4)

Country Link
US (1) US7519840B2 (ko)
JP (1) JP2006228230A (ko)
KR (1) KR101128352B1 (ko)
TW (1) TWI310135B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7584372B2 (en) * 2006-04-25 2009-09-01 Mediatek Inc. Station control method and station using the same
JP5089415B2 (ja) * 2008-02-07 2012-12-05 キヤノン株式会社 周辺機器、その制御方法及びプログラム
US8375234B2 (en) 2008-02-19 2013-02-12 Winbond Electronics Corporation Wakeup of a non-powered universal serial bus
TWI410786B (zh) * 2008-04-14 2013-10-01 Asustek Comp Inc 具有超壓與超頻的主機板
US8432182B2 (en) * 2009-03-30 2013-04-30 Analog Devices, Inc. USB isolator with advanced control features
TWI396072B (zh) * 2009-10-21 2013-05-11 Princeton Technology Corp 控制電泳顯示積體電路之控制模組與方法
US7871278B1 (en) 2009-12-15 2011-01-18 International Business Machines Corporation Connector blocking with automatic power management and balancing
US10216253B2 (en) * 2013-03-28 2019-02-26 Via Technologies, Inc. Universal serial bus hub and control method thereof
TWI613546B (zh) * 2013-03-28 2018-02-01 威盛電子股份有限公司 通用序列匯流排集線器及其控制方法
JP6375667B2 (ja) * 2014-03-31 2018-08-22 ブラザー工業株式会社 Usb接続システム、ホスト装置、接続デバイス及び制御プログラム
US9632555B2 (en) * 2014-12-09 2017-04-25 Intel Corporation Techniques to route power to a USB host in dead battery condition
CN107209539B (zh) * 2015-01-26 2020-04-28 罗姆股份有限公司 供电装置及其控制电路、受电装置及其控制电路、使用它的电子设备及充电适配器、异常检测方法
US10242719B2 (en) * 2016-04-08 2019-03-26 Samsung Electronics Co., Ltd. Power management of a memory device by dynamically changing supply voltage
TWI713286B (zh) * 2019-03-15 2020-12-11 瑞昱半導體股份有限公司 電路結構以及電源開啟方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990040828A (ko) * 1997-11-18 1999-06-05 구자홍 Usb코어의 절전/활성모드 전환방법
JPH11194847A (ja) 1998-01-06 1999-07-21 Toshiba Corp コンピュータシステムおよび初期化制御装置
KR20030013261A (ko) * 2001-08-01 2003-02-14 산요 덴키 가부시키가이샤 화상 신호 처리 장치
KR20030064511A (ko) * 2002-01-28 2003-08-02 삼성전자주식회사 호스트에 의해 전원제어가 가능한 프린터

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI96466C (fi) * 1994-06-10 1996-06-25 Nokia Mobile Phones Ltd Menetelmä elektronisen laitteen tehonkulutuksen pienentämiseksi ja menetelmän mukainen laite
KR19980082461A (ko) * 1997-05-07 1998-12-05 문정환 반도체 메모리 소자의 전압 조정회로
JP3263675B2 (ja) 1999-02-02 2002-03-04 三洋電機株式会社 共通コネクターを具えた電子機器
TW527601B (en) * 2000-01-31 2003-04-11 Fujitsu Ltd Internal supply voltage generating circuit in a semiconductor memory device and method for controlling the same
US7064534B2 (en) * 2003-10-27 2006-06-20 Stmicroelectronics, Inc. Regulator circuitry and method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990040828A (ko) * 1997-11-18 1999-06-05 구자홍 Usb코어의 절전/활성모드 전환방법
JPH11194847A (ja) 1998-01-06 1999-07-21 Toshiba Corp コンピュータシステムおよび初期化制御装置
KR20030013261A (ko) * 2001-08-01 2003-02-14 산요 덴키 가부시키가이샤 화상 신호 처리 장치
KR20030064511A (ko) * 2002-01-28 2003-08-02 삼성전자주식회사 호스트에 의해 전원제어가 가능한 프린터

Also Published As

Publication number Publication date
US20060190748A1 (en) 2006-08-24
TW200632679A (en) 2006-09-16
JP2006228230A (ja) 2006-08-31
US7519840B2 (en) 2009-04-14
KR20060092613A (ko) 2006-08-23
TWI310135B (en) 2009-05-21

Similar Documents

Publication Publication Date Title
KR101128352B1 (ko) 유에스비 컨트롤러 및 그것의 절전모드 제어 방법
US8745417B2 (en) Computer system and notebook computer, and method for controlling computer system
US7409573B2 (en) Micro-controller having USB control unit, MC unit and oscillating circuit commonly used by the USB control unit and the MC unit
US7117377B2 (en) Computer apparatus, power supply control method and program for reducing the standby power requirement in a computer supporting a wake-up function
KR100424484B1 (ko) 중앙 처리 장치용 전원 공급기
US9189048B2 (en) Circuit having a low power mode
US9342131B2 (en) USB hub and control method of USB hub
US7526663B2 (en) Method and apparatus for reducing the power consumed by a computer system
US6748545B1 (en) System and method for selecting between a voltage specified by a processor and an alternate voltage to be supplied to the processor
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
KR101815239B1 (ko) 스위칭 소자를 이용한 컴퓨터 시스템의 대기전력 최적화 장치 및 방법
KR101805879B1 (ko) Mpsc의 제어신호를 이용한 컴퓨터 시스템의 에너지 절감 장치 및 방법
KR100392451B1 (ko) 휴대용 컴퓨터 시스템 및 그의 제어방법
US20060041689A1 (en) Data transfer control system, electronic apparatus and program
US6675303B1 (en) PC card controller with advanced power management reset capabilities
KR101741225B1 (ko) Sio를 이용한 컴퓨터 시스템의 전력 절감 장치 및 방법
CN113094105A (zh) 一种保证usb设备的低功耗状态且被唤醒的方法
JP4387493B2 (ja) コンピュータシステムおよび同システムの制御方法
JP2010055265A (ja) システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体
KR100711006B1 (ko) Usb 장치에서의 vbus 전력 제어 장치
KR102076328B1 (ko) 네트워크 신호를 이용한 컴퓨터 시스템의 전력 절감 방법
TWI501073B (zh) 電腦裝置及通用連接埠模組的供電方法
AU2013100559B4 (en) Circuit having a low power mode
JP2001312334A (ja) バッテリー駆動型信号処理システム
WO2001023977A9 (en) Pc card controller with advanced power management reset capabilities

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150302

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170228

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180228

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190228

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200228

Year of fee payment: 9