KR101127856B1 - Liquid Crystal Display Device - Google Patents
Liquid Crystal Display Device Download PDFInfo
- Publication number
- KR101127856B1 KR101127856B1 KR1020050098213A KR20050098213A KR101127856B1 KR 101127856 B1 KR101127856 B1 KR 101127856B1 KR 1020050098213 A KR1020050098213 A KR 1020050098213A KR 20050098213 A KR20050098213 A KR 20050098213A KR 101127856 B1 KR101127856 B1 KR 101127856B1
- Authority
- KR
- South Korea
- Prior art keywords
- common voltage
- lower substrate
- liquid crystal
- voltage line
- line
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
Abstract
본 발명은 공통전압을 인가할 때, 전압 강하(Voltage drop)에 의한 잔상, 플리커 및 DC에 의한 얼룩을 개선하기에 알맞은 액정표시장치를 제공하기 위한 것으로, 이와 같은 목적을 달성하기 위한 액정표시장치는 액티브영역과 화소영역이 정의된 상, 하부기판 및 그 사이에 충진된 액정층으로 구성된 액정패널과; 상기 하부기판의 일측 가장자리에 복수개의 게이트 드라이버로 구성된 게이트 구동부와; 소오스 인쇄회로기판에 각각 연결되도록, 상기 하부기판의 다른측 가장자리에 복수개의 드라이버 IC들로 구성된 데이터 구동부와; 상기 하부기판의 상기 액티브영역 외곽의 좌,우측 가장자리 및 하단에 배열된 제 1 공통전압라인과; 상기 제 1 공통전압라인에 연결되어 각 화소영역 사이에 횡, 종방향으로 각각 배열된 복수개의 제 2, 제 3 공통전압라인들과; 상기 하부기판 하단의 상기 제 1 공통전압라인에 연결되도록 상기 하부기판의 일측에 배열된 제 4 공통전압라인과; 상기 제 1 내지 제 4 공통전압 라인에 전압을 인가시키기 위해, 상기 데이터 구동부내에 구성된 제 1 내지 제 4 공통전압 입력패드를 포함함을 특징으로 한다. The present invention is to provide a liquid crystal display device suitable for improving the afterimage, flicker and spots due to the DC drop when a common voltage is applied, the liquid crystal display device for achieving the above object A liquid crystal panel comprising an upper and lower substrates defining an active region and a pixel region, and a liquid crystal layer filled therebetween; A gate driver including a plurality of gate drivers at one edge of the lower substrate; A data driver comprising a plurality of driver ICs on the other edge of the lower substrate so as to be connected to a source printed circuit board, respectively; First common voltage lines arranged at left and right edges and bottoms of the lower substrate, respectively; A plurality of second and third common voltage lines connected to the first common voltage line and arranged in a horizontal direction and a vertical direction between each pixel area; A fourth common voltage line arranged at one side of the lower substrate to be connected to the first common voltage line at the bottom of the lower substrate; And first to fourth common voltage input pads configured in the data driver to apply voltage to the first to fourth common voltage lines.
공통전압라인, 공통전압 입력패드 Common Voltage Line, Common Voltage Input Pad
Description
도 1은 종래 기술에 따른 액정표시장치의 공통전압 라인의 배열 형태를 나타낸 회로도 1 is a circuit diagram showing an arrangement of a common voltage line of a liquid crystal display according to the prior art;
도 2는 종래 다른 기술에 따른 액정표시장치의 공정전압 라인 배열 형태를 나타낸 회로도 2 is a circuit diagram illustrating a process voltage line arrangement of a liquid crystal display according to another conventional technology.
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치의 공통전압 라인의 배열 형태를 나타낸 회로도 3 is a circuit diagram showing an arrangement of a common voltage line of a liquid crystal display according to a first embodiment of the present invention.
도 4는 본 발명의 제 2 실시예에 따른 액정표시장치의 공정전압 라인 배열 형태를 나타낸 회로도 4 is a circuit diagram illustrating a process voltage line arrangement of a liquid crystal display according to a second exemplary embodiment of the present invention.
* 도면의 주요 부분에 대한 부호의 설명 * Explanation of symbols on the main parts of the drawings
30, 40 : 하부기판 31, 41 : 액티브영역 30, 40:
32: 게이트 구동부 33, 43 : 데이터 구동부 32: gate driver 33, 43: data driver
34a, 34b : 제 1, 제 2 공통전압 입력패드 34a, 34b: first and second common voltage input pads
35a,~,35n: 제 3 공통전압 입력패드 36, 46a : 제 4 공통전압 입력패드 35a, to 35n: third common
37a, 37b, 37c, 37d : 제 1, 제 2, 제 3, 제 4 공통전압라인37a, 37b, 37c, 37d: first, second, third and fourth common voltage lines
42a, 42b : 제 1, 제 2 게이트 구동부 42a and 42b: first and second gate drivers
44a, 44b : 제 1, 제 2 공통전압 입력패드 44a and 44b: first and second common voltage input pads
45a,~,45n: 제 3 공통전압 입력패드 46b : 제 5 공통전압 입력패드 45a, ..., 45n: third common
47a, 47b, 47c, 47d, 47e : 제 1, 제 2, 제 3, 제 4, 제 5 공통전압라인47a, 47b, 47c, 47d, 47e: first, second, third, fourth and fifth common voltage lines
본 발명은 액정표시장치에 대한 것으로, 특히 액정패널에 공통전압을 인가할 때, 전압 강하(Voltage drop)에 의한 잔상, 플리커 및 DC에 의한 얼룩을 개선하기에 알맞은 액정표시장치에 관한 것이다. BACKGROUND OF THE
정보화 사회가 발전함에 따라 표시장치에 대한 요구도 다양한 형태로 점증하고 있으며, 이에 부응하여 근래에는 LCD(Liquid Crystal Display Device), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display)등 여러 가지 평판 표시 장치가 연구되어 왔고 일부는 이미 여러 장비에서 표시장치로 활용되고 있다.As the information society develops, the demand for display devices is increasing in various forms, and in recent years, liquid crystal display devices (LCDs), plasma display panels (PDPs), electro luminescent displays (ELDs), and vacuum fluorescent (VFD) Various flat panel display devices such as displays have been studied, and some of them are already used as display devices in various devices.
그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력의 특징 및 장점으로 인하여 이동형 화상 표시장치의 용도로 CRT(Cathode Ray Tube)을 대체하면서 LCD가 가장 많이 사용되고 있으며, 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 방송신호를 수신하여 디스플레이하는 텔레비전, 및 컴퓨터의 모니터 등으로 다양하게 개발되고 있다.Among them, LCD is the most widely used as the substitute for CRT (Cathode Ray Tube) for mobile image display because of its excellent image quality, light weight, thinness, and low power consumption. In addition to the use of the present invention, a variety of applications such as a television, a computer monitor, and the like for receiving and displaying broadcast signals have been developed.
액정표시장치는 액정의 특정한 분자배열에 전압을 인가하여 다른 분자배열로 변환시키고, 이러한 분자배열에 의해 발광하는 액정셀의 복굴절성, 선광성 및 광산 란 특성 등의 광학적 성질의 변화를 시각적 변화로 변환하는 것으로, 액정셀에 의한 빛의 변조를 이용한 디스플레이장치이다.A liquid crystal display device converts the optical properties such as birefringence, photoreactivity, and light scattering characteristics of a liquid crystal cell that emits light by applying a voltage to a specific molecular array of liquid crystals and converts them into other molecular arrays. It is a display device using the modulation of light by the liquid crystal cell.
일반적으로 액정표시장치는 화상이 표시되는 액정표시패널과, 액정표시패널을 향해 빛을 조명하는 백라이트 유닛과, 백라이트 유닛의 후방으로부터 백라이트 유닛을 수용 지지하는 지지프레임과, 액정표시패널의 전방으로부터 상기 지지프레임에 결합되어 액정표시패널을 지지하는 섀시를 포함한다.In general, a liquid crystal display device includes a liquid crystal display panel on which an image is displayed, a backlight unit that illuminates light toward the liquid crystal display panel, a support frame that accommodates and supports the backlight unit from the rear of the backlight unit, and the front side of the liquid crystal display panel. It includes a chassis coupled to the support frame for supporting the liquid crystal display panel.
액정표시패널은 공통전극이 형성된 제 1 기판과, 박막트랜지스터(Thin Film Transistor, 이하, 'TFT'라 함) 등의 스위칭소자와 화소전극 등이 형성된 제 2 기판과, 양 기판 사이에 위치하는 액정을 포함한다. 화상신호는 TFT 기판의 게이트 드라이브 IC 및 데이터 드라이브 IC를 통해 TFT에 인가되며, 이에 의해 액정은 전기적으로 신호를 받아 백라이트 어셈블리로부터의 빛을 조정하여 화면을 구성하게 된다.The liquid crystal display panel includes a first substrate on which a common electrode is formed, a switching element such as a thin film transistor (hereinafter, referred to as a TFT), a second substrate on which a pixel electrode is formed, and a liquid crystal positioned between both substrates. It includes. The image signal is applied to the TFT through the gate drive IC and the data drive IC of the TFT substrate, whereby the liquid crystal receives the signal and adjusts the light from the backlight assembly to form a screen.
상기 제 1 기판의 공통전극에 전계를 인가하기 위한 공통전극라인은 제 2 기판에 형성되며, 상기 공통전극라인과 제 1 기판의 공통전극은 도면에는 도시되지 않았지만, 은접점으로 서로 연결되어 있다. A common electrode line for applying an electric field to the common electrode of the first substrate is formed on the second substrate, and the common electrode line and the common electrode of the first substrate are connected to each other by silver contacts, although not shown in the drawing.
이하, 종래 기술에 따른 액정표시장치의 구성에 대하여 설명하면 다음과 같다. Hereinafter, the configuration of a liquid crystal display device according to the prior art will be described.
도 1은 종래 기술에 따른 액정표시장치의 공통전압 라인의 배열 형태를 나타낸 회로도이다. 1 is a circuit diagram showing an arrangement of a common voltage line of a liquid crystal display according to the prior art.
종래 기술에 따른 액정표시장치는 도 1에 도시한 바와 같이, 상부기판(미도 시)과, 상부기판에 대향된 하부기판(10)과 그 사이에 충진된 액정층(미도시)으로 구성된 액정패널(미도시)로 구성되며, 상기 하부기판(10)에는 일측 가장자리 영역에 복수개의 게이트 드라이버로 구성된 게이트 구동부(12)와, 소오스 인쇄회로기판(미도시)에 각각 연결되도록 복수개의 드라이버 IC들로 구성된 데이터 구동부(13)를 포함하여 구성된다. As shown in FIG. 1, a liquid crystal display according to the related art includes an upper substrate (not shown), a
상기 게이트 구동부(12)와 데이터 구동부(13)에 제어신호 및 화상정보를 출력하는 타이밍 제어부(미도시)가 더 구비되어 있다. A timing controller (not shown) for outputting control signals and image information to the
상기에서 액정패널의 내부에는 화상이 표시되는 액티부영역(11)이 정의되어 있고, 상기 하부기판(10)에는 수직 교차되어 매트릭스 형태의 화소영역을 정의하는 복수개의 게이트 라인 및 데이터라인과, 상기 각 게이트 라인과 데이터 라인에 의해 정의된 각 화소영역에 형성된 복수개의 화소전극과, 상기 게이트 라인의 신호에 따라 상기 데이터 라인의 신호를 각 화소전극에 인가하는 복수개의 박막트랜지스터(TFT)가 상기 각 게이트 라인과 데이터 라인이 교차하는 부분에 형성된다. In the liquid crystal panel, an
상기에서 박막 트랜지스터는 게이트라인의 일측에서 돌출된 게이트전극과, 게이트전극을 포함한 전면에 형성된 게이트 절연막과, 게이트전극을 포함한 상부에 오버랩되어 있는 활성층과, 상기 데이터 라인의 일측에서 오버랩되며 게이트전극 일측에 오버랩되어 있는 소오스전극과, 상기 소오스전극과 이격되어 있는 드레인전극으로 구성된다. The thin film transistor includes a gate electrode protruding from one side of a gate line, a gate insulating film formed on the front surface including the gate electrode, an active layer overlapping an upper portion including the gate electrode, and a gate electrode overlapping at one side of the data line. And a source electrode overlapping each other, and a drain electrode spaced apart from the source electrode.
그리고 상기 데이터라인을 포함한 상부에 드레인전극에 제 1 콘택홀을 갖도록 보호막이 형성되어 있고, 제 1 콘택홀을 통해서 드레인전극과 화소전극이 콘택 되어 있다. In addition, a passivation layer is formed on the drain electrode to include the first contact hole in the drain electrode, and the drain electrode and the pixel electrode are contacted through the first contact hole.
그리고 상부기판에는 도면에는 도시되어 있지 않지만, 블랙 매트릭스에 의해 화소영역별로 분리되어 도포된 칼라필터층과, 상기 화소전극의 상대 전극인 공통전극이 구비되어 있다. Although not shown in the drawing, the upper substrate includes a color filter layer coated separately by pixel region by a black matrix, and a common electrode serving as a counter electrode of the pixel electrode.
상기 구성을 갖는 액정표시장치에서 액정은 상부기판과 하부기판(10) 사이에 구성된 공통전극과 화소전극에 전압이 인가됨에 의해서 구동한다.In the liquid crystal display having the above configuration, the liquid crystal is driven by applying a voltage to the common electrode and the pixel electrode formed between the upper substrate and the
상기에서 데이터 구동부(13)에는 상기 데이터라인으로 신호를 전달하기 위한 데이터 패드부(미도시)가 구비되어 있으며, 공통전극을 인가시키기 위해 데이터 구동부(13)의 양측 가장자리에 제 1, 제 2 공통전압 입력패드(14a,14b)가 구성되어 있다. The
그리고 하부기판(10)의 좌,우측 가장자리 및 이에 연결되어 각 화소영역 사이에 횡방향으로 공통전압라인(15)이 배열되어 있다. The
이때 좌,우측 가장자리에 배열된 공통전압라인(15)의 일끝단에 상기 제 1, 제 2 공통전극 입력패드(14a, 14b)가 연결되어 있다. In this case, the first and second common
상기와 같이 공통전압라인(15)은 좌,우측 가장자리에 배열된 일끝단으로부터 신호를 인가받아서 각 화소영역 사이에 횡방향으로 배열된 공통전압라인(15)으로 순차적으로 신호가 전달된다. As described above, the
그러나, 상기와 같이 공통전압이 일끝단에서만 인가되면, 제 1, 제 2 공통전압 입력 패드(14a, 14b)와 거리가 멀어지거나, 공통전압라인(15)의 저항이 클수록 전압 강하(voltage drop) 현상이 커진다. 따라서 균일한 공통전압을 인가받지 못하 게 되는 문제가 발생한다. However, when the common voltage is applied only at one end as described above, the distance from the first and second common
다음에, 상기 문제를 해결하기 위한 종래의 다른 기술에 따른 액정표시장치에 대하여 설명한다. Next, a liquid crystal display device according to another conventional technique for solving the above problem will be described.
도 2는 종래 다른 기술에 따른 액정표시장치의 공정전압 라인 배열 형태를 나타낸 회로도이다. 2 is a circuit diagram illustrating a process voltage line arrangement of a liquid crystal display according to another conventional technology.
종래 다른 기술에 따른 액정표시장치는 각 화소영역의 사이에 종방향으로 공통전압라인(25)을 더 추가한 것을 제외하고는 도 1에 제시된 종래 기술과 동일하다. The liquid crystal display according to the prior art is the same as the prior art shown in FIG. 1 except for further adding a
상기와 같이 화소영역 사이에 종방향으로 공통전압라인(25)을 인가시키면, 전체 액정패널에서의 공통전압의 신호 전달을 좀 더 균일하게 할 수 있다. When the
그러나, 공통전압이 여전히 좌,우측 가장자리의 일끝단에 위치하는 제 1, 제 2 공통전압 입력패드(24a, 24b)에 의해 이루어지므로, 하부기판(20)의 하단 및 중앙에 위치하는 공통전압라인(25)에는 전압 강하 현상이 여전히 존재한다. 이에 의해서 잔상 및 플리커 및 DC에 의한 얼룩이 발생할 수 있다. However, since the common voltage is still made by the first and second common
본 발명은 상기와 같은 문제를 해결하기 위하여 안출한 것으로, 본 발명의 목적은 공통전압을 인가할 때, 전압 강하(Voltage drop)에 의한 잔상, 플리커 및 DC에 의한 얼룩 발생을 개선하기에 알맞은 액정표시장치를 제공하는데 있다. The present invention has been made to solve the above problems, and an object of the present invention is to provide a liquid crystal suitable for improving the generation of afterimages, flicker and DC stains due to voltage drop when a common voltage is applied. It is to provide a display device.
상기와 같은 목적을 달성하기 위한 본 발명의 일실시예에 따른 액정표시장치 는 액티브영역과 화소영역이 정의된 상, 하부기판 및 그 사이에 충진된 액정층으로 구성된 액정패널과; 상기 하부기판의 일측 가장자리에 복수개의 게이트 드라이버로 구성된 게이트 구동부와; 소오스 인쇄회로기판에 각각 연결되도록, 상기 하부기판의 다른측 가장자리에 복수개의 드라이버 IC들로 구성된 데이터 구동부와; 상기 하부기판의 상기 액티브영역 외곽의 좌,우측 가장자리 및 하단에 배열된 제 1 공통전압라인과; 상기 제 1 공통전압라인에 연결되어 각 화소영역 사이에 횡, 종방향으로 각각 배열된 복수개의 제 2, 제 3 공통전압라인들과; 상기 하부기판 하단의 상기 제 1 공통전압라인에 연결되도록 상기 하부기판의 일측에 배열된 제 4 공통전압라인과; 상기 제 1 내지 제 4 공통전압 라인에 전압을 인가시키기 위해, 상기 데이터 구동부내에 구성된 제 1 내지 제 4 공통전압 입력패드를 포함함을 특징으로 한다. According to an aspect of the present invention, there is provided a liquid crystal display device comprising: a liquid crystal panel including an upper region, a lower substrate on which an active region and a pixel region are defined, and a liquid crystal layer filled therebetween; A gate driver including a plurality of gate drivers at one edge of the lower substrate; A data driver comprising a plurality of driver ICs on the other edge of the lower substrate so as to be connected to a source printed circuit board, respectively; First common voltage lines arranged at left and right edges and bottoms of the lower substrate, respectively; A plurality of second and third common voltage lines connected to the first common voltage line and arranged in a horizontal direction and a vertical direction between each pixel area; A fourth common voltage line arranged at one side of the lower substrate to be connected to the first common voltage line at the bottom of the lower substrate; And first to fourth common voltage input pads configured in the data driver to apply voltage to the first to fourth common voltage lines.
상기 제 4 공통전압라인은 상기 하부기판 하단의 상기 제 1 공통전압라인의 중앙에 콘택되어 있음을 특징으로 한다. The fourth common voltage line is in contact with a center of the first common voltage line below the lower substrate.
상기 제 1, 제 2 공통전압 입력패드는 상기 제 1 공통전압라인의 일단으로 신호를 각각 전달하도록 상기 데이터 구동부의 양측 가장자리 좌,우측에 구성되고, 상기 제 3 공통전압 입력패드들은 상기 제 2 공통전압라인의 일단으로 신호를 전달하도록 구성되며, 제 4 공통전압 입력패드는 상기 제 4 공통전압라인의 일단으로 신호를 전달하도록 구성됨을 특징으로 한다. The first and second common voltage input pads are configured at left and right sides of both edges of the data driver to transmit signals to one end of the first common voltage line, respectively, and the third common voltage input pads are arranged in the second common voltage input pad. The signal is configured to transmit a signal to one end of the voltage line, and the fourth common voltage input pad is configured to transmit a signal to one end of the fourth common voltage line.
상기 제 3 공통전압라인은 상기 제 1 공통전압라인에 좌,우측이 콘택되어 공통 연결되어 있음을 특징으로 한다. The third common voltage line may be connected to the first common voltage line by connecting left and right sides in common.
본 발명의 다른 실시예에 따른 액정표시장치는, 액티브영역과 화소영역이 정 의된 상, 하부기판 및 그 사이에 충진된 액정층으로 구성된 액정패널과; 상기 하부기판의 양측 가장자리에 복수개의 게이트 드라이버로 구성된 제 1, 제 2 게이트 구동부와; 소오스 인쇄회로기판에 각각 연결되도록, 상기 하부기판의 다른측 가장자리에 복수개의 드라이버 IC들로 구성된 데이터 구동부와; 상기 하부기판의 상기 액티브영역 외곽의 좌,우측 가장자리 및 하단에 배열된 제 1 공통전압라인과; 상기 제 1 공통전압라인에 연결되어 각 화소영역 사이에 횡, 종방향으로 각각 배열된 복수개의 제 2, 제 3 공통전압라인들과; 상기 하부기판 하단의 상기 제 1 공통전압라인에 연결되도록 상기 하부기판의 일,타측에 배열된 제 4, 제 5 공통전압라인과; 상기 제 1 내지 제 5 공통전압 라인에 전압을 인가시키기 위해, 상기 데이터 구동부내에 구성된 제 1 내지 제 5 공통전압 입력패드를 포함함을 특징으로 한다. According to another exemplary embodiment of the present invention, there is provided a liquid crystal display device comprising: a liquid crystal panel including an upper region, a lower substrate on which an active region and a pixel region are defined, and a liquid crystal layer filled therebetween; First and second gate drivers including a plurality of gate drivers at both edges of the lower substrate; A data driver comprising a plurality of driver ICs on the other edge of the lower substrate so as to be connected to a source printed circuit board, respectively; First common voltage lines arranged at left and right edges and bottoms of the lower substrate, respectively; A plurality of second and third common voltage lines connected to the first common voltage line and arranged in a horizontal direction and a vertical direction between each pixel area; Fourth and fifth common voltage lines arranged at one side and the other side of the lower substrate to be connected to the first common voltage line at the bottom of the lower substrate; And first to fifth common voltage input pads configured in the data driver to apply voltage to the first to fifth common voltage lines.
상기 제 4, 제 5 공통전압라인은 상기 하부기판 하단의 상기 제 1, 제 2 공통전압라인의 중앙영역에 각각 콘택되어 있음을 특징으로 한다. The fourth and fifth common voltage lines may be in contact with center regions of the first and second common voltage lines below the lower substrate, respectively.
이하, 첨부 도면을 참조하여 본 발명의 바람직한 실시예에 따른 액정표시장치에 대하여 설명하면 다음과 같다. Hereinafter, a liquid crystal display according to an exemplary embodiment of the present invention will be described with reference to the accompanying drawings.
먼저, 본 발명의 제 1 실시예에 따른 액정표시장치의 구성에 대하여 설명하기로 한다. First, the configuration of the liquid crystal display device according to the first embodiment of the present invention will be described.
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치의 회로 구성도이다. 3 is a circuit diagram of a liquid crystal display device according to a first embodiment of the present invention.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 3에 도시한 바와 같이, 상부기판(미도시)과 이에 대향된 하부기판(30)과 그 사이에 충진된 액정층(미도시)으로 구성된 액정패널과, 상기 하부기판(30)의 일측 가장자리에 복수개의 게이트 드라이버로 구성된 게이트 구동부(32)와, 소오스 인쇄회로기판(미도시)에 각각 연결되도록 복수개의 드라이버 IC들로 구성된 데이터 구동부(33)를 포함하여 구성된다. As shown in FIG. 3, the liquid crystal display according to the first exemplary embodiment of the present invention includes an upper substrate (not shown), a
상기에서 액정패널의 내부에는 화상이 표시되는 액티브영역(31)이 정의되어 있고, 상기 하부기판(30)에는 수직 교차되어 매트릭스 형태의 화소영역을 정의하는 복수개의 게이트 라인 및 데이터라인과, 상기 각 게이트 라인과 데이터 라인에 의해 정의된 각 화소영역에 형성된 복수개의 화소전극과, 상기 게이트 라인의 신호에 따라 상기 데이터 라인의 신호를 각 화소전극에 인가하는 복수개의 박막트랜지스터(TFT)가 상기 각 게이트 라인과 데이터 라인이 교차하는 부분에 형성된다. In the liquid crystal panel, an
상기에서 박막 트랜지스터는 게이트라인의 일측에서 돌출된 게이트전극과, 게이트전극을 포함한 전면에 형성된 게이트 절연막과, 게이트전극을 포함한 상부에 오버랩되어 있는 활성층과, 상기 데이터 라인의 일측에서 오버랩되며 게이트전극 일측에 오버랩되어 있는 소오스전극과, 상기 소오스전극과 이격되어 있는 드레인전극으로 구성된다. The thin film transistor includes a gate electrode protruding from one side of a gate line, a gate insulating film formed on the front surface including the gate electrode, an active layer overlapping an upper portion including the gate electrode, and a gate electrode overlapping at one side of the data line. And a source electrode overlapping each other, and a drain electrode spaced apart from the source electrode.
그리고 상기 데이터라인을 포함한 상부에 드레인전극에 제 1 콘택홀을 갖도록 보호막이 형성되어 있고, 제 1 콘택홀을 통해서 드레인전극과 화소전극이 콘택되어 있다. In addition, a passivation layer is formed on the drain electrode including the data line to have a first contact hole, and the drain electrode and the pixel electrode are contacted through the first contact hole.
그리고 도면에는 도시되어 있지 않지만, 상부기판에는 블랙 매트릭스에 의해 화소영역별로 분리되어 도포된 칼라필터층과, 상기 화소전극의 상대 전극인 공통전극이 구비되어 있다. Although not shown in the drawing, the upper substrate includes a color filter layer coated separately by pixel region by a black matrix, and a common electrode serving as a counter electrode of the pixel electrode.
상기의 상,하부기판의 박막 트랜지스터와 칼라필터층 및 공통전극의 형태는 일예를 들어 설명한 것으로, 본 발명을 한정하기 위한 것이 아니며, 다른 형태로 구성될 수 있다. The shape of the thin film transistor, the color filter layer, and the common electrode of the upper and lower substrates is described as an example, and is not intended to limit the present invention, but may be configured in other forms.
상기 구성을 갖는 액정표시장치에서 액정은 상부기판과 하부기판(30) 사이에 구성된 공통전극과 화소전극에 전압이 인가됨에 의해서 구동한다.In the liquid crystal display having the above configuration, the liquid crystal is driven by applying a voltage to the common electrode and the pixel electrode formed between the upper substrate and the
그리고, 상기 하부기판(30)에는 공통전극을 인가시키기 위해 액티브영역(31) 외곽의 좌,우측 가장자리 및 하단에 제 1 공통전압라인(37a)이 구비되어 있고, 상기 제 1 공통전압라인(37a)에 연결되어 각 화소영역 사이에 횡방향으로 복수개의 제 2 공통전압라인(37b)이 배열되어 있으며, 상기 제 1 공통전압라인(37a)에 연결되어 각 화소영역 사이에 종방향으로 복수개의 제 3 공통전압라인(37c)이 배열되어 있다. In addition, the
또한, 상기 하부기판(30) 하단의 제 1 공통전압라인(37a)에 연결되도록 하부기판(30)의 좌측에 제 4 공통전압라인(37d)이 배열되어 있다. In addition, a fourth
그리고 상기에서 데이터 구동부(33)에는 상기 데이터라인으로 신호를 전달하기 위한 데이터 패드부(미도시)가 구비되어 있으며, 데이터 구동부(33)의 양측 가장자리에 좌,우측의 제 1 공통전압라인(37a)의 일단으로 신호를 각각 전달하기 위한 제 1, 제 2 공통전압 입력패드(34a,34b)가 구성되어 있다. 그리고, 제 2 공통전압라인(37b)의 일단으로 신호를 전달하기 위한 복수개의 제 3 공통전압 입력패드(35a,35b,…,35n)들이 구성되어 있다. 그리고 제 4 공통전압라인(37d)의 일단으로 신호를 전달하기 위한 제 4 공통전압 입력패드(36)가 구성되어 있다. In addition, the data driver 33 includes a data pad part (not shown) for transmitting a signal to the data line, and the first
상기에서 제 4 공통전압라인(37d)은 하부기판(30) 하단 중앙의 제 1 공통전압라인(37a)에 콘택되어 있다. The fourth
상기에서 제 3 공통전압라인(37c)은 제 1 공통전압라인(37a)에 좌,우측이 콘택되어 공통 연결되어 있다. The third
상기와 같이 제 1, 제 2, 제 3, 제 4 공통전압라인(37a, 37b, 37c, 37d)들은 서로 연결되어 있다. As described above, the first, second, third, and fourth
상기와 같이 제 1 내지 제 4 공통전압 입력패드들과 제 1, 제 2, 제 3, 제 4 공통전압라인(37a, 37b, 37c, 37d)을 구비함으로써, 하부기판(30)의 좌,우측과 각 화소영역의 사이 뿐만 아니라, 하부기판(30)의 하단부를 통해서도 공통전압이 인가되므로, 패널에 균일하게 공통전압이 인가되도록 할 수 있다. As described above, the first to fourth common voltage input pads and the first, second, third, and fourth
즉, 제 4 공통전압 입력패드(36)와 제 4 공통전압라인(37d)을 통해서 하부기판(30)의 하단부로도 공통전압을 인가시킴으로써, 종래의 공통전압라인의 저항에 의한 전압 강하 현상을 보상하여 액정패널(하부기판) 전체적으로 공통전압을 안정적으로 인가시킬 수 있다. That is, by applying the common voltage to the lower end of the
참고로, 상기 제 1 내지 제 4 공통전압라인으로 전압을 입력시킬 때, 제 4 공통전압 입력패드(36)에는 다른 공통전압 입력패드보다 대략 1V정도 높게 전압을 인가시킨다. For reference, when the voltage is input to the first to fourth common voltage lines, the fourth common
다음에, 상기 구성을 갖는 본 발명의 제 2 실시예에 따른 액정표시장치에 대하여 설명하기로 한다. Next, a liquid crystal display device according to a second embodiment of the present invention having the above configuration will be described.
도 4는 본 발명의 제 2 실시예에 따른 액정표시장치의 회로 구성도이다. 4 is a circuit diagram of a liquid crystal display device according to a second embodiment of the present invention.
본 발명의 제 2 실시예에 따른 액정표시장치는, 도 4에 도시한 바와 같이, 상부기판(미도시)과 이에 대향된 하부기판(40)과 그 사이에 충진된 액정층(미도시)으로 구성된 액정패널과, 상기 하부기판(40)의 양측 가장자리에 복수개의 게이트 드라이버로 구성된 제 1, 제 2 게이트 구동부(42a, 42b)와, 소오스 인쇄회로기판(미도시)에 각각 연결되도록 복수개의 드라이버 IC들로 구성된 데이터 구동부(43)를 포함하여 구성된다. As shown in FIG. 4, the liquid crystal display according to the second exemplary embodiment of the present invention includes an upper substrate (not shown), a
상기에서 제 1, 제 2 게이트 구동부(42a, 42b)와 데이터 구동부(43)를 연결하는 IC는 FPC 또는 COF와 같은 방법을 사용할 수 있다. In the above, the IC connecting the first and
상기에서 액정패널의 내부에는 화상이 표시되는 액티브영역(41)이 정의되어 있고, 상기 하부기판(40)에는 수직 교차되어 매트릭스 형태의 화소영역을 정의하는 복수개의 게이트 라인 및 데이터라인과, 상기 각 게이트 라인과 데이터 라인에 의해 정의된 각 화소영역에 형성된 복수개의 화소전극과, 상기 게이트 라인의 신호에 따라 상기 데이터 라인의 신호를 각 화소전극에 인가하는 복수개의 박막트랜지스터(TFT)가 상기 각 게이트 라인과 데이터 라인이 교차하는 부분에 형성된다. In the liquid crystal panel, an
상기에서 박막 트랜지스터는 게이트라인의 일측에서 돌출된 게이트전극과, 게이트전극을 포함한 전면에 형성된 게이트 절연막과, 게이트전극을 포함한 상부에 오버랩되어 있는 활성층과, 상기 데이터 라인의 일측에서 오버랩되며 게이트전극 일측에 오버랩되어 있는 소오스전극과, 상기 소오스전극과 이격되어 있는 드레인전극으로 구성된다. The thin film transistor includes a gate electrode protruding from one side of a gate line, a gate insulating film formed on the front surface including the gate electrode, an active layer overlapping an upper portion including the gate electrode, and a gate electrode overlapping at one side of the data line. And a source electrode overlapping each other, and a drain electrode spaced apart from the source electrode.
그리고 상기 데이터라인을 포함한 상부에 드레인전극에 제 1 콘택홀을 갖도 록 보호막이 형성되어 있고, 제 1 콘택홀을 통해서 드레인전극과 화소전극이 콘택되어 있다. In addition, a passivation layer is formed on the drain electrode to include the first contact hole in the drain electrode, and the drain electrode and the pixel electrode are contacted through the first contact hole.
그리고 도면에는 도시되어 있지 않지만, 상부기판에는 블랙 매트릭스에 의해 화소영역별로 분리되어 도포된 칼라필터층과, 상기 화소전극의 상대 전극인 공통전극이 구비되어 있다. Although not shown in the drawing, the upper substrate includes a color filter layer coated separately by pixel region by a black matrix, and a common electrode serving as a counter electrode of the pixel electrode.
상기의 상,하부기판의 박막 트랜지스터와 화소전극 및 칼라필터층과 공통전극의 형상은 일예를 들어 설명한 것으로, 본 발명을 한정하기 위한 것이 아니며, 다른 형태로 구성될 수 있다. The shape of the thin film transistor, the pixel electrode, the color filter layer, and the common electrode of the upper and lower substrates is described as an example, and is not intended to limit the present invention, but may be configured in other forms.
상기 구성을 갖는 액정표시장치에서 액정은 상부기판과 하부기판(40) 사이에 구성된 공통전극과 화소전극에 전압이 인가됨에 의해서 구동한다.In the liquid crystal display having the above configuration, the liquid crystal is driven by applying a voltage to the common electrode and the pixel electrode formed between the upper substrate and the
상기와 같이 본 발명의 제 2 실시예는 더블 뱅크를 구현시에 적용하면 더욱 효과적이다. As described above, the second embodiment of the present invention is more effective when the double bank is applied in the implementation.
그리고, 상기 하부기판(40)에는 공통전극을 인가시키기 위해 액티브영역(41) 외곽의 좌,우측 가장자리 및 하단에 제 1 공통전압라인(47a)이 구비되어 있고, 상기 제 1 공통전압라인(47a)에 연결되어 각 화소영역 사이에 횡방향으로 복수개의 제 2 공통전압라인(47b)이 배열되어 있으며, 상기 제 1 공통전압라인(47a)에 연결되어 각 화소영역 사이에 종방향으로 복수개의 제 3 공통전압라인(47c)이 배열되어 있다. In addition, the
또한, 상기 하부기판(40) 하단의 제 1 공통전압라인(47a)에 연결되도록 하부기판(40)의 좌,우측 각각에 제 4, 제 5 공통전압라인(47d, 47e)이 배열되어 있다. In addition, fourth and fifth
그리고 상기에서 데이터 구동부(43)에는 상기 데이터라인으로 신호를 전달하기 위한 데이터 패드부(미도시)가 구비되어 있으며, 데이터 구동부(43)의 양측 가장자리에 좌,우측의 제 1 공통전압라인(47a)의 일단으로 신호를 각각 전달하기 위한 제 1, 제 2 공통전압 입력패드(44a,44b)가 구성되어 있다. 그리고, 제 2 공통전압라인(47b)의 일단으로 신호를 전달하기 위한 복수개의 제 3 공통전압 입력패드(45a,45b,…,45n)들이 구성되어 있다. 그리고 제 4, 제 5 공통전압라인(47d, 47e)의 일단으로 신호를 전달하기 위한 제 4, 제 5 공통전압 입력패드(46a, 46b)가 구성되어 있다. In addition, the
상기에서 제 4, 제 5 공통전압라인(47d, 47e)은 하부기판(40) 하단 중앙영역의 제 1 공통전압라인(47a)에 각각 콘택되어 있다. The fourth and fifth
상기에서 제 3 공통전압라인(47c)은 제 1 공통전압라인(47a)에 좌,우측이 콘택되어 공통 연결되어 있다. In the above-described third
상기와 같이 제 1, 제 2, 제 3, 제 4, 제 5 공통전압라인(47a, 47b, 47c, 47d, 47e)들은 서로 연결되어 있다. As described above, the first, second, third, fourth, and fifth
상기와 같이 제 1 내지 제 5 공통전압 입력패드들과 제 1, 제 2, 제 3, 제 4, 제 5 공통전압라인(47a, 47b, 47c, 47d, 47e)을 구비함으로써, 하부기판(40)의 좌,우측과 각 화소영역의 사이 뿐만 아니라, 하부기판(40)의 하단부를 통해서도 공통전압이 인가되므로, 패널에 균일하게 공통전압이 인가되도록 할 수 있다. As described above, the
즉, 제 4, 제 5 공통전압 입력패드(46a, 46b)와 제 4, 제 5 공통전압라인(47d, 47e)을 통해서 하부기판(40)의 하단부로도 공통전압을 인가시킬 수 있으므 로, 종래의 공통전압라인의 저항에 의한 전압 강하 현상을 보상하여 액정패널(하부기판) 전체적으로 공통전압을 안정적으로 인가시킬 수 있다. That is, the common voltage may be applied to the lower end of the
참고로, 상기 제 1 내지 제 5 공통전압라인으로 전압을 입력시킬 때, 제 4, 제 5 공통전압 입력패드(46a, 46b)에는 다른 공통전압 입력패드들보다 대략 1V정도 높게 전압을 인가시킨다. For reference, when the voltage is input to the first to fifth common voltage lines, the voltage is applied to the fourth and fifth common
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit of the invention.
따라서, 본 발명의 기술 범위는 상기 실시예에 기재된 내용으로 한정되는 것이 아니라, 특허 청구의 범위에 의하여 정해져야 한다.Accordingly, the technical scope of the present invention should not be limited to the contents described in the above embodiments, but should be determined by the claims.
상기와 같은 본 발명에 따른 액정표시장치는 다음과 같은 효과가 있다. The liquid crystal display according to the present invention as described above has the following effects.
하부기판 하단을 통해서도 공통전압이 인가되도록 하여 전체적으로 균일한 공통전압을 인가시킬 수 있으므로, 전압 강하에 의한 잔상, 플리커 및 DC에 의한 얼룩이 발생하는 것을 개선시킬 수 있다. Since the common voltage is also applied through the lower side of the lower substrate, it is possible to apply a uniform common voltage as a whole. Therefore, it is possible to improve the generation of afterimages, flicker, and DC unevenness due to the voltage drop.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050098213A KR101127856B1 (en) | 2005-10-18 | 2005-10-18 | Liquid Crystal Display Device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050098213A KR101127856B1 (en) | 2005-10-18 | 2005-10-18 | Liquid Crystal Display Device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070042366A KR20070042366A (en) | 2007-04-23 |
KR101127856B1 true KR101127856B1 (en) | 2012-03-22 |
Family
ID=38177254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050098213A KR101127856B1 (en) | 2005-10-18 | 2005-10-18 | Liquid Crystal Display Device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101127856B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10650772B2 (en) | 2017-10-25 | 2020-05-12 | Samsung Display Co., Ltd. | Display device |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101420438B1 (en) * | 2007-12-27 | 2014-07-17 | 엘지디스플레이 주식회사 | Liquid Crystal Display |
KR101113451B1 (en) * | 2009-12-01 | 2012-02-29 | 삼성모바일디스플레이주식회사 | Organic Light Emitting Display device |
KR20170065713A (en) | 2015-12-03 | 2017-06-14 | 삼성디스플레이 주식회사 | Display device |
KR102656851B1 (en) * | 2019-11-22 | 2024-04-12 | 엘지디스플레이 주식회사 | Display device and driving method thereof |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030057063A (en) * | 2001-12-28 | 2003-07-04 | 엘지.필립스 엘시디 주식회사 | A liquid crystal display device applying common voltage having different phase and a method of operating thereof |
-
2005
- 2005-10-18 KR KR1020050098213A patent/KR101127856B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030057063A (en) * | 2001-12-28 | 2003-07-04 | 엘지.필립스 엘시디 주식회사 | A liquid crystal display device applying common voltage having different phase and a method of operating thereof |
KR100438966B1 (en) * | 2001-12-28 | 2004-07-03 | 엘지.필립스 엘시디 주식회사 | A liquid crystal display device applying common voltage having different phase and a method of operating thereof |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10650772B2 (en) | 2017-10-25 | 2020-05-12 | Samsung Display Co., Ltd. | Display device |
Also Published As
Publication number | Publication date |
---|---|
KR20070042366A (en) | 2007-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101174781B1 (en) | Liquid Crystal Display Device | |
KR100236892B1 (en) | Color filter, lcd panel, lcd device and its manufacturing method | |
US7859496B2 (en) | Liquid crystal display device | |
US7443372B2 (en) | Method for driving in-plane switching mode liquid crystal display device | |
US7869676B2 (en) | Liquid crystal display panel with dual-TFTs pixel units having different TFT channel width/length ratios | |
US8416164B2 (en) | Liquid crystal display device | |
CN108646480B (en) | Vertical alignment type liquid crystal display | |
US7548296B2 (en) | Liquid crystal display device | |
US7777851B2 (en) | Liquid crystal display device | |
KR101127856B1 (en) | Liquid Crystal Display Device | |
KR20060078575A (en) | Liquid crystal display panel and method of driving the same | |
KR101066498B1 (en) | In-Plane Switching Mode Liquid Crystal Display Device | |
KR101275905B1 (en) | Liquid crystal display device | |
US7358955B2 (en) | Liquid crystal display for mobile phone | |
KR20030055931A (en) | Liquid crystal display device | |
JP2010061034A (en) | Liquid crystal display device | |
KR100966438B1 (en) | Liquid crystal display panel of decreasing resistance of storage wiring | |
KR20070002221A (en) | Multi-domain liquid crystal display device | |
KR101221295B1 (en) | Array substrate for LCD and the operating method thereof | |
KR20070071753A (en) | Liquid crystal display module | |
KR101036687B1 (en) | Liquid crystal display device and method for driving the same | |
CN114167651B (en) | Liquid crystal display panel having a light shielding layer | |
KR101254645B1 (en) | Liquid Crystal Display Device | |
KR20080061204A (en) | In-plane switching mode liquid crystal display device | |
KR100652059B1 (en) | Liquid Crystal Display Device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160226 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20180213 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20200219 Year of fee payment: 9 |