KR101127587B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101127587B1
KR101127587B1 KR1020100020058A KR20100020058A KR101127587B1 KR 101127587 B1 KR101127587 B1 KR 101127587B1 KR 1020100020058 A KR1020100020058 A KR 1020100020058A KR 20100020058 A KR20100020058 A KR 20100020058A KR 101127587 B1 KR101127587 B1 KR 101127587B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
lines
common voltage
line
als
Prior art date
Application number
KR1020100020058A
Other languages
English (en)
Other versions
KR20110100954A (ko
Inventor
오현욱
임지숙
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100020058A priority Critical patent/KR101127587B1/ko
Priority to US13/037,245 priority patent/US20110215994A1/en
Publication of KR20110100954A publication Critical patent/KR20110100954A/ko
Application granted granted Critical
Publication of KR101127587B1 publication Critical patent/KR101127587B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 디스플레이 장치에 관한 것으로 보다 상세하게는 노이즈 제거부를 구비한 액정 표시 장치에 관한 것이다. 액정 표시 장치는 다수의 게이트 라인, 데이터 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널; 상기 액정 패널에 구비된 상기 복수의 화소에 공통전압을 공급하는 공통전압 공급부; 및 상기 다수의 게이트 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함한다. 상술한 바와 같이 본 발명에 따르면, 액정 패널 내의 게이트 라인 및 데이터 라인이 교차되는 지점, ALS 라인 및 데이터 라인이 교차되는 지점 및 공통전압 공급 라인 및 데이터 라인이 교차되는 지점에서 발생하는 기생 캐패시턴스에 의한 노이즈를 제거하여 화질 불량 문제를 해결할 수 있게 된다.

Description

액정 표시 장치{Liquid crystal display device}
본 발명은 디스플레이 장치에 관한 것으로 보다 상세하게는 노이즈 제거부를 구비한 액정 표시 장치에 관한 것이다.
일반적으로 액정 표시 장치(LCD:liquid crystal display)는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 액정 캐패시터를 포함하는 다수개의 화소들이 매트릭스 형태로 배열된 액정 패널과, 상기 액정 패널을 구동하기 위한 구동회로를 포함하여 구성된다.
이러한 액정 패널에는 불가피하게 형성된 배선 교차로 인해 기생 캐패시턴스가 발생하고, 이로 인해 본래 신호가 다른 신호의 커플링 영향을 받아서 노이즈가 발생하여 각종 화질 불량을 야기한다.
본 발명이 해결하고자 하는 기술적인 과제는 액정 패널 내에 노이즈 제거부를 구비하여 기생 캐패시턴스에 의한 노이즈를 제거할 수 있는 액정 표시 장치를 제공하는데 있다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 제1 실시 예에 따른 액정 표시 장치는 다수의 게이트 라인, 데이터 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널; 상기 액정 패널에 구비된 상기 복수의 화소에 공통전압을 공급하는 공통전압 공급부; 및 상기 다수의 게이트 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 것이 바람직하다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 제2 실시 예에 따른 액정 표시 장치는 다수의 게이트 라인, 데이터 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널; 상기 액정 패널에 구비된 상기 복수의 화소에 공통전압을 공급하는 공통전압 공급부; 및 상기 다수의 ALS 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 것이 바람직하다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 제3 실시 예에 따른 액정 표시 장치는 다수의 게이트 라인, 데이터 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널; 상기 액정 패널에 구비된 상기 복수의 화소에 공통전압을 공급하는 공통전압 공급부; 및 상기 공통전압 공급 라인 및 다수의 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 노이즈 제거부는 상기 액정 패널 내에 구비될 수 있고, 상기 게이트 라인 각각, 또는 상기 ALS 라인 각각 또는 상기 공통전압 공급 라인 각각에 연결될 수 있으며, 저역통과 필터 특성을 가질 수 있다.
본 발명에 있어서, 상기 화소회로는 게이트 전극이 인접한 게이트 라인에 연결되고, 제2 전극이 인접한 데이터 라인에 연결된 박막 트랜지스터(TFT); 제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 인접한 ASL 라인에 연결된 용량성 소자(CST); 및 제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 상기 공통전극 사이에 형성되는 액정 소자(CLC)를 포함할 수 있다.
상술한 바와 같이 본 발명에 따르면, 액정 패널 내의 게이트 라인 및 데이터 라인이 교차되는 지점, ALS 라인 및 데이터 라인이 교차되는 지점 및 공통전압 공급 라인 및 데이터 라인이 교차되는 지점에서 발생하는 기생 캐패시턴스에 의한 노이즈를 제거하여 화질 불량 문제를 해결할 수 있게 된다.
도 1은 본 발명의 제1 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다.
도 2는 도 1 중 n×m개의 화소 중 대표적인 화소 회로도 및 구동 파형을 보이는 도면이다.
도 3은 도 1 중 노이즈 제거부의 상세 회로도 이다.
도 4는 본 발명의 제2 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다.
도 5는 노이즈 제거부에 의해 노이즈가 감소됨을 보여주는 도면이다.
도 6은 본 발명의 제3 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다.
이하 첨부된 도면을 참조하여 본 발명의 실시 예들을 설명한다.
도 1은 본 발명의 제1 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다.
도 1을 참조하면, 액정 표시 장치는 게이트 구동부(110), 데이터 구동부(120), ALS(active level shift)) 구동부(130), 공통전압 구동부(140), 액정 표시 패널(150)을 포함한다.
게이트 구동부(110)는 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn)을 통하여 액정 표시 패널(150)에 게이트 전압을 순차적으로 공급할 수 있다. 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn)은 액정 표시 패널(150)에 가로 방향으로 배열되어 화소 회로(151)와 전기적으로 연결된다. 게이트 라인(GL0, GL1, GL2, ..., GLn) 중 홀수번째 게이트 라인은 제m 데이터 라인(Dm)쪽에서 제1 데이터 라인(D1)쪽으로 연장되어 게이트 전압이 인가되고, 짝수번째 게이트 라인은 제1 데이터 라인(D1)쪽에서 제m 데이터 라인(Dm)쪽으로 연장되어 게이트 전압이 인가된다. 즉, 홀수 번째 게이트 라인은 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)로부터 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)로 게이트 전압이 인가되고, 짝수번째 게이트 라인은 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)부터 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)로 게이트 전압이 인가된다. 상기 홀수번째 게이트 라인과 전기적으로 연결된 화소 회로(151)는 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)에 게이트 전압 지연 시간이 가장 짧고, 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)에 게이트 전압 지연 시간이 가장 길게 된다. 상기 짝수번째 게이트 라인과 전기적으로 연결된 화소 회로(151)는 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)에 게이트 전압 지연 시간이 가장 짧고, 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)에 게이트 전압 지연 시간이 가장 길게 된다.
데이터 구동부(120)는 다수의 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)을 통하여 액정 표시 패널(150)에 데이터 전압을 순차적으로 공급할 수 있다. 다수의 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)은 액정 표시 패널(150)에 세로 방향으로 배열되어 화소 회로(151)와 전기적으로 연결된다.
ALS 구동부(130)는 다수의 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn)을 통하여 액정 표시 패널(150)에 ALS 전압을 순차적으로 공급할 수 있다. 다수의 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn)은 액정 표시 패널(150)에 가로 방향으로 배열되어 화소 회로(151)와 전기적으로 연결된다. ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn) 중 홀수번째 ALS 라인은 제m 데이터 라인(Dm)쪽에서 제1 데이터 라인(D1)쪽으로 연장되어 ALS 전압이 인가되고, 짝수번째 ALS 라인은 제1 데이터 라인(D1)쪽에서 제m 데이터 라인(Dm)쪽으로 연장되어 ALS 전압이 인가된다. 즉, 홀수 번째 ALS 라인은 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)로부터 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)로 ALS 전압이 인가되고, 짝수번째 ALS 라인은 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)부터 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)로 ALS 전압이 인가된다. 상기 홀수번째 ALS 라인과 전기적으로 연결된 화소 회로(151)는 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)에 ALS 전압 지연 시간이 가장 짧고, 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)에 ALS 전압 지연 시간이 가장 길게 된다. 상기 짝수번째 ALS 라인과 전기적으로 연결된 화소 회로(151)는 제1 데이터 라인(D1)과 전기적으로 연결된 화소 회로(151)에 ALS 전압 지연 시간이 가장 짧고, 제m 데이터 라인(Dm)과 전기적으로 연결된 화소 회로(151)에 ALS 전압 지연 시간이 가장 길게 된다.
공통전압 구동부(140)는 액정셀 구동 시 기준전압이 되는 공통전압(Vcom)을 생성하여 공급한다. 공통전압 라인(Vcom)은 액정 표시 패널(150)에 가로 방향으로 배열되어 화소 회로(151)와 전기적으로 연결된다.
액정 표시 패널(150)은 가로 방향으로 배열되어 있는 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn), ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn) 및 공통전압 라인(Vcom)과 세로 방향으로 배열되는 다수의 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)과, 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn), ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn) 및 공통전압 라인(Vcom)과 세로 방향으로 배열되는 다수의 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)에 의해 정의되는 화소(151) 회로(151)를 포함할 수 있다. 더 나아가 액정 표시 패널(150)은 다수의 노이즈 제거부(111_0, 111_1, 111_2, ...111_n) 및 다수의 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)의 배선 교차로 인해 발생하는 기생 캐패시턴스를 제거하기 위한 노이즈 제거부(111_0, 111_1, 111_2, ...111_n)를 포함할 수 있다.
여기서, 화소 회로(151)는 이웃하는 게이트 라인, 데이터 라인, ALS 라인 및 공통전압 라인에 의해 정의되는 화소 영역에 형성될 수 있다. 물론 상술한 바와 같이, 상기 게이트 라인(GL0, GL1, GL2, ..., GLn)에는 게이트 구동부(110)부로부터 게이트 전압이 공급되고, 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)에는 데이터 구동부(120)로부터 데이터 전압이 공급되고, ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn)에는 ALS 구동부(130)로부터 ALS 전압이 공급되고, 공통전압 라인(Vcom)에는 공통전압 구동부(140)로부터 공통전압이 공급될 수 있다.
도 2를 참조하면 도 1의 액정 표시 장치의 화소 회로(151) 및 그 구동을 살펴보면, 화소 회로(151)는 박막 트랜지스터(TFT), 액정 소자(CLC) 및 용량성 소자(CST)를 포함하여 이루어진다.
박막 트랜지스터(TFT)는 게이트 전극이 게이트 라인(GL0, GL1, GL2, ..., GLn)과 전기적으로 연결되고, 제1 전극(드레인 전극 또는 소스 전극)은 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)에 전기적으로 연결되고, 제2 전극(소스 전극 또는 드레인 전극)은 화소전극(Pn)에 전기적으로 연결된다. 박막 트랜지스터(TFT)는 게이트 전극에 하이레벨의 게이트 전압이 인가되면 턴 온 되어 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)에서 인가되는 데이터 전압을 화소 전극(Pn)으로 전달한다.
액정 소자(CLC)는 제1 전극이 화소 전극(Pn)에 전기적으로 연결되며, 제2 전극이 공통전압 라인(Vcom)에 전기적으로 연결된다. 액정 소자(CLC)는 화소 전극(Pn)에 데이터 전압이 인가되고, 공통전압 라인(Vcom)으로 공통전압이 인가될 때 액정층에 전계에 의한 액정분자들의 배열이 바뀌면서 투과되는 빛의 광량을 조절하거나 빛을 차단하게 된다.
용량성 소자(CST)는 제1 전극이 화소 전극(Pn)에 전기적으로 연결되며, 제2 전극이 ALS 라인에 전기적으로 연결된다. 용량성 소자(CST)는 박막 트랜지스터(TFT)의 게이트 전극에 하이 레벨의 게이트 전압이 인가되어 박막 트랜지스터(TFT)가 턴 온 된 후, 화소 전극(Pn)에 데이터 전압이 인가되면, 화소 전극(Pn)과 ALS 전압 사이의 전압 차에 해당하는 전하량을 충전한다. 용량성 소자(CST)에 충전된 전하량은 박막 트랜지스터(TFT)의 게이트 전극에 로우 레벨의 게이트 전압이 인가되어 박막 트랜지스터(TFT)가 턴 오프되는 기간 동안 플로팅되어 있는 화소 전극(Pn)에 공급되어 액정의 구동이 유지되도록 한다. 이러한 용량성 소자(CST)의 충전량은 화소전극(Pn)과 ALS 라인 사이의 전압 차에 의해 결정된다.
도 1에 도시된 배와 같이 모든 액정 표시 장치는 매트릭스 구동 방식을 채택하기 때문에 가로 배열된 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn)과 세로 배열된 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)이 교차되는 지점이 발생한다. 이러한 이유로 기생 캐패시턴스로 인한 노이즈가 발생하여 각종 화질 불량을 야기한다. 따라서 이러한 기생 캐패시턴스로 인한 노이즈 발생을 억제하기 위하여 액정 표시 패널(150)에 포함된 게이트 라인(GL0, GL1, GL2, ..., GLn) 각각에 노이즈 제거부(111_0, 111_1, 111_2, ...111_n)를 연결한다. 이러한 노이즈 제거부(111_0, 111_1, 111_2, ...111_n)는 도 3에 도시된 바와 같이 능동 RC 필터 즉 저역 통과 필터로 대체될 수 있다. 이러한 노이즈 제거부(111_0, 111_1, 111_2, ...111_n)에 의해 가로 배열된 다수의 게이트 라인(GL0, GL1, GL2, ..., GLn)과 세로 배열된 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)이 교차되는 지점에서 발생하는 노이즈를 제거하여 양호한 화질의 영상을 획득할 수 있다.
도 4는 본 발명의 제2 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다. 도 1과 비교 시에 다른 점은, 액정 표시 패널(150)에 포함된 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn) 각각에 노이즈 제거부(131_0, 131_1, 131_2, ...131_n))를 연결하는 것이다. 이하 도 1과 동일한 설명은 생략한다.
ALS 구동 모드는 ALS 라인을 이용하여 화소전극(Pn)의 전압(Vp)를 승압하는 구동 모드이다. 박막 트랜지스터(TFT)의 게이트 전압 오프 후에 플로팅되어 있는 화소전극(Pn)의 전압(Vp)을 커플링 현상을 이용하여, ALS 라인의 전압을 1 프레임 동안 올려주거나(positive frame) 내려줌(negative frame)으로써 화소전극(Pn)의 전압(Vp`)으로 승압시켜준다. 이러한 ALS 구동 방식은 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)에서 출력되는 데이터 전압을 낮출 수 있어 소비전력을 감소시키면서 실제 화소 전압을 높일 수 있으며, 높은 화소 전압 인가를 통해 액정 응답속도까지 향상시킬 수 있다. 또한 데이터 전압이 충분하여 공통 전압(Vcom)을 직류로 인가할 수 있어, 공통 전압 토글(toggle)의 가장 큰 문제인 audible 노이즈도 개선 가능하다.
그러나, 도 4에 도시된 바와 같이 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn)은 게이트 라인(GL0, GL1, GL2, ..., GLn)과 평행하여 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)과 교차되는 지점이 발생할 수 밖에 없다. 이로 인하여 1 프레임 동안 DC로 인가되어야 할 ASL 전압이 데이터 라인 커플링으로 인해 노이즈가 발생하게 된다. ALS 라인에 노이즈가 발생하게 되면, 결국 승압되는 화소전극(Pn)의 전압(Vp`)에도 노이즈가 심해져서 액정에 인가되는 전압이 불안정하게 되어 플리커 문제가 심해지게 된다.
따라서 이러한 플리커 문제를 해결하기 위하여 액정 표시 패널(150)에 포함된 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn) 각각에 노이즈 제거부(131_0, 131_1, 131_2, ...131_n))를 연결한다. 이러한 노이즈 제거부(131_0, 131_1, 131_2, ...131_n))는 도 3에 도시된 바와 같이 능동 RC 필터 즉 저역 통과 필터로 대체될 수 있다. 이러한 노이즈 제거부(131_0, 131_1, 131_2, ...131_n))에 의해 가로 배열된 다수의 ALS 라인(ALSL0, ALSL1, ALSL2, ... ALSLn)과 세로 배열된 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)이 교차되는 지점에서 발생하는 플리커 문제를 해결하여 양호한 화질의 영상을 획득할 수 있다.
도 5에는 노이즈 제거부(131_0, 131_1, 131_2, ...131_n)의 캐패시터 용량변화에 따라 노이즈가 감소됨을 보여주는 파형도 이다. 도 5에서 캐패시터 용량이 기준에서 50Pf 감소하면 노이즈가 65% 정도 감소하고, 캐패시터 용량이 기준에서 100Pf 감소하면 노이즈가 83% 정도 감소함을 보여준다.
도 6은 본 발명의 제3 실시 예에 따른 액정 표시 장치의 구성을 보이는 블록도 이다. 도 1 및 도 4와 비교 시에 다른 점은, 액정 표시 패널(150)에 포함된 공통전압 라인(Vcom) 각각에 노이즈 제거부(141_com0, 141_com1, 141_com2, ..., 141_comn)를 연결하는 것이다. 이하 도 1과 동일한 설명은 생략한다.
도 6에 도시된 바와 같이 공통전압 라인(Vcom)은 게이트 라인(GL0, GL1, GL2, ..., GLn)과 평행하여 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)과 교차되는 지점이 발생할 수 밖에 없다. 이러한 이유로 기생 캐패시턴스로 인한 노이즈가 발생하여 플리커 발생 및 계조별 화소 전압 등에 영향을 주어 화질 불량을 야기한다. 따라서 이러한 기생 캐패시턴스로 인한 노이즈 발생을 억제하기 위하여 액정 표시 패널(150)에 포함된 공통전압 라인(Vcom) 각각에 노이즈 제거부(141_com0, 141_com1, 141_com2, ..., 141_comn)를 연결한다. 이러한 노이즈 제거부(141_com0, 141_com1, 141_com2, ..., 141_comn)는 도 3에 도시된 바와 같이 능동 RC 필터 즉 저역 통과 필터로 대체될 수 있다. 이러한 노이즈 노이즈 제거부(141_com0, 141_com1, 141_com2, ..., 141_comn)에 의해 가로 배열된 다수의 공통전압 라인(Vcom)과 세로 배열된 데이터 라인(DL0, DL1, DL2, ... DLm-1, DLm)이 교차되는 지점에서 발생하는 노이즈를 제거하여 양호환 화질의 영상을 획득할 수 있다.
본 발명에 따른 장치는 프로세서, 프로그램 데이터를 저장하고 실행하는 메모리, 디스크 드라이브와 같은 영구 저장부(permanent storage), 외부 장치와 통신하는 통신 포트, 터치 패널, 키(key), 버튼 등과 같은 사용자 인터페이스 장치 등을 포함할 수 있다. 소프트웨어 모듈 또는 알고리즘으로 구현되는 방법들은 상기 프로세서 상에서 실행 가능한 컴퓨터가 읽을 수 있는 코드들 또는 프로그램 명령들로서 컴퓨터가 읽을 수 있는 기록 매체 상에 저장될 수 있다. 여기서 컴퓨터가 읽을 수 있는 기록 매체로 마그네틱 저장 매체(예컨대, ROM(read-only memory), RAM(random-access memory), 플로피 디스크, 하드 디스크 등) 및 광학적 판독 매체(예컨대, 시디롬(CD-ROM), 디브이디(DVD: Digital Versatile Disc)) 등이 있다. 상기 컴퓨터가 읽을 수 있는 기록 매체는 네트워크로 연결된 컴퓨터 시스템들에 분산되어, 분산 방식으로 컴퓨터가 판독 가능한 코드가 저장되고 실행될 수 있다. 상기 매체는 컴퓨터에 의해 판독가능하며, 상기 메모리에 저장되고, 상기 프로세서에서 실행될 수 있다.
본 발명의 이해를 위하여, 도면에 도시된 바람직한 실시 예들에서 참조 부호를 기재하였으며, 상기 실시 예들을 설명하기 위하여 특정 용어들을 사용하였으나, 상기 특정 용어에 의해 본 발명이 한정되는 것은 아니며, 본 발명은 당업자에 있어서 통상적으로 생각할 수 있는 모든 구성 요소들을 포함할 수 있다.
본 발명은 기능적인 블록 구성들 및 다양한 처리 단계들로 나타내어질 수 있다. 이러한 기능 블록들은 특정 기능들을 실행하는 다양한 개수의 하드웨어 또는/및 소프트웨어 구성들로 구현될 수 있다. 예를 들어, 본 발명은 하나 이상의 마이크로프로세서들의 제어 또는 다른 제어 장치들에 의해서 다양한 기능들을 실행할 수 있는, 메모리, 프로세싱, 로직(logic), 룩업 테이블(look-up table) 등과 같은 직접 회로 구성들을 채용할 수 있다. 본 발명에의 구성 요소들이 소프트웨어 프로그래밍 또는 소프트웨어 요소들로 실행될 수 잇는 것과 유사하게, 본 발명은 데이터 구조, 프로세스들, 루틴들 또는 다른 프로그래밍 구성들의 조합으로 구현되는 다양한 알고리즘을 포함하여, C, C++, 자바(Java), 어셈블러(assembler) 등과 같은 프로그래밍 또는 스크립팅 언어로 구현될 수 있다. 기능적인 측면들은 하나 이상의 프로세서들에서 실행되는 알고리즘으로 구현될 수 있다. 또한, 본 발명은 전자적인 환경 설정, 신호 처리, 및/또는 데이터 처리 등을 위하여 종래 기술을 채용할 수 있다. “매커니즘”, “요소”, “수단”, “구성”과 같은 용어는 넓게 사용될 수 있으며, 기계적이고 물리적인 구성들로서 한정되는 것은 아니다. 상기 용어는 프로세서 등과 연계하여 소프트웨어의 일련의 처리들(routines)의 의미를 포함할 수 있다.
본 발명에서 설명하는 특정 실행들은 일 실시 예들로서, 어떠한 방법으로도 본 발명의 범위를 한정하는 것은 아니다. 명세서의 간결함을 위하여, 종래 전자적인 구성들, 제어 시스템들, 소프트웨어, 상기 시스템들의 다른 기능적인 측면들의 기재는 생략될 수 있다. 또한, 도면에 도시된 구성 요소들 간의 선들의 연결 또는 연결 부재들은 기능적인 연결 및/또는 물리적 또는 회로적 연결들을 예시적으로 나타낸 것으로서, 실제 장치에서는 대체 가능하거나 추가의 다양한 기능적인 연결, 물리적인 연결, 또는 회로 연결들로서 나타내어질 수 있다. 또한, “필수적인”, “중요하게” 등과 같이 구체적인 언급이 없다면 본 발명의 적용을 위하여 반드시 필요한 구성 요소가 아닐 수 있다.
본 발명의 명세서(특히 특허청구범위에서)에서 “상기”의 용어 및 이와 유사한 지시 용어의 사용은 단수 및 복수 모두에 해당하는 것일 수 있다. 또한, 본 발명에서 범위(range)를 기재한 경우 상기 범위에 속하는 개별적인 값을 적용한 발명을 포함하는 것으로서(이에 반하는 기재가 없다면), 발명의 상세한 설명에 상기 범위를 구성하는 각 개별적인 값을 기재한 것과 같다. 마지막으로, 본 발명에 따른 방법을 구성하는 단계들에 대하여 명백하게 순서를 기재하거나 반하는 기재가 없다면, 상기 단계들은 적당한 순서로 행해질 수 있다. 반드시 상기 단계들의 기재 순서에 따라 본 발명이 한정되는 것은 아니다. 본 발명에서 모든 예들 또는 예시적인 용어(예들 들어, 등등)의 사용은 단순히 본 발명을 상세히 설명하기 위한 것으로서 특허청구범위에 의해 한정되지 않는 이상 상기 예들 또는 예시적인 용어로 인해 본 발명의 범위가 한정되는 것은 아니다. 또한, 당업자는 다양한 수정, 조합 및 변경이 부가된 특허청구범위 또는 그 균등물의 범주 내에서 설계 조건 및 팩터에 따라 구성될 수 있음을 알 수 있다.

Claims (15)

  1. 다수의 게이트 라인, 데이터 라인, 공통전압 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널;
    상기 액정 패널에 구비된 상기 다수의 공통전압 라인에 공통전압을 공급하는 공통전압 공급부; 및
    상기 다수의 게이트 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 액정 표시 장치.
  2. 제 1항에 있어서, 상기 노이즈 제거부는 상기 액정 패널 내에 구비된 것을 특징으로 하는 액정 표시 장치.
  3. 제 2항에 있어서, 상기 노이즈 제거부는 상기 게이트 라인 각각에 연결된 것을 특징으로 하는 액정 표시 장치.
  4. 제 2항에 있어서, 상기 노이즈 제거부는
    저역통과 필터 특성을 가지는 것을 특징으로 하는 액정 표시 장치.
  5. 제 1항에 있어서, 상기 화소회로는
    게이트 전극이 인접한 게이트 라인에 연결되고, 제1 전극이 인접한 데이터 라인에 연결된 박막 트랜지스터(TFT);
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 인접한 ALS 라인에 연결된 용량성 소자(CST); 및
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 상기 공통전압 라인에 연결된 액정 소자(CLC)를 포함하는 것을 특징으로 하는 액정 표시 장치.
  6. 다수의 게이트 라인, 데이터 라인, 공통전압 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널;
    상기 액정 패널에 구비된 상기 다수의 공통전압 라인에 공통전압을 공급하는 공통전압 공급부; 및
    상기 다수의 ALS 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 액정 표시 장치.
  7. 제 6항에 있어서, 상기 노이즈 제거부는 상기 액정 패널 내에 구비된 것을 특징으로 하는 액정 표시 장치.
  8. 제 7항에 있어서, 상기 노이즈 제거부는 상기 ALS 라인 각각에 연결된 것을 특징으로 하는 액정 표시 장치.
  9. 제 7항에 있어서, 상기 노이즈 제거부는
    저역통과 필터 특성을 가지는 것을 특징으로 하는 액정 표시 장치.
  10. 제 6항에 있어서, 상기 화소회로는
    게이트 전극이 인접한 게이트 라인에 연결되고, 제1 전극이 인접한 데이터 라인에 연결된 박막 트랜지스터(TFT);
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 인접한 ALS 라인에 연결된 용량성 소자(CST); 및
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 상기 공통전압 라인에 연결된 액정 소자(CLC)를 포함하는 것을 특징으로 하는 액정 표시 장치.
  11. 다수의 게이트 라인, 데이터 라인, 공통전압 라인 및 ALS(active level shift) 라인에 의해 구획되어, 매트릭스 형상으로 배치된 다수의 화소 회로를 포함하는 액정패널;
    상기 액정 패널에 구비된 상기 다수의 공통전압 라인에 공통전압을 공급하는 공통전압 공급부; 및
    상기 다수의 공통전압 라인 및 데이터 라인이 교차되는 지점에서 발생하는 노이즈를 제거하기 위한 노이즈 제거부를 포함하는 액정 표시 장치.
  12. 제 11항에 있어서, 상기 노이즈 제거부는 상기 액정 패널 내에 구비된 것을 특징으로 하는 액정 표시 장치.
  13. 제 12항에 있어서, 상기 노이즈 제거부는 상기 공통전압 라인 각각에 연결된 것을 특징으로 하는 액정 표시 장치.
  14. 제 12항에 있어서, 상기 노이즈 제거부는
    저역통과 필터 특성을 가지는 것을 특징으로 하는 액정 표시 장치.
  15. 제 11항에 있어서, 상기 화소회로는
    게이트 전극이 인접한 게이트 라인에 연결되고, 제1 전극이 인접한 데이터 라인에 연결된 박막 트랜지스터(TFT);
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 인접한 ALS 라인에 연결된 용량성 소자(CST); 및
    제1 전극이 상기 박막트랜지스터의 제2 전극에 연결되고, 제2 전극이 상기 공통전압 라인에 연결된 액정 소자(CLC)를 포함하는 것을 특징으로 하는 액정 표시 장치.
KR1020100020058A 2010-03-05 2010-03-05 액정 표시 장치 KR101127587B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100020058A KR101127587B1 (ko) 2010-03-05 2010-03-05 액정 표시 장치
US13/037,245 US20110215994A1 (en) 2010-03-05 2011-02-28 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100020058A KR101127587B1 (ko) 2010-03-05 2010-03-05 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20110100954A KR20110100954A (ko) 2011-09-15
KR101127587B1 true KR101127587B1 (ko) 2012-03-26

Family

ID=44530896

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100020058A KR101127587B1 (ko) 2010-03-05 2010-03-05 액정 표시 장치

Country Status (2)

Country Link
US (1) US20110215994A1 (ko)
KR (1) KR101127587B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102650785A (zh) * 2012-03-02 2012-08-29 京东方科技集团股份有限公司 显示面板以及显示装置
TWI554993B (zh) 2012-11-20 2016-10-21 劍揚股份有限公司 具有光感應輸入的顯示驅動電路
KR20140071050A (ko) 2012-12-03 2014-06-11 삼성전자주식회사 용량성 멀티 터치 시스템 및 용량성 멀티 터치 시스템의 제어 방법
KR102068074B1 (ko) * 2013-11-04 2020-01-20 엘지디스플레이 주식회사 기판 검사 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110101974A (ko) * 2010-03-10 2011-09-16 삼성모바일디스플레이주식회사 표시 장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7002542B2 (en) * 1998-09-19 2006-02-21 Lg.Philips Lcd Co., Ltd. Active matrix liquid crystal display
US7508479B2 (en) * 2001-11-15 2009-03-24 Samsung Electronics Co., Ltd. Liquid crystal display
KR100712121B1 (ko) * 2005-02-24 2007-04-27 삼성에스디아이 주식회사 리플 노이즈를 줄이기 위한 필터링부를 구비한 액정표시장치
KR101345675B1 (ko) * 2007-02-15 2013-12-30 삼성디스플레이 주식회사 액정표시장치
US8610655B2 (en) * 2007-05-10 2013-12-17 Samsung Display Co., Ltd. Method for removing noise, switching circuit for performing the same and display device having the switching circuit
KR101418587B1 (ko) * 2007-10-02 2014-07-11 삼성디스플레이 주식회사 표시 기판 및 이를 갖는 액정 표시 장치
CN101770104A (zh) * 2009-01-06 2010-07-07 群康科技(深圳)有限公司 液晶显示装置
KR101147424B1 (ko) * 2010-03-18 2012-05-23 삼성모바일디스플레이주식회사 표시 장치 및 그 구동 방법
KR101127590B1 (ko) * 2010-03-29 2012-03-23 삼성모바일디스플레이주식회사 Als 드라이버 회로, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110101974A (ko) * 2010-03-10 2011-09-16 삼성모바일디스플레이주식회사 표시 장치

Also Published As

Publication number Publication date
KR20110100954A (ko) 2011-09-15
US20110215994A1 (en) 2011-09-08

Similar Documents

Publication Publication Date Title
US9910329B2 (en) Liquid crystal display device for cancelling out ripples generated the common electrode
US8878881B2 (en) Liquid crystal display with crosstalk interference suppression based on gray-level variation of a frame to be displayed and related method
US8379011B2 (en) Driving device, display apparatus having the same and method of driving the display apparatus
KR102371896B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US9990895B2 (en) Display apparatus and driving method of display panel thereof
KR101296641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
WO2010087051A1 (ja) 表示装置および表示装置の駆動方法
JP2008003546A (ja) 液晶パネル、液晶表示装置及びその駆動方法
EP2224424A1 (en) LCD with common voltage driving circuit
US20160071493A1 (en) Display device and display method thereof for compensating pixel voltage loss
CN104240661A (zh) 极性反转驱动方法、极性反转驱动装置和显示设备
KR101127587B1 (ko) 액정 표시 장치
JP4877707B2 (ja) 表示装置
JP2012141612A (ja) 液晶ディスプレーにおけるゲートライン駆動方法及びゲートライン駆動装置
KR20140042010A (ko) 표시 장치 및 그 구동 방법
KR101907385B1 (ko) 액정표시장치 및 그 구동방법
JPWO2014050719A1 (ja) 液晶表示装置
US9412322B2 (en) Liquid crystal display device and method for driving same
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
KR101186018B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264704B1 (ko) 액정표시장치 및 그의 구동 방법
KR101264705B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080000770A (ko) 액정표시장치의 게이트 구동회로
KR20080044454A (ko) 액정표시장치 및 그의 구동 방법
KR101264701B1 (ko) 액정표시장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 9