KR101105170B1 - 플라즈마 디스플레이 패널 구동방법 - Google Patents

플라즈마 디스플레이 패널 구동방법 Download PDF

Info

Publication number
KR101105170B1
KR101105170B1 KR1020050046751A KR20050046751A KR101105170B1 KR 101105170 B1 KR101105170 B1 KR 101105170B1 KR 1020050046751 A KR1020050046751 A KR 1020050046751A KR 20050046751 A KR20050046751 A KR 20050046751A KR 101105170 B1 KR101105170 B1 KR 101105170B1
Authority
KR
South Korea
Prior art keywords
ramp
voltage level
electrode
reset
subfield
Prior art date
Application number
KR1020050046751A
Other languages
English (en)
Other versions
KR20060125001A (ko
Inventor
김용득
이영준
이정훈
최수삼
Original Assignee
주식회사 오리온
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 오리온 filed Critical 주식회사 오리온
Priority to KR1020050046751A priority Critical patent/KR101105170B1/ko
Publication of KR20060125001A publication Critical patent/KR20060125001A/ko
Application granted granted Critical
Publication of KR101105170B1 publication Critical patent/KR101105170B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동방법을 개시한다.
본 발명의 플라즈마 디스플레이 패널 구동방법은, 하나의 프레임이 리셋구간, 어드레스구간 및 유지방전구간으로 분리되는 복수개의 서브필드들로 구분되고, 상기 서브필드들의 방전에 의해 패널의 계조를 표현하는 플라즈마 디스플레 패널의 구동방법에 있어서, 각 리셋구간에서 램프다운이 종료되는 시점의 스캔전극(Y 전극)의 전압레벨 및 어드레스구간에서 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨 또는 서스테인전극(X 전극)의 전압레벨을 상기 서브필드들의 진행에 따라 점점 낮추어 주는 것을 특징으로 하며, 이러한 펄스파형을 통해 안정되고 빠른 어드레스 방전 특성을 가짐과 동시에 높은 명암비를 유지하고 충분한 유지방전시간을 확보하여 높은 휘도를 얻을 수 있다.

Description

플라즈마 디스플레이 패널 구동방법{Method for driving of plasma display panel}
도 1은 3전극 교류 면방전형 PDP의 구조를 나타낸 사시도.
도 2는 리셋구간의 파형으로 램프 파형을 이용하는 종래 기술에 따른 파형도.
도 3은 도 2와 같은 종래기술의 문제를 해결하기 위한 다른 종래 기술에 따른 파형도.
도 4는 본 발명의 제 1 실시예에 따른 리셋파형의 형태를 나타내는 파형도.
도 5는 각 서브필드의 램프다운이 종료되는 시점에서 Y 전극의 전압레벨 Vyd이 변화되는 모습을 보여주는 도면.
도 6은 본 발명의 제 2 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도.
도 7 및 도 8은 본 발명의 제 3 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도.
도 9는 본 발명의 제 4 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도.
도 10 및 도 11은 본 발명의 제 5 실시예에 따라 X 전극에 인가되는 펄스파형의 형태를 나타내는 파형도.
도 12는 각 서브필드에서 X 전극에 인가되는 펄스파형이 변화되는 모습을 보여주는 도면.
도 13은 본 발명의 제 6 실시예에 따른 펄스의 파형을 나타내는 파형도.
본 발명은 플라즈마 디스플레이 패널 구동방법에 관한 것으로서, 보다 상세하게는 스캔전극(Y 전극)과 서스테인전극(X 전극)에 인가되는 펄스의 파형을 개선하여 안정되고 빠른 어드레스 방전 특성을 가짐과 동시에 높은 명암비를 유지하고 충분한 유지방전시간을 확보하여 높은 휘도를 얻을 수 있도록 해주는 플라즈마 디스플레이 패널 구동방법에 관한 것이다.
최근 음극선관의 큰 중량 및 부피를 줄일 수 있는 평판 표시장치에 대한 관심이 커지고 있다. 이러한 평판 표시 장치로는 액정 표시장치(Liquid Crystal Display), 플라즈마 디스플레이 패널(Plasma Display Panel:PDP), 전계방출 표시장치(Field Emission Display) 및 일렉트로 루미네센스(Electro-luminescence) 등이 있다.
이러한 평면 표시장치중, 플라즈마 디스플레이 패널은 He+Xe, Ne+Xe 또는 He+Ne+Xe 가스의 방전시 발생하는 자외선에 의해 형광체를 발광시킴으로써 문자 또 는 그래픽을 포함한 화상 및 동영상을 표시하게 된다. 이러한 플라즈마 디스플레이 패널은 박막화와 대형화가 용이할 뿐만 아니라 최근, 기술 개발에 힘입어 크게 향상된 화질을 제공한다.
특히, 3전극 교류 면방전형 플라즈마 디스플레이 패널은 방전시 유전체층을 이용하여 벽전하를 축적하여 방전에 필요한 전압을 낮추게 되며, 플라즈마의 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1은 3전극 교류 면방전형 PDP의 구조를 나타낸 사시도이다.
PDP는 X 전극과 Y 전극이 형성된 전면기판(10)과 어드레스 전극(A)이 형성된 후면기판(20)이 일정거리를 사이에 두고 평행하게 봉합되어 있다.
전면기판(10)에는 하나의 화소에서 상호간 방전에 의해 후술하는 셀의 발광을 유지하기 위한 X 전극(서스테인전극)과 Y 전극(스캔전극)이 구성되고, X 전극과 Y 전극은 투명한 ITO 물질로 형성된 투명전극(또는 ITO 전극)(X1, Y1)과 금속재질로 제작된 버스전극(X2, Y2)으로 이루어진다. X 전극 및 Y 전극은 방전전류를 제한하며 전극 쌍 간을 절연시켜주는 유전체층(12)에 의해 덮혀지며 그 상면에는 산화마그네슘(MgO)막과 같은 보호막(13)이 형성된다.
후면기판(20)은 복수개의 방전공간, 즉, 셀(C)을 형성시키기 위한 스트라이프 타입(또는 도트 타입)의 격벽(21)이 평행을 유지하며 세로로 배열되고, 전극들(X, Y)과 교차되게 어드레스 전극(A)이 격벽(21)에 대해 평행하게 배치되며 그 상측에는 유전체층(23)이 형성된다. 또한, 후면기판(20)의 상측면은 격벽(21)의 상단면만을 제외한 곳에 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R.G.B 형광층(24)이 도포된다.
이러한 PDP는 화상의 계조(Gray Level)를 구현하기 위하여 16.67 ㎳(1/60 초)의 한 프레임을 복수개의 서브필드들로 구분하며, 각 서브필드들을 다시 패널의 모든 셀의 방전 특성을 균일하게 해주기 위한 리셋구간, 방전셀을 선택하기 위한 어드레스구간 및 어드레스구간에서 선택된 셀들의 방전을 유지시켜 방전횟수에 따라 계조를 구현하는 유지방전구간으로 구분하여 시분할 구동하고 있다.
이때, 리셋구간의 파형을 설계하는데 있어서 중요한 점은 셀 간의 방전 조건의 차이를 최소화하여 균일하고 안정된 어드레스 조건을 만들어 주는 것이다. 그리고, 높은 명암비를 얻기 위해서는 리셋구간에서의 방전을 최소화하여 블랙(패널내 모든 셀을 선택하지 않은 경우)에서의 휘도가 최소화되어야 하며, 유지방전구간에 최대한 많은 시간을 할당하여 높은 휘도를 내는 것이 중요한다.
종래 PDP의 구동 파형으로서 서브필드의 리셋구간의 파형은 정밀한 벽전하 조정이 가능하여 셀 간의 방전조건의 편차를 최소화하여 안정되고 빠른 어드레스 동작이 가능하도록 해줄 수 있는 램프(ramp) 형태의 파형이 널리 사용되고 있다. 이러한 램프 형태의 파형은 발생되는 광의 크기를 작게 해주기 때문에 블랙에서의 휘도가 구형파 형태의 파형을 이용하는 것보다 작아 상대적으로 높은 명암비를 얻을 수 있게 해준다.
도 2는 리셋구간의 파형으로 램프 파형을 이용하는 종래 기술(WO 00/19400, EP 0967589)에 따른 파형도를 나타낸다.
도 2에서, 각 서브필드의 리셋구간은 지속적으로 일정하게 전압이 상승하는 램프업구간(Ramp-up) 및 지속적으로 일정하게 전압이 하강하는 램프다운구간(Ramp-down)을 가진다. 이러한 펄스형태를 이용한 PDP 구동을 설명하면, 먼저 리셋구간의 램프업구간에서, X-Y 전극간 및 A-Y 전극간에 Y 전극은 양극이 되고, X 전극과 A 전극은 음극이 되어 약방전이 일어난다. 그 결과, X 전극과 A 전극에는 양의 벽전하가 Y 전극에는 음의 벽전하가 충분히 쌓이게 된다. 다음에 램프다운구간에서는, 램프업구간과 반대로 Y 전극은 음극이 되고, X 전극과 A 전극은 양극이 되어 방전이 일어나게 되며 이로써 램프다운 종료 시점에서 모든 셀에 각 셀의 방전 조건에 맞는 균일하고 안정된 어드레스 조건이 가능하게 되도록 해준다.
그러나, 이러한 종래 기술에서는 각 서브필드마다 램프업 및 램프다운구간을 가지는 램프 형태의 파형이 인가되며 이에 따라 유지방전을 하지 않는 블랙패턴의 경우에도 모든 리셋구간에서 램프 형태의 펄스가 반복적으로 인가되므로, 블랙에서의 휘도는 각 서브필드에서의 리셋구간의 램프 방전에 의해 발산되는 휘도의 합이 된다. 따라서, 높은 명암비를 얻을 수 없는 단점이 있다. 또한, 시간적으로 1 프레임에서 리셋구간에 필요한 시간이 길기 때문에 유지방전에 할당되는 시간이 줄어들게 되어 높은 휘도를 얻는데도 어려움이 있다.
도 3은 도 2와 같은 종래기술의 문제를 해결하기 위한 다른 종래 기술(EP 1022715 A2)에 따른 파형도를 나타낸다.
도 3에서, 램프업구간과 램프다운구간 모두를 가지는 리셋구간이 1 프레임을 이루는 서브필드들 중 첫 번째 서브필드에만 있으며, 이외의 다른 서브필드들에서는 램프다운구간 만을 가진다. 이러한 펄스를 이용한 동작 원리는 다음과 같다.
모든 셀들은 첫 번째 서브필드에서 램프업과 램프다운을 모두 가지는 램프리셋에 의한 약방전을 통해 어드레스 조건이 갖추어진다. 이후 어드레스구간에서 Y 전극에 스캔펄스, A 전극에 데이터펄스가 각각 인가되어 유지방전펄스들에 의해 유지방전이 될 만큼의 충분한 벽전하가 쌓이도록 어드레스 방전을 수행하여 온(ON) 될 셀들이 선택된다. 이후, 유지방전구간에서는 이전 어드레스구간에서 선택된 온셀은 유지방전을 하게 되고, 선택되지 않은 오프셀은 유지방전을 하지 않는다. 다음 서브필드에서 온셀들은 램프다운구간 만을 가지는 램프리셋 전 마지막 유지방전에 의해 각 전극에 충분히 벽전하를 축적하여 램프다운에서 방전을 일으킬 수 있는 상태가 되며 램프다운구간 만을 가지는 램프리셋에서 방전을 하여 다시 첫 번째 서브필드의 램프다운 종료 시점과 동일한 상태가 된다. 한편, 오프셀의 경우는, 첫 번째 서브필드의 리셋구간 이후, 어드레스 및 유지방전구간에서 방전이 일어나지 않아 개념상으로 벽전하의 변화가 없기 때문에 다음 서브필드의 리셋구간에서도 방전이 일어나지 않는다. 만약 블랙을 표현할 경우, 램프업구간과 램프다운구간 모두 있는 첫 번째 서브필드의 리셋구간에서는 패널의 모든 셀이 동시에 약방전을 수행하고 이후 어드레스구간과 유지방전구간에서는 방전을 하지 않는다. 이 때문에, 이후 서브필드의 리셋구간에서는 어떠한 셀도 방전하지 않는다. 따라서, 블랙에서의 휘도는 램프업구간가 램프다운구간 모두 있는 첫 번째 서브필드의 램프리셋에서의 약방전에 의한 것 뿐이므로, 매우 높은 명암비를 얻을 수 있는 장점이 있다. 또한, 램프업구간을 위한 시간을 유지방전을 위한 시간에 할당할 수 있기 때문에 높은 휘도를 내는데도 유리하다.
그러나, 도 3과 같은 경우 어드레스조건이 시간의 경과에 따라 악화될 수 있다는 단점이 있다. 즉, 램프 리셋에 의해 생성된 벽전하는 이후 어드레스 방전조건에 있어 모든 셀들이 균일한 특성을 가지도록 각 셀에 맞게끔 설정된 상태이며, 이는 방전이 일어나지 않을 경우에도 그대로 유지되어야 한다. 하지만 실제로는 램프업구간과 램프다운구간 모두가 있는 서브필드에서의 램프 리셋에 의해 조절된 각 전극의 벽전하 조건 및 방전 조건은 시간의 경과에 따라 그대로 유지되지 못하고 점점 어드레스 방전을 하기에 나쁜 조건으로 진행될 확률이 높아진다. 이는 리셋방전 후 공간 전하의 시간 경과에 따른 소멸, 벽전하의 재결합에 의한 소멸, 인접 셀의 어드레스방전 또는 유지방전 등에 따른 전하의 유입/유출 등에 따른 것이다. 따라서 램프 파형의 램프업구간, 램프다운구간이 모두 있는 서브필드에서의 리셋 방전 이후 어드레스방전 및 유지방전을 하지 않고 수개의 서브필드를 오프 상태로 지속되다가 어떠한 서브필드에서 어드레스 방전을 하는 셀들의 경우, 이러한 벽전하의 조건 및 방전 조건의 시간에 따른 변화로 인하여 어드레싱이 잘못되는 미스어드레싱(mis-addressing) 셀이 나올 가능성이 커진다. 램프업구간과 램프다운구간 모두를 가지는 램프 리셋이 있는 서브필드에서 어드레스 방전을 한 후 램프다운 리셋만 있는 서브필드에서 초기화된 상태를 가지게 된 경우에도 그 후 어드레스방전 및 유지방전을 하지 않게 되면 상술한 원리와 같이 미스어드레싱되는 셀이 나올 수 있게 된다.
따라서, 상술된 문제를 해결하기 위한 본 발명의 목적은 패널의 Y 전극 및 X 전극에 인가되는 펄스의 파형을 개선시켜 안정되고 빠른 어드레스 방전 특성을 가지면서 동시에 높은 명암비와 높은 휘도를 확보할 수 있도록 하는데 있다.
위와 같은 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 패널 구동방법은, 하나의 프레임이 리셋구간, 어드레스구간 및 유지방전구간으로 분리되는 복수개의 서브필드들로 구분되고, 상기 서브필드들의 방전에 의해 패널의 계조를 표현하는 플라즈마 디스플레 패널의 구동방법에 있어서, 각 리셋구간에서, 램프다운이 종료되는 시점의 스캔전극(Y 전극)의 전압레벨을 상기 서브필드들의 진행에 따라 점점 낮추어 주는 것을 특징으로 한다.
본 발명에 따른 다른 플라즈마 디스플레이 패널 구동방법은, 각 어드레스구간에서, 스캐닝시 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨을 서브필드의 진행에 따라 점점 낮추어 주는 것을 특징으로 한다.
본 발명에 따른 또다른 플라즈마 디스플레이 패널 구동방법은, 각 리셋구간에서, 램프다운이 종료되는 시점의 서스테인전극(X 전극)의 전압레벨을 서브필드들의 진행에 따라 점점 높여주는 것을 특징으로 한다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명한다.
도 4는 본 발명의 제 1 실시예에 따른 리셋파형의 형태를 나타내는 파형도이다.
본 발명에서는 영상을 표현함에 있어 일반적인 ADS 구동 방법에서와 같이 1 프레임은 n 개의 서브필드들로 구분되고, 각 서브필드들은 리셋구간, 어드레스구간 및 유지방전구간으로 구분된다. 그리고, 리셋구간의 펄스파형도 종래와 같은 램프파형이 이용되며, 본 실시예에서는 1 프레임을 구성하는 복수개의 서브필드 중에서 첫 번째 서브필드에서만 램프업구간(Ramp-up)과 램프다운구간(Ramp-down)을 모두 가지는 리셋펄스가 적용되고 나머지 서브필드들에는 램프다운구간 만을 가지는 리셋펄스가 적용되는 경우에 대해 설명하나 이에 한정되지는 않는다.
본 실시예에서의 주된 특징은 각 서브필드의 리셋구간에서 램프다운이 종료되는 시점의 Y 전극 전압레벨 Vyd을 서브필드들의 진행에 따라 일정한 규칙에 따라 점점 감소시키는 것이다. 즉, 도 3에서는 모든 서브필드에서 램프다운이 종료되는 시점의 Y 전극 전압레벨은 모두 Vyd로 일정하게 유지되는 반면에 본 발명에서는 도 4에서와 같이 각 서브필드에서 램프다운이 종료되는 시점의 Y 전극 전압레벨 Vyd을 서브필드의 진행순서에 따라 Vyd-1, Vyd-2, …, Vyd-n 으로 점진적으로 감소시킨다. 그리고, 이때 각 서브필드의 어드레스구간에서 스캐닝시 선택된 Y 전극의 전압레벨 즉 스캔펄스의 전압레벨 Vys 은 리셋구간에서 램프다운이 종료되는 시점의 Y 전극의 전압레벨 Vyd-1, Vyd-2, …, Vyd-n 과 같으며, 선택된 Y 전극의 전압레벨 Vys 과 선택되지 않은 Y 전극의 전압 Vyb 의 전압차 Vg는 모든 서브필드에서 일정하게 유지된다.
이처럼, 본 발명에서 램프다운이 종료되는 시점의 Y 전극의 전압레벨 Vyd을 서브필드의 진행순서에 따라 다음 서브필드에서 더 낮게 해주는 이유는 어드레싱 조건 및 유지방전 조건을 향상시키기 위함이다.
즉, 각 리셋구간에서 램프다운이 종료되는 시점에서, X-Y 전극 및 A-Y 전극간의 조건은 각각 수학식 1 및 수학식 2를 만족하여야 한다.
Vfxy(X 전극이 양극일 때의 X, Y 전극간의 방전 개시전압)
= Vaxy(X, Y 전극간의 인가전압) + Vwxy(X, Y 전극간의 벽전하)
Vfay(A 전극이 양극일 때의 A, Y 전극간의 방전 개시전압)
= Vaay(A, Y 전극간의 인가전압) + Vway(A, Y 전극간의 벽전하)
여기에서, 최종 인가전압 Va는 램프다운 종료 시점의 X, Y, A 각 전극에 걸린 전압에 따른 X-Y 전극 및 A-Y 전극간의 전압차가 된다. 이때, X-Y 전극간 및 A-Y 전극간의 최종 인가전압은 수학식 3 및 수학식 4를 만족한다.
Vaxy(X, Y 전극간의 인가전압)
= Vxd(X 전극 인가전압) - Vyd(Y 전극 인가전압)
Vaay(A, Y 전극간의 인가전압)
= 0V(A 전극은 0V) - Vyd(Y 전극 인가전압)
수학식 1 및 2에서 알 수 있듯이, 벽전하가 축적된 상태에서 각 전극(X, Y, A)에 전압 Va 을 더 인가해주면 각 전극간의 전압차가 방전개시전압 Vf 을 넘어서게 되어 방전이 일어나게 되며, 이때, 수학식 3 및 4에서 알 수 있듯이, Y 전극은 음의 방향으로, X 전극과 A 전극은 양의 방향으로 전압을 인가해줌으로써 방전을 더 유발시킬 수 있게 된다.
즉, 도 3과 같은 종래기술에서는 모든 서브필드의 램프다운 종료 시점에서 각 전극의 전압 변화가 없기 때문에, 전극간의 인가전압 Va 은 동일하다. 따라서, 이전 서브필드에서 유지방전을 하지 않은 오프(OFF)셀은 벽전압 Vw 의 변화가 거의 없거나 아주 미미하게 되고, 이후 서브필드의 리셋구간에서도 인가전압 Va 의 차이가 없기 때문에 리셋구간에서의 약방전이 일어나지 않게 된다. 그러나, 본 발명에서와 같이 램프다운이 종료되는 시점에서 Y 전극의 전압레벨 Vyd을 이전 서브필드 보다 더 낮게 해주면, X-Y 전극간 및 A-Y 전극간 모두에 이전 서브필드에서 보다 큰 인가전압 Va 을 가해주는 것과 같은 효과를 가져오게 되고, 이로 인해 이전 서브필드에서 유지방전을 한 온(ON)셀은 물론 유지방전을 하지 않은 오프(OFF)셀도 램프다운구간 만 있는 서브필드들에서 더 낮추어준 Y 전극의 전압 만큼 방전을 더 유발시켜줌으로써, 오프셀의 추가적인 약방전을 유발시킬 수 있다. 이로써, 오프셀에서 소멸되었던 공간 전하를 다시 생성하고 미세하게 변화되었던 벽전하를 다시 안정적으로 쌓아주게 되어, 흐트러졌던 어드레스 조건을 다시 잡아주게 되는 효과를 가질 수 있다. 따라서 미스어드레싱 될 가능성은 크게 줄어들게 되어 안정되고 빠른 어드레스 방전 특성을 얻을 수 있게 된다.
또한, 1 프레임에서 램프업구간 및 램프다운구간을 모두를 가지는 리셋구간은 1회 뿐이고, 서브필드의 진행에 따라 램프다운이 종료되는 시점에 인가전압이 더해짐에 의한 방전량은 매우 미미하기 때문에 높은 명암비 특성을 가질 수 있으며, 리셋구간에서 램프업을 위한 시간이 필요없기 때문에 그 시간을 유지방전시간에 할당함으로써 휘도를 증가시킬 수 있다.
이때, 서브필드가 진행함에 따른 램프다운 종료 시점에서 Y 전극의 전압레벨이 감소되는 형태는 다양하게 변화시킬 수 있다.
도 5는 각 서브필드의 램프다운이 종료되는 시점에서 Y 전극의 전압레벨 Vyd이 변화되는 모습을 보여주는 도면이다.
도 5a는 램프다운이 종료되는 시점에서 Y 전극의 전압레벨이 서브필드의 진행에 따라 이전 서브필드에 비해 그 다음 서브필드에서 더 낮아지도록 함과 동시에, 동일한 서브필드 내에서도 어드레스구간에서 Y 전극들이 스캐닝되는 순서에 따라 각 Y 전극 별로 그 전압레벨 Vyd을 점진적으로 낮게 해준다. 이때, 각 서브필드에서 Y 전극들간의 전압레벨 Vyd 변화율은 서로 동일하다. 따라서, 전압레벨 Vyd은 1 프레임구간 동안 첫 번째 서브필드부터 마지막 서브필드까지 Y 전극들이 스캐닝되는 순서에 따라 각 Y 전극 별로 일정한 비율로 점점 감소되어 도 5a와 같이 일정 한 기울기를 갖는 직선 형태로 감소되도록 할 수 있다. 물론 도면으로 도시되지는 않았지만 각 서브필드 마다 그 전압의 감소율(직선의 기울기)이 달라지도록 할 수도 있다.
도 5b는 도 5a에서와 달리 동일한 서브필드 내에서는 램프다운이 종료되는 시점의 각 Y 전극들의 전압레벨 Vyd을 동일하게 한다. 반면에, 이웃하는 서브필드들 사이에서는 서브필드의 진행에 따라 그 전압레벨 Vyd을 단계적으로 일정 비율로 감소시킨다. 이에 따라, 1 프레임구간 동안 전압레벨 Vyd은 도 5b와 같이 매 서브필드 마다 일정 비율로 감소되는 계단모양으로 변화된다.
도 5c는 도 5b의 개념을 확장하여 이웃하는 두개의 서브필드 내에서 전압레벨 Vyd이 동일하게 되도록 한다. 즉, 도 5b에서와 같이 매 서브필드 마다 일정 비율로 전압레벨 Vyd을 감소시키지 않고 매 두개의 서브필드 마다 단계적으로 일정 비율로 감소시킨다. 본 실시예에서는 도 5c에서와 같이 최고 두 개의 서브필드들 단위로 전압레벨 Vyd이 단계적으로 감소되는 경우만을 나타내고 있으나, 이를 3개 이상의 서브필드들 단위로 확장할 수 있음은 당연하다.
또한, 도 5에서는 전압레벨 Vyd의 변화모습을 하나의 프레임에 대해서만 적용하여 설명하고 있으나 그 범위를 복수개의 프레임으로 연장시킬 수 있다. 예컨대, 제 1 프레임의 첫 번째 서브필드에서부터 제 2 프레임의 마지막 서브필드까지 도 5a에서와 같은 형태로 스캐닝 순서에 따라 각 Y 전극 단위로 연속적으로 전압레 벨 Vyd을 감소시킨 후, 제 3 프레임의 첫 번째 서브필드에서는 다시 그 전압레벨 Vyd이 제 1 프레임의 첫 번째 서브필드에서의 수준으로 재 설정되어 제 4 프레임의 마지막 서브필드까지 다시 연속적으로 감소되도록 할 수 있다. 이러한 경우 램프업 및 램프다운구간을 모두 가지는 리셋구간은 2 프레임 당 1회만 가지도록 하는 것이 바람직하며, 이로써 더 높은 명암비를 얻을 수 있고 유지방전 펄스를 인가할 수 있는 시간이 늘어남으로써 더 높은 휘도를 얻을 수 있다.
그리고, 도 5b 및 도 5c에서는 단계적으로 감소되는 전압의 폭이 일정하게 도시되어 있으나, 이러한 감소폭을 각 단계별로 다르게 설정될 수 있다.
도 6은 본 발명의 제 2 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도이다.
도 6에서는 각 서브필드의 어드레싱구간에서 스캐닝시 선택된 Y 전극의 전압레벨 Vys은 램프다운이 종료되는 시점의 전압레벨 Vyd-1, …, Vyd-n 에 따라 변화(감소)되지만, 선택되지 않은 Y 전극들의 전압레벨 Vyb는 모든 서브필드에서 변화되지 않고 일정하게 유지된다. 따라서, 두 전압 Vys, Vyb 사이의 전압차 Vg는 서브필드의 진행순서에 따라 도 6에서와 같이 Vg1, Vg2, …, Vgn로 점진적으로 증가하게 된다.
이때, 램프다운이 종료되는 시점의 Y 전극 전압레벨이 도 5에서와 같이 변화되는 경우, 전압차 Vg는 도 5에서와 반대로 일정 기울기로 증가(a)하게 되거나, 하나의 서브필드 단위(b) 또는 두개의 서브필드 단위(c)로 점진적으로 증가하게 된 다.
이처럼, 선택된 Y 전극의 전압레벨 Vys과 선택되지 않은 Y 전극들의 전압레벨 Vyb의 차를 서브필드의 진행에 따라 점점 크게 해줌으로써, 선택된 Y 전극에 의한 선택되지 않은 이웃 Y 전극으로의 간섭이 보다 확실하게 방지될 수 있게 된다.
도 7 및 도 8은 본 발명의 제 3 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도이다.
본 실시예에서는 어드레스구간에서의 방전을 보다 원활히 하기 위해, 램프다운이 종료된 시점의 Y 전극 전압레벨 Vyd을 도 5에서와 같이 점진적으로 감소시키면서, 동시에 어드레스구간에서 선택된 Y 전극의 전압레벨 Vys을 리셋구간에서 램프다운이 종료된 시점의 Y 전극 전압레벨 Vyd-1, …, Vyd-n 보다 일정레벨 낮게 인가한다.
즉, 상술된 실시예들에서는, 어드레스구간에서 선택된 Y 전극의 전압레벨 Vys을 리셋구간에서 램프다운이 종료된 시점의 Y 전극 전압레벨 Vyd-1, …, Vyd-n과 동일하게 하였으나, 본 실시예에서는 기 설정된 일정레벨 만큼 낮게 인가한다. 이에 따라, 전극간의 인가전압 Va 이 상술된 실시예들에서 보다 Vys - Vyd 만큼 더 크게되어 어드레스방전이 더 원활하게 이루어져 어드레스방전에 필요한 시간을 단축시킬 수 있게 된다.
이때, 도 7은 도 4에서와 같이 어드레스구간에서 선택된 Y 전극의 전압레벨 Vys 과 선택되지 않은 Y 전극의 전압레벨 Vyb 사이의 전압차가 Vg 로 일정하게 유지되 는 경우를 나타내며, 도 8은 도 6에서와 같이 그 전압차가 Vg1, Vg2, …, Vgn로 점진적으로 증가되는 경우를 나타낸다.
도 9는 본 발명의 제 4 실시예에 따라 Y 전극에 인가되는 펄스파형을 나타내는 파형도이다.
상술된 실시예에서는 서브필드의 진행에 따라 램프다운이 종료된 시점의 Y 전극 전압레벨 Vyd을 도 5에서와 같이 낮게 해주었으나, 본 실시예에서는 전압레벨 Vyd은 일정하게 유지하면서 어드레스구간에서 선택된 Y 전극의 전압레벨 Vys을 서브필드의 진행에 따라 Vys-1, Vys-2, …, Vys-n 으로 점진적으로 낮게 인가해준다.
이때, 어드레스구간에서, 선택되지 않은 Y 전극의 전압레벨 Vyb 은 선택된 Y 전극의 전압레벨이 감소되는 만큼 함께 감소시켜 서브필드의 진행과 상관없이 선택된 Y 전극과 선택되지 않은 Y 전극 사이의 전압레벨 차를 일정하게 유지시켜준다(도 7에 대응되는 방법). 또는, 어드레스구간에서, 선택되지 않은 Y 전극의 전압레벨 Vyb 을 서브필드의 진행과 상관없이 항상 일정하게 유지시킴으로써, 선택된 Y 전극과 선택되지 않은 Y 전극 사이의 전압레벨 차가 서브필드의 진행에 따라 점점 커지도록 할 수도 있다(도 8에 대응되는 방법).
본 실시예에서는 램프다운이 종료된 시점에서 Y 전극의 전압레벨 Vyd과 어드레스구간에서 선택된 Y 전극의 전압레벨 Vys-1, Vys-2, …, Vys-n 의 차를 서브필드의 진행에 따라 점점 크게 해줌으로써, 종래와 같이 서브필드의 진행에 따라 램프다운 이 종료된 시점의 Y 전극 전압레벨 Vyd이 변하지 않아 이전 서브필드에서 유지방전이 이루어지지 않은 오프셀이 다시 방전되지 않더라도 어드레스 방전 특성을 개선시킬 수 있게 된다. 이는 오프셀에서 서브필드가 진행함에 따라 어드레스 방전 조건의 악화 정도가 심해지는 것을 고려한 것이다.
이때, 어드레스구간에서 선택된 각 Y 전극들의 전압레벨 Vys-1, Vys-2, …, Vys-n 은 도 5에서와 같은 형태들로 변화될 수 있다.
상술된 실시예들에서는 Y 전극에 인가되는 펄스의 파형을 개선시켜 안정되고 빠른 어드레스 특성, 높은 명암비 및 높은 휘도를 얻을 수 있는 방법들을 개시하였으나, X 전극에 인가되는 펄스의 파형을 개선시킴으로써 역시 같은 효과를 얻을 수 있다.
도 10 및 도 11은 본 발명의 제 5 실시예에 따라 X 전극에 인가되는 펄스파형의 형태를 나타내는 파형도이다.
상술된 도 4에 대한 설명에서, 램프다운이 종료되는 시점의 각 전극간의 관계는 수학식 1 및 2를 만족시키며, X-Y 전극간 및 A-Y 전극간의 관계는 수학식 3 및 4를 만족시켜야 한다고 설명하였었다.
즉, 램프다운이 종료되는 시점의 인가전압 Va를 증가시키기 위해서는 상술되 실시예들에서와 같이 램프다운이 종료되는 시점의 Y 전극 전압레벨 Vyd를 점점 낮게 인가하는 방법도 있지만, 반대로 도 10 및 11에서와 같이 X 전극의 전압레벨 Vxd을 점점 높게 상승시킴으로써도 그 목적을 달성할 수 있다. 이때, 도 10은 동일한 서브필드 내에서는 동일한 레벨을 가지며 서브필드의 진행에 따라 단계적으로 전압레벨을 상승시키는 경우이며, 도 11은 서브필드가 진행됨에 따라서 증가시키는 것 뿐만 아니라 동일한 서브필드 내에서도 점진적으로 전압레벨을 증가시키는 경우이다.
그러나, 수학식 3 및 4에서 알 수 있듯이, X 전극의 전압의 증가는 이론적으로 X-Y 전극간만의 인가전압을 증가시키는 것이며, A-Y 전극간에는 인가전압의 증가는 없다. 즉, Y 전극의 전압레벨 Vyd을 서브필드의 진행에 따라 감소시켜 인가전압 Va을 더 주게 되면 이전 서브필드에서 오프되었던 셀에 대해 램프다운에서 X-Y 전극간 및 A-Y 전극간 모두에 방전을 유발하게 되지만, X 전극의 전압레벨 Vxd을 서브필드의 진행에 따라 증가시켜 인가전압 Va을 더 주는 것은 이전 서브필드에서 오프되었던 셀에 대해 램프다운에서 X-Y 전극간 만 방전을 유발하게 된다. 그러나, X-Y 전극간에서만 방전이 일어나더라도 시간 경과에 따른 오프셀의 공간 전하 손실 및 벽전하의 흐트러짐을 보상해주는 효과가 있기 때문에, 안정되고 빠른 어드레스 조건을 가질 수 있다.
서브필드의 진행에 따라 X 전극의 전압레벨 Vxd을 상승시키는 방법은 도 12에 도시되어 있으며, 이는 전압을 증가시킨다는 점을 제외하고는 도 5에서와 그 원리가 동일하며, 적용되는 범위도 상술한 바와 같이 하나의 프레임이 아닌 복수개의 프레임으로 확장할 수 있다. 또한, 도면에는 도시되지 않았지만 Y 전극에 인가되 는 펄스의 파형에서 전압레벨 Vyd을 점차적으로 감소시키는 특징 이외의 다른 특징들은 본 실시예에서 적용이 가능하다.
도 13은 본 발명의 제 6 실시예에 따른 펄스의 파형을 나타내는 파형도이다.
수학식 1 및 3에서와 같이, 인가전압 Vaxy에 따라 램프다운시 그 방전량이 달라지고 램프다운 종료시 생성되는 벽전압 Vwxy의 크기 또한 달라진다. 이때, 인가전압 Va이 너무 낮으면 X 전극이 양인 경우의 벽전압이 크게 생성되고, 반대로 인가전압 Va이 너무 크면 Y 전극이 양인 경우의 벽전압이 크게 생성된다. 리셋구간에서 생성된 벽전압 Vw가 지나치게 크게 되면, 어드레스 방전을 하지 않아 오프되어야 할 셀이 이후 유지방전구간에서 유지방전펄스에 의해 오방전 할 가능성이 크게 된다.
상술된 실시예들 중에서, 램프다운 종료 시점에서 Y 전극의 전압레벨 Vyd을 서브필드의 진행에 따라 낮게 해주는 방법을 적용하는 경우, 인가전압이 커지게 되면 Y 전극이 양인 경우 큰 벽전압이 생성될 가능성이 있다. 따라서, 본 실시예에서는 서브필드의 진행에 따라 Y 전극의 전압레벨 Vyd을 낮게 해주는 동시에 X 전극의 전압레벨 Vxd도 낮게 해주어 X-Y 전극간에 Y 전극이 양인 경우에 큰 벽전압이 생성되는 것을 억제함으로써 유지방전구간의 마진을 넓게 해준다.
한편 수학식 2 및 4에서와 같이, 서브필드가 진행함에 따라 X 전극의 전압레벨 Vxd을 낮게 해주는 것은 A-Y 전극간의 인가전압 Vaay에는 영향을 주지 않기 때 문에 이전 서브필드에서 유지방전하지 않은 오프셀이 이후 서브필드의 램프다운에서 더 낮아진 Y 전극의 전압 Vyd에 의해 A-Y 전극간의 방전을 유발할 수 있다. 오프셀에 있어서, 만약 Y 전극 전압레벨 Vyd의 감소 정도와 X 전극 전압레벨 Vxd의 감소 정도가 같다면, X-Y 전극간의 방전은 유발되지 않고 A-Y 전극간의 방전만 유발되며, 그 감소 정도가 Vxd가 작다면 X-Y 전극간의 방전도 유발된다. 이때, Y 전극 전압레벨 Vyd와 X 전극 전압레벨 Vxd의 감소 비율은 적용되는 패널의 전기적 방전 특성에 따라 같게 또는 다르게 결정될 수 있으며, Vy를 서브필드의 진행에 따라 감소시키는 데이 있어 Y 전극에 인가되는 전압들간의 관계(Vys, Vyb, Vyd 등의 설정) 즉 파형의 형태는 상술된 실시예들에서와 같이 다양하게 적용될 수 있다.
상술된 실시예들에서는 램프업 및 램프다운구간이 모두 있는 리셋구간이 한개인 경우에 대해 설명하고 있으나, 패널에 대한 동작특성에 따라 램프업 및 램프다운구간이 모두 있는 리셋구간이 복수개로 설정될 수도 있다. 이러한 경우, 서브필드의 진행에 따라 Vyd 또는 Vys 의 감소 또는 Vxd의 증가는 첫 번째 램프업 및 셀다운이 모두 있는 서브필드에서부터 감소 또는 증가를 시작해서 두 번째로 램프업 및 램프다운이 모두 있는 서브필드의 바로 이전 서브필드까지 지속되다가, 두 번째로 램프업 및 램프다운이 모두 있는 서브필드에서는 다시 첫 번째 램프업 및 램프다운이 모두 있는 서브필드와 같은 수준의 전압이 되도록 설정된다. 그리고 이러한 과정은 램프업 및 램프다운이 모두 있는 서브필드의 수 만큼 반복된다. 이처럼, 리셋구간에 램프업 및 램프다운이 모두 있는 서브필드의 수가 증가하게 되면, 명암비 면에서는 다소 불리할 수 있지만, 어드레스방전 특성을 향상시킬 수 있 다는 점에서는 더 좋은 결과를 가져올 수 있어 어드레스방전에 필요한 시간을 줄일 수 있는 효과가 더 커지게 된다.
또한, 램프업 및 램프다운이 모두 있는 서브필드를 하나의 프레임에 복수개 적용하는 경우, 램프업이 종료되는 전압레벨 Vyr을 각각 다르게 설정할 수 있다.
그리고, 램프업 및 램프다운이 모두 있는 서브필드의 위치도 패널의 전기적 특성에 따라 다르게 설정할 수 있다. 예컨대, 램프업 및 램프다운이 모두 있는 서브필드를 1 프레임에 1회 적용할 때, 그 위치를 꼭 첫 번째 서브필드에 적용하지 않고 패널의 전기적 특성에 따라 다른 서브필드에 적용할 수 있다.
상술한 바와 같은 본 발명의 플라즈마 디스플레이 패널 구동방법은 패널의 Y 전극 또는 X 전극에 인가되는 펄스의 파형을 개선시킴으로써 안정되고 빠른 어드레스 방전 특성을 가지면서 동시에 높은 명암비와 충분한 유지방전시간을 할당하여 높은 휘도를 확보할 수 있도록 해준다.

Claims (45)

  1. 하나의 프레임이 리셋구간, 어드레스구간 및 유지방전구간으로 분리되는 복수개의 서브필드들로 구분되고, 상기 서브필드들의 방전에 의해 패널의 계조를 표현하는 플라즈마 디스플레 패널의 구동방법에 있어서,
    각 리셋구간에서, 램프다운이 종료되는 시점의 스캔전극(Y 전극)의 전압레벨을 상기 서브필드들의 진행에 따라(즉, 시간의 경과에 따라) 점차 낮추어 주는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  2. 하나의 프레임이 리셋구간, 어드레스구간 및 유지방전구간으로 분리되는 복수개의 서브필드들로 구분되고, 상기 서브필드들의 방전에 의해 패널의 계조를 표현하는 플라즈마 디스플레 패널의 구동방법에 있어서,
    각 어드레스구간에서, 스캐닝시 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨을 상기 서브필드의 진행에 따라 점점 낮추어 주는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  3. 제 1항 또는 제 2항에 있어서,
    선택된 스캔전극에 인가되는 스캔펄스의 전압레벨과 선택되지 않은 스캔전극에 인가되는 스캔펄스의 전압레벨의 차는 모든 서브필드에서 일정하게 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  4. 제 1항 또는 제 2항에 있어서,
    상기 어드레스구간에서, 선택되지 않은 스캔전극에 인가되는 스캔펄스의 전압레벨은 일정하게 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  5. 제 1항에 있어서,
    상기 램프다운이 종료되는 시점의 스캔전극의 전압레벨은,
    적어도 하나의 프레임 단위로, 첫 번째 서브필드에서부터 마지막 서브필드까지 스캐닝되는 순서에 따라 각 스캔전극 별로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  6. 제 2항에 있어서,
    상기 어드레스구간에서 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨은,
    적어도 하나의 프레임 단위로, 첫 번째 서브필드에서부터 마지막 서브필드까지 스캐닝되는 순서에 따라 각 스캔전극 별로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  7. 제 5항 또는 제 6항에 있어서,
    스캐닝되는 순서에 따라 감소되는 전압레벨의 변화율은 상기 첫 번째 서브필드에서부터 상기 마지막 서브필드까지 일정한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  8. 제 5항 또는 제 6항에 있어서,
    스캐닝되는 순서에 따라 감소되는 전압레벨의 변화율은 각 서브필드 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  9. 제 5항 또는 제6항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간은 하나만 존재하고 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  10. 제 9항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    패널의 특성에 따라 상기 적어도 하나의 프레임을 이루는 복수개의 서브필드들 중 임의의 서브필드에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  11. 제 5항 또는 제 6항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간이 복수개 존재하며 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  12. 제 11항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    각 프레임 마다 복수개 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  13. 제 11항에 있어서,
    상기 램프업 및 램프다운이 모두 있는 복수개의 리셋구간에서 램프업이 종료되는 시점의 전압레벨은 각 리셋구간 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  14. 제 1항에 있어서,
    상기 램프다운이 종료되는 시점의 스캔전극의 전압레벨은,
    적어도 하나의 프레임 단위로, 동일한 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  15. 제 2항에 있어서,
    상기 어드레스구간에서 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨은,
    적어도 하나의 프레임 단위로, 동일한 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  16. 제 14항 또는 제 15항에 있어서, 상기 단계적으로 감소되는 전압의 폭은
    각 단계별로 서로 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  17. 제 14항 또는 제 15항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간은 하나만 존재하고 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  18. 제 17항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    패널의 특성에 따라 상기 적어도 하나의 프레임을 이루는 복수개의 서브필드들 중 임의의 서브필드에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  19. 제 14항 또는 제 15항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간이 복수개 존재하며 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  20. 제 19항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    각 프레임 마다 복수개 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  21. 제 19항에 있어서,
    상기 램프업 및 램프다운이 모두 있는 복수개의 리셋구간에서 램프업이 종료되는 시점의 전압레벨은 각 리셋구간 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  22. 제 1항에 있어서,
    상기 램프다운이 종료되는 시점의 스캔전극의 전압레벨은,
    적어도 하나의 프레임 단위로, 적어도 두 개의 이웃하는 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  23. 제 2항에 있어서,
    상기 어드레스구간에서 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨은,
    적어도 하나의 프레임 단위로, 적어도 두 개의 이웃하는 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 낮아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  24. 제 22항 또는 제 23항에 있어서, 상기 단계적으로 감소되는 전압의 폭은
    각 단계별로 서로 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  25. 제 22항 또는 제 23항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간은 하나만 존재하고 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  26. 제 25항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    패널의 특성에 따라 상기 적어도 하나의 프레임을 이루는 복수개의 서브필드들 중 임의의 서브필드에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  27. 제 22항 또는 제 23항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간이 복수개 존재하며 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  28. 제 27항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    각 프레임 마다 복수개 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  29. 제 27항에 있어서, 상기 램프업 및 램프다운이 모두 있는 복수개의 리셋구간에서 램프업이 종료되는 시점의 전압레벨은 각 리셋구간 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  30. 제 1항 또는 제 2항에 있어서,
    램프다운구간 및 어드레스구간에서, 서스테인전극(X 전극)의 전압레벨을 상기 서브필드들의 진행에 따라 점점 낮추어 주는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  31. 제 1항에 있어서, 상기 어드레스구간에서, 선택된 스캔전극에 인가되는 스캔펄스는 상기 램프다운이 종료되는 시점의 스캔전극의 전압레벨과 동일한 레벨을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  32. 제 1항에 있어서, 상기 어드레스구간에서, 선택된 스캔전극에 인가되는 스캔펄스의 전압레벨은 상기 램프다운이 종료되는 시점의 스캔전극의 전압레벨 보다 일정 수준 낮게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  33. 제 31항에 있어서, 상기 어드레스구간에서, 선택된 스캔전극에 인가되는 스캔펄스의 전압과 선택되지 않은 스캔전극에 인가되는 스캔펄스의 전압의 차는 일정하게 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  34. 제 31항에 있어서, 상기 어드레스구간에서, 선택되지 않은 스캔전극에 인가되는 스캔펄스의 전압레벨은 일정하게 유지되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  35. 하나의 프레임이 리셋구간, 어드레스구간 및 유지방전구간으로 분리되는 복수개의 서브필드들로 구분되고, 상기 서브필드들의 방전에 의해 패널의 계조를 표현하는 플라즈마 디스플레 패널의 구동방법에 있어서,
    각 리셋구간에서, 램프다운이 종료되는 시점의 서스테인전극(X 전극)의 전압레벨을 상기 서브필드들의 진행에 따라(즉, 시간의 경과에 따라) 점차 높여주는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  36. 제 35항에 있어서,
    상기 램프다운이 종료되는 시점의 서스테인전극의 전압레벨은
    적어도 하나의 프레임 단위로, 첫 번째 서브필드에서부터 마지막 서브필드까지 스캐닝되는 순서에 따라 각 서스테인전극 별로 점점 높아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  37. 제 36항에 있어서,
    스캐닝되는 순서에 따라 증가되는 전압레벨의 변화율은 상기 첫 번째 서브필드에서부터 상기 마지막 서브필드까지 일정한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  38. 제 36항에 있어서,
    스캐닝되는 순서에 따라 증가되는 전압레벨의 변화율은 각 서브필드 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  39. 제 35항에 있어서,
    상기 램프다운이 종료되는 시점의 서스테인전극의 전압레벨은
    적어도 하나의 프레임 단위로, 동일한 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 높아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  40. 제 35항에 있어서,
    상기 램프다운이 종료되는 시점의 서스테인전극의 전압레벨은
    적어도 하나의 프레임 단위로, 적어도 두 개의 이웃하는 서브필드 내에서는 동일한 레벨을 가지면서 서브필드의 진행순서에 따라 단계적으로 점점 높아지는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  41. 제 36항, 제 39항 및 제 40항 중 어느 한 항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간은 하나만 존재하고 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  42. 제 41항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    패널의 특성에 따라 상기 적어도 하나의 프레임을 이루는 복수개의 서브필드들 중 임의의 서브필드에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  43. 제 36항, 제 39항 및 제 40항 중 어느 한 항에 있어서,
    상기 적어도 하나의 프레임에서, 램프업 및 램프다운이 모두 있는 리셋구간이 복수개 존재하며 나머지 리셋구간에서는 램프다운만 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  44. 제 43항에 있어서, 상기 램프업 및 램프다운이 모두 있는 리셋구간은
    각 프레임 마다 복수개 존재하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
  45. 제 43항에 있어서,
    상기 램프업 및 램프다운이 모두 있는 복수개의 리셋구간에서 램프업이 종료되는 시점의 전압레벨은 각 리셋구간 마다 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동방법.
KR1020050046751A 2005-06-01 2005-06-01 플라즈마 디스플레이 패널 구동방법 KR101105170B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050046751A KR101105170B1 (ko) 2005-06-01 2005-06-01 플라즈마 디스플레이 패널 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050046751A KR101105170B1 (ko) 2005-06-01 2005-06-01 플라즈마 디스플레이 패널 구동방법

Publications (2)

Publication Number Publication Date
KR20060125001A KR20060125001A (ko) 2006-12-06
KR101105170B1 true KR101105170B1 (ko) 2012-01-12

Family

ID=37729460

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050046751A KR101105170B1 (ko) 2005-06-01 2005-06-01 플라즈마 디스플레이 패널 구동방법

Country Status (1)

Country Link
KR (1) KR101105170B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090035196A (ko) * 2007-10-05 2009-04-09 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100900065B1 (ko) * 2007-11-01 2009-06-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법 및 그를 이용한플라즈마 디스플레이 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000034676A (ko) * 1998-11-30 2000-06-26 김영남 플라즈마 표시패널 구동방법
KR20050012467A (ko) * 2003-07-25 2005-02-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000034676A (ko) * 1998-11-30 2000-06-26 김영남 플라즈마 표시패널 구동방법
KR20050012467A (ko) * 2003-07-25 2005-02-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치

Also Published As

Publication number Publication date
KR20060125001A (ko) 2006-12-06

Similar Documents

Publication Publication Date Title
JP4636901B2 (ja) プラズマディスプレイ装置およびその駆動方法
US7907103B2 (en) Plasma display apparatus and driving method thereof
US20060244685A1 (en) Plasma display apparatus and image processing method thereof
JP2006113585A (ja) プラズマディスプレイ装置及びその駆動方法
JP5081618B2 (ja) プラズマディスプレイパネル装置とその駆動方法
US7602355B2 (en) Plasma display apparatus and driving method thereof
KR101105170B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100551126B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100517472B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20040145542A1 (en) Method of driving plasma display panel
EP1672610A1 (en) Plasma display apparatus and driving method thereof
KR100697891B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20090044780A (ko) 플라즈마 디스플레이 장치
KR100941576B1 (ko) 플라즈마 디스플레이 패널 구동 방법
WO2010146827A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100938683B1 (ko) 플라즈마 디스플레이 장치 및 구동 방법
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
JP2009522600A (ja) プラズマディスプレイパネルにおいてアドレシング時間を大幅に短縮する駆動方法
US20080122749A1 (en) Method of driving plasma display panel
KR100817793B1 (ko) 리셋기간을 단축하고 암실 명암비를 높이기 위한 새로운ac pdp의 구동방법
KR100634695B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100622697B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100735737B1 (ko) 교류형 플라즈마 디스플레이의 명암비 향상방법 및 장치
KR100686465B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100522707B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee