KR101048703B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR101048703B1
KR101048703B1 KR1020040060233A KR20040060233A KR101048703B1 KR 101048703 B1 KR101048703 B1 KR 101048703B1 KR 1020040060233 A KR1020040060233 A KR 1020040060233A KR 20040060233 A KR20040060233 A KR 20040060233A KR 101048703 B1 KR101048703 B1 KR 101048703B1
Authority
KR
South Korea
Prior art keywords
common voltage
guide ring
line
liquid crystal
conductive line
Prior art date
Application number
KR1020040060233A
Other languages
English (en)
Other versions
KR20060011398A (ko
Inventor
박희영
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020040060233A priority Critical patent/KR101048703B1/ko
Publication of KR20060011398A publication Critical patent/KR20060011398A/ko
Application granted granted Critical
Publication of KR101048703B1 publication Critical patent/KR101048703B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Abstract

본 발명은 각 패널에 발생된 정전기를 빠르게 외부로 빠져나가게 하기에 용이한 정전기 저감용 액정표시장치를 제공하기 위한 것으로, 이와 같은 목적을 달성하기 위한 액정표시장치는 대형 유리 기판에 복수개 형성된 패널들과; 상기 유리 기판의 가장자리에 형성된 가이드 링과; 상기 가이드 링과 일체로 상기 패널들의 사이에 일방향으로 형성된 도전성 라인들과; 상기 각 패널의 4 모서리 부분 중 적어도 한 부분에 공통전압배선을 구비하여 형성된 공통전압 인가부와; 상기 공통전압배선과 상기 도전성 라인의 각 상부에 제 1, 제 2 콘택홀을 구비하여 적층 형성된 게이트절연막과 보호막; 상기 제 1, 제 2 콘택홀을 통하여 상기 공통전압배선과 상기 도전성 라인을 연결하도록 상기 보호막상에 형성된 투명전극패턴을 포함함을 특징으로 한다.
정전기, 투명도전패턴, 가이드 링, 도전성 라인

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
도 1은 일반적인 COG 방식의 액정표시장치의 부분 평면도
도 2a는 입력 배선이 하부기판에 형성된 COG 방식의 부분 평면도
도 2b는 은접점에 의해 접촉된 상,하부기판의 개략적 단면도
도 3은 COG 방식으로 형성할 종래 기술에 따른 액정표시장치의 패널 분리전의 평면 구성도
도 4는 도 3의 Ⅰ-Ⅰ'선상을 자른 구조 단면도
도 5는 COG 방식으로 형성할 본 발명의 제 1 실시예에 따른 액정표시장치의 패널 분리전의 평면 구성도
도 6은 도 5의 Ⅱ-Ⅱ' 부분을 자른 구조 단면도
도 7은 COG 방식으로 형성할 본 발명의 제 2 실시예에 따른 액정표시장치의 패널 분리전의 평면 구성도
도 8은 도 7의 Ⅲ-Ⅲ' 부분을 자른 구조 단면도
* 도면의 주요 부분에 대한 부호의 설명 *
150, 170 : 유리 기판 151, 171 : 패널
152, 172 : 가이드 링 152a, 172a : 공통전압 배선
152b, 175 : 도전성 라인 153, 173 : 공통전압 인가부
154, 174 : 게이트절연막 155, 176 : 보호막
156a, 177a : 제 1 콘택홀 156b, 177b : 제 2 콘택홀
157 : 투명전극패턴 177c : 제 3 콘택홀
177d : 제 4 콘택홀 178a : 제 1 투명전극패턴
178b : 제 2 투명전극패턴
본 발명은 액정표시장치에 대한 것으로, 특히 정전기 저감용 액정표시장치에 관한 것이다.
일반적으로, 액정표시장치는 투명한 상부기판과 하부기판을 포함하고, 상기 상부기판과 하부기판 사이에 주입되는 액정(liquid crystal(LC))을 포함한다.
액티브매트릭스형 액정표시장치(AMLCD)일 경우, 상기 하부기판에는 다수의 화소에 대응하는 다수의 스위칭소자가 매트릭스 형태로 형성된다. 상기 스위칭소자는 소오스전극과 드레인전극과 게이트전극으로 구성되는 박막트랜지스터를 예로 들 수 있다.
이때, 상기 게이트전극에 주사신호(scanning signal)를 전달하는 게이트라인과 상기 소오스전극에 데이터신호를 전달하기 위한 데이터라인이 구성되며, 상기 게이트라인과 데이터라인은 절연막을 사이에 두고 서로 교차되어 형성된다. 또한, 상기 각 화소마다 상기 드레인전극과 접촉하는 화소전극이 형성되어 있다.
한편, 상부기판에는 투명한 도전성금속을 증착하여 공통전극(common electrode)을 형성한다. 이때, 상기 액정표시장치가 컬러 표시 수단일 경우에는, 상기 상부기판 상에 컬러필터(color filter)를 부착한 후, 상기 컬러필터 상에 공통전극을 형성한다.
전술한 바와 같이 구성된 하부기판과 상부기판은 접착제(sealant)에 의해 서로 부착되고 액정(LC : liquid crystal)이 주입되어 액정패널을 구성하게 된다.
이와 같이 제작되는 액정표시장치는 상기 게이트전극에 인가되는 주사신호의 제어로 상기 데이터라인을 통해 액정으로 신호전압이 전달되며, 이와 같은 가변적인 데이터전압은 액정의 분극상태를 단계적으로 바꾸기 때문에 액정표시장치에서의 그레이레벨(grey level)을 다양하게 표현할 수 있다.
액정표시장치는 상기 액정패널의 하부기판에 형성된 각 라인에 신호를 인가하는 수단이 되는 구동 IC를 다양한 방식으로 탑재하게 되며, 이러한 기술은 다양하게 구사될 수 있다.
예를 들면, COB(chip on board), TCP(tape carrier package), COG(chip on glass)등의 방법이 있다.
상기 COB(chip on board)방법은 세그먼트(segment)방식의 액정표시장치 또는 낮은 해상도를 가지는 액정패널의 경우에 해당하며, 리드(lead)의 수가 적기 때문에 구동IC가 프린트 회로기판(printed circuit board)위에 있고, 상기 프린트 회로기판의 리드를 상기 액정패널과 소정의 방법으로 연결하는 방식이다.
그러나, 고해상도의 액정표시장치가 요구됨에 따라 엄청난 수의 리드를 갖는 구동IC를 상기 프린트 회로기판에 장착하기가 용이하지 않게 되었다.
또 다른 방식인 테이프 캐리어 패키지(Tape Carrier Package: TCP)의 경우는 고분자 필름 위에 구동 IC칩을 실장하는 패키지다.
이 기술은 LCD뿐 아니라 휴대용 전화기등 경박단소의 패키지가 필요한 제품에서 많이 사용되는 방법이다.
또 다른 방식인 상기 칩온 글라스 방식(Chip On Glass :COG)으로 칩을 패널 상에 집적 실장함으로써 접속안정이 우수하고 접속 단자의 부가가 없어 미세 피치의 실장을 할 수 있다.
상기 칩온 글라스 방식(COG)은 프린트 회로기판 대신 다층 플렉시블 프린트 회로 기판(flexible print circuit board)이 패널에 ACF(Anisotropic Conductive Film)로 접촉되어 IC에 입력신호를 주게 된다.
상기 칩온 글라스 방식의 가장 큰 장점은 비용절감과 신뢰성이 향상된다는 것이다.
이하, 첨부 도면을 참조하여 일반적인 COG 방식의 액정표시장치에 대하여 설명하면 다음과 같다.
일반적인 COG방식의 액정표시장치는, 도 1에 나타낸 바와 같이, 상부기판(1), 하부기판(2), PCB기판(10), FPC(Flexible Printed Circuit)(20), 그리고 데이터 전송 케이블(12)등으로 구성된다. 상기 상부기판(1)은 도면에는 도시되지 않았지만, 한쪽 면에 편광판이 부착되어 있고, 반대 면에는 칼라 필터와 공통 전극이 형성되어 있다. 그리고, 상기 하부기판(2)은 상부기판(1)보다 넓은 면적을 가지며, 도면에는 도시되지 않았지만, 한쪽 면에는 편광판이 부착되어 있다. 그리고, 하부기판(2)에서 편광판이 부착되지 않은 반대면은 상기 상부기판(1)의 공통 전극과 대향하도록 구성되며, 도 1에 도시한 바와 같이 주사선 구동IC(30), 신호선 구동IC(40), 주사선(23) 그리고, 주사선(23)과 서로 직교하여 형성되는 신호선(44)을 포함하여 구성된다.
상기 신호선구동IC(40)는 PCB기판(10)의 구동회로로부터 생성된 R·G·B(Red·Green·Blue)신호와 SSC(Shift Start Clock)신호, LP(Latch Pulse), 감마(Gamma)신호, 아날로그 접지 신호, 디지털 접지 신호, 3.3V 디지털 전원, 4.2V 아날로그 전원, 공통 전압(Vcom), 축적전압(Vst) 등, 각종 입력신호를 인가받는다. 이 때, 상기 입력신호가 흐르는 신호선구동입력배선(21)은 FPC(20)와 상기 신호선구동IC(40)에 접속된다. 또한 그 신호선구동IC(40)의 출력 배선(42)은 신호선(44)의 각 라인과 일대일 접속을 이룬다.
상기 주사선구동IC(30)는 주사선구동입력배선(21)을 통해 FPC(20)로부터 PCB기판(10)의 구동회로의 주사입력신호를 입력받아 액정표시장치의 구동에 필요한 주사전압을 생성하여 출력단자로 출력한다. 이때, 주사선구동IC(30)의 출력단자는 주사선출력배선(32)을 통해 주사선(23)의 각 라인과 일대일 접속을 이룬다.
상기 데이터전송케이블(12)은 상기 PCB기판의 구동회로에서 생성된 신호를 상기 FPC(20)의 신호선구동입력배선(21)에 인가하기 위해 PCB기판(10)과 FPC(20)를 연결하도록 설치된다. 즉, 상기 PCB기판(10)의 구동회로에서 생성된 신호는 데이터전송 케이블(12)을 거쳐 FPC(20)의 신호선구동입력배선(21)으로 인가된다.
그러나, 도 1에 나타낸 액정표시장치는 FPC(20)의 단가가 비싸므로, 제조원가가 높다. 그래서, 상기 FPC의 사용량을 줄이기 위하여 도 2a에 도시한 바와 같이, 신호선구동IC(40)와 주사선구동IC(30)의 입력배선이 하부기판에 직접 형성된 구조를 가진 액정표시장치도 개발되었다. 즉, 도 2a에 도시된 액정표시장치는 PCB기판(10), 전송선이 형성된 FPC(20), 상부기판(1), 그리고 하부기판(2)으로 구성된다.
상기 하부기판(2)은 하부기판(2)에 직접 실장된 주사선구동IC(30)의 입력배선(71), 하부기판(2)에 직접 실장된 신호선구동IC(40)의 입력배선(70), 및 공통전압배선(미도시, 상기 70의 일부)과, 주사선 구동IC(30), 신호선 구동IC(40), 주사선(33), 그리고 신호선(44)으로 구성된다.
상기 상부기판(1)에는 공통전극(50)이 형성되어 있고, 상기 공통전극(50)은 은접점(51)을 통해 하부기판(2)의 공통전압배선(52)에 연결된다. 도 2a는 상부기판(1)과 하부기판(2)이 적층된 평면도이고, 도 2b는 상부기판(1)과 하부기판(2)이 적층된 단면도이다. 도 2b에 나타낸 바와 같이 상부기판(1)의 공통전극(50)은 하부기판(2)의 공통전압배선(52)에 연결되어 있다.
도 2a에 나타낸 종래의 액정표시장치는 PCB기판(10)의 구동회로에서 액정표시장치의 구동에 필요한 각종 입력신호가 생성되고, 상기 입력신호는 FPC(20)의 전송선으로 입력되는 구조를 지닌다. 상기 FPC(20)의 각 전송선은 하부기판(2)에 직접 실장된 주사선구동IC(30)의 입력배선(71)과, 하부기판(2)에 직접 실장된 신호선 구동IC(40)의 입력배선(70)에 일대일 접속을 이룬다.
상기 입력배선(70, 71)에 인가된 각 입력신호들은 주사선 구동IC(30)와 신호선 구동IC(40)의 입력으로 작용하고, 상기 주사선, 신호선 구동IC(30, 40)의 출력신호는 각 주사선(23)과 신호선(44)에 인가된다. 그리고, 상기 출력신호가 인가된 상기 주사선(23)과 신호선(44)의 신호에 따라 액정표시장치가 구동된다.
이하, 첨부 도면을 참조하여 종래 기술에 따른 액정표시장치에 대하여 설명하면 다음과 같다.
도 3은 COG 방식으로 형성할 종래 기술에 따른 액정표시장치의 패널 분리전의 평면 구성도이고, 도 4는 도 3의 Ⅰ-Ⅰ'선상을 자른 구조 단면도이다.
종래의 액정표시장치는 COG 방식의 액정표시장치를 구성할 경우를 나타낸 것으로, 대형 유리 기판(130)에 복수개의 패널(131)들이 형성되어 있고, 상기 대형 유리 기판(130)의 가장자리에는 가이드 링(132)이 형성되어 있다.
이때 각 패널(31)에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역마다 구비된 화소전극으로 구성되어 있다.
그리고 가이드 링(132)은 상기 패널(131)의 각 구성요소 중 게이트라인과 동일층에 형성된 것으로, 외부로 부터 이물질이 패널(131)에 튀는 것을 방지하기 위한 보호 역할 및 차후에 얼라인 마크 형성시에 기준 라인으로 사용된다.
상기 패널(131)은 상,하부기판으로 구성된 액정패널의 하부기판에 해당되는 것으로, 각 패널(131)의 4 모서리 부분 중 적어도 한 부분에 상부기판의 공통전극 과 은접점(Ag dot)을 통해서 연결될 공통전압 인가부(133)가 구성되며, 상기 은접점이 형성될 공통전압 인가부(133)에는 공통전압배선(132a)이 형성된다.
도 4는 가이드 링(132)과 상기 공통전압 인가부(133)를 자른 단면도로써, 대형 유리기판(130)의 가장자리에 가이드 링(132)이 형성되어 있고, 상기 가이드 링(132)과 동일층에 공통전압배선(132a)이 형성되어 있으며, 상기 가이드 링(132)과 공통전압배선(132a)을 포함한 대형 유리기판(130)상에 상기 공통전압배선(132a)의 일영역이 드러나도록 콘택홀(136)을 갖는 게이트절연막(134) 및 보호막(135)이 적층 형성되어 있으며, 상기 콘택홀(136) 및 이에 인접한 보호막(135) 상부에 투명전극(137)이 형성되어 있다. 이때 투명전극(137)은 콘택홀(136)을 통해서 공통전압배선(132a)과 콘택되어 있으며, 차후에 은접점이 형성될 영역이다.
상술한 바와 같이, 가이드 링(132)은 각 패널(131)과 격리되어 있다.
상기와 같이 각 패널(131)이 분리되어 있고, 가이드 링도 각 패널과 분리되어 있음으로, 상기 각 패널(131)에 정전기가 발생하게 될 경우, 상기와 같은 구조에서는 정전기를 빠르게 외부로 빠져나가게 하는데 한계가 있다. 상기와 같이 각 패널이 정전기에 취약한 구조이므로 차후에 패널 불량률이 증가하게 되는 문제가 발생할 수 있다.
본 발명은 상기와 같은 문제를 해결하기 위하여 안출한 것으로, 본 발명의 목적은 COG 방식으로 액정표시장치를 구성할 경우, 각 패널에 발생된 정전기를 빠르게 외부로 빠져나가게 하기에 용이한 정전기 저감용 액정표시장치를 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 실시예에 따른 액정표시장치는 대형 유리 기판에 복수개 형성된 패널들과; 상기 유리 기판의 가장자리에 형성된 가이드 링과; 상기 가이드 링과 일체로 상기 패널들의 사이에 일방향으로 형성된 도전성 라인들과; 상기 각 패널의 4 모서리 부분 중 적어도 한 부분에 공통전압배선을 구비하여 형성된 공통전압 인가부와; 상기 공통전압배선과 상기 도전성 라인의 각 상부에 제 1, 제 2 콘택홀을 구비하여 적층 형성된 게이트절연막과 보호막; 상기 제 1, 제 2 콘택홀을 통하여 상기 공통전압배선과 상기 도전성 라인을 연결하도록 상기 보호막상에 형성된 투명전극패턴을 포함함을 특징으로 한다.
상기 가이드 링과 상기 공통전압배선과 상기 도전성 라인은 동일층에 형성됨을 특징으로 한다.
상기 패널에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역에 형성된 화소전극을 포함하여 구성됨을 특징으로 한다.
상기 투명도전패턴은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성됨을 특징으로 한다.
본 발명의 다른 실시예에 따른 액정표시장치는 대형 유리 기판에 복수개 형성된 패널들과; 상기 유리 기판의 가장자리에 형성된 가이드 링과; 상기 각 패널의 4 모서리 부분 중 적어도 한 부분에 공통전압배선을 구비하여 형성된 공통전압 인가부와; 상기 공통전압배선과 상기 가이드 링을 포함한 상기 유리기판 상에 형성된 게이트절연막과; 상기 가이드 링과 이격되어 상기 패널들 사이의 상기 게이트절연막 상부에 일방향으로 형성된 도전성 라인들과; 상기 도전성 라인과 상기 가이드 링을 포함한 상기 유리기판 상에 형성된 보호막과; 상기 공통전압배선과 상기 도전성 라인을 연결하는 제 1 투명전극패턴과; 상기 도전성 라인과 상기 가이드 링을 연결하는 제 2 투명전극패턴을 포함함을 특징으로 한다.
상기 공통전압배선과 상기 도전성 라인의 각 상부에는 제 1, 제 2 콘택홀이 형성되고, 상기 제 1 투명전극패턴은 상기 제 1, 제 2 콘택홀을 통해서 상기 공통전압배선과 상기 도전성 라인을 연결함을 특징으로 한다.
상기 도전성 라인과 상기 가이드 링의 각 상부에는 제 3, 제 4 콘택홀이 형성되고, 상기 제 2 투명전극패턴은 상기 제 3, 제 4 콘택홀을 통해서 상기 도전성 라인과 상기 가이드 링을 연결함을 특징으로 한다.
상기 패널에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역에 형성된 화소전극을 포함하여 구성됨을 특징으로 한다.
상기 가이드 링과 상기 공통전압배선은 동일층에 형성됨을 특징으로 한다.
상기 도전성 라인은 비정질 실리콘층/n+비정질실리콘층/금속층으로 구성됨을 특징으로 한다.
상기 제 1, 제 2 투명전극패턴은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성되며, 서로 이격 형성되어 있음을 특징으로 한다.
이하, 첨부 도면을 참조하여 본 발명의 바람직한 실시예에 따른 액정표시장치에 대하여 설명하면 다음과 같다.
제 1 실시예
도 5는 COG 방식으로 형성할 본 발명의 제 1 실시예에 따른 액정표시장치의 패널 분리전의 평면 구성도이고, 도 6은 도 5의 Ⅱ-Ⅱ' 부분을 자른 구조 단면도이다.
본 발명의 제 1 실시예에 따른 액정표시장치는 COG 방식의 액정표시장치를 구성할 경우를 나타낸 것으로, 도 5와 도 6에 도시한 바와 같이, 대형 유리 기판(150)에 복수개의 패널(151)들이 형성되어 있고, 상기 대형 유리 기판(150)의 가장자리에는 가이드 링(152)이 형성되어 있고, 상기 가이드 링(152)과 일체로 상기 패널(151)들의 사이에 일방향으로 도전성 라인(152b)들이 형성되어 있고, 상기 각 패널(151)의 4 모서리 부분 중 적어도 한 부분에 상부기판(미도시)의 공통전극과 은접점(Ag dot)을 통해서 연결될 공통전압 인가부(153)가 구성되고, 공통전압 인가부(153)에 공통전압배선(152a)이 형성되고, 상기 공통전압 인가부(153)의 공통전압배선(152a)과 도전성 라인(152b)의 각 상부에 제 1, 제 2 콘택홀(156a, 156b)이 형성되도록 유리기판(150)상에 게이트절연막(154)과 보호막(155)이 적층 형성되어 있고, 상기 공통전압배선(152a)과 도전성 라인(152b)을 연결하도록 상기 제 1, 제 2 콘택홀(156a, 156b)을 포함한 보호막(155)상에 투명전극패턴(157)이 형성되어 있다.
상기 도전성라인(152b)과 상기 가이드 링(152)이 일체로 형성되어 있고, 각 패널(151)의 상기 공통전압배선(152a)과 도전성라인(152b)이 투명전극패턴(157)에 의해 연결되어 있음으로, 상기 각 패널(151)의 공통전압배선(152a)은 가이드 링(152)과 공통 연결된다.
이때 상술한 상기 패널(151)은 상,하부기판으로 구성된 액정패널의 하부기판에 해당되는 것으로, 각 패널(151)에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역마다 화소전극이 구비되어 있다.
상기 가이드 링(152)은 외부로부터 이물질이 패널(151)에 튀는 것을 방지하기 위한 보호 역할과, 차후에 얼라인 마크 형성시에 기준이 되는 라인으로 사용될 뿐만아니라, 각 패널(151)에 정전기가 발생될 경우 투명전극패턴(157)과 도전성 라인(152b)을 통해서 가이드 링(152)으로 정전기를 빠르게 배출시키는 정전기 저감 역할도 한다.
상기 가이드 링(152)과 공통전압배선(152a)과 도전성 라인(152b)은 상기 패널(151)의 각 구성요소 중 게이트라인과 동일층에 형성되고, 상기 투명전극패턴(157)은 도면에는 도시되지 않았지만 화소전극과 동일층에 형성된다.
상기 투명도전패턴(157)은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성된다.
제 1 콘택홀(156a)을 통해서 상기 공통전압배선(152a)에 콘택된 투명전극패턴(157)은 차후에 은접점이 형성될 영역이다.
제 2 실시예
도 7은 COG 방식으로 형성할 본 발명의 제 2 실시예에 따른 액정표시장치의 패널 분리전의 평면 구성도이고, 도 8은 도 7의 Ⅲ-Ⅲ' 부분을 자른 구조 단면도이다.
본 발명의 제 2 실시예에 따른 액정표시장치는 COG 방식의 액정표시장치를 구성할 경우를 나타낸 것으로, 도 7과 도 8에 도시한 바와 같이, 대형 유리 기판(170)에 복수개의 패널(171)들이 형성되어 있고, 상기 대형 유리 기판(170)의 가장자리에는 가이드 링(172)이 형성되어 있고, 상기 각 패널(171)의 4 모서리 부분 중 적어도 한 부분에 상부기판(미도시)의 공통전극과 은접점(Ag dot)을 통해서 연결될 공통전압 인가부(173)가 정의되고, 상기 공통전압 인가부(173)에 공통전압배선(172a)이 형성되고, 상기 공통전압배선(172a)과 가이드 링(172)을 포함한 각 유리기판(170) 상에 게이트절연막(174)이 형성되고, 상기 가이드 링(172)과 이격되어 상기 패널(171)들 사이의 게이트절연막(174) 상부에 일방향으로 도전성 라인(175)들이 형성되어 있고, 상기 도전성 라인(175)과 가이드 링(172)을 포함한 유리기판(170) 상에 보호막(176)이 형성되어 있고, 상기 공통전압배선(172a)과 도전성 라인(175)의 각 상부에 제 1, 제 2 콘택홀(177a, 177b)이 형성되어 있고, 상기 도전성 라인(175)과 가이드 링(172)의 각 상부에 제 3, 제 4 콘택홀(177c, 177d)이 형성되 어 있고, 상기 공통전압배선(172a)과 도전성 라인(175)을 연결하도록 상기 제 1, 제 2 콘택홀(177a, 177b)을 포함한 보호막(176)상에 제 1 투명전극패턴(178a)이 형성되어 있고, 상기 도전성 라인(175)과 가이드 링(172)을 연결하도록 상기 제 3, 제 4 콘택홀(177c, 177d)을 포함한 보호막(176)상에 제 2 투명전극패턴(178b)이 형성되어 있다.
상기 공통전압배선(172a)과 도전성라인(175)이 제 1 투명전극패턴(178a)에 의해 연결되어 있고, 상기 도전성 라인(175)과 가이드 링(172)이 제 2 투명전극패턴(178b)에 의해 연결되어 있음으로, 상기 각 패널(171)의 공통전압배선(172a)은 가이드 링(172)과 연결된다.
이때 상술한 상기 패널(171)은 상,하부기판으로 구성된 액정패널의 하부기판에 해당되는 것으로, 각 패널(171)에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역마다 화소전극이 구비되어 있다.
상기 가이드 링(172)은 외부로부터 이물질이 패널(171)에 튀는 것을 방지하기 위한 보호 역할과, 차후에 얼라인 마크 형성시에 기준이 되는 라인으로 사용될 뿐만아니라, 각 패널(171)에 정전기가 발생될 경우 제 1, 제 2 투명전극패턴(178a, 178b)과 도전성 라인(175)을 통해서 가이드 링(172)으로 정전기를 빠르게 배출시키는 정전기 방출 역할도 한다.
상기 가이드 링(172)과 공통전압배선(172a)은 상기 패널(171)의 각 구성요소 중 게이트라인과 동일층에 형성되고, 상기 제 1, 제 2 투명전극패턴(178a, 178b)은 도면에는 도시되지 않았지만 화소전극과 동일층에 형성된다. 상기 도전성 라인(175)은 액티브층과, 오믹콘택층과 소오스/드레인전극 형성을 위한 비정질 실리콘층/n+비정질실리콘층/금속층으로 구성된다.
상기 제 1, 제 2 투명전극패턴(178a, 178b)은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성되며, 서로 이격 형성되어 있다.
제 1 콘택홀(177a)을 통해서 상기 공통전압배선(172a)에 콘택된 제 1 투명전극패턴(178a)의 일영역은 차후에 은접점이 형성될 영역이다.
도 7에서와 같이 공통전압 인가부(173)가 각 패널(171)의 우측 상부 모서리에 형성되어 있을 경우에는 좌, 우측 패널의 공통전압 배선과 도전성 라인을 연결하기 위한 제 1 투명전극패턴(178a), 도전성 라인과 가이드 링을 연결하기 위한 제 2 투명전극패턴(178b)은 서로 비대칭으로 형성될 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술 범위는 상기 실시예에 기재된 내용으로 한정되는 것이 아니라, 특허 청구의 범위에 의하여 정해져야 한다.
상기와 같은 본 발명의 액정표시장치는 다음과 같은 효과가 있다.
각 패널의 공통전압배선이 도전성라인과 투명전극패턴을 통해 가이드 링에 연결됨으로, 각 패널에 정전기 발생시 가이드 링으로 정전기를 빠르게 방출시킬 수 있다. 이에 의해서 정전기에 강건한 패널을 형성할 수 있으며, 차후에 액정패널의 불량률을 감소시킬 수 있다.

Claims (11)

  1. 대형 유리 기판에 복수개 형성된 패널들과;
    상기 유리 기판의 가장자리에 형성된 가이드 링과;
    상기 패널들의 사이에 일방향으로 형성되어 상기 가이드 링과 연결된 도전성 라인들과;
    상기 각 패널의 4 모서리 부분 중 적어도 한 부분에 공통전압배선을 구비하여 형성된 공통전압 인가부와;
    상기 공통전압배선과 상기 도전성 라인의 각 상부에 제 1, 제 2 콘택홀을 구비하여 적층 형성된 게이트절연막과 보호막;
    상기 제 1, 제 2 콘택홀을 통하여 상기 공통전압배선과 상기 도전성 라인을 연결하도록 상기 보호막상에 형성된 투명전극패턴을 포함함을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 가이드 링과 상기 공통전압배선과 상기 도전성 라인은 동일층에 형성됨을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 패널에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역에 형성된 화소전극을 포함하여 구성됨을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 투명전극패턴은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성됨을 특징으로 하는 액정표시장치.
  5. 대형 유리 기판에 복수개 형성된 패널들과;
    상기 유리 기판의 가장자리에 형성된 가이드 링과;
    상기 각 패널의 4 모서리 부분 중 적어도 한 부분에 공통전압배선을 구비하여 형성된 공통전압 인가부와;
    상기 공통전압배선과 상기 가이드 링을 포함한 상기 유리기판 상에 형성된 게이트절연막과;
    상기 가이드 링과 이격되어 상기 패널들 사이의 상기 게이트절연막 상부에 일방향으로 형성된 도전성 라인들과;
    상기 도전성 라인과 상기 가이드 링을 포함한 상기 유리기판 상에 형성된 보호막과;
    상기 공통전압배선과 상기 도전성 라인을 연결하는 제 1 투명전극패턴과;
    상기 도전성 라인과 상기 가이드 링을 연결하는 제 2 투명전극패턴을 포함함을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 공통전압배선과 상기 도전성 라인의 각 상부에는 제 1, 제 2 콘택홀이 형성되고, 상기 제 1 투명전극패턴은 상기 제 1, 제 2 콘택홀을 통해서 상기 공통전압배선과 상기 도전성 라인을 연결함을 특징으로 하는 액정표시장치.
  7. 제 5 항에 있어서,
    상기 도전성 라인과 상기 가이드 링의 각 상부에는 제 3, 제 4 콘택홀이 형성되고, 상기 제 2 투명전극패턴은 상기 제 3, 제 4 콘택홀을 통해서 상기 도전성 라인과 상기 가이드 링을 연결함을 특징으로 하는 액정표시장치.
  8. 제 5 항에 있어서,
    상기 패널에는 종횡으로 형성되어 화소영역을 정의하는 복수개의 게이트라인 및 데이터라인과, 상기 게이트라인과 데이터라인이 교차하는 영역에 매트릭스 형태로 배열된 박막 트랜지스터와, 각 화소영역에 형성된 화소전극을 포함하여 구성됨을 특징으로 하는 액정표시장치.
  9. 제 5 항에 있어서,
    상기 가이드 링과 상기 공통전압배선은 동일층에 형성됨을 특징으로 하는 액정표시장치.
  10. 제 5 항에 있어서,
    상기 도전성 라인은 비정질 실리콘층/n+비정질실리콘층/금속층으로 구성됨을 특징으로 하는 액정표시장치.
  11. 제 5 항에 있어서,
    상기 제 1, 제 2 투명전극패턴은 ITO(Indium-Tin-Oxide), IZO(Indium-Zinc-Oxide), ITZO(Indium-Tin-Zinc-Oxide)중 하나의 물질로 구성되며, 서로 이격 형성되어 있음을 특징으로 하는 액정표시장치.
KR1020040060233A 2004-07-30 2004-07-30 액정표시장치 KR101048703B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040060233A KR101048703B1 (ko) 2004-07-30 2004-07-30 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040060233A KR101048703B1 (ko) 2004-07-30 2004-07-30 액정표시장치

Publications (2)

Publication Number Publication Date
KR20060011398A KR20060011398A (ko) 2006-02-03
KR101048703B1 true KR101048703B1 (ko) 2011-07-14

Family

ID=37121452

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040060233A KR101048703B1 (ko) 2004-07-30 2004-07-30 액정표시장치

Country Status (1)

Country Link
KR (1) KR101048703B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101304412B1 (ko) 2007-01-24 2013-09-05 삼성디스플레이 주식회사 박막 트랜지스터 표시판

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040081041A (ko) * 2004-03-08 2004-09-20 주식회사아이텍인코퍼레이티드 피에스판 펀칭기의 펀칭장치
KR20070061814A (ko) * 2004-09-10 2007-06-14 모토로라 인코포레이티드 무선 통신 장치와의 상호작용을 용이하게 하는 태그

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040081041A (ko) * 2004-03-08 2004-09-20 주식회사아이텍인코퍼레이티드 피에스판 펀칭기의 펀칭장치
KR20070061814A (ko) * 2004-09-10 2007-06-14 모토로라 인코포레이티드 무선 통신 장치와의 상호작용을 용이하게 하는 태그

Also Published As

Publication number Publication date
KR20060011398A (ko) 2006-02-03

Similar Documents

Publication Publication Date Title
KR101256663B1 (ko) 액정표시장치와 그의 제조 및 구동방법
KR101032440B1 (ko) 액정표시장치와 그 제조방법
KR100763408B1 (ko) 액정 표시 장치
US9897870B2 (en) Liquid crystal display
KR20070075583A (ko) 액정 표시 장치
KR20040050524A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR101217166B1 (ko) 어레이 기판, 이를 갖는 표시패널 및 표시장치
KR101048703B1 (ko) 액정표시장치
KR20030051918A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR101137869B1 (ko) 액정표시소자
KR20070077989A (ko) 박막 트랜지스터 기판 및 이를 포함한 액정 표시 패널
KR100998100B1 (ko) 액정표시장치용 어레이 기판
KR100912693B1 (ko) 액정표시장치
KR102649833B1 (ko) 터치센서 내장형 표시장치
KR100947536B1 (ko) 박막 트랜지스터-액정표시장치
KR101060772B1 (ko) 라인 온 글래스형 액정표시장치
KR20070106261A (ko) 액정표시장치
JP2008185801A (ja) 電気光学装置の製造方法及び電気光学装置並びに電子機器
KR100864925B1 (ko) 액정표시장치
KR20030057147A (ko) 횡전계 방식 액정표시장치
KR100909423B1 (ko) 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치
KR100834166B1 (ko) 액정표시패널 및 그 제조 방법
KR100973820B1 (ko) 액정 표시 장치의 블록 편차 분석 방법
KR20110117511A (ko) 씨오지 타입 어레이 기판
KR20070099370A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 9