KR101032720B1 - 제어용 인버터를 포함하는 계통 연계형 인버터 시스템 - Google Patents
제어용 인버터를 포함하는 계통 연계형 인버터 시스템 Download PDFInfo
- Publication number
- KR101032720B1 KR101032720B1 KR1020080103789A KR20080103789A KR101032720B1 KR 101032720 B1 KR101032720 B1 KR 101032720B1 KR 1020080103789 A KR1020080103789 A KR 1020080103789A KR 20080103789 A KR20080103789 A KR 20080103789A KR 101032720 B1 KR101032720 B1 KR 101032720B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- inverter
- input
- power system
- power
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J3/00—Circuit arrangements for ac mains or ac distribution networks
- H02J3/38—Arrangements for parallely feeding a single network by two or more generators, converters or transformers
- H02J3/381—Dispersed generators
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Inverter Devices (AREA)
Abstract
본 발명은 계통 연계형 인버터 시스템에 관한 것으로, 보다 구체적으로는 전압발생용 인버터에 별도의 제어용 인버터를 구비하여 상기 전압발생용 인버터에서 출력되는 전압과 전원전력계통의 전원전압의 전압차를 보상해줌으로써, 고조파 전류에 의한 출력왜곡을 감소시키고 인버터들에서 출력되는 전압의 분해능을 향상시켜 양질의 인버터 전압을 전송할 수 있는 제어용 인버터를 포함하는 계통 연계형 인버터 시스템에 관한 것이다.
계통연계, 인버터, 인덕터, 저역통과 필터, 전력전송
Description
본 발명은 계통 연계형 인버터 시스템에 관한 것으로, 보다 구체적으로는 전압발생용 인버터에 별도의 제어용 인버터를 구비하여 상기 전압발생용 인버터에서 출력되는 전압과 전원전력계통의 전원전압의 전압차를 보상해줌으로써, 고조파 전류에 의한 출력왜곡을 감소시키고 인버터들에서 출력되는 전압의 분해능을 향상시켜 양질의 인버터 전압을 전송할 수 있는 제어용 인버터를 포함하는 계통 연계형 인버터 시스템에 관한 것이다.
계통 연계형 인버터 시스템은 전력변환 장치로써 입력전력계통과 상용전력계통인 전원전력계통으로 연계하여 상기 입력전력계통의 전력을 상기 전원전력계통으로 전송해주기 위한 시스템이다.
도 1은 일반적인 연계형 인버터 시스템을 보여주는 도면이고, 도 2는 일반적인 연계형 인버터 시스템의 페이저도를 보여주는 도면이다.
도면들을 참조하면 일반적인 연계형 인버터 시스템(10)은 입력전력계통(13)의 입력전압(Vd)을 입력받아 인버터 전압(Vin)을 출력하는 인버터(11) 및 상기 인버터 전압(Vin)을 전원전력계통(14)으로 전송해주는 인덕터(12)를 포함하여 이루어진다.
또한, 상기 인덕터(120)에는 상기 인버터 전압(Vin)과 전원전력계통(14)의 전원전압(Vac)의 전압차 만큼의 크기이고, 상기 전원전력계통(14)의 전원전압(Vac) 위상보다 90도 빠른 인덕터 전압(VL)이 인가됨으로써 상기 인버터 전압(Vin)이 전원전력계통(14)으로 전송된다.
즉, 도시하지는 않았지만 상기 인버터(11)를 제어하는 인버터 제어기는 상기 전원전압(Vac)의 크기와 위상을 검출하여 아래의 수학식 1에 의해 상기 인덕터(12)에 인가될 인덕터 전압(VL)을 계산하고, 아래의 수학식 2에 의해 상기 인버터 전압(Vin)이 발생하도록 상기 인버터(11)를 제어한다.
또한, 상기 인덕터(12)에 인가되는 인덕터 전압(VL)은 인덕턴스의 크기에 따라 결정되며, 일반적으로 인덕터의 크기는 수에서 수십[mH] 정도이며 단위 mH당 임피던스는 0.377[Ω]/mH가 된다.
따라서, 상기 인덕터(12)의 정격전류를 IRate라 하면 상기 인덕터(12)에 인가되는 정격전압(VRate)은 아래의 수학식 3과 같다.
단, 여기서 상기 H는 상기 인덕터(12)의 mH값이다.
또한, 상기 인버터(11)에서 출력할 수 있는 인버터 전압(Vin)의 범위는 아래의 수학식 4와 같다.
또한, 도 3은 일반적인 연계형 인버터 시스템의 인버터 전압의 운전범위를 보여주는 도면이다.
일반적으로 상기 인덕터(12)의 정격전압(VRate)은 상기 전원전압(Vac)의 10% 내외이므로 상기 인버터(11)의 정격전압(VRate)은 상기 전원전압(Vac)의 약 0.5%의 운전범위를 갖고 전력을 전송하게 된다.
도 4는 일반적인 연계형 인버터 시스템의 인버터에서 정현적인 전압을 출력하였을 때의 등가회로를 보여주는 도면이다.
도 4에서도 알 수 있듯이 전원전압(Vac)에 고조파 성분이 존재할 경우 인버터(11)에서 출력되는 인버터 전압(V1)과 전원전압(Vac) 간에는 상기 고조파 성분에 의한 전압(Vac (2)+Vac (3)+...+Vac (k)) 만큼의 전압차가 발생하게 된다.
또한, 상기 고조파 성분에 의한 전압은 모두 상기 인덕터(12)에 인가되고 상기 전원전압(Vac) 측으로 흐르는 전류에는 고조파 전류가 포함되어 고조파 전류에 의한 왜곡(THD)이 증가하게 된다.
일반적으로, 상기 고조파 성분에 의한 문제점을 해결하기 위해 상기 인덕터(12)에 흐르는 전류를 제어하게 되는데, 상기 인버터(11)에서 출력되는 인버터 전압(Vin)에 상기 고조파 성분을 소거할 수 있는 전압성분을 중첩하여 출력함으로써, 상기 고조파 성분에 의한 전류가 서로 상쇄되게 하여 거의 정현적인 파형을 갖는 인버터 전압을 전원전력계통으로 연계할 수 있다.
그러나 이러한 전류 제어방법은 상기 전원전압(Vac)의 정밀한 계측과 상기 인버터(11)의 정밀한 출력이 선행되어야 한다.
따라서, 상기 전원전압(Vac)의 계측 정도인 출력전압 검출 분해능의 증가를 위해서는 상기 전원전압(Vac)을 계측하는 A/D컨버터(도시하지 않음)의 비트수를 증가시켜야 하므로 경제성이 낮아지는 문제점이 있다.
또한, 상기 인버터(11)에서 상기 전원전압(Vac)과 동일한 인버터 전압(Vin) 및 상기 컨덕터(12)에 인가되는 컨덕터 전압(VL)을 동시에 출력하여야 하므로 상기 인버터 전압(Vin)의 출력 분해능을 높이는 데는 한계가 있다.
즉, 일반적인 계통연계형 인버터 시스템(10)은 인버터(11)에서 상시 출력해야할 전압이 높고 인덕터(12)에 인가되어야할 전압은 낮아 정밀한 제어가 어려운 실정이다.
본 발명자들은 계통연계형 인버터 시스템의 인버터 전압의 출력 범위 즉, 출력 분해능을 높이고 전압검출의 분해능을 매우 향상시켜 양질의 인버터 전압을 전원전력계통으로 연계할 수 있는 기술적 구성을 개발하게 되어 본 발명을 완성하게 되었다.
따라서, 본 발명의 목적은 전원전력계통으로 전송되는 인버터 전압의 출력 분해능을 향상시켜 양질의 인버터 전압을 전송할 수 있는 계통연계형 인버터 시스템을 제공하는 것이다.
또한, 본 발명의 다른 목적은 출력전압 검출 분해능을 매우 향상시켜 인덕터에 인가되는 전압을 정밀하게 제어하여 전송되는 전력에 고조파 성분을 제거할 수 있는 계통연계형 인버터 시스템을 제공하는 것이다.
본 발명의 목적들은 이상에서 언급한 목적들로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기의 목적을 달성하기 위하여 본 발명은 입력전력계통과 전원전력계통을 서로 연계하여 전력을 전송하는 계통연계형 인버터 시스템에 있어서, 상기 입력전 력계통의 제1 입력전압을 스위칭하여 상기 전원전력계통의 전원전압과 동일한 위상과 크기의 제1 인버터 전압을 출력하는 전압발생용 인버터, 상기 전압발생용 인버터와 직렬로 연결되고 상기 제1 인버터 전압을 상기 전원전력계통으로 전달하는 전압연계용 인덕터 및 상기 전압발생용 인버터와 상기 전압연계용 인덕터 사이에 직렬로 연결되고, 상기 입력전력계통의 제2 입력전압을 스위칭하여 상기 전압연계용 인덕터에 인가될 제2 인버터 전압을 출력하는 제어용 인버터를 포함하며, 상기 제어용 인버터는 상기 제1 인버터 전압과 상기 전원전압 간에 발생하는 전압차에 따라 상기 제2 인버터 전압을 가변하여 출력함으로써 상기 제1 인버터 전압과 상기 전원전압 간의 전압차를 보상해주어 전송되는 전력의 고조파 성분을 제거할 수 있는 계통연계형 인버터 시스템을 제공한다.
바람직한 실시예에 있어서, 상기 전압발생용 인버터의 출력단에 구비되며, 상기 제1 인버터 전압의 고조파 성분을 제거하는 저역통과 필터를 더 포함한다.
바람직한 실시예에 있어서, 상기 전압발생용 인버터와 상기 저역통과 필터 사이 또는 상기 제어용 인버터의 출력단에 구비되며, 상기 인버터들 사이를 절연하는 변압기를 더 포함한다.
바람직한 실시예에 있어서, 상기 전압발생용 인버터와 상기 저역통과 필터 사이 및 상기 제어용 인버터의 출력단에 각각 구비되며, 상기 인버터들 사이를 절연하는 제1 변압기 및 제2 변압기를 더 포함한다.
바람직한 실시예에 있어서, 상기 제어용 인버터의 입력단에 설치되며, 상기 제2 입력전압을 생성하고, 상기 제어용 인버터를 입력전력계통과 절연하는 제2 컨 버터를 더 포함한다.
바람직한 실시예에 있어서, 상기 전압발생용 인버터의 입력단에 설치되어 상기 제1 입력전압을 생성하며, 상기 전압발생용 인버터를 입력전력계통과 절연하는 제1 컨버터를 더 포함한다.
바람직한 실시예에 있어서, 상기 전압발생용 인버터의 입력단에 설치되어 상기 제1 입력전압을 생성하며, 상기 전압발생용 인버터를 입력전력계통과 절연하는 제1 컨버터 및 상기 제어용 인버터의 입력단에 설치되어 상기 제2 입력전압을 생성하며, 상기 제어용 인버터를 입력전력계통과 절연하는 제2 컨버터를 더 포함한다.
본 발명은 다음과 같은 우수한 효과를 가진다.
먼저, 본 발명의 계통연계형 인버터 시스템에 의하면 제어용 인버터에 의한 제2인버터 전압을 제어함으로써 전원전력계통으로 연계되는 인버터 전압의 출력 분해능을 향상시킬 수 있다.
또한, 본 발명의 계통연계형 인버터 시스템에 의하면, 전압발생용 인버터의 전압과 전원전력계통의 전원전압의 전압차를 계측하여 인덕터에 인가할 제2인버터 전압을 출력하므로, 출력전압 검출 분해능을 향상시켜 고조파 성분이 제거된 양질의 인버터 전압을 전원전력계통으로 전송할 수 있다.
본 발명에서 사용되는 용어는 가능한 현재 널리 사용되는 일반적인 용어를 선택하였으나, 특정한 경우는 출원인이 임의로 선정한 용어도 있는데 이 경우에는 단순한 용어의 명칭이 아닌 발명의 상세한 설명 부분에 기재되거나 사용된 의미를 고려하여 그 의미가 파악되어야 할 것이다.
이하, 첨부한 도면 및 바람직한 실시예들을 참조하여 본 발명의 기술적 구성을 상세하게 설명한다.
그러나, 본 발명은 여기서 설명되는 실시예에 한정되지 않고 다른 형태로 구체화 될 수도 있다. 명세서 전체에 걸쳐 동일한 참조번호는 동일한 구성요소를 나타낸다.
[제1실시예]
도 5는 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템을 보여주는 도면이고, 도 6은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템의 페이저도를 보여주는 도면이다.
도 5를 참조하면 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템(100)은 전압발생용 인버터(110), 전압연계용 인덕터(120) 및 제어용 인버터(130)를 포함하여 이루어진다.
상기 전압발생용 인버터(110)는 입력전력계통(13)으로부터 입력되는 제1입력전압(vd1)을 스위칭하여 소정의 상용전력계통인 전원전력계통(14)의 전원전압(vac)과 동일한 위상 및 크기를 갖는 제1인버터 전압(vin1)을 출력한다.
또한, 상기 전압발생용 인버터(110)의 출력단에는 상기 제1인버터 전압(vin1)에 포함된 고조파 성분을 제거하는 저역통과 필터(140)가 구비된다.
즉, 상기 전압발생용 인버터(110)는 상기 입력전력계통(13)으로 전송될 주 전압을 출력하는 역할을 한다.
상기 전압연계용 인덕터(120)는 상기 전압발생용 인버터(110)와 직렬로 연결되며 상기 제1인버터 전압(vin1)을 상기 전원전력계통(14)으로 전송해준다.
상기 제어용 인버터(130)는 상기 전압연계용 인덕터(120)에 인가되는 제2인버터 전압(vin2)을 출력한다.
즉, 종래의 인버터(11)에서 고조파 성분의 제거를 위해 출력되는 전압성분을 별도의 상기 제어용 인버터(130)를 이용하여 출력해주는 것이다.
또한, 상기 제어용 인버터(130)에서 출력되는 제2인버터 전압(vin2)의 범위는 상기 제1인버터 전압(vin1)의 범위에 비해 10%이하이므로 상기 전원전력계통(14)에 전송되는 전체 전압의 분해능을 상승시킬 수 있다.
또한, 도시하지는 않았지만 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템(100)은 상기 제어용 인버터(130)를 제어하는 인버터 제어기(도시하지않음)를 더 포함한다.
또한, 상기 인버터 제어기(도시하지 않음)는 상기 제1인버터 전압(vin1)과 상 기 전원전력계통(140)의 전원전압(vac) 간의 전압차(vCL)를 계측하고, 상기 제어용 인버터(130)가 상기 전압차(vCL) 만큼의 제2인버터 전압(vin2)을 가변하여 출력함으로써, 상기 제1인버터 전압(vin1)과 상기 전원전압(vac) 간의 전압차(vCL)를 보상해준다.
즉, 상기 제2인버터 전압(vin2)은 상기 전압차(vCL)에 의해 발생되어 상기 전원전압(vac)으로 유입되는 고조파 성분의 발생을 억제할 수 있다.
또한, 종래의 계통연계형 인버터 시스템(10)이 상기 전원전압(vac)을 계측하여 인버터(11)를 제어하므로 출력전압 검출 분해능이 낮지만, 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템(100)은 상기 전원전압(vac)의 10%이하인 상기 제1인버터 전압(vin1)과 상기 전원전압(vac) 간의 전압차(vCL)를 이용하여 상기 제어용 인버터(130)를 제어하므로 출력전압 검출의 분해능이 10배 이상 향상된다.
따라서, 양질의 제1인버터 전압(vin1)을 상기 전원전력계통(14)으로 전송해줄 수 있는 것이다.
한편, 도 6을 참조하면 상기 전압발생용 인버터(110)에서 출력되는 제1인버터 전압(vin1)은 이상적으로 상기 전원전압(vac)과 동일하여야 하나, 상기 제1입력전압(vd1)의 맥동이나 상기 전압발생용 인버터(110) 내부에 구비되는 스위칭소자(도시하지않음)의 전압강하 등에 의해 크기차 및 위상차를 갖는 경우가 일반적이다.
따라서, 상기 제1인버터 전압(vin1)과 상기 전원전압(vac) 간의 전압차(vCL)가 상기 전원전압(vac)보다 90도 앞서지 않을 경우 상기 제어용 인버터(130)가 상기 전원전압(vac) 동상인 성분을 0이 되게 하고, 직각인 성분을 상기 제2인버터 전압에 되도록 제어한다.
도 7은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템이 연계하는 전원전압의 파형을 보여주는 도면이고, 도 8은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템의 연계전류 파형을 보여주는 도면이고, 도 9는 본 발명의 제1 실시예에 따른 계통연계형 인버터 시스템의 제1인버터 전압의 출력 파형을 보여주는 도면이고, 도 10은 본 발명의 제1실시예에 따른 제2인버터 전압의 출력 파형을 보여주는 도면이다.
도면에서도 알 수 있듯이 상기 제1인버터 전압(vin1)이 상기 전원전압(vac)으로 양호하게 전송되고 있는 것을 알 수 있다.
[제2실시예]
도 11은 본 발명의 제2실시예에 따른 계통연계형 인버터 시스템을 보여주는 도면이다.
이하에서는 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템과 실질적으로 동일한 구성요소에 대해서는 설명을 생략하고, 동일한 부호를 참조하기로 한다.
도 11을 참조하면, 본 발명의 제2실시예에 따른 계통연계형 인버터 시스템(200)은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템(100)과 비교하여 상기 제1입력전압(vd1)과 상기 제2입력전압(vd1)이 동일한 입력전압으로 입력되고 상기 인버터들(110,130)의 출력단에는 각각 변압기들(210,210a)이 구비된다.
따라서, 상기 인버터들(110,130)이 서로 절연되어 안정적인 계통연계형 인버터 시스템(200)을 제공할 수 있다.
그러나, 상기 변압기들(210,210a)은 하나의 변압기로 구비되어 상기 인버터들(110,130) 중 어느 하나의 인버터의 출력단에만 설치될 수도 있다.
[제3실시예]
도 12 및 도 13은 는 본 발명의 제3실시예들에 따른 계통연계형 인버터 시스템들을 보여주는 도면이다.
이하에서는 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템(100)과 실질적으로 동일한 구성요소에 대해서는 설명을 생략하고, 동일한 부호를 참조하기로 한다.
도면들을 참조하면 본 발명의 제3실시예들에 따른 계통연계형 인버터 시스템들(300,300a)은 상기 인버터들(110,130)의 입력단에 선택적으로 컨버터(310)가 설치되거나, 상기 인버터들(110,130)의 입력단에 동시에 컨버터들(310,320)이 설치되는 형태로 이루어진다.
따라서, 상기 컨버터들(310,320)이 상기 입력전력계통(13)과 절연되어 안정적으로 계통연계를 할 수 있다.
이상에서 살펴본 바와 같이 본 발명은 바람직한 실시예를 들어 도시하고 설명하였으나, 상기한 실시예에 한정되지 아니하며 본 발명의 정신을 벗어나지 않는 범위 내에서 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 다양한 변경과 수정이 가능할 것이다.
도 1은 일반적인 연계형 인버터 시스템을 보여주는 도면이고,
도 2는 일반적인 연계형 인버터 시스템의 페이저도를 보여주는 도면이고,
도 3은 일반적인 연계형 인버터 시스템의 인버터 전압의 운전범위를 보여주는 도면이고,
도 4는 일반적인 연계형 인버터 시스템의 인버터에서 정현적인 전압을 출력하였을 때의 등가회로를 보여주는 도면이고,
도 5는 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템을 보여주는 도면이고,
도 6은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템의 페이저도를 보여주는 도면이다.
도 7은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템이 연계하는 전원전압의 파형을 보여주는 도면이고,
도 8은 본 발명의 제1실시예에 따른 계통연계형 인버터 시스템의 연계전류 파형을 보여주는 도면이고,
도 9는 본 발명의 제1 실시예에 따른 계통연계형 인버터 시스템의 제1인버터 전압의 출력 파형을 보여주는 도면이고,
도 10은 본 발명의 제1실시예에 따른 제2인버터 전압의 출력 파형을 보여주는 도면이고,
도 11은 본 발명의 제2실시예에 따른 계통연계형 인버터 시스템을 보여주는 도면이고,
도 12 및 도 13은 는 본 발명의 제3실시예들에 따른 계통연계형 인버터 시스템들을 보여주는 도면이다.
본 발명에 따른 도면들에서 실질적으로 동일한 구성과 기능을 가진 구성요소들에 대하여는 동일한 참조부호를 사용한다.
<도면의 주요부분에 대한 부호의 설명>
100,200,300,300a:계통연계형 인버터 시스템
110:전압발생용 인버터 120:전압연계용 인덕터
130:제어용 인버터 140:저역통과 필터
210,210a:변압기 310,320:컨버터
Claims (7)
- 입력전력계통과 전원전력계통을 서로 연계하여 전력을 전송하는 계통연계형 인버터 시스템에 있어서,상기 입력전력계통의 제1 입력전압을 스위칭하여 상기 전원전력계통의 전원전압과 동일한 위상과 크기의 제1 인버터 전압을 출력하는 전압발생용 인버터;상기 전압발생용 인버터와 직렬로 연결되고 상기 제1 인버터 전압을 상기 전원전력계통으로 전달하는 전압연계용 인덕터;상기 전압발생용 인버터와 상기 전압연계용 인덕터 사이에 직렬로 연결되고, 상기 입력전력계통의 제2 입력전압을 스위칭하여 상기 전압연계용 인덕터에 인가될 제2 인버터 전압을 출력하는 제어용 인버터; 및상기 제어용 인버터의 입력단에 설치되며, 상기 제2 입력전압을 생성하고, 상기 제어용 인버터를 입력전력계통과 절연하는 제2 컨버터;를 포함하고상기 제어용 인버터는 상기 제1 인버터 전압과 상기 전원전압 간에 발생하는 전압차에 따라 상기 제2 인버터 전압을 가변하여 출력함으로써 상기 제1 인버터 전압과 상기 전원전압 간의 전압차를 보상해주는 것을 특징으로 하는 계통연계형 인버터 시스템.
- 입력전력계통과 전원전력계통을 서로 연계하여 전력을 전송하는 계통연계형 인버터 시스템에 있어서,상기 입력전력계통의 제1 입력전압을 스위칭하여 상기 전원전력계통의 전원전압과 동일한 위상과 크기의 제1 인버터 전압을 출력하는 전압발생용 인버터;상기 전압발생용 인버터와 직렬로 연결되고 상기 제1 인버터 전압을 상기 전원전력계통으로 전달하는 전압연계용 인덕터;상기 전압발생용 인버터와 상기 전압연계용 인덕터 사이에 직렬로 연결되고, 상기 입력전력계통의 제2 입력전압을 스위칭하여 상기 전압연계용 인덕터에 인가될 제2 인버터 전압을 출력하는 제어용 인버터; 및상기 전압발생용 인버터의 입력단에 설치되어 상기 제1 입력전압을 생성하며, 상기 전압발생용 인버터를 입력전력계통과 절연하는 제1 컨버터;를 포함하고,상기 제어용 인버터는 상기 제1 인버터 전압과 상기 전원전압 간에 발생하는 전압차에 따라 상기 제2 인버터 전압을 가변하여 출력함으로써 상기 제1 인버터 전압과 상기 전원전압 간의 전압차를 보상해주는 것을 특징으로 하는 계통연계형 인버터 시스템.
- 입력전력계통과 전원전력계통을 서로 연계하여 전력을 전송하는 계통연계형 인버터 시스템에 있어서,상기 입력전력계통의 제1 입력전압을 스위칭하여 상기 전원전력계통의 전원전압과 동일한 위상과 크기의 제1 인버터 전압을 출력하는 전압발생용 인버터;상기 전압발생용 인버터와 직렬로 연결되고 상기 제1 인버터 전압을 상기 전원전력계통으로 전달하는 전압연계용 인덕터;상기 전압발생용 인버터와 상기 전압연계용 인덕터 사이에 직렬로 연결되고, 상기 입력전력계통의 제2 입력전압을 스위칭하여 상기 전압연계용 인덕터에 인가될 제2 인버터 전압을 출력하는 제어용 인버터;상기 전압발생용 인버터의 입력단에 설치되어 상기 제1 입력전압을 생성하며, 상기 전압발생용 인버터를 입력전력계통과 절연하는 제1 컨버터; 및상기 제어용 인버터의 입력단에 설치되어 상기 제2 입력전압을 생성하며, 상기 제어용 인버터를 입력전력계통과 절연하는 제2 컨버터;를 포함하고,상기 제어용 인버터는 상기 제1 인버터 전압과 상기 전원전압 간에 발생하는 전압차에 따라 상기 제2 인버터 전압을 가변하여 출력함으로써 상기 제1 인버터 전압과 상기 전원전압 간의 전압차를 보상해주는 것을 특징으로 하는 계통연계형 인버터 시스템.
- 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,상기 전압발생용 인버터의 출력단에 구비되며, 상기 제1 인버터 전압의 고조파 성분을 제거하는 저역통과 필터를 더 포함하는 것을 특징으로 하는 계통연계형 인버터 시스템.
- 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,상기 전압발생용 인버터와 상기 저역통과 필터 사이 또는 상기 제어용 인버터의 출력단에 구비되며, 상기 인버터들 사이를 절연하는 변압기를 더 포함하는 것을 특징으로 하는 계통 연계형 인버터 시스템.
- 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,상기 전압발생용 인버터와 상기 저역통과 필터 사이 및 상기 제어용 인버터의 출력단에 각각 구비되며, 상기 인버터들 사이를 절연하는 제1 변압기 및 제2 변압기를 더 포함하는 것을 특징으로 하는 계통 연계형 인버터 시스템.
- 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080103789A KR101032720B1 (ko) | 2008-10-22 | 2008-10-22 | 제어용 인버터를 포함하는 계통 연계형 인버터 시스템 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080103789A KR101032720B1 (ko) | 2008-10-22 | 2008-10-22 | 제어용 인버터를 포함하는 계통 연계형 인버터 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100044590A KR20100044590A (ko) | 2010-04-30 |
KR101032720B1 true KR101032720B1 (ko) | 2011-05-06 |
Family
ID=42219269
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080103789A KR101032720B1 (ko) | 2008-10-22 | 2008-10-22 | 제어용 인버터를 포함하는 계통 연계형 인버터 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101032720B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2933915A2 (en) | 2014-04-16 | 2015-10-21 | LSIS Co., Ltd. | Controller for grid tied inverter system |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06133556A (ja) * | 1992-10-19 | 1994-05-13 | Canon Inc | 系統連系インバーター |
KR950015895A (ko) * | 1993-11-09 | 1995-06-17 | 김일두 | 다중 인버터를 이용한 전력저장 전지 시스템 |
JP2003088139A (ja) | 2001-09-10 | 2003-03-20 | Nissin Electric Co Ltd | 系統連系用電力変換装置及びその制御方法 |
KR20030066999A (ko) * | 2002-02-06 | 2003-08-14 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
KR200366999Y1 (ko) * | 2004-08-09 | 2004-11-06 | (주)썬웨어 | 전압보상기능을 갖는 계통연계 인버터 |
-
2008
- 2008-10-22 KR KR1020080103789A patent/KR101032720B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06133556A (ja) * | 1992-10-19 | 1994-05-13 | Canon Inc | 系統連系インバーター |
KR950015895A (ko) * | 1993-11-09 | 1995-06-17 | 김일두 | 다중 인버터를 이용한 전력저장 전지 시스템 |
JP2003088139A (ja) | 2001-09-10 | 2003-03-20 | Nissin Electric Co Ltd | 系統連系用電力変換装置及びその制御方法 |
KR20030066999A (ko) * | 2002-02-06 | 2003-08-14 | 주식회사 하이닉스반도체 | 반도체 소자의 금속배선 형성방법 |
KR200366999Y1 (ko) * | 2004-08-09 | 2004-11-06 | (주)썬웨어 | 전압보상기능을 갖는 계통연계 인버터 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2933915A2 (en) | 2014-04-16 | 2015-10-21 | LSIS Co., Ltd. | Controller for grid tied inverter system |
Also Published As
Publication number | Publication date |
---|---|
KR20100044590A (ko) | 2010-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108233747A (zh) | 模块化电源系统 | |
US20120069610A1 (en) | Converter | |
CN101540510B (zh) | 两级并网系统消除中间直流侧二次脉动干扰的方法 | |
JP6158858B2 (ja) | 高電圧直流送電システム及びその制御方法 | |
US10224716B2 (en) | Apparatus for generating AC superimposed DC signal | |
EP2577859A2 (en) | Inverter for solar cell array | |
CN110148954B (zh) | 一种基于sop的配电网控制方法 | |
CN109617423B (zh) | 大功率极低频电源及其次谐波抑制装置 | |
US9859806B2 (en) | Method and apparatus for obtaining electricity from offshore wind turbines | |
Naik et al. | A two-phase five-level converter with least number of power switches requiring only a single DC source | |
JP2009273355A (ja) | 電力伝送のための装置 | |
CN103944433B (zh) | 一种三相三电平逆变电路和不间断电源 | |
US9608541B2 (en) | DC-to-AC conversion apparatus and method of operating the same | |
KR101032720B1 (ko) | 제어용 인버터를 포함하는 계통 연계형 인버터 시스템 | |
JPWO2019234884A1 (ja) | 制御装置、および電力制御システム | |
KR20170120687A (ko) | 전류 제한을 갖는 전압 소스 변환기 | |
CN107852109A (zh) | 用于运行逆变器的方法、逆变器以及光伏设备 | |
Guan et al. | A High Step-Down Partial Power Processing Switched-Capacitor Converter for Wide Input Voltage Range Medium Voltage DC Applications | |
US10742136B2 (en) | DC offset compensation in modular multilevel converter | |
JP2021078274A (ja) | 絶縁型dc/dc変換器 | |
US10389130B2 (en) | Electrical assembly | |
CN111509984A (zh) | 一种单相pet后级dc-dc变换器二次纹波抑制方法 | |
CN112290811B (zh) | 三电平变流器、电力变换装置及零序电流抑制方法 | |
KR102539725B1 (ko) | 3상 인버터 병렬 운전 시스템 및 직류단 전압 보정 방법 | |
CN109639124B (zh) | 大功率极低频电源及其次谐波抑制装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20140415 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150216 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20160426 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20170426 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20180426 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |