KR100989900B1 - 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기 - Google Patents

전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기 Download PDF

Info

Publication number
KR100989900B1
KR100989900B1 KR1020080117617A KR20080117617A KR100989900B1 KR 100989900 B1 KR100989900 B1 KR 100989900B1 KR 1020080117617 A KR1020080117617 A KR 1020080117617A KR 20080117617 A KR20080117617 A KR 20080117617A KR 100989900 B1 KR100989900 B1 KR 100989900B1
Authority
KR
South Korea
Prior art keywords
controlled oscillator
voltage controlled
analog
voltage
digital converter
Prior art date
Application number
KR1020080117617A
Other languages
English (en)
Other versions
KR20100059005A (ko
Inventor
조성환
김재욱
Original Assignee
한국과학기술원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국과학기술원 filed Critical 한국과학기술원
Priority to KR1020080117617A priority Critical patent/KR100989900B1/ko
Publication of KR20100059005A publication Critical patent/KR20100059005A/ko
Application granted granted Critical
Publication of KR100989900B1 publication Critical patent/KR100989900B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/60Analogue/digital converters with intermediate conversion to frequency of pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/02Details
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0626Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence by filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 전체 샘플링 주기 중에서 입력 신호를 적분하지 않는 구간동안에는 DC 전압을 입력신호 받아들이거나 발진을 멈추고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 스위치드 전압제어발진기 및 상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.

Description

전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기{A DIGITALIZED RECEIVER USING A VOLTAGE CONTROLLED OSCILLATOR BASED ANALOG-TO-DIGITAL CONVERTER}
본 발명은 디지털화된 수신기에 관한 것으로, 보다 상세하게는 전압제어발진기(VCO; Voltage Controlled Oscillator)에 기초한 아날로그-디지털 변환기(VCO-based ADC)를 이용한 디지털화 되고 프로그래머블(programmable)한 수신기에 관한 것이다.
최근 들어 수신기의 아날로그 단과 디지털 단을 하나의 칩으로, 즉 디지털 공정으로 만들려는 추세에 있으며 이로 이해 수신기의 디지털화가 중요한 쟁점이 되고 있다. 또한 급증하는 여러 개의 통신 표준(standard)을 하나의 수신기로 처리하기 위해서는 수신기의 프로그램능력(programmability)이 필요하기 때문에 수신기의 디지털화는 더욱 중요한 문제로 부각되고 있다.
이러한 흐름에 따라 샘플-앤드-홀드(Sample and Hold) 회로, 스위치, 캐패시터를 사용하여 수신된 신호의 다운 컨버전(down conversion), 데시메이션(decimation) 및 필터링(filtering)을 구현하는 기술이 알려져 있으나 기존의 연 속시간 아날로그 신호 처리를 이산 시간(discrete time) 아날로그 신호 처리로 바꾼 것에 불과하므로 수신기를 디지털화 시켰다고 볼 수 없다.
상기 수신기 구조의 변형을 통해, 믹서(mixer)를 사용하여 원하는 주파수 대역을 DC로 다운 컨버전하고 적분 샘플러로 원하는 채널을 DC로 다운 컨버전 한 후에, 스위치와 캐패시터를 사용하여 프로그래머블(programmable)하게 데시메이션과 필터링을 구현하는 기술이 소개되었으나 여전히 디지털 필터링이 아니라는 점에서 상기 수신기가 완전히 프로그래머블하다고 볼 수 없다.
이와 같이 기존의 수신기는 연속 시간 신호 처리의 경우 믹서를 사용하여 다운 컨버전을 한 후 채널 선택 필터를 거쳐 아날로그-디지털 변환을 하였고, 이산 시간 신호 처리의 경우 샘플러를 거쳐 다운 컨버전을 한 후 데시메이션과 필터링을 거쳐 아날로그-디지털 변환을 하였다. 따라서 아날로그-디지털 변환기 이전의 아날로그 단에서 수행해야할 동작이 많아 수신기의 디지털화와 프로그래머블화를 어렵게 하였다.
이에 따라, 본 발명의 일 목적은 디지털화된 수신기를 구현하기 위한 전압제어발진기를 제공하는데 있다.
본 발명의 일 목적은 전압제어발진기의 비선형성을 보정하는 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기를 제공하는데 있다.
본 발명의 일 목적은 전압제어발진기기초 아날로그-디지털 변환기를 사용한 디지털화된 수신기를 제공하는데 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 스위치드(switched) 전압제어발진기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기, 상기 전압제어발진기가 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 포함한다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 스위치드 전압제어발진기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기, 상기 전압제어발진기가 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간 동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 포함한다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기는 제 1 전압제어발진기기초 아날로그-디지털 변환기, 제 2 전압제어발진기기초 아날로그-디지털 변환기, 이동평균필터(MAF, Moving Average Filter) 및 매핑 테이블(mapping table)을 포함한다. 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기는 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하고, 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 램프(ramp) 신호에 응답하여 제 2 출력 신호를 제공하고, 상기 이동평균필터는 상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하고, 상기 매핑 테이블은 상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공한다.
실시예에 있어서, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구 간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 포함하는 스위치드 전압제어발진기이고, 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부와 동일한 구성을 가질 수 있다.
실시예에 있어서, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 포함하는 스위치드 전압제어발진기이고, 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부와 동일한 구성을 가질 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기는 내부 전압제어발진기기초 아날로그-디지털 변환기, 이동평균필터 및 매핑 테이블을 포함한다. 상기 내부 전압제어발진기기초 아날로그-디지털 변환기는 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환 하여 디지털 출력 신호를 제공하고, 상기 이동평균필터는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하고, 상기 매핑 테이블은 상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공한다.
실시예에 있어서, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호에 연결되고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 포함하는 스위치드 전압제어발진기이고, 상기 전압제어발진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 더 포함할 수 있다.
실시예에 있어서, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 포함하는 스위치드 전압제어발진기일 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기(LNA, Low Noise Amplifier), 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 전압제어발진기기초 아날로그-디지털 변환기 및 상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치(DSP, Digital Signal Processor)를 포함한다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발 진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및 상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호에 연결되고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 스위치가 제공하는 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내 부 전압제어발진기기초 아날로그-디지털 변환기, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터, 상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블 및 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진 기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 전압제어발진기기초 아날로그-디지털 변환기 및 상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및 상기 비 선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 증폭된 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및, 상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성 에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는 샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 인페이즈(inphase) 출력 신호를 제공하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기, 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 샘플링 클락과 90도 위상 차이가 나는 샘플링 클락을 갖고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 쿼드러처(quadrature) 출력 신호를 제공하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기 및 상기 인페이즈 출력 신호 및 상기 쿼드러처 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및, 상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호에 연결되고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 스위치가 제공하는 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터, 상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블 및, 상기 내부 전압제어발 진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 인페이즈 출력 신호를 제공하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기, 인가된 전압에 따라 발진 주파 수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 샘플링 클락과 90도 위상 차이가 나는 샘플링 클락을 갖고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 쿼드러처 출력 신호를 제공하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기 및 상기 인페이즈 출력 신호 및 상기 쿼드러처 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호 에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기, 상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및 상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 증폭된 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기 초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터 및 상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기일 수 있다.
실시예에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는 샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예들에 따른 디지털화된 수신기를 구현하기 위한 전압제어발진기, 전압제어발진기의 비선형성을 보정하는 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기 및 전압제어발진기기초 아날로그-디지털 변환기를 사용한 디지털화된 수신기에 대하여 상세하게 설명하지만, 본 발명이 하기의 실시예들에 제한되는 것은 아니며, 해당 분야에서 통상의 지식을 가진 자라면 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 본 발명을 다양한 다른 형태로 구현할 수 있을 것이다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것 으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다. 각 도면에 제시된 동일한 참조부호는 동일한 구성요소를 나타낸다.
도 1은 본 발명의 일 실시예에 따른 제 1 구조의 스위치드(switched) 전압제어발진기를 나타내는 회로도이다.
도 1을 참조하면, 제 1 구조의 스위치드 전압제어발진기(100)는 전압제어발진기(110) 및 스위치(120)를 포함한다.
상기 전압제어발진기(110)는 인가된 신호의 전압에 따른 발진 주파수를 갖는 출력 신호(VCO_OUT)를 제공한다. 상기 스위치(120)는 상기 전압제어발진기(110)가 아날로그 데이터 신호(A_DATA)를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호(A_DATA)를 상기 전압제어발진기(110)의 입력단에 연결시키고, 상기 전압제어발진기(110)가 상기 아날로그 데이터 신호(A_DATA)를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기(110)의 입력단에 연결시킨다.
도 2는 본 발명의 일 실시예에 따른 제 2 구조의 스위치드(switched) 전압제어발진기를 나타내는 회로도이다.
도 2를 참조하면, 제 2 구조의 스위치드 전압제어발진기(200)는 전압제어발진기(210) 및 스위치(220)를 포함한다.
상기 전압제어발진기(210)는 인가된 신호의 전압에 따른 발진 주파수를 갖는 출력 신호(VCO_OUT)를 제공한다. 상기 스위치(220)는 상기 전압제어발진기(210)가 아날로그 데이터 신호(A_DATA)를 적분하는 제 1 구간동안은 전원전압(VDD)을 상기 전압제어발진기(210)에 연결시켜 상기 전압제어발진기(210)가 동작하게 하고, 상기 전압제어발진기(210)가 상기 아날로그 데이터 신호(A_DATA)를 적분하지 않는 제 2 구간동안은 상기 전원전압(VDD)을 차단시켜 상기 전압제어발진기(210)가 동작하지 않게 한다.
도 3은 본 발명의 일 실시예에 따른 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기를 나타내는 회로도이다.
도 3을 참조하면, 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(300)는 제 1 전압제어발진기기초 아날로그-디지털 변환기(310), 제 2 전압제어발진기기초 아날로그-디지털 변환기(320), 이동평균필터(MAF, Moving Average Filter)(330) 및 매핑 테이블(mapping table)(340)을 포함한다.
상기 제 1 전압제어발진기기초 아날로그-디지털 변환기(310)는 아날로그 데이터 신호(A_DATA)를 받아들여 제 1 출력 신호(D_DATA1)를 제공한다. 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기(310)와 동일한 구성을 갖는 복사본(replica)이고, 램프(ramp) 신호를 받아들여 제 2 출력 신호(D_DATA2)를 제공한다. 상기 이동평균필터(330)는 상기 제 2 출력 신호(D_DATA2)를 받아들여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)의 비선형 특성을 나타내는 상기 제 2 출력 신호(D_DATA2)의 이동평균(M_AVG)을 제공한다. 상기 매핑 테이블(340)은 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)의 비선형 특성인 상기 이동평균(M_AVG)을 저장하고, 상기 제 1 출력 신호(D_DATA1)에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호(D_DATA1)를 보정하여 제 3 출력 신호(D_DATA3)를 제공한다.
도 4는 본 발명의 일 실시예에 따른 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기를 나타내는 회로도이다.
도 4를 참조하면, 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(400)는 내부 전압제어발진기기초 아날로그-디지털 변환기(410), 이동평균필터(420) 및 매핑 테이블(430)을 포함한다.
상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)는 수신된 아날로그 데이터 신호(A_DATA)의 아날로그-디지털 변환이 시작되기 이전에는 램프 신호에 연결되고 수신된 아날로그 데이터 신호(A_DATA)의 아날로그-디지털 변환이 시작된 이후에는 아날로그 데이터 신호(A_DATA)에 연결되어, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공한다. 상기 이동평균필터(420)는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)가 상기 램프 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)의 출력 신호인 제 2 출력 신호(D_DATA2)를 받아들여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)의 비선형 특성을 나타내는 상기 제 2 출력 신호(D_DATA2)의 이동평균(M_AVG)을 제공한다. 상기 매핑 테이블(430)은 상기 전압제어발진기기초 아날로그-디지털 변환기(410)의 비선형 특성인 상기 이동평균(M_AVG)을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)가 상기 아날로그 데이터 신호(A_DATA)에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)의 출력 신호인 제 1 출력 신호(D_DATA1)에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호(D_DATA1)를 보정하여 제 3 출력 신호(D_DATA3)를 제공한 다.
도 6은 본 발명의 일 실시예에 따른 제 1 구조의 디지털화된 수신기를 나타내는 회로도이다.
도 6을 참조하면, 제 1 구조의 디지털화된 수신기(600)는 저잡음 증폭기(LNA, Low Noise Amplifier)(610), 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 전압제어발진기기초 아날로그-디지털 변환기(620) 및 디지털 신호 처리 장치(DSP, Digital Signal Processor)(630)를 포함한다.
상기 저잡음 증폭기(610)는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호(R_DATA)에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공한다. 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 상기 전압제어발진기기초 아날로그-디지털 변환기(620)는 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 디지털 출력 신호(D_DATA)를 제공한다. 상기 디지털 신호 처리 장치(630)는 상기 디지털 출력 신호(D_DATA)를 처리한다.
도 7은 본 발명의 일 실시예에 따른 제 2 구조의 디지털화된 수신기를 나타내는 회로도이다.
도 7을 참조하면, 제 2 구조의 디지털화된 수신기(700)는 저잡음 증폭기(710), 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 전압제어발진기기초 아날로그-디지털 변환기(720) 및 디지털 신호 처리 장치(730)를 포함한다.
상기 저잡음 증폭기(710)는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호(R_DATA)에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공한다. 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 상기 전압제어발진기기초 아날로그-디지털 변환기(720)는 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 디지털 출력 신호(D_DATA)를 제공한다. 상기 디지털 신호 처리 장치(730)는 상기 디지털 출력 신호(D_DATA)를 처리한다.
도 8은 본 발명의 일 실시예에 따른 제 1 구조의 I/Q 경로를 가지는 디지털화된 수신기를 나타내는 회로도이다.
도 8을 참조하면, 제 1 구조의 I/Q 경로를 가지는 디지털화된 수신기(800)는 저잡음 증폭기(810), 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 인페이즈(inphase) 전압제어발진기기초 아날로그-디지털 변환기(820), 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 쿼드러처(quadrature) 전압제어발진기기초 아날로그-디지털 변환기(830) 및 디지털 신호 처리 장치(840)를 포함한다.
상기 저잡음 증폭기(810)는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호(R_DATA)에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공한다. 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기(820)는 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 인페이즈 출 력 신호(D_DATA_I)를 제공한다. 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기(830)는 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기(820)의 샘플링 클락(CLK1)과 90도 위상 차이가 나는 샘플링 클락(CLK2)을 갖고, 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 쿼드러처 출력 신호(D_DATA_Q)를 제공한다. 상기 디지털 신호 처리 장치(840)는 상기 인페이즈 출력 신호(D_DATA_I) 및 상기 쿼드러처 출력 신호(D_DATA_Q)를 처리한다.
도 9는 본 발명의 일 실시예에 따른 제 2 구조의 I/Q 경로를 가지는 디지털화된 수신기를 나타내는 회로도이다.
도 9를 참조하면, 제 2 구조의 I/Q 경로를 가지는 디지털화된 수신기(900)는 저잡음 증폭기(910), 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 인페이즈(inphase) 전압제어발진기기초 아날로그-디지털 변환기(920), 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 쿼드러처(quadrature) 전압제어발진기기초 아날로그-디지털 변환기(930) 및 디지털 신호 처리 장치(940)를 포함한다.
상기 저잡음 증폭기(910)는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호(R_DATA)에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공한다. 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기(920)는 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 인페이즈 출 력 신호(D_DATA_I)를 제공한다. 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기(930)는 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기(920)의 샘플링 클락(CLK1)과 90도 위상 차이가 나는 샘플링 클락(CLK2)을 갖고, 상기 증폭된 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 쿼드러처 출력 신호(D_DATA_Q)를 제공한다. 상기 디지털 신호 처리 장치(940)는 상기 인페이즈 출력 신호(D_DATA_I) 및 상기 쿼드러처 출력 신호(D_DATA_Q)를 처리한다.
이하 도 1 내지 도 9를 참조하여 본 발명의 실시예에 따른 스위치드 전압제어발진기, 전압제어발진기의 비선형성을 보정하는 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기 및 전압제어발진기기초 아날로그-디지털 변환기를 사용한 디지털화된 수신기의 동작에 대해 상세히 설명한다.
전압제어발진기기초 아날로그-디지털 변환기는 아날로그 입력 신호를 샘플링 주기 동안 위상적분하고 전압제어발진기의 에지(edge)의 개수를 카운터가 셈으로써 적분된 위상의 양을 검출한다. 이 때 이전 샘플링 주기에서 발생한 양자 에러(quantization error)는 다음 샘플링 주기에서의 초기 위상이 되므로 1차 노이즈 세이핑(noise shaping) 특성을 자연적으로 가지게 된다. 또한 전압제어발진기가 입력 신호의 위상을 적분한 후에 전압제어발진기의 에지의 개수를 카운터가 세어 샘플링을 하기 때문에 샘플-앤드-홀드(sample and hold) 회로가 필요하지 않게 된다.
도 10은 전압제어발진기기초 아날로그-디지털 변환기를 사용한 수신기의 한 예를 나타내는 회로도이다. 도 10을 참조하면, 상기 전압제어발진기기초 아날로그- 디지털 변환기를 사용한 수신기는 저잡음 증폭기, 전압제어발진기기초 아날로그-디지털 변환기, 디지털 신호처리 장치를 포함한다. 종래의 수신기에서는 다운 컨버전(down conversion), 데시메이션(decimation), 필터링(filtering)을 거쳐 아날로그-디지털 변환을 하였기 때문에 아날로그-디지털 변환기 이전의 아날로그 단에서 수행해야할 동작이 많아 수신기의 디지털화와 프로그래머블화가 어려웠으나, 도 10과 같이 전압제어발진기기초 아날로그-디지털 변환기를 사용하여 수신기를 구현한 경우에는 상기 전압제어발진기기초 아날로그-디지털 변환기에서 서브-샘플링(sub-sampling)에 의해 원하는 신호를 다운 컨버전하고 노이즈 세이핑에 의해 높은 신호대잡음비(SNR)로써 아날로그-디지털 변환을 동시에 처리하기 때문에 아날로그 필터의 역할을 최대한 디지털 도메인으로 넘길 수 있게 되어 디지털화된 수신기를 구현할 수 있다. 그러나 전압제어발진기는 입력 신호를 위상적분하여 출력 신호를 제공하므로 싱크함수(sinc function)와 같은 형태의 저역통과필터(LPF, Low Pass Filter)의 특성을 가지게 되므로 도 10과 같이 일반적인 전압제어 발진기를 사용하여 수신기를 구현하는 경우에는 아래에서 설명하는 바와 같이 출력신호의 파워가 현저히 줄어드는 문제가 있다.
도 11은 샘플링 주파수와 캐리어(carrier) 주파수의 크기가 같은 경우를 예로 들어 도 10의 전압제어발진기기초 아날로그-디지털 변환기를 사용한 수신기의 필터링 효과를 나타내는 그래프이다. 도 11a는 전압제어발진기가 입력신호를 적분하는 구간(Ti)이 샘플링 주기(Ts)와 동일한 경우의 필터링 효과를 나타내는 그래프이다. 도 11a를 참조하면, 전압제어발진기기초 아날로그-디지털 변환기는 적분구 간(Ti)의 역수에 해당하는 주파수(fi)에서 전달함수의 크기가 0이 되는 싱크함수 형태의 저역통과필터 특성을 가진다. 그런데 일반적인 전압제어발진기는 샘플링 주기 전체에 걸쳐 입력 신호를 적분하기 때문에 적분 주파수(fi)와 샘플링 주파수(fs)가 동일하게 되어 도 11a에서 도시된 바와 같이, 출력 신호가 모두 필터링되어 출력 신호를 얻을 수 없는 문제가 발생한다. 따라서 도 11b에서와 같이 적분 주파수(fi)가 샘플링 주파수(fs)보다 커야만 출력 신호를 얻을 수 있다. 즉, 샘플링 주기(Ts)보다 입력 신호를 적분하는 구간(Ti)이 짧아야 한다. 이를 위해 전체 샘플링 주기 중에서 입력 신호를 적분하지 않는 구간동안에는, DC 전압을 입력신호 받아들이거나 발진을 멈추는 수정된 전압제어발진기가 필요하다.
도 1 및 2는 상기 수정된 전압제어발진기를 구현하기 위한 스위치드 전압제어발진기의 회로도를 나타낸다.
도 1에 도시된 제 1 구조의 스위치드 전압제어발진기(100)는 전압제어발진기가 아날로그 데이터 신호(A_DATA)를 적분하는 구간에는 스위치(120)가 상기 아날로그 데이터 신호(A_DATA)에 연결되어 상기 아날로그 데이터 신호(A_DATA)를 상기 전압제어발진기의 입력단에 연결시키고, 상기 전압제어발진기가 상기 아날로그 데이터 신호(A_DATA)를 적분하지 않는 구간에는 상기 스위치(120)가 DC 전압에 연결되어 상기 DC 전압을 상기 전압제어발진기의 입력단에 연결시킨다.
도 2에 도시된 제 2 구조의 스위치드 전압제어발진기(200)는 전압제어발진기가 아날로그 데이터 신호(A_DATA)를 적분하는 구간에는 스위치(220)가 전원전압(VDD)에 연결되어 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호(A_DATA)를 적분하지 않는 구간에는 상기 스위치(220)가 상기 전원전압(VDD)에서 떨어져서 상기 전압제어발진기가 동작하지 않게 한다.
도 6 및 7은 도 10의 전압제어발진기기초 아날로그-디지털 변환기를 사용한 수신기에서 전압제어발진기를 각각 도 1 및 2의 스위치드 전압제어발진기로 대체한 수신기를 나타내는 회로도이다.
도 6에 도시된 제 1 구조의 전압제어발진기기초 아날로그-디지털 변환기(600)에서는 수신된 신호(R_DATA)를 저잡음 증폭기(610)가 잡음은 줄이면서 데이터는 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공하고 도 1에 있는 제 1 구조의 스위치드 전압제어발진기(100)를 포함하는 전압제어발진기기초 아날로그-디지털 변환기(620)는 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 디지털 신호(D_DATA)를 출력하고 디지털 신호 처리 장치(630)는 상기 디지털 신호(D_DATA)를 처리한다.
도 7에 도시된 제 2 구조의 전압제어발진기기초 아날로그-디지털 변환기(700)에서는 수신된 신호(R_DATA)를 저잡음 증폭기(710)가 잡음은 줄이면서 데이터는 증폭하여 증폭된 아날로그 데이터 신호(A_DATA)를 제공하고 도 2의 제 2 구조의 스위치드 전압제어발진기(200)를 포함하는 전압제어발진기기초 아날로그-디지털 변환기(720)는 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하여 디지털 신호(D_DATA)를 출력하고 디지털 신호 처리 장치(730)는 상기 디지털 신호(D_DATA)를 처리한다.
상기 제 1 구조의 전압제어발진기기초 아날로그-디지털 변환기(600) 및 상기 제 2 구조의 전압제어발진기기초 아날로그-디지털 변환기(700)는 샘플링 주파수 및 상기 증폭된 아날로그 데이터 신호(A_DATA)를 적분하는 적분구간의 길이를 조절할 수 있게 함으로써 SDR(Software Defined Radio) 수신기를 구현할 수 있다. 다양한 통신 표준의 캐리어 주파수에 맞게 샘플링 주파수를 선정함으로써 하나의 수신기로 다양한 통신 표준의 데이터를 처리할 수 있다. 즉 통신 표준마다의 상황에 맞게, 샘플링 주파수를 캐리어 주파수와 동일하거나 캐리어 주파수보다 정수배만큼 작게 함으로써 Zero-IF 수신기를 구현할 수 있고, 샘플링 주파수를 캐리어 주파수와 약간 차이가 나게 하거나 캐리어 주파수보다 정수배만큼 작은 주파수와 약간 차이가 나게 함으로써 Low-IF 수신기를 구현할 수도 있다. 또한 도 11에서 도시된 바와 같이, 아날로그 데이터 신호를 적분하는 적분구간(Ti)을 변화시켜 싱크함수 형태의 저역통과필터의 전달함수의 크기가 0이 되는 주파수(fi)를 조절함으로써 원하지 않는 신호들을 제거할 수도 있다.
도 8은 도 6에 있는 제 1 구조의 디지털화된 수신기를 이용하여 인페이즈 신호와 쿼드러처 신호를 갖도록 구현한 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기를 나타내는 회로도이고, 도 9는 도 7에 있는 제 2 구조의 디지털화된 수신기를 이용하여 인페이즈 신호와 쿼드러처 신호를 갖도록 구현한 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기를 나타내는 회로도이다.
상기 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기(800)는 도 6의 제 1 구조의 디지털화된 수신기(600)에 있어서 상기 제 1 구조의 스위치드 전압제어발진기(100)를 사용하는 전압제어발진기기초 아날로그-디지털 변환기(620) 한 쌍을 병 렬로 배치함으로써 구현된다. 이 때 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 클락(CLK1)과 상기 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기의 클락(CLK2)이 서로 90도 위상차가 나게 하여야 한다.
상기 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기(900)는 도 7의 제 2 구조의 디지털화된 수신기(700)에 있어서 상기 제 2 구조의 스위치드 전압제어발진기(200)를 사용하는 전압제어발진기기초 아날로그-디지털 변환기(720) 한 쌍을 병렬로 배치함으로써 구현된다. 이 때 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 클락(CLK1)과 상기 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기의 클락(CLK2)이 서로 90도 위상차가 나게 하여야 한다.
상기 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기(800) 및 상기 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기(900) 역시 상기 제 1 구조의 디지털화된 수신기(600) 및 제 2 구조의 디지털화된 수신기(700)에서와 같이, 샘플링 주파수 및 상기 증폭된 아날로그 데이터 신호(A_DATA)를 적분하는 적분구간의 길이를 조절할 수 있게 함으로써 SDR(Software Defined Radio) 수신기를 구현할 수 있다.
상기 제 1 구조의 디지털화된 수신기(600), 상기 제 2 구조의 디지털화된 수신기(700), 상기 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기(800) 및 상기 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기(900)는 모두 전압제어발진기기초 아날로그-디지털 변환기를 사용하는데, 전압제어발진기는 비선형성을 나타내므로 상기 전압제어발진기의 비선형성에 의한 하모닉 스퍼(harmonic spur)에 의해 상기 수신기의 성능이 떨어질 수 있다. 따라서 전압제어발진기의 비선형성을 보정하는 방 법이 필요하다. 선형의 램프 입력을 넣어서 전압제어발진기의 비선형 특성을 파악한 후에 실제 아날로그 데이터 신호에 의한 디지털 출력 값을 상기 비선형 특성에 따라 보정하게 되면 선형의 전압제어발진기를 통과한 것과 같은 디지털 출력 신호를 얻을 수 있다. 이러한 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기가 도 3 및 4에 도시되어 있다.
도 3은 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(300)를 나타내는 회로도이다. 제 1 전압제어발진기기초 아날로그-디지털 변환기(310)와 완전히 동일한 구성을 갖는 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)에 램프 신호를 인가하여 출력되는 제 2 디지털 출력 신호(D_DATA2)는 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)의 비선형 특성을 나타낸다. 이동평균필터(330)는 상기 제 2 디지털 출력 신호(D_DATA2)의 이동평균을 구하여 매핑 테이블(340)에 저장한다. 아날로그 데이터 신호(A_DATA)는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기(310)에 입력되어 제 1 디지털 출력 신호(D_DATA1)로 변환되는데 상기 제 1 디지털 출력 신호(D_DATA1)는 상기 매핑 테이블(340)에 따라 선형으로 보정되어 최종적으로 보정된 제 3 디지털 출력 신호(D_DATA3)를 제공한다. 전압제어발진기는 동작 중에 전압, 온도 등의 요인으로 튜닝 특성이 변화될 수 있으므로 정기적으로 램프 신호를 입력하여 매핑 테이블(340)을 업데이트 함으로써 지속적으로 전압제어발진기의 비선형성을 보정할 수 있게 된다.
상기 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발 진기기초 아날로그-디지털 변환기(300)는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기(310) 및 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기(320)에 포함되는 전압제어발진기를 상기 제 1 구조의 스위치드 전압제어발진기(100) 또는 상기 제 2 구조의 스위치드 전압제어발진기(200)로 대체하여 구현할 수 있다. 상기 제 1 구조의 스위치드 전압제어발진기(100)로 대체하여 구현한 경우에는 상기 제 1 구조의 디지털화된 수신기(600) 및 상기 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기(800)에 사용될 수 있고, 상기 제 2 구조의 스위치드 전압제어발진기(200)로 대체하여 구현한 경우에는 상기 제 2 구조의 디지털화된 수신기(700) 및 상기 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기(900)에 사용될 수 있다.
도 4는 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(400)를 나타내는 회로도이다. 내부 전압제어발진기기초 아날로그-디지털 변환기(410)는 아날로그 데이터 신호(A_DATA)를 디지털 신호로 변환하는 아날로그-디지털 변환 작업 시작 이전에는 램프 신호를 입력으로 받아들여 제 2 디지털 출력 신호(D_DATA2)를 제공한다. 상기 제 2 디지털 출력 신호(D_DATA2)는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)의 비선형 특성을 나타낸다. 이동평균필터(420)는 상기 제 2 디지털 출력 신호(D_DATA2)의 이동평균을 구하여 매핑 테이블(430)에 저장한다. 상기 매핑 테이블(430)에 상기 비선형 특성이 저장된 이후에 상기 아날로그 데이터 신호(A_DATA)는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)에 입력되어 제 1 디지털 출력 신 호(D_DATA1)로 변환되는데 상기 제 1 디지털 출력 신호(D_DATA1)는 상기 매핑 테이블(430)에 따라 선형으로 보정되어 최종적으로 보정된 제 3 디지털 출력 신호(D_DATA3)를 제공한다.
상기 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(400)는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)에 포함되는 전압제어발진기를 상기 제 2 구조의 스위치드 전압제어발진기(200)로 대체하여 구현할 수 있다. 상기 제 2 구조의 스위치드 전압제어발진기(200)로 대체하여 구현한 경우에는 상기 제 2 구조의 디지털화된 수신기(700) 및 상기 제 2 구조의 I/Q 경로를 갖는 디지털화된 수신기(900)에 사용될 수 있다.
도 5에 도시된 회로도와 같이, 상기 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(400)는 상기 내부 전압제어발진기기초 아날로그-디지털 변환기(410)에 포함되는 전압제어발진기를 상기 제 1 구조의 스위치드 전압제어발진기(100)로 대체하여 구현할 수 있다. 도 5에 도시된 바와 같이, 도 4에 있는 내부 전압제어발진기기초 아날로그-디지털 변환기(410)는 제 1 구조의 스위치드 전압제어발진기(100)를 사용한 스위치드 전압제어발진기기초 아날로그-디지털 변환기(510)로 대체되었다. 상기 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(400)는 상기 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(300)와는 달리 램프 신호가 아날로그-디지털 변환 동작 시작 이전에만 인가될 수 있기 때문에 상기 전압제어발진기의 비선형 특성을 나타내는 매핑 테이블을 정기적으로 업데이트할 수 없다. 따라서 전압, 온도 등의 요인으로 상기 전압제어발진기의 튜닝 특성이 변화되는 것을 보정하기 위해 오프셋 보정부(540)를 더 포함한다. 상기 전압제어발진기의 적분 구간이 아닌 시간 동안 상기 전압제어발진기에 입력되는 DC 전압에 의한 디지털 출력 신호(D_DC)는 오프셋 보정부(540)에 저장된다. 아날로그 데이터 신호(A_DATA)가 상기 스위치드 전압제어발진기기초 아날로그-디지털 변환기(510)에 입력되었을 때의 출력 신호인 제 1 디지털 출력 신호(D_DATA1)는 매핑 테이블(530)에 따라 선형으로 보정되어 제 3 디지털 출력 신호(D_DATA3)로 변환되고, 상기 제 3 디지털 출력 신호(D_DATA3)는 상기 오프셋 보정부(540)에 의해 오프셋 보정되어 최종적으로 보정된 제 4 디지털 출력 신호(D_DATA4)를 제공한다.
도 5에 도시된 바와 같은, 상기 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기(500)는 상기 제 1 구조의 디지털화된 수신기(600) 및 상기 제 1 구조의 I/Q 경로를 갖는 디지털화된 수신기(800)에 사용될 수 있다.
본 발명의 실시예에 따른 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기는 전압제어발진기기초 아날로그-디지털 변환기에서 다운 컨버전 및 아날로그-디지털 변환을 동시에 처리하기 때문에 아날로그 필터의 역할을 최대한 디지털 도메인으로 넘길 수 있게 되어 프로그램 가능하고 디지털화된 수 신기를 구현가능하게 함으로써 통신 산업에 효율적으로 사용될 수 있다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 제 1 구조의 스위치드(switched) 전압제어발진기를 나타내는 회로도이다.
도 2는 본 발명의 일 실시예에 따른 제 2 구조의 스위치드 전압제어발진기를 나타내는 회로도이다.
도 3은 본 발명의 일 실시예에 따른 제 1 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기를 나타내는 회로도이다.
도 4는 본 발명의 일 실시예에 따른 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기를 나타내는 회로도이다.
도 5는 도 4의 제 2 구조의 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기에 있어서 전압제어발진기를 도 1의 제 1 구조의 스위치드 전압제어발진기를 이용하여 구현한 경우를 나타내는 회로도이다.
도 6은 본 발명의 일 실시예에 따른 제 1 구조의 디지털화된 수신기를 나타내는 회로도이다.
도 7은 본 발명의 일 실시예에 따른 제 2 구조의 디지털화된 수신기를 나타내는 회로도이다.
도 8은 본 발명의 일 실시예에 따른 제 1 구조의 I/Q 경로를 가지는 디지털화된 수신기를 나타내는 회로도이다.
도 9는 본 발명의 일 실시예에 따른 제 2 구조의 I/Q 경로를 가지는 디지털화된 수신기를 나타내는 회로도이다.
도 10은 전압제어발진기기초 아날로그-디지털 변환기를 사용한 수신기의 한 예를 나타내는 회로도이다.
도 11은 샘플링 주파수와 캐리어 주파수의 크기가 같은 경우를 예로 들어 도 10의 전압제어발진기기초 아날로그-디지털 변환기를 사용한 수신기의 필터링 효과를 나타내는 그래프이다.

Claims (24)

  1. 삭제
  2. 삭제
  3. 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖 고, 램프(ramp) 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터(MAF, Moving Average Filter); 및
    상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블(mapping table)을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  4. 제 3 항에 있어서, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기; 및
    상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 포함하는 스위치드 전압제어발진기이고,
    상기 제 2 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전 압제어발진기부와 동일한 구성을 갖는 것을 특징으로 하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  5. 제 3 항에 있어서, 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기; 및
    상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 포함하는 스위치드 전압제어발진기이고,
    상기 제 2 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는 상기 제 1 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부와 동일한 구성을 갖는 것을 특징으로 하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  6. 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기;
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  7. 제 6 항에 있어서, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기; 및
    상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 아날로그 데이터 신호에 연결되고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 포함하는 스위치드 전압제어발진기이고,
    상기 전압제어발진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 더 포함하는 것을 특징으로 하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  8. 제 6 항에 있어서, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기에 포함되는 전압제어발진기부는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기; 및
    상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고, 상기 전압제어발진기가 상기 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 포함하는 스위치드 전압제어발진기인 것을 특징으로 하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기.
  9. 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기(LNA, Low Noise Amplifier);
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 전압제어발진기기초 아날로그-디지털 변환기; 및
    상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치(DSP, Digital Signal Processor)를 포함하는 디지털화된 수신기.
  10. 제 9 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디 지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  11. 제 9 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호에 연결되고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 스위치가 제공하는 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기;
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터;
    상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지 털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블; 및
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  12. 제 9 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있는 것을 특징으로 하는 디지털화된 수신기.
  13. 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기;
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 전압제어발진기기초 아날로그-디지털 변환기; 및
    상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치를 포함하는 디지털화된 수신기.
  14. 제 13 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  15. 제 13 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 증폭된 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기;
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  16. 제 13 항에 있어서, 상기 전압제어발진기기초 아날로그-디지털 변환기는,
    샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있는 것을 특징으로 하는 디지털화된 수신기.
  17. 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기;
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치 드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 인페이즈(inphase) 출력 신호를 제공하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기;
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 샘플링 클락과 90도 위상 차이가 나는 샘플링 클락을 갖고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 쿼드러처(quadrature) 출력 신호를 제공하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기; 및
    상기 인페이즈 출력 신호 및 상기 쿼드러처 출력 신호를 처리하는 디지털 신호 처리 장치를 포함하는 디지털화된 수신기.
  18. 제 17 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호를 상기 전압제어발진기의 입력단에 연결시키고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압을 상기 전압제어발진기의 입력단에 연결시키는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  19. 제 17 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 상기 증폭된 아날로그 데이터 신호에 연결되고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 DC 전압에 연결되는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 스위치가 제공하는 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기;
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터;
    상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블; 및
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 DC 전압에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 출력 신호를 통해 상기 제 3 출력 신호의 오프셋을 보정하여 제 4 출력 신호를 제공하는 오프셋 보정부를 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  20. 제 17 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변 환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있는 것을 특징으로 하는 디지털화된 수신기.
  21. 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기;
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 인페이즈 출력 신호를 제공하는 인페이즈 전압제어발진기기초 아날로그-디지털 변환기;
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치 를 갖는 스위치드 전압제어발진기를 구비하고, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기의 샘플링 클락과 90도 위상 차이가 나는 샘플링 클락을 갖고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 쿼드러처 출력 신호를 제공하는 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기; 및
    상기 인페이즈 출력 신호 및 상기 쿼드러처 출력 신호를 처리하는 디지털 신호 처리 장치를 포함하는 디지털화된 수신기.
  22. 제 21 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 상기 증폭된 아날로그 데이터 신호에 응답하여 제 1 출력 신호를 제공하는 제 1 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 1 전압제어발진기기초 아날로그-디지털 변환기와 동일한 구성을 갖고, 선형의 램프 신호에 응답하여 제 2 출력 신호를 제공하는 제 2 전압제어발진기기초 아날로그-디지털 변환기;
    상기 제 2 출력 신호에 응답하여 상기 제 2 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  23. 제 21 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    인가된 전압에 따라 발진 주파수를 출력하는 전압제어발진기 및 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하는 제 1 구간동안은 전원전압을 상기 전압제어발진기에 연결시켜 상기 전압제어발진기가 동작하게 하고 상기 전압제어발진기가 상기 증폭된 아날로그 데이터 신호를 적분하지 않는 제 2 구간동안은 상기 전원전압을 차단시켜 상기 전압제어발진기가 동작하지 않게 하는 스위치를 갖는 스위치드 전압제어발진기를 구비하고, 아날로그-디지털 변환 시작 이전에는 램프신호에 응답하고 아날로그-디지털 변환 시작 이후에는 상기 증폭된 아날로그 데이터 신호에 응답하여, 아날로그 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 내부 전압제어발진기기초 아날로그-디지털 변환기;
    상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 램프신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 2 출력 신호에 응답하여 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 비선형 특성을 제공하는 이동평균필터; 및
    상기 비선형 특성을 저장하고, 상기 내부 전압제어발진기기초 아날로그-디지털 변환기가 상기 증폭된 아날로그 데이터 신호에 응답할 때의 상기 내부 전압제어발진기기초 아날로그-디지털 변환기의 제 1 출력 신호에 응답하여 상기 비선형 특성에 따라 상기 제 1 출력 신호를 보정하여 제 3 출력 신호를 제공하는 매핑 테이블을 포함하는 전압제어발진기의 비선형성 보정 기능을 갖는 전압제어발진기기초 아날로그-디지털 변환기인 것을 특징으로 하는 디지털화된 수신기.
  24. 제 21 항에 있어서, 상기 인페이즈 전압제어발진기기초 아날로그-디지털 변환기 및 쿼드러처 전압제어발진기기초 아날로그-디지털 변환기는,
    샘플링 주파수 및 상기 저잡음 증폭기의 아날로그 출력 신호를 적분하는 적분 구간의 길이를 조절할 수 있는 것을 특징으로 하는 디지털화된 수신기.
KR1020080117617A 2008-11-25 2008-11-25 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기 KR100989900B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080117617A KR100989900B1 (ko) 2008-11-25 2008-11-25 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080117617A KR100989900B1 (ko) 2008-11-25 2008-11-25 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기

Publications (2)

Publication Number Publication Date
KR20100059005A KR20100059005A (ko) 2010-06-04
KR100989900B1 true KR100989900B1 (ko) 2010-10-26

Family

ID=42360365

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080117617A KR100989900B1 (ko) 2008-11-25 2008-11-25 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기

Country Status (1)

Country Link
KR (1) KR100989900B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104917529B (zh) * 2015-07-01 2017-11-07 清华大学深圳研究生院 一种可重构的基于压控振荡器的模拟数字转换装置
KR102442809B1 (ko) * 2015-11-27 2022-09-15 삼성전자주식회사 록인 증폭기, 이를 포함하는 집적 회로 및 휴대용 측정 장치
KR102508383B1 (ko) * 2021-04-22 2023-03-08 연세대학교 산학협력단 전압 제어 발진기 기반 아날로그 디지털 변환기

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08204566A (ja) * 1995-01-27 1996-08-09 Nec Corp A/d変換器
JP2000209094A (ja) 1998-07-31 2000-07-28 Trw Inc アナログ/デジタル変換方法及びシステム
KR100714699B1 (ko) 2005-08-25 2007-05-07 삼성전자주식회사 복수의 통신/방송 서비스를 지원하는 무선 송수신기
KR20070081823A (ko) * 2006-02-14 2007-08-20 삼성전자주식회사 이동통신 단말기에서 알에프 수신기 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08204566A (ja) * 1995-01-27 1996-08-09 Nec Corp A/d変換器
JP2000209094A (ja) 1998-07-31 2000-07-28 Trw Inc アナログ/デジタル変換方法及びシステム
KR100714699B1 (ko) 2005-08-25 2007-05-07 삼성전자주식회사 복수의 통신/방송 서비스를 지원하는 무선 송수신기
KR20070081823A (ko) * 2006-02-14 2007-08-20 삼성전자주식회사 이동통신 단말기에서 알에프 수신기 장치

Also Published As

Publication number Publication date
KR20100059005A (ko) 2010-06-04

Similar Documents

Publication Publication Date Title
EP2119005B1 (en) Apparatus comprising frequency selective circuit and method
JP4897825B2 (ja) 最適内蔵フィルタ関数を有するフィードフォワードシグマ−デルタad変換器
US9209844B2 (en) Subsampling receiver using interstage off-chip RF band pass filter
EP2248257B1 (en) Improvements in or relating to radio receivers
EP2680447B1 (en) Discrete digital receiver
US9722746B2 (en) Analog-to-digital converter with bandpass noise transfer function
EP1947776B1 (en) Radio receiver
US20150214926A1 (en) Discrete-time filter
US7477706B2 (en) Switched capacitor network for tuning and downconversion
US20160036460A1 (en) A Frequency Selective Circuit Configured to Convert an Analog Input Signal to a Digital Output Signal
EP1164707B1 (en) Attentuating undesired frequencies while sampling a communication signal
KR100989900B1 (ko) 전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기
US9344107B1 (en) Continuous time ADC and filter
US8391822B2 (en) RF receiver and method to receive, amplify, sample, down convert, anti-aliasing filter, and ADC convert an RF signal
KR101681977B1 (ko) 이산시간 수신기
WO2020038559A1 (en) Analog to digital converter
Fakatselis et al. Subsampling digital IF receiver implementations
KR20130082422A (ko) 블록간 고주파 오프칩 대역 필터를 이용한 서브샘플링 수신기
Kuang A multibit reference feedback sigma-delta modulator for radio receivers

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140930

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee