KR100984350B1 - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100984350B1
KR100984350B1 KR1020030047760A KR20030047760A KR100984350B1 KR 100984350 B1 KR100984350 B1 KR 100984350B1 KR 1020030047760 A KR1020030047760 A KR 1020030047760A KR 20030047760 A KR20030047760 A KR 20030047760A KR 100984350 B1 KR100984350 B1 KR 100984350B1
Authority
KR
South Korea
Prior art keywords
signal
counter
liquid crystal
gate
crystal display
Prior art date
Application number
KR1020030047760A
Other languages
English (en)
Other versions
KR20050008881A (ko
Inventor
문승환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030047760A priority Critical patent/KR100984350B1/ko
Publication of KR20050008881A publication Critical patent/KR20050008881A/ko
Application granted granted Critical
Publication of KR100984350B1 publication Critical patent/KR100984350B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Abstract

본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것으로서, 특히 한 프레임 내에서 수직 동기 시작 신호가 두 번 발생하는 것을 방지하는 액정 표시 장치 및 그 구동 방법에 관한 것이다. 본 발명의 한 실시예에 따른 액정 표시 장치는 스위칭 소자를 각각 포함하는 복수의 화소, 외부로부터의 영상 신호 및 이의 표시를 제어하는 복수의 제1 제어 신호에 기초하여 복수의 제2 제어 신호를 출력하는 신호 제어부, 상기 제2 제어 신호에 기초하여 게이트 온 신호를 상기 스위칭 소자에 출력하는 게이트 구동부, 그리고 상기 영상 신호에 해당하는 계조 전압을 데이터 전압으로서 상기 화소에 인가하는 데이터 구동부를 포함하고, 상기 신호 제어부는 계수기를 포함하며 상기 계수기의 상태 비트가 1인 경우 상기 제2 제어 신호를 발생시키지 않는다. 상기 신호 제어부는 상기 제1 제어 신호 중 수직 동기 신호가 입력되고 상기 계수기의 상태 비트가 1인 경우, 상기 계수기의 계수를 소정값이 될 때까지 행한다. 이런 방식으로 수직 동기 시작 신호가 두 번 발생되어 생길 수 있는 기판의 손상을 포함하여 하드웨어적인 손상을 미연에 방지하여 신로성 및 안정성이 높은 액정 표시 장치를 제공할 수 있다.
액정표시장치, 계수기, 상태, 비트, STV, 래치, 게이트, 클록, 집적

Description

액정 표시 장치 및 그 구동 방법 {LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 본 발명의 한 실시예에 따른 게이트 구동부의 블록도이다.
도 4는 본 발명의 한 실시예에 따른 신호 제어부의 동작을 나타내는 흐름도이다.
본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것으로서, 특히 게이트 구동부를 집적한 액정 표시 장치에서 수직 동기 시작 신호가 한 프레임 내에서 재발생되는 것을 방지하는 방법에 관한 것이다.
일반적인 액정 표시 장치는 두 표시판과 그 사이에 들어 있는 유전율 이방성(dielectric anisotropy)을 갖는 액정층을 포함한다. 액정층에 전기장을 인가하고, 이 전기장의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으 로써 원하는 화상을 얻는다. 이러한 액정 표시 장치는 휴대가 간편한 평판 표시 장치(flat panel display, FPD) 중에서 대표적인 것으로서, 이 중에서도 박막 트랜지스터(thin film transistor, TFT)를 스위칭 소자로 이용한 TFT-LCD가 주로 이용되고 있다.
TFT-LCD는 행렬의 형태로 배열되며 스위칭 소자를 포함하는 복수의 화소를 포함한다. 각 화소는 스위칭 소자를 통하여 영상 신호에 해당하는 데이터 전압을 선택적으로 받아들인다. TFT-LCD는 스위칭 소자에 연결된 복수의 게이트선과 복수의 데이터선을 포함하며, 각 게이트선은 스위칭 소자를 각각 턴온시키는 게이트 온 전압을 전달하고, 각 데이터선은 턴온된 스위칭 소자를 통하여 각 화소에 데이터 전압을 전달한다.
이러한 TFT-LCD는 또한 게이트선에 게이트 온 전압을 인가하는 게이트 구동부와 데이터선에 화상 신호를 인가하는 데이터 구동부 및 이들을 제어하는 신호 제어부를 포함한다.
게이트 구동부는 신호 제어부로부터의 수직 동기 시작 신호에 따라 게이트 온 전압의 출력을 시작하여 일렬로 배열된 게이트선에 차례로 게이트 온 전압을 인가한다.
근래에는 유효 화면을 확장시키고 화면 외부 틀의 면적을 축소시키려는 내로우 베젤(narrow bezel)의 요구와 원가 절감을 위하여 게이트 구동부를 스위칭 소자의 형성시 같이 형성하여 동일한 기판 상에 집적한다. 이를 구현하기 위하여 비정질 TFT로 이루어지는 게이트 구동부는 회로적으로 단순화할 필요가 있다.
이러한 게이트 구동부는 복수의 시프트 레지스터로 이루어져 있으며, 각 시프트 레지스터는 SR 래치와 AND 게이트로 등가 회로적으로 구성되어 있다.
SR 래치는 전단 게이트 온 전압에 의하여 세트되고 후단 게이트 온 전압에 의하여 리세트된다. SR 래치가 세트된 상태에서 AND 게이트에 클록 신호가 입력될 때 현재 게이트 온 전압이 발생한다.
이와 같은 종래의 게이트 구동부에서는 이른바 래치 업 현상이 나타난다. SR 래치의 출력은 세트 입력과 리세트 입력이 각각 (0, 0), (1, 0), (0, 1)일 때는 잘 정의되어 있으나 (1, 1)일 때는 정의되어 있지 않다. 그러므로 전단 게이트 출력과 후단 게이트 출력이 어떤 이유로 인하여 둘 다 하이일 때는 시프트 레지스터가 제대로 동작하지 못하는 문제점이 있다.
특히, 표시 장치의 속성 상 표시 장치에는 다양한 화상 모드가 선택적으로 입력되고 이 화상 모드들의 화상 신호 포맷(format)이 상이하면 화상 모드가 변경되는 천이 기간 중에 이러한 현상이 나타날 수 있다.
예를 들어, 인위적인 영상 신호 포맷(format) 조정시 또는 표시 장치의 수직 해상도보다 작은 영상 신호가 입력되는 경우이다. 이렇게 되면, 한 프레임에 수직 동기 시작 신호가 두 번 발생하게 되어 둘 이상의 시프트 레지스터가 동시에 게이트 온 전압을 출력할 수 있다. 이에 따라 화면 이상을 초래함은 물론, 표시 장치의 하드웨어에 심각한 손상을 초래할 우려가 있다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 수직 동기 시작 신호가 한 프레임에 두 번 발생하는 것을 방지하는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따른 액정 표시 장치는, 스위칭 소자를 각각 포함하는 복수의 화소, 신호 제어부, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 신호 제어부는 외부로부터의 영상 신호 및 이의 표시를 제어하는 복수의 제1 제어 신호에 기초하여 복수의 제2 제어 신호를 출력하며, 상기 게이트 구동부는 상기 제2 제어 신호에 기초하여 게이트 온 신호를 상기 스위칭 소자에 출력하고, 상기 데이터 구동부는 상기 영상 신호에 해당하는 계조 전압을 데이터 전압으로서 상기 화소에 인가한다. 나아가 상기 신호 제어부는 계수기를 포함하고, 상기 계수기의 상태 비트가 1인 경우 상기 제2 제어 신호를 발생시키지 않는다. 또한, 상기 신호 제어부는 상기 제1 제어 신호 중 수직 동기 신호가 입력되고 상기 계수기의 상태 비트가 1인 경우, 상기 계수기의 계수를 소정값이 될 때까지 행하며, 상기 소정값은 상기 액정 표시 장치의 수직 해상도에 해당하는 것이 바람직하다.
상기 계수기는 상기 복수의 제2 제어 신호 중 게이트 클록 신호(CPV)를 계수하는 것이 바람직하다.
상기 스위칭 소자는 비정질 규소로 이루어질 수 있으며, 상기 게이트 구동부는 상기 스위칭 소자가 형성될 때 같이 형성되는 것이 바람직하다.
한편, 상기 게이트 구동부는 홀수 번째 게이트선에 연결되는 제1 시프트 레 지스터와 짝수 번째 게이트선에 연결되는 제2 시프트 레지스터를 포함하는 복수의 시프트 레지스터로 이루어지고, 상기 제1 및 제2 시프트 레지스터에는 위상이 서로 반대인 클록 신호가 각각 입력되며, 상기 제1 시프트 레지스터 중 첫 번째 시프트 레지스터에 상기 제2 제어 신호 중 수직 동기 시작 신호(STV)가 입력되고, 상기 제2 시프트 레지스터 중 마지막 시프트 레지스터의 출력은 상기 제1 및 제2 시프트 레지스터에 입력되는데, 상기 마지막 시프트 레지스터의 출력이 상기 제1 및 제2 시프트 레지스터에 입력되는 경우 상기 제1 및 제2 시프트 레지스터는 초기화되는 것이 바람직하다.
본 발명의 다른 실시예에 따른 액정 표시 장치의 구동 방법은 계수기(counter)의 상태 비트와 계수 비트를 O으로 설정하는 단계, 수직 동기 신호(Vsync)를 검출하는 단계, 상기 검출 결과에 따라 수직 동기 시작 신호(STV)를 발생시키는 단계, 상기 계수기의 상태 비트를 1로 설정하는 단계, 게이트 클록 신호 입력시 상기 계수기의 계수를 하나 증가시키는 단계, 상기 계수기의 계수가 소정값 이상인지 판단하는 단계, 그리고 상기 소정값 이상인 경우 상기 계수기의 상태 비트를 0으로 설정하는 단계를 포함한다. 상기 소정값은 상기 액정 표시 장치의 수직 해상도인 것이 바람직하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
이제 본 발명의 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(400), 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800) 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)를 포함한다.
표시 신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선 (D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
각 화소는 표시 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.
스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-Gn) 및 데이터선(D1-D m)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있다.
액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.
유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(230)를 구비함으로써 가능하다. 도 2에서 색 필터(230)는 상부 표시판(200)의 해당 영역에 형성되어 있지만 이와는 달리 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다.
계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가하며 통상 복수의 집적 회로로 이루어진다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400) 및 데이터 구동부(500)에 제공한다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 RGB 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)는 입력 제어 신호를 기초로 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성하고 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.
게이트 제어 신호(CONT1)는 게이트 온 펄스(게이트 온 전압 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 펄스의 폭을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.
데이터 제어 신호(CONT2)는 영상 데이터(R', G', B')의 입력 시작을 지시하는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.
데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대응하는 영상 데이터(R', G', B')를 차례로 입력받고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(R', G', B')에 대응하는 계조 전압을 선택함으로써, 영상 데이터(R', G', B')를 해당 데이터 전압으로 변환한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시킨다.
하나의 게이트선(G1-Gn)에 게이트 온 전압(Von)이 인가되어 이에 연결된 한 행의 스위칭 소자(Q)가 턴 온되어 있는 동안[이 기간을 "1H" 또는 "1 수평 주기(horizontal period)"이라고 하며 수평 동기 신호(Hsync), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기와 동일함], 데이터 구동부(500)는 각 데이터 전압을 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm )에 공급된 데이터 전압은 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다.
액정 분자들은 화소 전극(190)과 공통 전극(270)이 생성하는 전기장의 변화에 따라 그 배열을 바꾸고 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다.
한편, 신호 제어부(600)는 수직 동기 시작 신호(STV)를 비롯한 여러 제어 신호를 생성하여 게이트 구동부(400)를 구동함과 아울러 게이트 구동부(400)가 오동작하지 않도록 하는데 이에 대하여 도 3 및 도 4를 참조하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 게이트 구동부의 블록도이며, 도 4는 본 발명의 한 실시예에 따른 신호 제어부의 제어 동작을 나타내는 흐름도이다.
먼저 게이트 구동부(400)의 동작에 대하여 도 3을 참조하여 설명한다.
도 3에 도시한 바와 같이, 게이트 구동부(400)는 일렬로 배열된 복수의 시프트 레지스터(410)를 포함하며, 시프트 레지스터(410)는 화소의 스위칭 소자와 동일한 공정으로 형성되어 동일한 기판 위에 집적된다.
신호 제어부(600)는 수직 동기 신호(Vsync) 등을 기초로 수직 동기 시작 신호(STV)를 생성한 후, 이를 게이트 구동부(400)의 첫 번째 시프트 레지스터(410)에 공급한다.
그러면 각 시프트 레지스터(410)는 전단 게이트 출력[Gout(N-1)]과 후단 게이트 출력[Gout(N+1)]에 기초하고 클록 신호(CK1, CK2)에 동기하여 게이트 출력[Gout(N)]을 생성한다. 이웃한 시프트 레지스터(410)는 서로 다른 클록 신호(CK1, CK2)를 입력받는데, 두 클록 신호(CK1, CK2)는 위상이 반대이며 2H의 주기를 가진다. 각 클록 신호(CK1, CK2)는 화소의 스위칭 소자(Q)를 구동할 수 있도록 하이인 경우는 게이트 온 전압(Von)이고 로우인 경우는 게이트 오프 전압(Voff)이다.
전술한 방식으로 수직 해상도에 해당하는 모든 게이트선(Gi-Gn)에 차례로 게이트 온 전압(Von)을 인가하고 난 후, 마지막 시프트 레지스터(410)의 출력을 이용하여 초기화 신호(INIT)를 각 시프트 레지스터(410)의 리세트 단자에 입력시킨다. 이렇게 되면 모든 시프트 레지스터(410)는 초기화된 상태에서 한 프레임을 끝내고 다음 프레임의 준비를 한다.
그러면 신호 제어부(600)의 동작에 대하여 도 4를 참조하여 상세히 설명한다.
본 발명의 한 실시예에 따른 신호 제어부(600)는 계수기(도시하지 않음)를 포함한다. 계수기(counter)는 액정 표시판 조립체(300)의 수직 해상도에 해당하는 수효만큼 게이트 클록 신호(CPV)를 계수하며, 본 발명의 실시예에서는 VGA급(640×480) 액정 표시 장치를 예를 들어서 설명하고, 따라서 수직 해상도는 480이다. 또한 계수기는 소정의 비트를 포함하고 1비트는 상태 비트(CPVS)로 할당되고 나머지는 계수를 위한 계수 비트(CPVC)로 할당된다.
먼저, 계수기의 계수 비트(CPVC)와 상태 비트(CPVS)를 각각 0으로 하여 초기화시킨다(단계 401).
이어 수직 동기 신호(Vsync)의 입력 여부를 검출하고(단계 402) 입력된 경우에는 수직 동기 시작 신호(STV)를 발생시키며(단계 403), 입력이 되지 않은 경우에는 단계(402)를 반복한다. 도시한 바와 같이, 입력이 되었을 때를 1로 표시하였으며 그 이외의 표시도 가능하다.
한편, 단계(403)에서 수직 동기 시작 신호(STV)를 생성한 후, 상태 비트(CPVS)를 1로 만들되 여전히 계수 비트(CPVC)는 O으로 유지한다(단계 404).
이어, 게이트 클록 신호(CPV)가 입력되는 경우, 계수 비트(CPVC)를 하나씩 증가시켜 게이트 클록 신호(CPV)의 계수를 행한다(단계 405). 이러한 계수는 수직 해상도에 해당하는 480이 될 때까지 반복된다(단계 406). 다음, 수직 해상도에 해당하는 480을 계수한 후에 상태 비트(CPVS)를 0으로 하고(단계 407) 단계(402)로 돌아가 전술한 동작을 반복한다.
예를 들어 수직 해상도보다 작은 영상 신호가 입력되어 수직 동기 신호(Vsync)가 한 프레임 내에서 한 번 더 발생되더라도, 수직 동기 시작 신호(STV)를 한 번 생성한 후에는 수직 해상도에 해당하는 게이트 클록 신호(CPV)를 모두 계수하기 전에는 단계(402)로 돌아가지 않는다. 따라서, 수직 동기 시작 신호(STV)는 한 프레임 내에서 단 한 번 발생되어 전술한 SR 래치의 두 입력이 동시에 하이가 되지 않는다. 결과적으로, SR 래치의 두 입력이 동시에 하이가 됨으로써 발생하는 기판의 손상을 포함하여 하드웨드적인 손상을 미연에 방지함으로써 신뢰성 및 안정성이 높은 액정 표시 장치를 제공한다.
이런 방식으로, 수직 해상도보다 작은 영상 신호가 입력되더라도 수직 동기 시작 신호(STV)를 한 번만 발생시킴으로써 기판의 손상을 포함하여 하드웨어적인 손상을 미연에 방지함으로써 신뢰성 및 안정성이 높은 액정 표시 장치를 제공할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.




Claims (10)

  1. 스위칭 소자를 각각 포함하는 복수의 화소,
    외부로부터의 영상 신호 및 이의 표시를 제어하는 복수의 제1 제어 신호에 기초하여 복수의 제2 제어 신호를 출력하는 신호 제어부,
    상기 제2 제어 신호에 기초하여 게이트 온 신호를 상기 스위칭 소자에 출력하는 게이트 구동부, 그리고
    상기 영상 신호에 해당하는 계조 전압을 데이터 전압으로서 상기 화소에 인가하는 데이터 구동부
    를 포함하고,
    상기 신호 제어부는 계수기를 포함하고, 상기 계수기는 상기 복수의 제2 제어 신호 중 게이트 클록 신호(CPV)를 계수하고, 상기 계수기의 상태 비트가 1인 경우 상기 제2 제어 신호를 발생시키지 않는
    액정 표시 장치.
  2. 제1항에서,
    상기 신호 제어부는 상기 제1 제어 신호 중 수직 동기 신호가 입력되고 상기 계수기의 상태 비트가 1인 경우, 상기 계수기의 계수를 상기 액정 표시 장치의 수직 해상도 값이 될 때까지 행하는 액정 표시 장치.
  3. 삭제
  4. 삭제
  5. 제1항에서,
    상기 스위칭 소자는 비정질 규소로 이루어지는 액정 표시 장치.
  6. 제5항에서,
    상기 게이트 구동부는 상기 스위칭 소자가 형성될 때 같이 형성되는 액정 표시 장치.
  7. 제6항에서,
    상기 게이트 구동부는 홀수 번째 게이트선에 연결되는 제1 시프트 레지스터와 짝수 번째 게이트선에 연결되는 제2 시프트 레지스터를 포함하는 복수의 시프트 레지스터로 이루어지고,
    상기 제1 및 제2 시프트 레지스터에는 위상이 서로 반대인 클록 신호가 각각 입력되며,
    상기 제1 시프트 레지스터 중 첫 번째 시프트 레지스터에 상기 제2 제어 신 호 중 수직 동기 시작 신호(STV)가 입력되고,
    상기 제2 시프트 레지스터 중 마지막 시프트 레지스터의 출력은 상기 제1 및 제2 시프트 레지스터에 입력되는
    액정 표시 장치.
  8. 제7항에서,
    상기 마지막 시프트 레지스터의 출력이 상기 제1 및 제2 시프트 레지스터에 입력되는 경우 상기 제1 및 제2 시프트 레지스터는 초기화되는 액정 표시 장치.
  9. 복수의 화소를 포함하는 액정 표시 장치에서,
    계수기(counter)의 상태 비트와 계수 비트를 O으로 설정하는 단계,
    수직 동기 신호(Vsync)를 검출하는 단계,
    상기 검출 결과에 따라 수직 동기 시작 신호(STV)를 발생시키는 단계,
    상기 계수기의 상태 비트를 1로 설정하는 단계,
    게이트 클록 신호 입력시 상기 계수기의 계수를 하나 증가시키는 단계,
    상기 계수기의 계수가 상기 액정 표시 장치의 수직 해상도 값 이상인지 판단하는 단계, 그리고
    상기 수직 해상도 값 이상인 경우 상기 계수기의 상태 비트를 0으로 설정하는 단계
    를 포함하는 액정 표시 장치의 구동 방법.
  10. 삭제
KR1020030047760A 2003-07-14 2003-07-14 액정 표시 장치 및 그 구동 방법 KR100984350B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030047760A KR100984350B1 (ko) 2003-07-14 2003-07-14 액정 표시 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030047760A KR100984350B1 (ko) 2003-07-14 2003-07-14 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20050008881A KR20050008881A (ko) 2005-01-24
KR100984350B1 true KR100984350B1 (ko) 2010-09-30

Family

ID=37221791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030047760A KR100984350B1 (ko) 2003-07-14 2003-07-14 액정 표시 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100984350B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101427591B1 (ko) 2007-12-21 2014-08-08 삼성디스플레이 주식회사 데이터 구동회로, 이를 포함하는 디스플레이장치 및 그제어방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990005265A (ko) * 1997-06-30 1999-01-25 윤종용 회로 보호 기능을 갖는 액정 표시 장치용 구동 회로
JP3135810B2 (ja) * 1995-01-31 2001-02-19 シャープ株式会社 画像表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3135810B2 (ja) * 1995-01-31 2001-02-19 シャープ株式会社 画像表示装置
KR19990005265A (ko) * 1997-06-30 1999-01-25 윤종용 회로 보호 기능을 갖는 액정 표시 장치용 구동 회로

Also Published As

Publication number Publication date
KR20050008881A (ko) 2005-01-24

Similar Documents

Publication Publication Date Title
US7385576B2 (en) Display driving device and method and liquid crystal display apparatus having the same
JP5229788B2 (ja) 表示装置の駆動装置及びこれを含む表示装置
US8154500B2 (en) Gate driver and method of driving display apparatus having the same
JP5483517B2 (ja) 液晶表示装置
US20130063331A1 (en) Gate driving circuit having improved tolerance to gate voltage ripple and display device having the same
KR100929680B1 (ko) 액정 표시 장치 및 영상 신호 보정 방법
KR101432717B1 (ko) 표시 장치 및 이의 구동 방법
US20160070147A1 (en) Liquid crystal display device
US20120026151A1 (en) Liquid crystal display
US20070159438A1 (en) Driving apparatus and liquid crystal display including the same
US20110063260A1 (en) Driving circuit for liquid crystal display
US8564521B2 (en) Data processing device, method of driving the same and display device having the same
US20030222836A1 (en) Method and circuit for driving a liquid crystal display and liquid crystal display incorporating the same
KR100984350B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100973807B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20050077573A (ko) 액정 표시 장치
KR100929681B1 (ko) 액정 표시 장치의 구동 장치
KR100980022B1 (ko) 액정 표시 장치의 구동 방법
KR100980013B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20080010986A (ko) 구동 장치 및 이를 포함하는 액정 표시 장치
KR100961958B1 (ko) 액정 표시 장치의 구동 장치
JP2006227468A (ja) 電気光学装置および電子機器
KR100900547B1 (ko) 액정 표시 장치의 구동 장치
KR20050079719A (ko) 임펄시브 구동 액정 표시 장치 및 그 구동 방법
KR20060003610A (ko) 액정 표시 장치 및 영상 신호 보정 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130830

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160831

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180829

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190822

Year of fee payment: 10