KR100976963B1 - 오동작 방지를 위한 엘이디 패키지 구조 - Google Patents

오동작 방지를 위한 엘이디 패키지 구조 Download PDF

Info

Publication number
KR100976963B1
KR100976963B1 KR1020090096279A KR20090096279A KR100976963B1 KR 100976963 B1 KR100976963 B1 KR 100976963B1 KR 1020090096279 A KR1020090096279 A KR 1020090096279A KR 20090096279 A KR20090096279 A KR 20090096279A KR 100976963 B1 KR100976963 B1 KR 100976963B1
Authority
KR
South Korea
Prior art keywords
terminal line
data
pair
line
clk
Prior art date
Application number
KR1020090096279A
Other languages
English (en)
Inventor
김근식
Original Assignee
김근식
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김근식 filed Critical 김근식
Priority to KR1020090096279A priority Critical patent/KR100976963B1/ko
Application granted granted Critical
Publication of KR100976963B1 publication Critical patent/KR100976963B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/12Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using electroluminescent elements
    • G09G3/14Semiconductor devices, e.g. diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Led Device Packages (AREA)

Abstract

본 발명은 데이터단자선(DATA)와 클락단자선(CLK)을 각각 이격하여 2개의 페어(Pair)로 유닛을 구성하여 많은 양의 LED 모듈을 직렬로 연결하고 하나의 컨트롤러를 통해 제어함으로서 단자선에 따른 전송 에러에 따른 오동작을 미연에 방지할 수 있도록 하기 위한 오동작 방지를 위한 LED 패키지 구조에 관한 것이다.
그 구성은 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서, 상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA)과 2번 단자선인 전원단자선(Vcc)가 제 1 페어(Pair)를 형성하고, 3번 단자선인 접지단자선(GND)과 4번 단자선인 클락단자선(CLK)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성되는 것을 특징으로 한다.
LED, 패키지, 오동작, 데이터단자, 클락단자

Description

오동작 방지를 위한 엘이디 패키지 구조{Structure of LED package for malfunction protection}
본 발명은 LED 패키지 구조에 관한 것으로, 보다 구체적으로 데이터단자선(DATA)와 클락단자선(CLK)을 각각 이격하여 2개의 페어(Pair)로 유닛을 구성하여 많은 양의 LED 모듈을 직렬로 연결하고 하나의 컨트롤러를 통해 제어함으로서 단자선에 따른 전송 에러의 오동작을 미연에 방지할 수 있도록 하기 위한 오동작 방지를 위한 LED 패키지 구조에 관한 것이다.
일반적으로 동일한 기능을 갖는 두 가지의 유닛을 일체형으로 구성한 복합 유닛은 해당 기능을 담당하기 위한 각각의 단자를 구비하게 된다.
그리고 이들 각각의 유닛은 상호 간에 평등한 관계로 연결되어 있는 것으로 하나의 유닛이 담당하고 있는 소정의 동작을 수행할 경우에 다른 유닛은 동작을 수행하고, 이에 발생한 데이터에 따라 소정의 기능을 수행하도록 하고 있다.
그러나 상기한 각 유닛이 독립적으로 있는 경우 각 신호선 들이 서로간에 전기적 영향을 주지 않으며 유닛을 하나로 일체화 할 경우(선들이 근접할 경우) 각각의 신호선 들이 서로에게 전기적 영향을 주어 고유 신호가 일그러지거나 변형되어 신호로써 역할을 하지 못하게 변형된다. 즉, 신호선이 근접해 있으면 콘덴서 효과가 발생되어 신호 지연, 일그러짐등이 발생하게 된다.
따라서, 각 유닛이 독립적으로 있을 경우에는 데이터의 전송이 원활하나, 유닛을 하나로 일체화할 경우에는 데이터의 전송 에러가 발생하고, 이 발생한 데이터 전송 에러에 의하여 제품이 오동작을 발생하게 되는 문제점이 발생한다.
첨부된 도 1 및 도 2와 같이 데이터단자(DATA)와 클락단자선(CLK)이 1개의 페어(Pair)로 구성된 유닛의 경우 많은 양의 LED 모듈이 직렬로 연결될 경우 각각의 모듈을 통과하면서 Gata Delay가 발생하고 근접된 신호간에 영향이 발생하여 수십개 또는 수백개의 모듈을 통과하면 조금씩 변형된 신호가 누적되어 신호변형이 발생하고 통신상의 문제가 발생되어 결국 많은 양을 제어할 수 없는 상황이 발행하게 된다. 즉, 한번에 많은 양이 모듈에 대해 제어절차가 진행되지 않으면 중앙에서 병렬로 많은 양을 메인컨트롤러를 추가적으로 연결하여야 하며 이로 인해 시스템의 구성이 복잡하며, 메인컨트롤러 구성에 따른 추가비용이 발생하게 된다.
유사한 예로, 텔레비전 수상기 및 VCD(Video Compact Disk) 플레이어 일체형 복합 전자제품에서는 VCD 플레이어를 담당하는 마이크로 컴퓨터에서 텔레비전 신호를 담당하는 마이크로 컴퓨터로 데이터를 전송할 경우에 두 마이크로 컴퓨터 간의 데이터 전송선로가 텔레비전 수상기의 음극선관에서 발생하는 전자파에 노출되어 있으므로 전송하는 데이터에 잡음이 혼합되고, 이로 인하여 데이터를 수신하는 마이크로 컴퓨터는 상기 잡음에 의해 에러가 발생한 데이터에 따라 소정의 제어 동작을 수행하여 제품이 오동작하는 문제점이 있다.
이에 따라, 해당기술분야에서는 LED 패키지에 있어서, 데이터의 전송 에러에 따른 오동작을 미연에 방지하기 위한 기술개발이 요구되고 있다.
상기한 문제점을 개선하기 위해 안출된 본 발명의 기술적 과제는 데이터단자선(DATA)와 클락단자선(CLK)을 각각 이격하여 2개의 페어(Pair)로 유닛을 구성하여 많은 양의 LED 모듈을 직열로 연결하고 하나의 컨트롤러를 통해 제어함으로서 단자선에 따른 전송 에러에 따른 오동작을 미연에 방지할 수 있도록 하기 위한 오동작 방지를 위한 LED 패키지 구조를 제공하는 것을 목적으로 한다.
본 발명의 실시 예에 따르면, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK) 중 데이터단자선(DATA)과 클락단자선(CLK)을 이격시킴으로써, 간섭을 최소화하기 위한 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조를 제공하는 것을 목적으로 한다.
또한, 본 발명의 실시 예에 따르면, 각각이 두 단자선으로 형성된 제 1 페어(Pair)와 제 2 페어(Pair)에 있어서, 제 1 페어(Pair)의 한 단자선과 제 2 페어(Pair)의 한 단자선을 절단함으로써, LED 유닛 간의 고정을 확고히 하기 위한 오동작 방지를 위한 LED 패키지 구조를 제공하는 것을 목적으로 한다.
그러나 본 발명의 목적들은 상기에 언급된 목적으로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조는, 데이터단 자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서, 상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA)과 2번 단자선인 전원단자선(Vcc)이 제 1 페어(Pair)를 형성하고, 3번 단자선인 접지단자선(GND)과 4번 단자선인 클락단자선(CLK)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성될 수 있다.
본 발명의 다른 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조는, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서, 상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과 2번 단자선인 접지단자선(GND)이 제 1 페어(Pair)를 형성하고, 3번 단자선인 전원단자선(Vcc)과 4번 단자선인 클락단자선(CLK)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성될 수 있다.
본 발명의 또 다른 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조는, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서, 상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과 2번 단자선인 접지단자선(GND)가 제 1 페어(Pair)를 형성하고, 3번 단자선인 클락단자선(CLK)과 4번 단자선인 전원단자선(Vcc)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성될 수 있다.
본 발명의 또 다른 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조는, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서, 상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과 2번 단자선인 전원단자선(Vcc)가 제 1 페어(Pair)를 형성하고, 3번 단자선인 클락단자선(CLK)과 4번 단자선인 접지단자선(GND)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성될 수 있다.
이때, 본 발명의 부가적인 특징에 따르면, 상기 LED 유닛 간의 결합시 상기 데이터단자선(DATA) 및 클락단자선(CLK)을 절단(cutting)하여 제1페어 및 제2페어 단자선이 위/아래쪽 또는 좌/우로 튀어 올라오거나 상, 하, 좌, 우 방향으로 기울어지는 것을 방지하며, 전원단자선 및 접지단자선의 cutting으로 인한 신호전달의 불량을 해소할 수 있도록 구성되는 것이 바람직하다.
본 발명에 따른 오동작 방지를 위한 LED 패키지 구조는 데이터단자선(DATA)와 클락단자선(CLK)을 각각 이격하여 2개의 페어(Pair)로 유닛을 구성하여 많은 양의 LED 모듈을 직열로 연결하고 하나의 컨트롤러를 통해 제어함으로서 단자선에 따른 전송 에러에 따른 오동작을 미연에 방지할 수 있는 효과를 제공한다.
또한, 본 발명에 의해, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK) 중 데이터단자선(DATA)과 클락단자선(CLK)을 이격시킴으로써, 간섭을 최소화할 수 있는 효과를 제공한다.
이하, 본 발명의 바람직한 실시 예의 상세한 설명은 첨부된 도면들을 참조하여 설명할 것이다. 하기에서 본 발명을 설명함에 있어서, 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다.
본 명세서에 있어서는 어느 하나의 구성요소가 다른 구성요소로 데이터 또는 신호를 '전송'하는 경우에는 어느 하나의 구성요소는 다른 구성요소로 직접 데이터 또는 신호를 전송할 수 있고, 적어도 하나의 또 다른 구성요소를 통하여 데이터 또는 신호를 다른 구성요소로 전송할 수 있음을 의미한다.
도 3는 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조를 나타내는 도면이다. 도 4는 도 3에 따른 LED 패키지 구조의 유닛 간의 결합 상태를 도시한 도면을 나타내고, 도 5는 본 발명에 따른 LED 패키지 구조에서 단자선 구조를 설명하기 위한 도면을 나타낸다. 도 3 내지 도 5를 참조하면, 오동작 방지를 위한 LED 패키지는 LED 유닛(100: 100a 또는 100b)이 3000개 내지 5000개가 연결되어 형성이 가능하다.
각 LED 유닛(100a, 100b)은 내부를 관통하는 데이터단자선(DATA, 110a), 클락단자선(CLK, 130a), 접지단자선(GND, 150a), 전원단자선(Vcc, 170a)를 포함한다. 이 경우 LED 유닛(100a)과 LED 유닛(100b)은 데이터단자선(DATA, 110a), 클락단자 선(CLK, 130a), 접지단자선(GND, 150a), 전원단자선(Vcc, 170a)을 통해 상호 연결된다.
이 경우 데이터단자선(DATA, 110a)과 클락단자선(CLK, 130a)는, 기준이 되는 신호를 전송하는 클락단자선(CLK, 130a)과 명령 신호를 전송하는 데이터단자선(DATA, 110a)가 근접함으로, 상호 신호 간에 영향을 발생시켜 오동작을 발생시킨다.
도 5은 오동작 방지를 위한 LED 패키지 구조에서 단자선 구조를 설명하기 위한 도면이다. 도 3 내지 도 5를 참조하면, 기존의 LED 유닛(100a 또는 100b)은 도 3(a) 처럼, 1번 단자선인 전원단자선(Vcc, 170a 또는 170b), 2번 단자선인 접지단자선(GND, 150a 또는 150b), 3번 단자선인 클락단자선(CLK, 130a 또는 130b), 4번 단자선인 데이터단자선(DATA, 110a 또는 110b)으로 형성되었다.
이에 따라 이 경우 데이터단자선(DATA, 110a 또는 110b)과 클락단자선(CLK, 130a 또는 130b)은, 기준이 되는 신호를 전송하는 클락단자선(CLK, 130a 또는 130b)과 명령 신호를 전송하는 데이터단자선(DATA, 110a 또는 110a)가 근접함으로, 상호 신호 간에 영향을 발생시켜 오동작을 발생시킨다.
즉, 데이터단자(DATA, 110a 또는 110b)와 클락단자선(CLK, 130a 또는 130b)이 1개의 페어(Pair)로 구성된 유닛의 경우 많은 양의 LED 모듈이 직렬로 연결될 경우 각각의 모듈을 통과하면서 Gata Delay가 발생하고 근접된 신호선 들이 서로에게 전기적 영향을 주어 고유 신호가 일그러지거나 변형되어 신호로써 역할을 하지 못하게 변형된다. 따라서, 수십개 또는 수백개의 모듈을 통과하면 조금씩 변형된 신호가 누적되어 신호변형이 발생하고 통신상의 문제가 발생되어 결국 많은 양을 제어할 수 없는 상황이 발행하게 된다.
즉, 한번에 많은 양이 모듈에 대해 제어절차가 진행되지 않으면 중앙에서 병렬로 많은 양을 메인컨트롤러를 추가적으로 연결하여야 하며 이로 인해 시스템의 구성이 복잡하며, 메인컨트롤러 구성에 따른 추가비용이 발생하게 된다.
이에 기인하여, 본 발명의 LED 유닛(100a 또는 100b)은 도 5(b) 처럼, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과, 2번 단자선인 전원단자선(Vcc, 170a 또는 170b)의 제 1 페어(Pair), 그리고 3번 단자선인 접지단자선(GND, 150a 또는 150b)과 4번 단자선인 클락단자선(CLK, 130a 또는 130b)의 제 2 페어(Pair)로 형성한다.
도 6은 본 발명의 다른 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조에서 단자선 구조를 설명하기 위한 도면이다. 도 3 내지 도 6을 참조하면, 클락단자선(CLK, 130a 또는 130b)과 명령 신호를 전송하는 데이터단자선(DATA, 110a 또는 110a)이 근접함으로, 상호 신호 간에 영향을 발생시켜 오동작을 발생시키는 것을 방지하기 위해, 형성된 단자 간의 관계를 나타내는 도면이다.
도 6(a)는 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과, 2번 단자선인 접지단자선(GND, 150a 또는 150b)의 제 1 페어(Pair), 그리고 3번 단자선인 전원단자선(Vcc, 170a 또는 170b)와 4번 단자선인 클락단자선(CLK, 130a 또는 130b)의 제 2 페어(Pair)로 형성될 수 있다.
도 6(b)는 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과, 2번 단자선인 접지단자선(GND, 150a 또는 150b)의 제 1 페어(Pair), 그리고 3번 단자선인 클락단자선(CLK, 130a 또는 130b)과 4번 단자선인 전원단자선(Vcc, 170a 또는 170b)의 제 2 페어(Pair)로 형성될 수 있다.
도 6(c)는 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과, 2번 단자선인 전원단자선(Vcc, 170a 또는 170b)의 제 1 페어(Pair), 그리고 3번 단자선인 클락단자선(CLK, 130a 또는 130b)과 4번 단자선인 접지단자선(GND, 150a 또는 150b)의 제 2 페어(Pair)로 형성될 수 있다.
도 7은 오동작 방지를 위한 LED 패키지 구조에서 도 3의 유닛 간의 결합 상태를 도시한 도면의 내부 구성도로서, 도 3 내지 7을 참조하여 설명하면, 기존에는 LED 유닛(100a 또는 100b) 배면의 사출과정에서 위쪽 2개 라인인 접지단자선(GND, 150a 또는 150b), 전원단자선(Vcc, 170a 또는 170b)을 절단하여 형성하였다. 이 경우 도시된 바와 같이, 절단된 끝을 고정할 방법이 없어서 접지단자선(GND, 150a 또는 150b)과 전원단자선(Vcc, 170a 또는 170b)이 위쪽/아래쪽, 상향 또는 하향으로 움직여 신호선 연결용 볼트 체결시 정확히 선의 중앙에 위치해야 쇼트(Short) 및 개방(Open)을 방지하여 모듈의 불량을 방지할 수가 없었다.
본 발명은 이와 같은 불량 방지하기 위해, 도 7과 같이, 상부로부터 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과, 2번 단자선인 전원단자선(Vcc, 170a 또는 170b)의 제 1 페어(Pair), 그리고 3번 단자선인 접지단자선(GND, 150a 또는 150b)과 4번 단자선인 클락단자선(CLK, 130a 또는 130b)의 제 2 페어(Pair)로 형성된다고 가정하면, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b), 그리고 4번 단자선인 클락단자선(DATA, 130a 또는 130b)을 절단함으로써, 제 1 페어(Pair)와 제 2 페어(Pair)가 움직이지 않게 고정시킬 수 있다.
즉, 도 8과 같이, 기존의 LED 유닛(100a)과 LED 유닛(100b) 간의 결합시, 제 1 페어(Pair)와 제 2 페어(Pair) 중 한쪽 페어(Pair)의 두 단자선을 절단함으로써, 페어(Pair)의 두 단자선 고정시 양쪽끝에서 고정되어 한쪽 페어(Pair)의 중간을 단선 후에 중간 단선된 부분을 고정이 되지 않아 튀어 올라오거나 상, 하, 좌, 우 방향으로 기울어졌었던 문제점을 해결할 수 있다.
즉, 종래의 도 2에서 제시된 바와 같이 중앙 아래쪽이 Cutting되어 있는데. 이는 양쪽으로 선이 연결되어 있는 것으로 신호전달을 위해 Cutting 하게 된다. 신호전달을 위해 중앙을 cutting하게 되면 Cutting된 부분이 고정이 되지 않아 위/아래쪽 또는 좌/우로 선이 고정되지 않는 현상이 발생하게 된다.
제시된 도면과 같이 Cutting된 중앙에서 좌측 아래쪽의 사출물에서 파란색으로 된 부분이 선이 고정되지 않아 튀여 올라와 전선색갈(파랑,녹색)부분에 불량이 발생할 수 있게 된다.
따라서, 상기의 문제점을 해결하기 위해 상기 데이터단자선(DATA, 110a 또는 110b)과, 클락단자선(CLK, 130a 또는 130b)을 cutting함으로 인해 전원 및 접지선의 cutting으로 인해 불량을 해소할 수 있다.
보다 세부적으로 상기의 데이터단자선, 클락단자선, 접지단자선, 전원단자선 이 2개의 페어 단자선으로 구성된 구조에서 상기 LED 유닛 간의 결합시 상기 데이터단자선(DATA) 및 클락단자선(CLK)을 절단(cutting)하여 제1페어 및 제2페어 단자선이 위/아래쪽 또는 좌/우로 튀어 올라오거나 상, 하, 좌, 우 방향으로 기울어지는 것을 방지하며, 전원단자선 및 접지단자선의 cutting으로 인한 신호전달의 불량을 해소할 수 있다.
도 9는 기존의 LED 패키지 구조의 입력에 따른 출력그래프와 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조의 입력에 따른 출력그래프를 나타내는 도면이다. 도 3 내지 도 9를 참조하면, 도 9(a)은 기존의 영향을 미치는 LED 패키지 구조에서 입력에 따른 출력그래프를 나타낸다.
도 9(b)는 도 6(a)에 따른 오동작 방지를 위한 LED 패키지 구조에서 입력에 따른 출력그래프를 나타내는 도면이다.
또한, 도 9(c)은 도 6(c)에 따른 오동작 방지를 위한 LED 패키지 구조에서 입력에 따른 출력그래프를 나타내는 도면이다.
도 10은 기존의 LED 패키지 구조와 본 발명의 실시 예에 따른 LED 패키지 구조에 있어서, 클락단자선(CLK, 130a 또는 130b)과 데이터단자선(DATA, 110a 또는 110b)의 배치에 따른 실험 결과 데이터를 나타내는 그래프이다. 도 2 내지 도 10을 참조하면, 파형에서 보이는 것처럼, DIN이 'L'인 경우 1st device(본 발명의 LED 패 키지 구조 방식)와 10th device(기존의 LED 패키지 구조 방식)의 클락 주기(CLK period)가 각각 3.0002us 와 3.0037us로 거의 비슷한 수준이다.
반면, DIN이 'H'인 경우 1st device와 10th device의 클락 주기(CLK period)가 각각 3.0002us와 2.9955us로 8.2ns가 줄어드는 경향이 있는데, 이는 데이터 핀 케이블(Data pin cable)의 'H'가 클락단자선(CLK, 130a 또는 130b)과 데이터단자선(DATA, 110a 또는 110b) 간에 초래되는 커패시터 성분을 충전시킴으로써 바로 다음 클락(Clock)이 8.2ns만큼 빨리 나타나게 된다.
도 11은 기존의 LED 패키지 구조와 본 발명의 실시 예에 따른 LED 패키지 구조에 있어서 PCB 패턴을 나타내는 도면이다. 도 11(a)는 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조의 PCB 패턴을 나타내는 도면이다.
도 11(b)는 본 발명의 실시 예에 따른 기존의 LED 패키지 구조의 PCB 패턴을 나타내는 도면이다.
상기 본 발명의 내용은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명의 오동작 방지를 위한 LED 패키지 구조는, 각각이 두 단자선으로 형성된 제 1 페어(Pair)와 제 2 페어(Pair)에 있어서, 제 1 페어(Pair)의 한 단자선의 데이터단자선(DATA)과 제 2 페어(Pair)의 한 단자선의 클락단자선(CLK)을 절단함으로써, 사출 형성시 선을 절단 함에 있어 페어로 같이 있는 선을 절단하면 절단된 선이 튀여올라오거나 움직여 문제가 발생하나 상기와 같이 두선중 한선만을 절단하면 절단 후에도 다른선과 같이 붙어 하나의 페어를 구성하여 튀여 올라오거나 이동하지 않아 불량을 현저히 줄일 수가 있다.
또한, 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK) 중 데이터단자선(DATA)과 클락단자선(CLK)을 이격시킴으로써, 간섭을 최소화할 수 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 종래의 LED 패키지 구조의 유닛 간의 결합상태를 도시한 도면.
도 2는 종래의 LED 패키지 구조에서 하나의 LED 유닛의 컷팅된 상태도
도 3는 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조를 나타내는 도면
도 4는 도 3에 따른 LED 패키지 구조의 유닛 간의 결합 상태를 도시한 도면
도 5는 본 발명에 따른 LED 패키지 구조에서 단자선 구조를 설명하기 위한 도면.
도 6은 본 발명의 다른 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조에서 단자선 구조를 설명하기 위한 도면.
도 7은 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조의 유닛의 단면도
도 8은 종래의 하나의 LED 유닛과 다른 LED 유닛 간의 결합시의 상태를 나타내기 위한 도면.
도 9는 기존의 LED 패키지 구조의 입력에 따른 출력그래프와 본 발명의 실시 예에 따른 오동작 방지를 위한 LED 패키지 구조의 입력에 따른 출력그래프를 나타내는 도면.
도 10은 기존의 LED 패키지 구조와 본 발명의 실시 예에 따른 LED 패키지 구조에 있어서, 클락단자선(CLK)과 데이터단자선(DATA)의 배치에 따른 실험 결과 데이터를 나타내는 그래프.
도 11은 기존의 LED 패키지 구조와 본 발명의 실시 예에 따른 LED 패키지 구조에 있어서 PCB 패턴을 나타내는 도면.
<도면의 주요부분에 대한 부호의 설명>
100(100a, 100b): LED 유닛 110(110a, 110b): 데이터단자선(DATA)
130(130a, 130b): 클락단자선 150(150a, 150b): 접지단자선(GND)
170(170a, 170b): 전원단자선

Claims (5)

  1. 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서,
    상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA)과 2번 단자선인 전원단자선(Vcc)가 제 1 페어(Pair)를 형성하고, 3번 단자선인 접지단자선(GND)과 4번 단자선인 클락단자선(CLK)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성되는 것을 특징으로 하는 오동작 방지를 위한 LED 패키지 구조.
  2. 삭제
  3. 삭제
  4. 데이터단자선(DATA), 전원단자선(Vcc), 접지단자선(GND)과 클락단자선(CLK)을 포함하는 다수의 LED 유닛을 포함하는 오동작 방지를 위한 LED 패키지 구조에 있어서,
    상기 LED 유닛은, 1번 단자선인 데이터단자선(DATA, 110a 또는 110b)과 2번 단자선인 전원단자선(Vcc)이 제 1 페어(Pair)를 형성하고, 3번 단자선인 클락단자선(CLK)와 4번 단자선인 접지단자선(GND)이 제 2 페어(Pair)를 형성하고, 상기 클락단자선(CLK)과 상기 데이터단자선(DATA)이 이격되어 형성되는 것을 특징으로 하는 오동작 방지를 위한 LED 패키지 구조.
  5. 삭제
KR1020090096279A 2009-10-09 2009-10-09 오동작 방지를 위한 엘이디 패키지 구조 KR100976963B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090096279A KR100976963B1 (ko) 2009-10-09 2009-10-09 오동작 방지를 위한 엘이디 패키지 구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090096279A KR100976963B1 (ko) 2009-10-09 2009-10-09 오동작 방지를 위한 엘이디 패키지 구조

Publications (1)

Publication Number Publication Date
KR100976963B1 true KR100976963B1 (ko) 2010-08-23

Family

ID=42759811

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090096279A KR100976963B1 (ko) 2009-10-09 2009-10-09 오동작 방지를 위한 엘이디 패키지 구조

Country Status (1)

Country Link
KR (1) KR100976963B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007187729A (ja) * 2006-01-11 2007-07-26 Shinya Ishida Led表示システムの構成方式
KR100759100B1 (ko) 2006-07-12 2007-09-19 주식회사 씨쎄븐 발광다이오드 조명 디스플레이장치의 구동장치 및 방법
JP2008197184A (ja) 2007-02-09 2008-08-28 Nec Engineering Ltd グラフィックパネル制御システム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007187729A (ja) * 2006-01-11 2007-07-26 Shinya Ishida Led表示システムの構成方式
KR100759100B1 (ko) 2006-07-12 2007-09-19 주식회사 씨쎄븐 발광다이오드 조명 디스플레이장치의 구동장치 및 방법
JP2008197184A (ja) 2007-02-09 2008-08-28 Nec Engineering Ltd グラフィックパネル制御システム

Similar Documents

Publication Publication Date Title
US20110299316A1 (en) Memory module, method and memory system having the memory module
US7517228B2 (en) Surface mounted micro-scale springs for separable interconnection of package substrate and high-speed flex-circuit
CN103168396A (zh) 用于ic封装的收发机和接口
US7874868B2 (en) Connector with projecting function
CN112673413B (zh) 接收卡和显示控制卡组件
US7748996B2 (en) Signal exchange system and transforming connector thereof
CN101447618A (zh) 用于传输差分信号的高速高密度电连接器插座
KR100976963B1 (ko) 오동작 방지를 위한 엘이디 패키지 구조
US4903015A (en) Communication device and star circuit for use in such a communication device, and device comprising such a star circuit
CN101272141B (zh) 交错逻辑阵列块结构
US6899547B1 (en) Multi-chip connector module having one or more semiconductor dice
CN109147649B (zh) 显示屏控制卡
US9337521B2 (en) Crosstalk reduction in signal lines by crosstalk introduction
CN100578822C (zh) 红外接收器芯片
CN210199748U (zh) 有线网络传输子卡和显示控制卡组件
CN210325154U (zh) 接收卡和显示控制卡组件
CN210839555U (zh) 无线收发器和显示箱体
CN112396974A (zh) Led显示屏、led显示系统和显示箱体
CN111445837A (zh) 连接器组、显示控制卡、转接板和显示屏系统
CN218677911U (zh) 用于led灯板的转接板
US20050090146A1 (en) Optical transmission module
CN211237681U (zh) 接收卡和显示控制卡组件
CN210578529U (zh) 无线收发器和显示箱体
CN112398499B (zh) 无线收发器、显示箱体和电路组件
CN210274674U (zh) 一种电源模块的pcb转接板

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130723

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140808

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160810

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170809

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180813

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190812

Year of fee payment: 10