KR100940134B1 - 타임-버스트 파일럿과 부분 간격 등화기로 시스템내지연을 보상하는 방법 및 장치 - Google Patents

타임-버스트 파일럿과 부분 간격 등화기로 시스템내지연을 보상하는 방법 및 장치 Download PDF

Info

Publication number
KR100940134B1
KR100940134B1 KR1020047001470A KR20047001470A KR100940134B1 KR 100940134 B1 KR100940134 B1 KR 100940134B1 KR 1020047001470 A KR1020047001470 A KR 1020047001470A KR 20047001470 A KR20047001470 A KR 20047001470A KR 100940134 B1 KR100940134 B1 KR 100940134B1
Authority
KR
South Korea
Prior art keywords
arrival time
delay offset
weighted average
equalizer
receiver
Prior art date
Application number
KR1020047001470A
Other languages
English (en)
Other versions
KR20040018537A (ko
Inventor
스리칸트 자야라만
이반지저스페르난데즈 코바톤
죤이. 스미
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20040018537A publication Critical patent/KR20040018537A/ko
Application granted granted Critical
Publication of KR100940134B1 publication Critical patent/KR100940134B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/005Control of transmission; Equalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/712Weighting of fingers for combining, e.g. amplitude control or phase rotation using an inner loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2201/00Indexing scheme relating to details of transmission systems not covered by a single group of H04B3/00 - H04B13/00
    • H04B2201/69Orthogonal indexing scheme relating to spread spectrum techniques in general
    • H04B2201/707Orthogonal indexing scheme relating to spread spectrum techniques in general relating to direct sequence modulation
    • H04B2201/70707Efficiency-related aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/0335Arrangements for removing intersymbol interference characterised by the type of transmission
    • H04L2025/03375Passband transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03439Fixed structures
    • H04L2025/03445Time domain
    • H04L2025/03471Tapped delay lines
    • H04L2025/03509Tapped delay lines fractionally spaced

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Soil Working Implements (AREA)
  • Agricultural Machines (AREA)

Abstract

본 발명은 타임-버스트 파일럿과 부분 간격 등화기로 시스템내 지연을 보상하는 방법 및 장치에 관한 것이다. 가중 평균 도착시간이 부분 간격 등화기(350)의 지연 오프셋을 결정한다. 가중 평균 도착시간은 레이크 수신기(604)로부터 경로 도착시간 및 에너지를 사용하여 결정된다. 가중 평균 도착시간 및 현재 지연 오프셋 사이의 차이가 차이 X로 설정되고, 이러한 차이는 등화기 탭 간격(608) 단위이다. 만일 차이 X가 1 이상이거나 -1 이하라면, 현재 지연 오프셋은 증분 지연 오프셋(610),(612),(614),(616)만큼 업데이트되고 등화기 필터 계수가 다수의 탭 간격(618),(620)만큼 시프팅된다. 그렇지 않다면, 현재 지연 오프셋은 업데이트되지 않고 부분 간격 등화기의 필터 계수도 시프팅되지 않는다(350). 필터 계수의 적응과 등화기의 지연 오프셋의 업데이트는 적응 과도현상을 최소화하기 위해 파일럿 버스트 동안에만 발생한다.

Description

타임-버스트 파일럿과 부분 간격 등화기로 시스템내 지연을 보상하는 방법 및 장치 {METHOD AND APPARATUS FOR ADJUSTING DELAY IN SYSTEMS WITH TIME-BURST PILOT AND FRACTIONALLY SPACED EQUALIZERS}
본 발명은 전반적으로 무선 통신 시스템 특히, 무선 통신 시스템에서 등화기 타이밍 복구 기술에 관한 것이다.
무선 통신 환경에서, 신뢰성있는 통신은 다수의 채널 손상에 의해 좋지 않은 영향을 받는다. 수신된 신호를 저하시키는 전형적인 소스는 잡음, 공동-채널 간섭, 심볼간 간섭("ISI") 및 다중경로 간섭이다. 다중경로 간섭은 페이딩을 발생한다는 점에서 신뢰성있는 무선 통신에 매우 반하는 요인이 되곤 한다.
코드분할 다중접속("CDMA")과 같은 코히어런트 통신 시스템에서, 무선 수신기는 일반적으로 송신기와의 일정한 접속을 유지하기 위해 무선 송신기와 일정한 동기 상태가 된다. 만일 수신기가 동기를 손실하면 송신기와의 "로크(lock)"에 손실이 발생한다. 이러한 상황은 종종 무선 서비스의 사용자에 대한 서비스 손실을 야기한다.
셀룰러 전화 환경에서, 이는 전화 사용자에게 호를 누락시킬 수 있거나 또는 무선 데이터 환경에서, 사용자에 대해 느리고 신뢰할 수 없는 네트워크 접속을 야기할 수 있다. 낮은 신뢰성은 사용자로 하여금 화가 나게 할 것이며, 이러한 사용자는 상기 상황이 유지될 때 제공자와의 서비스를 중단하고자 할 것이다. 만일 낮은 신뢰성이 너무 자주 발생한다면, 무선 서비스 제공자는 시장점유율 및 이익을 잃게 될 것이다.
채널이 야기할 수 있는 악역향을 방지하기 위해, 잘 설계된 수신기는 레이크 프로세서, 부분 간격(fractionally spaced) 등화기 또는 이 둘 모두를 포함한다. 레이크 프로세서는 하나 이상의 "핑거"를 포함하며, 이들 각각은 각각의 핑거로부터의 다중경로 레이(ray)가 서로 보강적으로 부가될 수 있도록 개별 다중경로 레이를 트래킹한다. 레이크 수신기는 낮은 캐리어 대 간섭("C/I") 환경에서 수행력이 높은 것으로 공지되어 있다.
부분 간격 등화기("FSE")는 신호의 상호 대역폭과 같거나 작은 시간 간격으로 이격되는 계수들을 가진 유한-길이 탭핑 지연 라인이다. 만일 상호 대역폭이 T초이라면, 예로서 FSE 탭핑된 지연 라인은 T/2 또는 3T/4초로 이격질 수 있다. 필터는 다중경로 간섭 및 펄스-필터링으로부터의 ISI 영향을 감소시킨다.
FSE가 간섭을 적절하게 완화시키도록 하기 위해, 필터는 반드시 채널의 전체 임펄스 응답을 스패닝해야 한다. 필터의 지연 오프셋은 실제로 이러한 경우가 되도록 조정되어야 한다. 추가로, 채널의 임펄스 응답이 시간에 따라 변화되기 때문에, FSE의 지연은 항상 채널의 임펄스 응답을 스패닝하도록 계속해서 변화되어야 한다.
등화기에 대한 지연 오프셋으로서 가장 강한 레이크 핑거의 타이밍 정보를 사용하는 것과 같은 FSE에 대한 지연 오프셋을 결정 및 조정하기 위한 공지된 방법은 신뢰성이 없는 것으로 판명되었다. 그러므로, 부분 간격 등화기에 대한 지연 오프셋을 결정 및 조정하기 위한 효율적인 방법이 필요하다.
여기서 개시된 실시예는 부분 간격 등화기에 대한 지연 오프셋을 결정하기 위한 효율적인 방법을 제공함으로써 상기 필요성에 대해 다룬다.
여기에 개시된 실시예는 부분 간격 등화기내 지연 오프셋을 결정하기 위한 방법 및 장치에 관한 것이다. 본 발명의 일 특징에 따르면, 가중 평균 도착시간이 부분 간격 등화기의 지연 오프셋을 결정하는데 사용된다. 가중 평균 도착시간은 제 1 및 제 2 레이크 수신기로부터의 도착시간 및 신호 에너지를 사용함으로써 결정된다. X를 가중 평균 도착 시간과 등화기의 탭 간격의 단위의 현재 지연 오프셋 사이의 차이라 한다. Q(z)를 z를 초과하지 않는 최대 정수라 한다. 만일 증분 지연 오프셋이라 불리는
Figure 112007055995048-pct00001
이 1이상일 때, 현재 지연 오프셋이 업데이트된다. 또한, 다수의 필터 계수가 탭 간격의 정수
Figure 112007055995048-pct00002
만큼 시프트된다. 그렇지 않을 경우,
Figure 112007055995048-pct00003
이 0이라면, 현재 지연 오프셋은 업데이트되지 않고 선형 등화기의 다수의 필터 계수도 시프트되지 않는다. 적응 과도현상(adaptation transient)을 최소화하기 위해, 선형 등화기의 다수의 필터 계수의 적응은 파일럿 버스트 동안만 발생한다.
도 1은 부분 간격 등화기의 지연 오프셋을 제공하기 위해 가장 강한 레이크 핑거의 도착시간을 사용하는 통신 수신기의 블록도.
도 2는 가장 강한 피크가 시간에 따라 어떻게 변화하는지를 나타내는 채널의 임펄스 응답의 시간 경과에 따른 스냅샷을 도시하는 도면.
도 3은 부분 간격 등화기에 대한 지연 오프셋으로서 레이크 핑거의 가중 평균 도착시간을 사용하는 통신 수신기의 블록도.
도 4는 가중 평균 도착시간이 시간에 따라 어떻게 변화하는지를 나타내는 채널의 임펄스 응답의 시간 경과에 따른 스냅샷을 도시하는 도면.
도 5는 순방향 링크의 HDR 슬롯 구조를 도시하는 도면.
도 6은 필터 계수 업데이트 과정을 도시하는 순서도.
여기에 개시된 실시예는 부분 간격 등화기에서 지연을 조정하기 위한 방법 및 장치에 관한 것이다. 이하의 설명은 본 발명을 구현하는데 필요한 특정 정보를 포함한다. 당업자라면 본 명세서에 개시된 방법과 다른 방법으로도 본 발명이 구현될 수 있음을 알 수 있을 것이다. 더욱이, 본 발명의 몇몇 특정 세부사항은 본 발명을 모호하게 하지 않도록 하기 위해 설명되지 않는다. 본 명세서에서 개시되지 않은 특정 세부사항은 당업자의 범위내일 것이다.
본 발명의 도면 및 그에 대한 상세한 설명은 본 발명에 대한 간단한 예시적인 실시예에 관한 것이다. 간략함을 위해, 본 발명의 원리를 사용하는 본 발명의 다른 실시예는 본 명세서에 특별히 설명되지 않았으며 도면에서도 상세히 도시되지 는 않는다. "예시적인"이라는 용어는 예를 들면, "예 또는 예로서 제공되는"을 의미하는 것이다. "예시적으로" 여기서 개시된 실시예는 다른 실시예에 비해 바람직하거나 또는 유익한 것으로 구성될 필요는 없다.
도 1을 참조하면, 블록(100)은 통신 수신기의 기저대역 처리의 일부를 도시한다. 간략함을 위해 비록 블록(100)이 기저대역 수신기의 일부를 나타내지만, 본 명세서에서 기저대역 수신기(100)로서 지칭되기도 한다. 기저대역 수신기(100)는 도 1에 도시되지 않은 무선주파수("RF") 전단으로부터 도착한 샘플 버퍼 입력(102)을 수신하는 샘플 버퍼(110)를 포함한다. 레이크 프로세서(120)라고도 불리는 N개의 핑거 레이크 프로세서(120)는 레이크 핑거(122) 및 레이크 핑거(124)와 같은 다수의 레이크 핑거를 포함한다. 레이크 핑거(124)는 샘플 버퍼(110)로부터 레이크 핑거 입력(107)을 수신한다. 유사하게, 레이크 핑거(124)는 샘플 버퍼(110)로부터 레이크 핑거 입력(105)을 수신한다. 샘플 버퍼 출력(104)은 레이크 핑거(122, 124) 각각으로부터 레이크 핑거 도착시간과 신호 에너지(132) 및 레이크 핑거 도착시간과 신호 에너지(130)를 수신하는 "가장 강한 핑거 시간 트래킹 모듈"(140)에 제공된다. 가장 강한 핑거 시간 트래킹 모듈 출력(106)은 부분 간격 등화기(150)에 제공된다. 부분 간격 등화기 출력(108)은 추가의 기저대역 처리를 위해 제공된다. 레이크 프로세서(120) 및 부분 간격 등화기(150)는 다중경로 간섭 및 ISI를 완화시키기 위해 사용된다.
도시된 기저대역 수신기(100)는 무선 모뎀과 같은 고데이터율("HDR") CDMA 시스템내 접속 단말에 위치하지만, 선택적으로 기지국 트랜시버, 위성 트랜스폰더 또는 셀룰러 전화와 같은 무선 이동 유닛의 일부일 수 있다.
CDMA 통신 시스템의 일반 원리 및 특히 통신 채널을 통한 전송용 스펙트럼 확산 신호의 생성에 관한 일반 원리가 본 발명의 양도인에게 양도된 "위성 또는 지상 중계기를 사용하는 스펙트럼 확산 다중 접속 통신 시스템"이라는 명칭의 미국특허 4,901,307에 개시되어 있다. 상기 특허 4,901,307에 개시된 내용은 본 발명에 전체적으로 참조를 위해 인용된다. 더욱이, 본 발명의 양도인에게 양도된 "CDMA 셀룰러 전화 시스템에서 신호 파형을 생성하기 위한 시스템 및 방법"이라는 명칭의 미국특허 5,103,459은 PN 확산, 월시 커버링 및 CDMA 스펙트럼 확산 통신 신호를 생성하는 기술과 관련된 원리를 개시하고 있다. 상기 5,103,459 특허에 개시된 내용은 본 발명에 전체적으로 참조를 위해 인용된다. 더욱이, 본 발명은 데이터의 시간 멀티플렉싱 및 "고데이터율" 통신 시스템에 관한 여러 원리를 사용하며, 본 발명은 1997년 11월 3일 출원되어 본 발명의 양도인에게 양도된 "고속 패킷 데이터 전송을 위한 방법 및 장치"이라는 명칭의 미국특허출원 08/963,386에 개시된 "고데이터율" 통신 시스템에서 사용될 수 있다. 상기 특허 명세서에 개시된 내용은 전체적으로 본 발명에 참조를 위해 인용된다.
기저대역 수신기(100)의 고레벨 오버뷰(overview)로 돌아가서, 샘플 버퍼(110)에 대한 샘플 버퍼 입력(102)은 도 1에는 도시되지 않은, 일반적으로 RF 전단으로부터 도달하는 수신된 복소 기저대역 샘플로 구성된다. 샘플 버퍼 입력(102)은 오버 샘플링(over sampling)될 수 있고(즉, 신호의 나이퀴스트 속도 이상의 속도로 샘플링될 수 있고), 샘플은 샘플 버퍼(110)일 수 있으며, 여기서 이들은 이후의 처리를 위해 일시적으로 저장된다. 오버 샘플링 처리는 일반적으로 수신기 설계시 사용되고 공지되어 있다.
일반적으로 샘플은 샘플 버퍼(110)가 정상 수신기 동작 동안 새로운 샘플을 연속해서 부가하고 이전 샘플을 누락하도록 하기 위해 규칙적인 간격으로 도달한다. 샘플 버퍼(110)는 선입선출("FIFO") 버퍼로서 구현된다.
레이크 프로세서(120)는 레이크 핑거(122, 124)중 하나에 대해 여러 도달 시간에서 샘플 버퍼(110)로부터 샘플을 수신한다. 레이크 핑거(122)는 가장 강한 핑거 시간 트래킹 모듈(140)로 레이크 핑거 도착시간과 신호 에너지(132)를 제공한다. 유사하게, 레이크 핑거(124)는 가장 강한 핑거 시간 트래킹 모듈(140)에 레이크 핑거 도착시간과 신호 에너지(130)를 제공한다. 가장 강한 핑거 시간 트래킹 모듈(140)은 샘플 버퍼 출력(104)을 통해 샘플 버퍼(100)에 결합된다. 가장 강한 핑거 시간 트래킹 모듈(140)은 부분 간격 등화기(150)에 지연된 기저대역 샘플을 제공하며, 그리고 나서 추가의 기저대역 처리를 위해 부분 간격 등화기 출력(108)을 제공한다.
일반적으로, 기저대역 수신기(100)는 서로 다른 할당된 도착시간으로 샘플 버퍼 입력(102)을 트래킹하기 위해 레이크 핑거(122, 124) 각각을 할당할 수 있다. 레이크 수신기(122, 124)에 대해 할당된 도착시간은 탐색기에 의해 결정되며, 이는 도 1에는 도시되지 않는다. 레이크 핑거(122)는 할당된 도착시간에 의해 지연된 국부 PN 생성기와 샘플 버퍼 입력(102)을 상관시킴으로써 신호 에너지 강도를 결정한다. 레이크 핑거(124)는 서로 다른 도착시간에서 레이크 핑거(122)와 동일한 처리를 수행한다. 국부 PN 생성기는 기저대역 프로세서의 일부일 수 있지만 도 1에는 도시되지 않는다.
레이크 핑거 도착시간과 신호 에너지(130, 132)는 가장 강한 핑거 시간 트래킹 모듈(140)에 입력으로서 제공된다. 가장 강한 핑거 시간 트래킹 모듈(140)은 부분 간격 등화기(150)에 대한 지연 오프셋을 결정하기 위해 "가장 강한 레이크 핑거"의 도착시간을 선택하고, 여기서 "가장 강한 레이크 핑거"는 신호 에너지의 최대량을 가진 레이크 핑거이다. 가장 강한 핑거 시간 트래킹 모듈(140)은 부분 간격 등화기(150)에 입력으로서 가장 강한 레이크 핑거 도착시간과 동일한 지연 오프셋을 가진 샘플 버퍼(110)로부터 샘플을 선택한다.
기저대역 수신기(100)내 부분 간격 등화기(150)는 한 형태의 선형 등화기이다. 부분 간격 등화기(150)는 유한 임펄스 응답("FIR") 필터로서 구현될 수 있다. 부분 간격 등화기(150)는 일반적으로 칩율보다 빠른 속도로 가장 강한 핑거 시간 트래킹 모듈 출력(106)을 필터링하고, 이러한 칩율은 IS-2000 및 IS-95 표준과 같은 몇몇 CDMA 시스템에서 1.2288MHz이다.
도 1에서, 가장 강한 레이크 핑거의 도착시간을 사용하는 것은 부분 간격 등화기(150)에 대한 지연 오프셋을 설정하기 위해 공지된 방법이다. 이러한 방법은 대부분의 에너지를 포함하는 채널 응답 영역 주위에 부분 간격 등화기(150)를 중심에 놓는다. 이와 같이, 부분 간격 등화기(150)는 대부분의 채널 응답을 등화하는데, 그 이유는 일반적으로 프리커서(pre-cursor) 및 포스트커서(post-cursor) ISI가 가장 강한 레이크 핑거의 주변에서 위치하기 때문이다. 따라서, 고정 채널 응답을 가정할 때, 부분 간격 등화기(150)는 일반적으로 신호의 대부분의 왜곡된 부분을 삭제한다.
원리적으로, 가장 강한 레이크 핑거의 도착시간을 부분 간격 등화기(150)에 대한 지연 오프셋으로서 사용하는 것은 여러 문제점을 가진다. 일반적으로, 가장 강한 레이크 핑거, 레이크 핑거(122 또는 124)의 도착시간은 고정되지 않고 오히려 일정하게 변화되는데, 이는 가장 강한 핑거 시간 트래킹 모듈(140)의 시간 트래킹 루프가 타이밍 조정을 계속하고 수신기의 위치상 변화 또는 상기 환경에서 느린 변화 때문이다. 부분 간격 등화기(150)는 가장 강한 핑거 시간 트래킹 모듈(140)에 의한 타이밍 조정을 타이밍 지터로서 효율적으로 인지한다.
타이밍 지터는 부분 간격 등화기(150)가 의존하는 적응 알고리즘에 대해 심각한 문제점을 가진다. 부분 간격 등화기(150)는 필터 계수를 자신들의 최소 평균 제곱 에러("MMSE") 방법에 적응하기 위해, 확률 기울기 강하 적응 알고리즘(stochastic gradient descent adaptive algorithm) 부류의 공지된 LMS("최소 평균 제곱")를 사용한다. MMSE 필터 계수는 FSE 출력에서 신호-대-간섭-잡음비(("SINR")를 최대화한다. LMS 알고리즘은 여러 이유로 부분 간격 등화기(150)에 적응하는데 사용하기 위해 원하는 선택이 가능하다. 첫 번째 이유는 LMS 알고리즘이 쉽게 구현될 수 있다는 것이다. 두 번째 이유는 일반적으로 LMS 알고리즘이 다른 적응 알고리즘에 비해 상대적으로 덜 복잡하다는 것이다. 비록 LMS 알고리즘이 일반적으로 안정하기는 하지만, 종종 가장 강한 핑거 시간 트래킹 모듈(140)에 의한 시간 트래킹 루프 조정에 대해 느리게 적응된다.
기저대역 수신기(100)에서, 만일 시간 트래킹 루프 조정이 발생한다면, 부분 간격 등화기(150)는 타이밍 조정에 적응할 필요가 있다. 만일 시간 트래킹 루프 조정이 매우 자주 일어난다면, 부분 간격 등화기(150)는 이들 변환에 일정하게 적응할 것이고 필터 계수는 결코 자신들의 MMSE 방법에 근사하게 수렴하지 않을 것이다. 결과적으로, 부분 간격 등화기(150)는 적절하게 적응될 수 없으며 검출 성능은 최적 이하일 것이다. 결과적으로, 전체 시스템 성능이 수용할 수 없을 정도가 될 것이다.
타이밍 조정의 발생을 늦추기 위한 하나의 방법은 가장 강한 핑거 시간 트래킹 모듈(140)의 루프 시간 계수를 크게 하는 것이다. 루프 시간 계수는 가장 강한 핑거 시간 트래킹 모듈(140)에 의한 타이밍 조정이 적응할 부분 간격 등화기(150)의 적응 알고리즘에 대해 충분히 느리게 되도록 하기에 충분히 커야만 한다. 하지만, 이러한 방법은 문제점을 가지는데, 이는 가장 강한 핑거의 트래킹 성능이 저하되기 때문이다. 레이크 핑거(122 또는 124)가 충분히 빠르게 트래킹할 수 없다면, 레이크 핑거(122 또는 124)는 각각 로크를 손실하게 될 것이다.
도 2는 부분 간격 등화기(150)의 지연 오프셋으로서 가장 강한 레이크 핑거의 도착시간을 사용하는 것과 관련된 다른 문제점을 도시한다. 도표(200, 210, 220)는 1 또는 2 슬롯 차수에서 작은 시간 간격 Δ의 간격으로 시간-영역 채널 응답의 시간 경과 스냅샷을 나타낸다.
도표(200)는 인스턴스 k에서의 채널 응답을 도시한다. 피크(202, 204)는 채널 응답시 발견된 두 다중경로 성분에 해당한다. 기저대역 수신기(100)에서, 레이크 핑거(124)는 피크(202)에 할당되고 레이크 핑거(122)는 피크(204)에 할당된다. 초기에, 피크(204)는 두 개의 피크중 큰 것이고, 피크(204)의 도착시간은 가장 강한 핑거 시간 트래킹 모듈(140)의 동작에 의해 부분 간격 등화기(150)에 대한 지연 오프셋으로서 사용된다.
도표(210)에 도시된 다음 인스턴스에서, 수신기는 피크(214)에 의해 표시된 다중경로 신호로부터 제거되고, 핑거 시간 트래킹 루프는 로크를 유지하기 위해 자신의 타이밍을 계속해서 조정할 것이다. 피크(214)는 신호 강도는 감소되는 것으로 도시되었지만 피크(212)는 강도가 증가하였다.
다음 인스턴스에서, 도표(220)는 강도가 감소되었지만 피크(222)는 가장 강한 피크에 있다. 결과적으로, 가장 강한 핑거 시간 트래킹 모듈(140)은 가장 강한 레이크 핑거로서 레이크 핑거(124)를 선택할 것이다. 피크(222)는 피크(224)로부터 수 칩 지연될 수 있다. 따라서, 부분 간격 등화기(150)의 지연 오프셋은 수 칩만큼 변화될 것이다. 피크(222)에 대한 도착시간과 동일한 지연 오프셋을 가진 부분 간격 등화기(150)는 피크(224)의 도착시간과 동일한 지연 오프셋을 가진 부분 간격 등화기(150)에 대한 MMSE 핑거 계수와는 매우 다를 것이다. HDR CDMA 시스템에서, 등화기가 채널 특성내 급격한 변화로서 효율적으로 감지한 것에 적응하도록 하는데 여러 슬롯이 소요될 수 있다. 심볼 에러율은 필터의 계수가 수 프레임동안 자신들의 MMSE 세팅과 떨어져 있다면 상당히 증가될 수 있다.
도 3을 다시 참조하면, 블록(300)은 통신 수신기의 기저대역 처리의 일부를 도시한다. 비록 블록(300)이 간략함을 위해 기저대역 수신기의 일부만을 나타내지 만, 본 명세서내에서 기저대역 수신기(300)로 지칭될 것이다. 기저대역 수신기(300)는 도 3에 도시되지 않은 RF 전단으로부터 도달하는 샘플 버퍼 입력(302)을 수신하는 샘플 버퍼(310)를 포함한다. 간단히 레이크 프로세서(320)라고도 불리는 N개의 핑거 레이크 프로세서(320)는 레이크 핑거(322) 및 레이크 핑거(324)와 같은 다수의 레이크 핑거를 포함한다. 레이크 핑거(322)는 샘플 버퍼(310)로부터 레이크 핑거 입력(307)을 수신한다. 유사하게, 레이크 핑거(324)는 샘플 버퍼(310)로부터 레이크 핑거 입력(305)을 수신한다. 샘플 버퍼 출력(304)은 레이크 핑거(322, 324) 각각으로부터 레이크 핑거 도착시간과 신호 에너지(332) 및 레이크 핑거 도착시간과 신호 에너지(330)를 수신하는 "가중 평균 시간 트래킹 모듈(340)"에 제공된다. 가중 평균 시간 트래킹 모듈 출력(306)은 부분 간격 등화기(350)에 제공된다. 부분 간격 등화기 출력(308)은 추가의 기저대역 처리를 위해 제공된다.
기저대역 수신기(300)는 다중경로 간섭 및 ISI를 이동시키기 위해 레이크 프로세서(320) 및 부분 간격 등화기(350)를 포함하는 무선 통신 수신기의 기저대역 처리의 일부를 도시한다. 기저대역 수신기(300)로의 샘플 버퍼 입력(302)은 도 3에 도시되지 않은 RF 전단으로부터 수신된 복소 기저대역 샘플로 구성된다. 샘플 버퍼 입력(302)은 오버 샘플링되고, 샘플은 샘플 버퍼(310)에 전달되며, 여기서 이들은 추후 처리를 위해 임시 저장된다. 샘플은 일반적으로 규칙적인 간격으로 도달하며 이러한 샘플 버퍼(310)는 정상 수신기 동작 동안 새로운 샘플을 계속해서 부가하고 오래된 샘플을 누락시킨다. 샘플 버퍼(310)는 FIFO 버퍼로서 구현될 수 있다.
레이크 프로세서(320)는 각각의 레이크 핑거(322, 324)에 대해 여러 도착시간으로 샘플 버퍼(310)로부터의 샘플을 수신한다. 레이크 핑거(322)는 가중 평균 시간 트래킹 모듈(340)에 레이크 핑거 도착시간과 신호 에너지(332)를 제공한다. 유사하게, 레이크 핑거(324)는 가중 평균 시간 트래킹 모듈(340)에 레이크 핑거 도착시간과 신호 에너지(330)를 제공한다. 가중 평균 시간 트래킹 모듈(340)은 샘플 버퍼 출력(304)을 통해 샘플 버퍼(310)에 연결된다.
가중 평균 시간 트래킹 모듈(340)은 가중 평균 시간 트래킹 모듈 출력(306)을 통해 부분 간격 등화기(350)에 지연 기저대역 샘플을 제공한다. 가중 평균 시간 트래킹 모듈(340)은 부분 간격 등화기(350)로의 입력으로 "가중 평균 도착시간"과 동일한 지연 오프셋을 가진 샘플 버퍼(310)로부터 샘플을 선택하고, 다음으로 부분 간격 등화기 출력(308)을 기저대역 처리의 나머지에 제공한다. "가중 평균 도착시간"의 결정은 본 명세서의 후반부에서 설명된다.
도 4는 부분 간격 등화기(350)에 대한 지연 오프셋으로서 가중 평균 도착시간을 사용하는 것에 따른 몇몇 장점을 도시한다. 도표(400, 410, 420)는 시간 주기 동안 가중 평균 도착시간내 변화를 도시한다. 도표(400, 410, 420)는 1 또는 2 슬롯 정도의 작은 시간 간격 Δ으로 시간-영역 채널 응답의 시간 경과 스냅샷을 나타낸다. 더욱이, 도표(400, 410, 420)는 도 2에 도시된 동일한 시간 경과 스냅샷을 나타낸다.
도표(400)는 인스턴스 k에서의 채널 응답을 도시한다. 피크(402, 404)는 채널 응답에서 발견된 2개의 다중경로 성분에 해당한다. 기저대역 수신기(300)에서, 레이크 핑거(324)는 피크(402)에 할당되고 레이크 핑거(322)는 피크(404)에 할당된다. 초기에, 피크(404)는 피크(402)보다 크다. 피크(402, 404)의 가중 평균 도착시간(406)은 피크(402)와 피크(404) 사이의 거의 중간의 점선으로 표시된다. 가중 평균 도착시간(406)은 가중 평균 시간 트래킹 모듈(340)의 동작 마다 부분 간격 등화기(350)에 대한 오프셋 지연으로서 사용된다.
도표(410)에 도시된 다음 인스턴스에서, 채널 응답 변화는 도표(210)에서 변화되는 것과 정확히 일치하게 변화한다. 가중 평균 도착시간(416)은 피크(414)가 이전 인스턴스에서보다 작은 에너지를 가지고 피크(412)가 이전 인스턴스보다 많은 에너지를 가지기 때문에 약간 변화되고, 더 많이 증가된다.
도표(420)의 마지막 인스턴스에서, 피크(422)가 우세 피크이고, 피크(424)는 더이상 가장 강한 레이크 핑거가 아니다. 가중 평균 도착시간(426)은 이전 위치(416)로부터 변화되지만, 피크(414)로부터 피크(422)로 변화하는 가장 강한 레이크 핑거에 기초한 지연 오프셋과 같이 급격하게 변화하지 않는다.
일 실시예는 가장 강한 레이크 핑거의 지연 오프셋 대신에 레이크 핑거(322, 324)로부터 유도된 가중 평균 도착시간을 부분 간격 등화기(350)에 대한 지연 오프셋으로서 사용한다. 레이크 핑거의 가중 평균 도착시간은 이하의 단계에 의해 결정된다:
1) 레이크 핑거 i의 도착 시간을 사용하여 모든 레이크 핑거의 전체 신호 에 너지 강도에 대한 레이크 핑거의 정규화된 신호 에너지 강도 fi(n)을 결정하는 단계로서, 여기서 "n"은 이하에서 상세히 설명된 슬롯수를 나타낸다. 레이크 프로세서(320)내에 M개의 활성 레이크 핑거가 존재한다고 가정하면, 레이크 핑거 i에 대해 정규화된 신호 에너지 강도는 다음과 같이 결정된다:
Figure 112004004022860-pct00004
여기서, si(n)은 i번째 레이크 핑거의 에너지이다.
2) 레이크 수신기 i의 정규화된 신호 에너지 fi(n)에 레이크 핑거 i의 도착시간을 곱하는 단계. 이러한 곱은 레이크 핑거 i의 가중 도착시간이다.
3) 각각의 레이크 핑거에 대해 상기 단계 1) 및 2)를 반복하는 단계.
4) 각각의 레이크 핑거의 가중 도착시간을 합산하여 가중 평균 도착시간을 생성하는 단계.
상기 단계들을 요약하면, 가중 평균 도착시간이 다음과 같이 결정되고
Figure 112004004022860-pct00005
여기서, τi는 i번째 레이크 핑거의 도착시간이다.
지연 오프셋에 대해 가중 평균 도착시간을 사용하는 것이 하나의 예시적인 실시예이다. 선택적인 실시예는 가중 평균을 제외하고 레이크 핑거 도착시간 및 에너지의 통계적 조합을 사용할 수 있다. 예를 들면, 다른 실시예는 레이크 핑거의 중간 도착시간을 사용한다.
중간 도착시간을 결정하기 위해, 각각의 레이크 핑거의 도착시간은 자신의 에너지와 함께 도착시간에 따라 정렬되는 리스트에 기입된다. 리스트내 엔트리 중앙값이 선택되고 레이크 핑거의 해당 도착시간이 중간 도착시간으로서 선택된다.
다른 실시예는 가중 평균을 제외한 간단한 평균을 사용할 수 있다. 간단한 평균을 결정하기 위해, K개의 레이크 핑거의 도착시간은 함께 합산된 후 K로 나뉘고, 여기서 K는 가용 레이크 핑거의 1 내지 총수의 범위일 수 있다. K는 활성 레이크 핑거의 수에 기초할 수도 있다. 여러 형태의 통계적 유도 도착시간이 지연 오프셋을 업데이트하는데 사용될 수 있다.
기저대역 수신기(300)에 대해, 가중 평균 도착시간과 같은 통계적 유도 도착시간이 탭-간격 이상으로 변화할 때에만 부분 간격 등화기(350)의 지연 오프셋을 변화시키는 것이 바람직하다. 이는 무한-길이 FSE가 자신의 MMSE 계수 설정을 통한 적정 지연을 합성함으로써 임의의 타이밍 에러를 정정할 수 있기 때문이다. 이는 대략적으로 등화기가 채널의 임펄스 응답 주위에서 광범위하게 중심에 위치되는 한 유한-길이 FSE에 대해 유효하다. 이는 물리층에서 데이터 프레임을 슬롯화하는 임의의 통신 시스템에서 편리하게 구현될 수 있다. 이러한 시스템의 일례가 HDR CDMA 시스템이다.
도 5는 순방향 링크내 HDR 슬롯 구조를 도시한다. 순방향 링크내 HDR 프레임(501)은 PN 시퀀스 롤오버와 정렬한다. PN 시퀀스는 매 26.67ms 마다 반복되고 32768칩 길이를 가진다. HDR 프레임(501)내에 16개의 HDR 슬롯이 존재하고, 각각 은 2048칩 또는 1.67ms 길이를 가진다. HDR 슬롯(503)은 HDR 슬롯(505)으로 펼쳐져 도시되며, 슬롯(505)은 HDR 1/2 슬롯(506, 507)을 포함한다. 각각의 HDR 1/2 슬롯은 파일럿 버스트를 포함한다. 파일럿 버스트(513)는 HDR 1/2 슬롯(506)을 위한 것이고 파일럿 버스트(533)는 HDR 1/2 슬롯(507)을 위한 것이다. 파일럿 버스트(513, 533)는 각각 96칩 길이를 가지며 자신들의 개별 HDR 1/2 슬롯의 중간에 펑처링된다.
HDR 1/2 슬롯(506, 507)은 512, 514, 532 및 534에서 제어 채널 정보를 포함한다. HDR 1/2 슬롯(506)은 511 및 515에서 데이터 심볼을 포함한다. 유사하게, HDR 1/2 슬롯(507)은 531 및 535에서 데이터 심볼을 포함한다. 일 실시예에 따르면, 부분 간격 등화기(350)는 파일럿 버스트(513, 533)와 같은 파일럿 버스트 동안 적응된다. 파일럿 버스트(513, 533)의 심볼의 시퀀스는 수신기에게 알려져 있다. 이와 같이, 파일럿 버스트(513, 533)는 부분 간격 등화기(530)를 트레이닝하기 위한 트레이닝 시퀀스로서 사용될 수 있다.
일 실시예에 따르면, 부분 간격 등화기(350)의 더 정확한 적응을 위해 업데이트 수를 부분 간격 등화기(350)의 지연 오프셋으로 제한하는 것이 바람직하다. 업데이트 수를 슬롯화된 시스템내 부분 간격 등화기(250)의 지연 오프셋으로 최소화하기 위해, 지연 오프셋 업데이트는 다음과 같이 발생한다:
1) 최대 슬롯당 한번; 그리고
2) 통계적 유도 도착시간 및 부분 간격 등화기(350)의 현재 지연 오프셋이 부분 간격 등화기(350)의 하나의 탭 간격 이상 다를 때에만.
더욱이, 부분 간격 등화기(350)의 지연 오프셋이 파일럿 버스트(513, 533)의 시작시에만 업데이트된다. 등화기 필터 계수가 제어 또는 데이터 심볼을 복조하는데 사용되기 이전에, 적응 알고리즘은 등화기 필터 계수가 업데이트된 지연 오프셋에 해당하는 MMSE 방법에 근사하게 되도록 유도하기 위해 후속 파일럿 버스트를 사용할 수 있다. 만일 지연 오프셋 업데이트가 HDR 슬롯 동안 임의의 다른 시간에 발생한다면, HDR 슬롯의 제어 또는 데이터 부분을 복조하기 위해 제공된 필터 계수는 자신들의 최적 MMSE 방법과는 상당히 다를 것이다; 결과적으로 수신기 성능이 상당히 저하될 것이다. 일 실시예에서, 만일 기저대역 수신기(300)가 HDR 슬롯을 처리한다면, 부분 간격 등화기(350)는 현재 지연 오프셋으로 불리는 지연 오프셋을 가진다. 다음으로, 가중 평균 도착시간은 가중 평균 도착시간을 결정하기 위해 상기한 방법을 사용하여 가중 평균 시간 트래킹 모듈(340)에 의해 결정된다. 다음으로, 값 X가 가중 평균 도착시간에서 부분 간격 등화기(350)의 현재 지연 오프셋을 뺀 값으로 설정된다. X는 등화기 탭 간격의 단위를 가진다. 만일 X가 1 이상이거나 또는 -1 이하라면, 3가지 태스크가 수행된다.
Q(z)가 z를 초과하지 않는 최대 정수를 나타낸다고 하자. 첫 번째 태스크는 X가 1 이상이라면 부분 간격 등화기(350)의 현재 지연 오프셋을
Figure 112004004022860-pct00006
만큼 증가시키거나 또는 X가 -1 이하라면 부분 간격 등화기(350)의 현재 지연 오프셋을
Figure 112004004022860-pct00007
만큼 감소시키는 것이다. 두 번째 태스크는 부분 간격 등화기의 필터 계수를
Figure 112004004022860-pct00008
탭만큼 시간 시프팅하는 것이고, 이는 X의 부호에 따라 부분 간격 등화기(350)의 시간 앞당김(advance) 또는 시간 지연일 수 있다. 세 번째 태스크 는 현재 지연 오프셋이 증가되었다면 부분 간격 등화기(350)의 제 1
Figure 112004004022860-pct00009
계수가 0으로 설정되거나 또는 현재 지연 오프셋이 감소되었다면 부분 간격 등화기(350)의 최종
Figure 112004004022860-pct00010
계수가 0으로 설정되는 것이다.
그렇지 않고
Figure 112007055995048-pct00011
가 0과 같다면 어떠한 업데이트도 발생하지 않으며 처리는 다음 HDR 슬롯에서 반복된다.
부분 간격 등화기(350)의 지연 오프셋을 조정하기 위한 한 실시예가 도 6의 순서도에 도시된다. 과정은 단계(600)에서 시작된다. 단계(602)에서, 가중 평균 시간 트래킹 모듈(340)은 루프내에서 대기하고 있고 슬롯(n)의 끝에 도달할 때까지 계속해서 폴링(polling)한다.
단계(604)에서, 가중 평균 시간 트래킹 모듈(340)은 슬롯(n+1)에 대한 가중 평균 도착시간을 결정한다. 레이크 핑거(322, 324)는 자신들의 개별 도착시간과 신호 에너지를 가중 평균 시간 트래킹 모듈(340)에 제공한다. 가중 평균 시간 트래킹 모듈(340)은 가중 평균 도착시간을 결정한다.
단계(608)에서, 가중 평균 시간 트래킹 모듈(340)은 슬롯(n+1)에 대한 가중 평균 도착시간과 탭 간격 단위의 부분 간격 등화기(350)의 현재 지연 오프셋 사이의 차이를 결정한다. 가중 평균 시간 트래킹 모듈(340)은 상기 차이를 X로 설정한다.
단계(610)에서, 가중 평균 시간 트래킹 모듈(340)은 차이 X가 1 이상인지를 결정한다. 만일 차이가 1 이상이라면, 가중 평균 시간 트래킹 모듈(340)은 단계(618)로 진행한다. 만일 차이가 1 이하라면, 가중 평균 시간 트래킹 모듈(340)은 단계(612)로 진행한다.
단계(612)에서, 가중 평균 시간 트래킹 모듈(340)은 차이 X가 -1 이하인지를 결정한다. 만일 차이가 -1 이하라면, 가중 평균 시간 트래킹 모듈(340)은 단계(614)로 진행한다. 만일 차이가 -1 보다 크다면, 가중 평균 시간 트래킹 모듈(340)은 단계(622)로 진행한다.
단계(614)에서, 가중 평균 시간 트래킹 모듈(340)은 부분 간격 등화기(350)의 현재 지연 오프셋을
Figure 112004004022860-pct00012
만큼 감소시키고, 여기서 X는 단계(608)에서 결정되었으며 Q(z)는 z를 초과하지 않는 최대 정수로서 정의된다. 다음으로, 가중 평균 시간 트래킹 모듈(340)은 단계(618)로 진행한다.
단계(616)에서, 가중 평균 시간 트래킹 모듈(340)은 부분 간격 등화기(350)의 현재 지연 오프셋을
Figure 112004004022860-pct00013
만큼 증가시키고, 여기서 X는 단계(608)에서 결정되었으며 Q(z)는 z를 초과하지 않는 최대 정수로 정의된다. 가중 평균 시간 트래킹 모듈(340)은 단계(620)로 진행한다.
단계(618)에서, 부분 간격 등화기(350)의 계수는
Figure 112007055995048-pct00014
탭만큼 앞선다. h(k,n)가 슬롯에서 k번째 필터 계수라 하자, 여기서 k는 0 내지 N-1의 범위. 다음으로, h(k,n+1)가 다음과 같이 h(k,n)으로부터 형성된다: k=0 내지 N-1-
Figure 112007055995048-pct00015
일 때 h(k,n+1)는 h(k+
Figure 112007055995048-pct00016
,n)로 설정되며, k=N-
Figure 112007055995048-pct00017
일 때 h(k,n+1)는 0으로 설정된다. 필터 계수는 업데이트 이후 h(k,n+1)이고, 가중 평균 시간 트래킹 모듈(340)은 단계(622)에서 과정의 끝으로 진행한다.
단계(620)에서, 부분 간격 등화기(350)의 계수는
Figure 112007055995048-pct00018
탭만큼 시간 지연된다. h(k,n)가 슬롯(n)에서의 k번째 필터 계수라 한다. 다음으로, h(k,n+1)는 h(k,n)으로부터 다음과 같이 형성된다: k=
Figure 112007055995048-pct00019
내지 N-1일 때 h(k,n+1)는 h(k-
Figure 112007055995048-pct00020
,n)로 설정되고, k=0 내지
Figure 112007055995048-pct00021
-1일 때 h(k,n+1)는 0으로 설정된다. 업데이트 이후 필터 계수는 h(k,n+1)이고 가중 평균 시간 트래킹 모듈(340)은 단계(622)에서 과정의 끝으로 진행한다. 따라서, 상술된 방식으로, 본 발명은 부분 간격 등화기내 지연 오프셋을 결정하는 방법 및 장치를 제공한다.
당업자라면 정보와 신호가 여러 다른 기술을 사용하여 표현될 수 있음을 알 수 있을 것이다. 예를 들어, 상기 설명에서 참조된 데이터, 지시, 명령, 정보, 신호, 비트, 심볼 및 칩은 전압, 전류, 전자기파, 자기장 또는 입자, 광학장 또는 입자 또는 이들의 임의 조합으로 표현된다.
당업자라면 상기 설명과 관련하여 여러 예시적인 논리 블록, 모듈, 회로 및 알고리즘 단계가 전자 하드웨어, 컴퓨터 소프트웨어 또는 이 둘의 조합으로 구현될 수 있음을 알 수 있을 것이다. 하드웨어와 소프트웨어의 이러한 상호교환성을 명확히 설명하기 위해, 여러 예시적인 컴포넌트, 블록, 모듈, 회로 및 단계들이 그들의 기능과 관련하여 설명되었다. 이러한 기능은 전체 시스템에 부과된 특정 애플리케이션 및 설계 요인에 따라 하드웨어 혹은 소프트웨어로서 구현된다. 당업자라면 각각의 특정 애플리케이션에 대해 변화된 방식으로 상술된 기능을 구현할 수 있 지만, 이러한 구현 결정은 본 발명의 범위를 벗어나서는 안 된다.
상기 실시예들과 관련하여 설명된 예시적인 논리 블록, 모듈 및 회로는 범용 프로세서, 디지털 신호 프로세서(DSP), 응용주문형 집적회로(ASIC), 현장프로그램가능 게이트 어레이(FPGA) 또는 다른 프로그램가능 논리 장치, 이산 게이트 혹은 트랜지스터 논리, 이산 하드웨어 컴포넌트 또는 상술된 기능을 수행하도록 설계된 임의의 조합으로 구현 또는 수행될 수 있다. 범용 프로세서는 마이크로프로세서일 수 있지만 선택적으로 프로세서는 임의의 통상적인 프로세서, 제어기, 마이크로콘트롤러 또는 상태기계일 수 있다. 프로세서는 계산장치의 임의 조합 예를 들면, DSP와 마이크로프로세서의 조합, 다수의 마이크로프로세서, DSP 코어와 관련한 하나 이상의 마이크로프로세서 또는 다른 구성으로 구현될 수 있다.
상기 실시예들과 관련하여 설명된 방법 및 알고리즘은 하드웨어, 프로세서에 의해 수행되는 소프트웨어 또는 이 둘의 조합으로 직접 구현될 수 있다. 소프트웨어 모듈은 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터, 하드디스크, 제거가능 디스크, CD-ROM 또는 공지된 임의의 형태의 저장매체내에 상주할 수 있다. 예시적인 저장매체는 프로세서가 저장매체로부터 정보를 판독 및 기록하도록 프로세서에 연결된다. 선택적으로, 저장매체는 프로세서에 통합될 수 있다. 프로세서와 저장매체는 ASIC내에 내장할 수 있다. ASIC은 이동 유닛, 기지국 수신기 또는 위성 트랜스폰더에 내장될 수 있다. 선택적으로, 프로세서와 저장매체는 사용자 단말내 이산 컴포넌트로 내장될 수 있다.
설명된 실시예의 이전 설명은 당업자가 본 발명을 실시 또는 사용할 수 있도 록 하기 위해 제공된 것이다. 당업자라면 이들 실시예에 대한 여러 변경이 가능하다는 것을 알 수 있을 것이고, 여기서 정의된 일반 원리가 본 발명의 정신 또는 범위를 벗어남 없이 다른 실시예에 적용될 수 있음을 알 수 있을 것이다. 따라서, 본 발명은 설명된 실시예에 한정되는 것이 아니라 설명된 원리 및 새로운 특징에 부합하는 가장 광범위한 범위에 따른다.
따라서, 부분 간격 등화기내 지연 오프셋을 결정하기 위한 방법 및 장치가 설명되었다.

Claims (27)

  1. 부분 간격 등화기(a fractionally spaced equalizer)의 현재 지연 오프셋을 결정하는 방법으로서,
    제 1 및 제 2 레이크 수신기 핑거로부터 도착시간을 결정하는 단계;
    상기 도착시간과 상기 부분 간격 등화기의 이전 지연 오프셋 사이의 차이를 결정하는 단계; 및
    상기 차이가 하나의 탭 간격 이상일 때 상기 부분 간격 등화기의 상기 현재 지연 오프셋을 증분 지연 오프셋만큼 변경하는 단계를 포함하는 방법.
  2. 제1항에 있어서, 상기 도착시간은 통계적으로 유도되는 방법.
  3. 제2항에 있어서, 상기 통계적으로 유도된 도착시간은 가중 평균 도착시간인 방법.
  4. 제3항에 있어서,
    상기 도착시간을 결정하는 단계는,
    상기 제 1 레이크 수신기 핑거로부터 제 1 도착시간 및 제 1 신호 에너지를 수집하는 단계;
    상기 제 2 레이크 수신기 핑거로부터 제 2 도착시간 및 제 2 신호 에너지를 수집하는 단계;
    상기 제 1 도착시간에 상기 제 1 신호 에너지를 가중하여 제 1 가중 도착시간을 결정하는 단계;
    상기 제 2 도착시간에 상기 제 2 신호 에너지를 가중하여 제 2 가중 도착시간을 결정하는 단계; 및
    상기 제 1 도착시간 및 상기 제 2 도착시간을 상기 가중 평균 도착시간을 결정하는데 사용하는 단계를 더 포함하는 방법.
  5. 제2항에 있어서, 상기 통계적으로 유도된 도착시간은 중간(median) 도착시간인 방법.
  6. 제2항에 있어서, 상기 통계적으로 유도된 도착시간은 단순 평균 도착시간인 방법.
  7. 제4항에 있어서, 상기 제 1 및 제 2 신호 에너지의 전체 에너지를 상기 제 1 신호 에너지를 정규화하는데 사용하는 단계를 더 포함하는 방법.
  8. 제1항에 있어서, 상기 제 1 레이크 수신기 핑거는 샘플 버퍼로부터 데이터를 수신하는 방법.
  9. 제1항에 있어서, 상기 제 2 레이크 수신기 핑거는 샘플 버퍼로부터 데이터를 수신하는 방법.
  10. 제1항에 있어서, 상기 증분 지연 오프셋은 상기 차이의 절대값보다 작은 최고 정수를 선택함으로써 결정되는 방법.
  11. 제1항에 있어서, 상기 탭 간격의 배수만큼 다수의 필터 계수를 시프팅하는 단계를 더 포함하는 방법.
  12. 제1항에 있어서, 상기 변경 단계는 상기 차이의 절대값이 1보다 클 때 발생하는 방법.
  13. 제1항에 있어서, 상기 변경 단계는 파일럿 버스트 동안 발생하는 방법.
  14. 제1항에 있어서, 상기 부분 간격 등화기는 유한 임펄스 응답 필터인 방법.
  15. 제1항에 있어서, 상기 부분 간격 등화기로의 입력은 상기 현재 지연 오프셋만큼 지연되는 방법.
  16. 무선 통신 시스템내 수신기로서,
    제 1 및 제 2 레이크 수신기 핑거에 결합되는 샘플 버퍼; 및
    상기 제 1 및 제 2 레이크 수신기 핑거와 상기 샘플 버퍼에 결합되어 상기 수신기내 부분 간격 등화기의 현재 지연 오프셋을 가중 평균 도착시간으로 설정하도록 구성되는 가중 평균 시간 트래킹 모듈을 포함하는 수신기.
  17. 제16항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 제 1 레이크 수신기 핑거로부터 제 1 도착시간 및 제 1 신호 에너지를 수집하며 상기 제 2 레이크 수신기 핑거로부터 제 2 도착시간 및 제 2 신호 에너지를 수집하도록 더 구성되는 수신기.
  18. 제17항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 제 1 도착시간에 상기 제 1 신호 에너지를 가중하여 제 1 가중 도착시간을 결정하며 상기 제 2 도착시간에 상기 제 2 신호 에너지를 가중하여 제 2 가중 도착시간을 결정하도록 더 구성되는 수신기.
  19. 제18항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 제 1 및 제 2 가중 도착시간으로부터 상기 가중 평균 도착시간을 결정하도록 더 구성되는 수신기.
  20. 제17항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 제 1 신호 에너지를 정규화하기 위해 상기 제 1 및 제 2 신호 에너지의 전체 에너지를 결정하는 수신기.
  21. 제17항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 제 2 신호 에너지를 정규화하기 위해 상기 제 1 및 제 2 신호 에너지의 전체 에너지를 결정하는 수신기.
  22. 제16항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 가중 평균 도착시간이 이전 지연 오프셋과 하나의 탭 간격 이상의 값만큼 차이가 날 때 상기 현재 지연 오프셋을 증분 지연 오프셋만큼 증가시키는 수신기.
  23. 제16항에 있어서, 상기 가중 평균 시간 트래킹 모듈은 상기 가중 평균 도착시간이 상기 이전 지연 오프셋과 음의 하나의 탭 간격 이하의 값만큼 차이가 날 때 상기 현재 지연 오프셋을 상기 증분 지연 오프셋만큼 감소시키는 수신기.
  24. 제16항에 있어서, 상기 부분 간격 등화기의 다수의 필터 계수는 파일럿 버스트 동안 시프팅되는 수신기.
  25. 제16항에 있어서, 상기 부분 간격 등화기는 유한 임펄스 응답 필터인 수신기.
  26. 부분 간격 등화기의 현재 지연을 결정하기 위한 디지털 신호 처리장치로서,
    저장장치; 및
    상기 저장 장치에 결합된 디지털 신호 프로세서를 포함하며, 상기 디지털 신호 프로세서는,
    제 1 및 제 2 레이크 수신기 핑거로부터 통계적으로 유도된 도착시간을 결정하는 단계,
    상기 통계적으로 유도된 도착시간과 상기 부분 간격 등화기의 이전 지연 오프셋 사이의 차이를 결정하는 단계, 및
    상기 차이가 하나의 탭 간격 이상일 때 증분 지연 오프셋만큼 상기 부분 간격 등화기의 상기 현재 지연 오프셋을 변경시키는 단계에 의해 디지털 신호를 해석하는데 사용되는 디지털 신호 처리장치.
  27. 무선 통신 시스템내 수신기로서,
    제 1 및 제 2 레이크 수신기 수단에 결합되는 버퍼링 수단; 및
    상기 제 1 및 제 2 레이크 수신기 수단과 상기 버퍼링 수단에 결합되어 상기 수신기내 부분 간격 등화기의 현재 지연 오프셋을 가중 평균 도착시간으로 설정하도록 구성되는 가중 평균 시간 트래킹 수단을 포함하는 수신기.
KR1020047001470A 2001-08-01 2002-07-31 타임-버스트 파일럿과 부분 간격 등화기로 시스템내지연을 보상하는 방법 및 장치 KR100940134B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/921,513 US7012952B2 (en) 2001-08-01 2001-08-01 Method and apparatus for adjusting delay in systems with time-burst pilot and fractionally spaced equalizers
US09/921,513 2001-08-01
PCT/US2002/024417 WO2003013088A2 (en) 2001-08-01 2002-07-31 Joint synchronization and modification of the coefficients of an adaptive equalizer for a cdma receiver

Publications (2)

Publication Number Publication Date
KR20040018537A KR20040018537A (ko) 2004-03-03
KR100940134B1 true KR100940134B1 (ko) 2010-02-03

Family

ID=25445543

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020047001470A KR100940134B1 (ko) 2001-08-01 2002-07-31 타임-버스트 파일럿과 부분 간격 등화기로 시스템내지연을 보상하는 방법 및 장치

Country Status (10)

Country Link
US (1) US7012952B2 (ko)
EP (2) EP1419627B1 (ko)
JP (1) JP4494012B2 (ko)
KR (1) KR100940134B1 (ko)
CN (1) CN1555639B (ko)
AT (1) ATE374486T1 (ko)
AU (1) AU2002317610A1 (ko)
DE (1) DE60222676T2 (ko)
TW (1) TW569584B (ko)
WO (1) WO2003013088A2 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030142762A1 (en) * 2002-01-11 2003-07-31 Burke Joseph P. Wireless receiver method and apparatus using space-cover-time equalization
US7217678B2 (en) 2002-08-22 2007-05-15 E. I. Du Pont De Nemours And Company Cobalt-substituted chromium oxide compositions, their preparation, and their use as catalysts and catalyst precursors
TWI249292B (en) * 2003-03-13 2006-02-11 Interdigital Tech Corp Wireless communication method and system for assigning multi-paths to rake receiver fingers
US8064494B2 (en) * 2003-05-28 2011-11-22 Qualcomm Incorporated Last finger polling for rake receivers
US7437135B2 (en) * 2003-10-30 2008-10-14 Interdigital Technology Corporation Joint channel equalizer interference canceller advanced receiver
US7123944B2 (en) * 2003-12-19 2006-10-17 Samsung Electronics Co., Ltd. Apparatus and method for controlling auxiliary pilot channel in a CDMA2000 wireless network
US8126083B2 (en) * 2004-04-09 2012-02-28 Trident Microsystems (Far East) Ltd. Apparatus for and method of controlling a sampling frequency of a sampling device
GB0418133D0 (en) * 2004-08-13 2004-09-15 Ttp Communications Ltd Sample acquisition timing adjustment
CN100349447C (zh) * 2004-08-16 2007-11-14 西安电子科技大学 用于流星余迹通信的数据均衡方法
CN100438490C (zh) * 2004-08-27 2008-11-26 华为技术有限公司 基于统计平均的数据下发时间调整方法
US7924910B2 (en) * 2005-01-04 2011-04-12 Vitesse Semiconductor Corporation Adaptive equalization with group delay
US8594171B2 (en) * 2006-12-14 2013-11-26 Qualcomm Incorporated Method and apparatus for operating a diversity receiver with an equalizer and a rake receiver
US8098767B2 (en) * 2007-12-20 2012-01-17 Qualcomm Incorporated Receiver adjustment between pilot bursts
US8331421B2 (en) * 2009-08-18 2012-12-11 Broadcom Corporation Method and system for a delay-locked loop for closely spaced multipath
GB2474016B (en) * 2009-09-25 2017-01-11 Nvidia Tech Uk Ltd A method and system for processing a signal
EP2639781A1 (en) * 2012-03-14 2013-09-18 Honda Motor Co., Ltd. Vehicle with improved traffic-object position detection
US9264082B2 (en) * 2012-06-11 2016-02-16 Bae Systems Information And Electronic Systems Integration Inc. System and algorithm for multipath mitigation

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177740A (en) * 1991-09-03 1993-01-05 General Electric Company Frame/slot synchronization for U.S. digital cellular TDMA radio telephone system
US5285480A (en) * 1991-09-03 1994-02-08 General Electric Company Adaptive MLSE-VA receiver for digital cellular radio

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4901307A (en) 1986-10-17 1990-02-13 Qualcomm, Inc. Spread spectrum multiple access communication system using satellite or terrestrial repeaters
US5103459B1 (en) 1990-06-25 1999-07-06 Qualcomm Inc System and method for generating signal waveforms in a cdma cellular telephone system
GB9317604D0 (en) * 1993-08-24 1993-10-06 Philips Electronics Uk Ltd Receiver for ds-cdma signals
US5838744A (en) * 1996-10-22 1998-11-17 Talx Corporation High speed modem and method having jitter-free timing recovery
US6345078B1 (en) * 1997-07-31 2002-02-05 Lucent Technologies Inc. Finger assignment system for a multiple finger receiver and method thereof
US6175588B1 (en) 1997-12-30 2001-01-16 Motorola, Inc. Communication device and method for interference suppression using adaptive equalization in a spread spectrum communication system
JP3930187B2 (ja) 1999-03-03 2007-06-13 株式会社日立コミュニケーションテクノロジー 同期制御方法、受信機、基地局及び移動端末
FI19991871A (fi) 1999-09-02 2001-03-02 Nokia Networks Oy Menetelmä signaalikomponenttien käsittelemiseksi kommunikaatiojärjestelmässä ja vastanotin
US7697594B2 (en) * 2001-03-30 2010-04-13 Texas Instruments Incorporated Method and apparatus for regenerative based interference cancellation within a communication system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177740A (en) * 1991-09-03 1993-01-05 General Electric Company Frame/slot synchronization for U.S. digital cellular TDMA radio telephone system
US5285480A (en) * 1991-09-03 1994-02-08 General Electric Company Adaptive MLSE-VA receiver for digital cellular radio

Also Published As

Publication number Publication date
US20030026326A1 (en) 2003-02-06
AU2002317610A1 (en) 2003-02-17
WO2003013088A2 (en) 2003-02-13
WO2003013088A3 (en) 2004-03-11
EP1841157A3 (en) 2008-06-11
EP1419627A2 (en) 2004-05-19
ATE374486T1 (de) 2007-10-15
TW569584B (en) 2004-01-01
CN1555639A (zh) 2004-12-15
US7012952B2 (en) 2006-03-14
EP1841157B1 (en) 2013-02-20
DE60222676T2 (de) 2008-06-12
JP4494012B2 (ja) 2010-06-30
KR20040018537A (ko) 2004-03-03
EP1841157A2 (en) 2007-10-03
EP1419627B1 (en) 2007-09-26
JP2004537924A (ja) 2004-12-16
CN1555639B (zh) 2013-01-09
DE60222676D1 (de) 2007-11-08

Similar Documents

Publication Publication Date Title
KR100940134B1 (ko) 타임-버스트 파일럿과 부분 간격 등화기로 시스템내지연을 보상하는 방법 및 장치
US8422544B2 (en) Communication receiver with an adaptive equalizer
EP0755141B1 (en) Adaptive decision feedback equalization for communication systems
JP5254388B2 (ja) チャネル推定を使用する適応イコライザーを備えた通信受信機
US7085317B2 (en) Communication receiver with an adaptive equalizer length
CN101411150A (zh) 用于移动终端的高速下行链路分组接入协处理器
US7301990B2 (en) Equalization of multiple signals received for soft handoff in wireless communication systems
JP4559409B2 (ja) レーキベースの適応イコライザーを有した通信受信機
KR20040075343A (ko) 적응적 최소 평균 자승 오차를 이용한 방법, 장치, 셀룰러폰, 이동 전화 장치, 및 제품
US6745052B2 (en) Method and apparatus for signal equalization in a communication system with multiple receiver antennas
US6856646B2 (en) T-spaced equalization for 1xEV systems
CA2357198A1 (en) An adaptive receiver for interference suppression and multipath reception in long-code code-division multiple-access wireless communication systems

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20181227

Year of fee payment: 10