KR100898544B1 - 초광대역 무선 시스템의 인터페이스 장치 - Google Patents

초광대역 무선 시스템의 인터페이스 장치 Download PDF

Info

Publication number
KR100898544B1
KR100898544B1 KR1020080018257A KR20080018257A KR100898544B1 KR 100898544 B1 KR100898544 B1 KR 100898544B1 KR 1020080018257 A KR1020080018257 A KR 1020080018257A KR 20080018257 A KR20080018257 A KR 20080018257A KR 100898544 B1 KR100898544 B1 KR 100898544B1
Authority
KR
South Korea
Prior art keywords
descriptor
application processor
activated
uwb
memory unit
Prior art date
Application number
KR1020080018257A
Other languages
English (en)
Inventor
박영진
이동섭
조대형
Original Assignee
주식회사 유비콘테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 유비콘테크놀로지 filed Critical 주식회사 유비콘테크놀로지
Priority to KR1020080018257A priority Critical patent/KR100898544B1/ko
Application granted granted Critical
Publication of KR100898544B1 publication Critical patent/KR100898544B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W84/00Network topologies
    • H04W84/18Self-organising networks, e.g. ad-hoc networks or sensor networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 초광대역 무선 시스템의 인터페이스 장치에 관한 것으로서, 초광대역 무선 시스템의 어플리케이션 프로세서와 초광대역 코덱간 데이터 송수신시 인터페이스에 따른 부하의 지연없이 고속으로 데이터를 송수신할 수 있을 뿐만 아니라 본 발명은 어플리케이션 프로세서에서 인터페이스 장치를 통해 활성화된 하나의 디스크립터를 통해 대응되는 메모리부의 블록만을 액세스함으로써 버스 인터페이스의 구성을 단순화시킬 수 있는 이점이 있다.
Figure R1020080018257
UWB, 초광대역, 인터페이스, 디스크립터, 버스

Description

초광대역 무선 시스템의 인터페이스 장치{INTERFACE APPARATUS OF ULTRA WIDE BAND WIRELESS SYSTEM}
본 발명은 초광대역 무선 시스템의 인터페이스 장치에 관한 것으로서, 보다 상세하게는 초광대역 무선 시스템의 어플리케이션 프로세서와 초광대역 코덱간 데이터 송수신시 인터페이스에 따른 부하의 지연없이 고속으로 데이터를 송수신할 수 있도록 한 초광대역 무선 시스템의 인터페이스 장치에 관한 것이다.
초광대역(Ultra Wide Band ; 이하 UWB 라함) 무선 시스템은 비교적 적은 전력 소모로 원하는 전송 속도 및 전송 거리를 확보할 수 있는 장점을 가지는 무선 통신 시스템으로써 근거리 초고속 전송율(최대 480 Mbps)을 필요로 하는 차세대 무선 개인 통신 방식에 사용될 수 있을 것으로 예상된다.
이러한 초광대역 무선 시스템은 일반적으로 UWB 무선통신을 담당하는 UWB 디바이스와 UWB 무선통신을 통해 얻어진 고속의 데이터를 처리하여 시스템 전체의 어플리케이션(Application) 기능을 담당하는 어플리케이션 프로세서(Application Processor)로 구성되어 진다.
UWB 디바이스는 UWB 무선 주파수를 통해 고속 데이터를 송수신하고 이를 어플리케이션 프로세서부 버스 인터페이스를 통해 송수신하게 된다.
도 1은 일반적인 초광대역 무선 시스템의 인터페이스 장치를 설명하기 위한 블록구성도이다.
여기에 도시된 바와 같이 UWB 무선 시스템은 시스템 전체의 어플리케이션 기능을 담당하는 어플리케이션 프로세서(10)와, 어플리케이션 프로세서(10)에서 처리된 데이터를 UWB 무선통신으로 송수신하기 위한 UWB 디바이스(20)로 이루어지며, UWB 디바이스(20)에는 어플리케이션 프로세서(10)와 UWB 디바이스(20)간에 데이터 송수신을 위해 서로 버스 인터페이스를 제공하는 인터페이스장치(22)와, UWB 무선통신을 위해 무선 송수신 및 데이터의 변복조를 수행하는 UWB 코덱(24)과, UWB 코덱(24)과 인터페이스장치(22)를 통해 어플리케이션 프로세서(10)가 공동으로 데이터를 송수신하기 위한 데이터를 저장하는 메모리부(26)를 포함하여 이루어진다.
이때 인터페이스 장치(22)는 인터럽트신호(IRQ), 어드레스버스(Address), 데이터버스(Data)로 UWB 디바이스(20)와 어플리케이션 프로세서(10)가 상호 연결된다.
이와 같이 이루어진 인터페이스 장치(22)를 통한 데이터 송수신은 다음과 같은 방법으로 이루어진다.
먼저, UWB 디바이스(20)에서 UWB 코덱(24)을 통해 수신된 데이터를 복조한 후 어플리케이션 프로세서(10)로 전송할 경우를 설명한다.
UWB 디바이스(20)는 복조된 블록 데이터를 메모리부(26)에 저장하고 인터럽트신호(IRQ)를 어플리케이션 프로세서(10)로 전송하여 이를 알린다.
이후 어플리케이션 프로세서(10)는 인터페이스 장치(22)를 통해 메모리부(26)에 저장된 데이터를 읽기 시작한다.
이와 같이 메모리부(26)에 저장된 블록 데이터를 모두 읽게 되면 어플리케이션 프로세서(10)에서 읽기가 완료되었음을 인터럽트신호(IRQ)로 UWB 디바이스(20)에게 알리게 된다.
그러면 UWB 디바이스(20)는 어플리케이션 프로세서(10)로부터 읽기 완료를 확인하면 다음 블록 데이터를 메모리에 저장한 후 어플리케이션 프로세서(10)에게 알리게 된다.
이와 같은 과정을 반복하여 복조된 데이터를 블록 단위로 순차적으로 전송하게 된다.
다음으로, 어플리케이션 프로세서(10)에서 UWB 코덱(24)을 통해 변조하여 무선으로 전송하기 위한 데이터를 UWB 디바이스(20)로 전송할 경우를 설명한다.
어플리케이션 프로세서(10)는 전송할 블록 데이터를 인터페이스 장치(22)를 통해 메모리부(26)에 저장한다.
이후 어플리케이션 프로세서(10)는 데이터 전송을 완료한 후 UWB 디바이스(20)로 인터럽트(IRQ)를 전송하여 이를 알린다.
그러면, UWB 디바이스(20)는 메모리부(26)에 저장된 데이터를 읽어 UWB 변조 하여 전송한 후 어플리케이션 프로세서(10)로 읽기 완료를 알린다.
이와 같은 과정을 반복하여 어플리케이션 프로세서(10)는 데이터를 블록 단위로 순차적으로 전송하게 된다.
위와 같은 인터페이스 장치를 통해 어플리케이션 프로세서와 UWB 디바이스간에 데이터 송수신이 이루어질 경우 UWB 통신방식으로 최대 480 Mbps 까지의 전송 속도로 데이터를 송수신이 가능하지만 어플리케이션 프로세서에서 하나의 블록 데이터를 읽기 혹은 쓰기 전송이 완료되기 전까지 다음 블록 데이터에 대한 데이터 처리가 지연되므로 최대 480Mbps까지 가능한 UWB 통신방식에 의한 데이터 전송 속도에 저하를 가져오는 문제점을 가지고 있다.
본 발명은 상기와 같은 문제점을 해결하기 위해 창작된 것으로서, 본 발명의 목적은 초광대역 무선 시스템의 어플리케이션 프로세서와 초광대역 코덱간 데이터 송수신시 인터페이스에 따른 부하의 지연없이 고속으로 데이터를 송수신할 수 있도록 한 초광대역 무선 시스템의 인터페이스 장치를 제공함에 있다.
상기와 같은 목적을 이루기 위한 본 발명은 초광대역 무선 시스템의 어플리케이션 프로세서와 UWB 디바이스간에 데이터 송수신을 위해 서로 버스 인터페이스 를 제공하는 초광대역 무선 시스템의 인터페이스 장치에 있어서, 인터페이스 장치는 어플리케이션 프로세서와 UWB 디바이스간에 버스 인터페이스를 제공하기 위한 버스정합 제어부와, UWB 디바이스의 메모리부에 할당된 다수개의 블록에 대응되는 정보를 제공하기 위한 다수개의 디스크립터와, 다수개의 디스크립터 중 활성화된 디스크립터를 활성화된 순서에 따라 체인으로 연결하고 순차적으로 디스크립터의 정보를 통해 어플리케이션 프로세서가 메모리부에 액세스할 수 있도록 제공하는 디스크립터 제어부와, 디스크립터 제어부에 의해 활성화된 디스크립터와 대응되는 메모리부의 블록에 어플리케이션 프로세서가 액세스하여 데이터를 입출력하도록 하는 DMA부와, 어플리케이션 프로세서나 UWB 코덱으로 데이터의 읽기 쓰기가 완료되었음을 알리기 위한 인터럽트 발생기를 포함하여 이루어진 것을 특징으로 한다.
본 발명에서 버스 정합 제어부는 어플리케이션 프로세서가 SDRAM이나 SRAM의 병렬 버스 방식으로 인터페이스 되도록 지원하는 것을 특징으로 한다.
본 발명에서 디스크립터 제어부는 활성화된 디스크립터 중 하나씩 활성화된 순서에 따라 하나의 디스크립터의 정보를 통해 어플리케이션 프로세서가 메모리부에 액세스하도록 하는 것을 특징으로 한다.
본 발명에서 디스크립터는 UWB 디바이스에서 어플리케이션 프로세서가 메모리부에 할당된 블록을 사용할 수 있음을 알리기 위한 제1필드와, 메모리부에 할당된 블록의 주소를 나타내는 제2필드와, 메모리부에 할당된 블록의 크기를 나타내는 제3필드와, 어플리케이션 프로세서에서 블록에 데이터를 송수신하고 있는 상태를 나타내는 제4필드와, 어플리케이션 프로세서에서 데이터의 송수신이 완료된 상태임을 나타내는 제5필드를 포함하여 이루어진 것을 특징으로 한다.
본 발명에서 디스크립터 제어부는 디스크립터의 제1필드가 활성화된 경우 활성화된 디스크립터로 판단하는 것을 특징으로 한다.
본 발명에서 UWB 코덱은 디스크립터의 제4필드가 활성화된 경우 디스크립터를 변경할 수 없도록 하는 것을 특징으로 한다.
본 발명에서 UWB 코덱은 디스크립터의 제5필드가 활성화된 경우 디스크립터에 대응되는 메모리부의 블록을 사용할 수 있도록 하는 것을 특징으로 한다.
본 발명에서 디스크립터 제어부는 디스크립터의 제5필드가 활성화된 경우 디스크립터의 제1필드를 해제하는 것을 특징으로 한다.
본 발명에서 어플리케이션 프로세서는 디스크립터 제어부에서 액세스 할 수 있도록 제공된 디스크립터의 정보에 따라 메모리부의 블록에 데이터를 읽기 쓰기 할 때 디스크립터의 제4필드를 활성화시키는 것을 특징으로 한다.
본 발명에서 DMA부는 FIFO 데이터 버퍼를 포함하여 이루어진 것을 특징으로 한다.
상기한 바와 같이 본 발명은 초광대역 무선 시스템의 어플리케이션 프로세서와 초광대역 코덱간 데이터 송수신시 인터페이스에 따른 부하의 지연없이 고속으로 데이터를 송수신할 수 있는 이점이 있다.
또한, 본 발명은 어플리케이션 프로세서에서 인터페이스 장치를 통해 활성화된 하나의 디스크립터를 통해 대응되는 메모리부의 블록만을 액세스함으로써 버스 인터페이스의 구성을 단순화시킬 수 있는 이점이 있다.
또한, 본 발명은 어플리케이션 프로세서에서 SDRAM이나 SRAM의 병렬 버스 방식과 무관하게 인터페이스 할 수 있는 이점이 있다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 설명하며 종래 구성과 동일한 부분은 동일한 부호 및 명칭을 사용한다. 또한 본 실시예는 본 발명의 권리범위를 한정하는 것은 아니고, 단지 예시로 제시된 것이며 당 분야에서 통상의 지식을 가진 자라면 본 발명의 기술적 사상 내에서 많은 변형이 가능할 것이다.
도 2는 본 발명의 실시예에 따른 초광대역 무선 시스템의 인터페이스 장치를 설명하기 위한 블록구성도이다.
여기에 도시된 바와 같이 초광대역 무선 시스템은 시스템 전체의 어플리케이션 기능을 담당하는 어플리케이션 프로세서(100)와, 어플리케이션 프로세서(100)에서 처리된 데이터를 UWB 무선통신으로 송수신하기 위한 UWB 디바이스(300)로 이루어지며, UWB 디바이스(300)에는 어플리케이션 프로세서(100)와 UWB 디바이스(300)간에 데이터 송수신을 위해 서로 버스 인터페이스를 제공하는 인터페이스장치(200)와, UWB 무선통신을 위해 무선 송수신 및 데이터의 변복조를 수행하는 UWB 코 덱(310)과, UWB 코덱(310)과 인터페이스장치(200)를 통해 어플리케이션 프로세서(100)가 공동으로 데이터를 송수신하기 위한 데이터를 저장하는 메모리부(320)를 포함하여 이루어진다.
이때 본 발명에 의한 인터페이스 장치(200)는 어플리케이션 프로세서(100)와 UWB 디바이스(300)간에 버스 인터페이스를 제공하기 위한 버스 정합 제어부(210)와, UWB 디바이스(300)의 메모리부(320)에 할당된 다수개의 블록에 대응되는 정보를 제공하기 위한 다수개의 디스크립터(230)와, 다수개의 디스크립터(230) 중 활성화된 디스크립터(230)를 활성화된 순서에 따라 체인으로 연결하고 순차적으로 디스크립터(230)의 정보를 통해 어플리케이션 프로세서(100)가 메모리부(320)에 액세스할 수 있도록 제공하는 디스크립터 제어부(220)와, 디스크립터 제어부(220)에 의해 활성화된 디스크립터(230)와 대응되는 메모리부(320)의 블록에 어플리케이션 프로세서(100)가 액세스하여 데이터를 입출력하도록 하는 DMA부(240)와, 어플리케이션 프로세서(100)나 UWB 코덱(310)으로 데이터의 읽기 쓰기가 완료되었음을 알리기 위한 인터럽트 발생기(250)를 포함하여 이루어진다.
이때, 버스 정합 제어부(210)는 어플리케이션 프로세서(100)가 SDRAM이나 SRAM의 병렬 버스 방식으로 인터페이스 되도록 지원하도록 구성한다.
또한, 디스크립터 제어부(220)는 활성화된 디스크립터(230) 중 하나씩 활성화된 순서에 따라 하나의 디스크립터(230)의 정보를 통해 어플리케이션 프로세서(100)가 메모리부(320)에 액세스하도록 하여 어플리케이션 프로세서(100)는 UWB 디바이스(300)내의 다수개의 디스크립터(230) 중 디스크립터 제어부(220)에 의해 설정된 활성화된 디스크립터(230) 하나만의 정보를 볼 수 있도록 한다.
그리고, 디스크립터(230)는 UWB 디바이스(300)에서 어플리케이션 프로세서(100)가 메모리부(320)에 할당된 블록을 사용할 수 있음을 알리기 위한 제1필드(owner)와, 메모리부(320)에 할당된 블록의 주소를 나타내는 제2필드(address)와, 메모리부(320)에 할당된 블록의 크기를 나타내는 제3필드(size)와, 어플리케이션 프로세서(100)에서 블록에 데이터를 송수신하고 있는 상태를 나타내는 제4필드(open)와, 어플리케이션 프로세서(100)에서 데이터의 송수신이 완료된 상태임을 나타내는 제5필드(close)로 구성된다.
이때 디스크립터(230)의 제1필드(owner)는 UWB 디바이스(300)에 의해 활성화가 되며, 활성화된 경우 디스크립터 제어부(220)는 디스크립터(230)가 활성화된 것으로 판단하여 어플리케이션 프로세서(100)에서 메모리부(320)의 블록을 사용할 수 있도록 하게 되며, 제4필드(open)는 어플리케이션 프로세서(100)가 메모리부(320)의 블록에 데이터를 읽고 쓰고 할 경우 어플리케이션 프로세서(100)에 의해 활성화되며, 활성화된 경우 UWB 코덱(310)은 디스크립터(230)를 변경할 수 없도록 한다.
또한, 제5필드(close)는 어플리케이션 프로세서(100)가 메모리부(320)의 블록에 데이터를 모두 읽기 쓰기를 완료할 경우 활성화되며, 활성화된 경우 UWB 코덱(310)에 의해 디스크립터(230)에 대응되는 메모리부(320)의 블록을 사용할 수 있도록 한다. 이때 디스크립터 제어부(220)는 제5필드(close)가 활성화된 경우 제1필드(owner)를 해제하여 어플리케이션 프로세서(100)가 사용할 수 없도록 한다.
그리고, DMA부(240)는 FIFO 데이터 버퍼를 포함함으로써 어플리케이션 프로 세서(100)에서 메모리부(320)의 블록을 액세스할 때 데이터를 버퍼링하여 읽고 쓸 수 있도록 한다.
이와 같이 이루어진 인터페이스 장치를 통한 데이터 송수신은 다음과 같은 방법으로 이루어진다.
먼저, UWB 디바이스(300)에서 UWB 코덱(310)을 통해 수신된 데이터를 복조한 후 어플리케이션 프로세서(100)로 전송할 경우를 설명한다.
UWB 디바이스(300)는 복조된 데이터를 메모리부(320)에 저장하기 위해 디스크립터(230)를 확인하여 제5필드(close)가 활성화된 프리(free)한 디스크립터(230)의 제2필드(address)의 주소에 대응되는 메모리부(320)의 블록에 데이터를 저장한 후 저장한 데이터 크기를 제3필드(size)에 설정하며, 제5필드(close)를 해제하고 제1필드(owner)를 활성화시키게 된다.
이와 같이 한 블록의 데이터가 저장되면 인터럽트 발생기(250)를 통해 인터럽트(IRQ)를 발생시켜 어플리케이션 프로세서(100)로 데이터가 저장되었음을 알리게 된다.
이때 어플리케이션 프로세서(100)에서 지속적으로 UWB 디바이스(300)의 상태를 폴링하여 데이터가 저장되었음을 체크할 경우에는 인터럽트 발생기(250)를 통해 별도의 인터럽트(IRQ)를 발생시키지 않을 수도 있다.
이렇게 UWB 디바이스(300)에서 디스크립터(230)의 제1필드(owner)를 활성화시켜 디스크립터(230)를 활성화시키면 디스크립터 제어부(220)에서는 활성화된 디 스크립터(230)의 순서에 따라 체인을 형성하고 활성화된 순서에 따라 하나씩 하나의 디스크립터(230)의 정보를 통해 어플리케이션 프로세서(100)가 메모리부(320)에 액세스하도록 한다.
그러면, 어플리케이션 프로세서(100)는 디스크립터 제어부(220)에서 제공하는 활성화된 디스크립터(230)의 정보에 따라 디스크립터(230)의 제4필드(open)를 활성화시켜 어플리케이션 프로세서(100)에서 사용하고 있는 상태로 전환하여 UWB 디바이스(300)에서 디스크립터(230)를 변경할 수 없도록 한 후 DMA부(240)를 통해 메모리부(320)에 저장된 데이터를 읽어오게 된다.
이렇게 메모리부(320)에 저장된 데이터를 모두 읽어온 경우 디스크립터(230)의 제5필드(close)를 활성화시켜 어플리케이션 프로세서(100)에서 읽기 동작을 완료한 상태임을 표시하여 UWB 디바이스(300)에서 사용할 수 있도록 한다.
이와 같이 디스크립터(230)의 제5필드(close)가 활성화될 경우 디스크립터 제어부(220)는 해당 디스크립터(230)의 제1필드(owner)를 해제하여 활성화를 해제시킴으로써 UWB 디바이스(300)에서 대응되는 메모리부(320)에 데이터를 저장할 수 있도록 한다.
이러한 과정을 통해 UWB 디바이스(300)는 디스크립터(230)의 제1필드(owner)가 해제된 즉, 활성화되지 않은 디스크립터(230)가 존재하는 한 디스크립터(230)에 대응되는 메모리부(320)에 계속해서 데이터를 저장한 후 디스크립터(230)를 활성화시킴으로써 데이터 처리를 할 수 있게 되고, 어플리케이션 프로세서(100)는 디스크립터 제어부(220)에서 제공해주는 활성화된 하나의 디스크립터(230)를 통해 계속적 으로 메모리부(320)에 저장된 데이터를 지속적으로 읽어올 수 있게 됨으로써 인터페이스를 위한 지연이 발생되지 않게 된다.
다음으로, 어플리케이션 프로세서(100)에서 UWB 코덱(310)을 통해 변조하여 무선으로 전송하기 위한 데이터를 UWB 디바이스(300)로 전송할 경우를 설명한다.
어플리케이션 프로세서(100)에서 UWB 디바이스(300)에 데이터를 전송하고자 할 경우 UWB 디바이스(300)에서 디스크립터(230)의 제5필드(close)가 활성화된 메모리부(320)에 대응되는 디스크립터(230)의 제1필드(owner)를 활성화시켜 디스크립터(230)를 활성화시키면 디스크립터 제어부(220)에서는 활성화된 디스크립터(230)의 순서에 따라 체인을 형성하고 활성화된 순서에 따라 하나씩 하나의 디스크립터(230)의 정보를 통해 어플리케이션 프로세서(100)가 메모리부(320)에 액세스하도록 한다. 이후 디스크립터(230)의 제5필드(close)는 해제된다.
그러면, 어플리케이션 프로세서(100)는 전송할 데이터를 UWB 디바이스(300)로 전송하기 위해 디스크립터 제어부(220)에서 제공하는 활성화된 디스크립터(230)가 있는가 확인하여 활성화된 디스크립터(230)가 있을 경우 활성화된 디스크립터(230)의 정보에 따라 디스크립터(230)의 제4필드(open)를 활성화시켜 어플리케이션 프로세서(100)에서 사용하고 있는 상태로 전환하여 UWB 디바이스(300)에서 디스크립터(230)를 변경할 수 없도록 한 후 DMA부(240)를 통해 메모리부(320)에 데이터를 쓰게 된다.
이렇게 메모리부(320)에 데이터를 모두 쓰게 될 경우 디스크립터(230)의 제5 필드(close)를 활성화시켜 어플리케이션 프로세서(100)에서 쓰기 동작을 완료한 상태임을 표시하여 UWB 디바이스(300)에서 사용할 수 있도록 하며, 디스크립터 제어부(220)는 해당 디스크립터(230)의 제1필드(owner)를 해제하여 활성화를 해제시킨다.
이와 같이 한 블록의 데이터가 저장되면 인터럽트 발생기(250)를 통해 인터럽트(IRQ)를 발생시켜 UWB 디바이스(300)로 데이터가 저장되었음을 알리게 된다.
그러면, UWB 디바이스(300)에서는 디스크립터(230)의 제5필드(close)가 활성화된 디스크립터(230)에 대응되는 메모리부(320)에 저장된 데이터를 읽어 데이터 처리를 하게 된다.
이러한 과정을 통해 어플리케이션 프로세서(100)는 디스크립터 제어부(220)에서 제공하는 활성화된 디스크립터(230)가 존재하는 한 디스크립터(230)에 대응되는 메모리부(320)에 계속해서 데이터를 저장한 후 디스크립터(230)의 제5필드(close)를 활성화시켜 프리(free)하게 함으로써 UWB 디바이스(300)에서 데이터 처리를 할 수 있도록 함으로써 어플리케이션 프로세서(100)는 디스크립터 제어부(220)에서 제공해주는 활성화된 하나의 디스크립터(230)를 통해 계속적으로 메모리부(320)에 저장된 데이터를 지속적으로 쓰게 됨으로써 인터페이스를 위한 지연이 발생되지 않게 된다.
도 1은 일반적인 초광대역 무선 시스템의 인터페이스 장치를 설명하기 위한 블록구성도이다.
도 2는 본 발명의 실시예에 따른 초광대역 무선 시스템의 인터페이스 장치를 설명하기 위한 블록구성도이다.
- 도면의 주요부분에 대한 부호의 설명 -
100 : 어플리케이션 프로세서 200 : 인터페이스 장치
210 : 버스 정합 제어부 220 : 디스크립터 제어부
230 : 디스크립터 240 : DMA부
250 : 인터럽트 발생기 300 : UWB 디바이스
310 : UWB 코덱 320 : 메모리부

Claims (10)

  1. 초광대역 무선 시스템의 어플리케이션 프로세서와 UWB 디바이스간에 데이터 송수신을 위해 서로 버스 인터페이스를 제공하는 초광대역 무선 시스템의 인터페이스 장치에 있어서,
    인터페이스 장치는
    상기 어플리케이션 프로세서와 상기 UWB 디바이스간에 버스 인터페이스를 제공하기 위한 버스정합 제어부와,
    상기 UWB 디바이스의 메모리부에 할당된 다수개의 블록에 대응되는 정보를 제공하기 위한 다수개의 디스크립터와,
    상기 다수개의 디스크립터 중 활성화된 디스크립터를 활성화된 순서에 따라 체인으로 연결하고 순차적으로 디스크립터의 정보를 통해 상기 어플리케이션 프로세서가 상기 메모리부에 액세스할 수 있도록 제공하는 디스크립터 제어부와,
    상기 디스크립터 제어부에 의해 활성화된 디스크립터와 대응되는 상기 메모리부의 블록에 상기 어플리케이션 프로세서가 액세스하여 데이터를 입출력하도록 하는 DMA부와,
    상기 어플리케이션 프로세서나 UWB 코덱으로 데이터의 읽기 쓰기가 완료되었음을 알리기 위한 인터럽트 발생기
    를 포함하여 이루어진 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  2. 제 1항에 있어서, 상기 버스 정합 제어부는 상기 어플리케이션 프로세서가 SDRAM이나 SRAM의 병렬 버스 방식으로 인터페이스 되도록 지원하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  3. 제 1항에 있어서, 상기 디스크립터 제어부는 활성화된 디스크립터 중 하나씩 활성화된 순서에 따라 하나의 디스크립터의 정보를 통해 상기 어플리케이션 프로세서가 상기 메모리부에 액세스하도록 하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  4. 제 1항에 있어서, 상기 디스크립터는
    상기 UWB 디바이스에서 상기 어플리케이션 프로세서가 상기 메모리부에 할당된 블록을 사용할 수 있음을 알리기 위한 제1필드와,
    상기 메모리부에 할당된 블록의 주소를 나타내는 제2필드와,
    상기 메모리부에 할당된 블록의 크기를 나타내는 제3필드와,
    상기 어플리케이션 프로세서에서 블록에 데이터를 송수신하고 있는 상태를 나타내는 제4필드와,
    상기 어플리케이션 프로세서에서 데이터의 송수신이 완료된 상태임을 나타내는 제5필드
    를 포함하여 이루어진 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  5. 제 4항에 있어서, 상기 디스크립터 제어부는 상기 디스크립터의 제1필드가 활성화된 경우 활성화된 디스크립터로 판단하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  6. 제 4항에 있어서, 상기 UWB 코덱은 상기 디스크립터의 제4필드가 활성화된 경우 상기 디스크립터를 변경할 수 없도록 하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  7. 제 4항에 있어서, 상기 UWB 코덱은 상기 디스크립터의 제5필드가 활성화된 경우 상기 디스크립터에 대응되는 상기 메모리부의 블록을 사용할 수 있도록 하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  8. 제 4항에 있어서, 상기 디스크립터 제어부는 상기 디스크립터의 제5필드가 활성화된 경우 상기 디스크립터의 제1필드를 해제하는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  9. 제 4항에 있어서, 상기 어플리케이션 프로세서는 상기 디스크립터 제어부에서 액세스 할 수 있도록 제공된 디스크립터의 정보에 따라 상기 메모리부의 블록에 데이터를 읽기 쓰기 할 때 상기 디스크립터의 제4필드를 활성화시키는 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
  10. 제 1항에 있어서, 상기 DMA부는 FIFO 데이터 버퍼를 포함하여 이루어진 것을 특징으로 하는 초광대역 무선 시스템의 인터페이스 장치.
KR1020080018257A 2008-02-28 2008-02-28 초광대역 무선 시스템의 인터페이스 장치 KR100898544B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080018257A KR100898544B1 (ko) 2008-02-28 2008-02-28 초광대역 무선 시스템의 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080018257A KR100898544B1 (ko) 2008-02-28 2008-02-28 초광대역 무선 시스템의 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR100898544B1 true KR100898544B1 (ko) 2009-05-20

Family

ID=40862292

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080018257A KR100898544B1 (ko) 2008-02-28 2008-02-28 초광대역 무선 시스템의 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR100898544B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12001361B2 (en) 2021-04-30 2024-06-04 SK Hynix Inc. Apparatus and method for data communications between non-volatile memory devices and a memory controller

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030015982A (ko) * 2001-08-20 2003-02-26 엠텍비젼 주식회사 범용 직렬 버스 장치 및 그의 초기화 방법
KR20060062883A (ko) * 2004-12-06 2006-06-12 한국전자통신연구원 고속 데이터 처리를 위한 매체 접근 제어 장치 및 송수신방법
KR100720709B1 (ko) 2007-01-26 2007-05-21 주식회사 유비콘테크놀로지 무선 usb 시스템

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030015982A (ko) * 2001-08-20 2003-02-26 엠텍비젼 주식회사 범용 직렬 버스 장치 및 그의 초기화 방법
KR20060062883A (ko) * 2004-12-06 2006-06-12 한국전자통신연구원 고속 데이터 처리를 위한 매체 접근 제어 장치 및 송수신방법
KR100720709B1 (ko) 2007-01-26 2007-05-21 주식회사 유비콘테크놀로지 무선 usb 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12001361B2 (en) 2021-04-30 2024-06-04 SK Hynix Inc. Apparatus and method for data communications between non-volatile memory devices and a memory controller

Similar Documents

Publication Publication Date Title
TWI400617B (zh) 無線傳輸之排程及資料快取
CN102124525B (zh) 虚拟存储器接口
CN101707565B (zh) 零拷贝网络报文发送、接收方法和装置
CN103077123A (zh) 一种数据写入和读取方法及装置
CN110109851B (zh) 具有主机和存储器控制器的电子系统及其操作方法
US10372379B2 (en) Command processing method and storage controller using the same
KR101636354B1 (ko) 수동형 무선 메모리 장치
CN113742269A (zh) 用于epa设备的数据传输方法、处理设备和介质
US20190310964A1 (en) Speculative read mechanism for distributed storage system
CN105988955B (zh) Sdio设备及其应用的电子装置和数据传输方法
JP2009157493A (ja) データ転送制御装置及びicカード
KR100898544B1 (ko) 초광대역 무선 시스템의 인터페이스 장치
KR20090052215A (ko) 무선 주파수 식별 태그를 위한 데이터 스트리밍 장치
CN100549983C (zh) 一种读取数据的方法及装置
KR20080090021A (ko) 데이터 전송 속도가 다른 인터페이스들을 갖는 데이터 저장모듈 및 이의 데이터 전송방법
TWI345165B (en) Method and system for direct access to a non-memory mapped device memory
CN101430671A (zh) 一种移动终端外围设备共存装置
US8151015B2 (en) Systems and methods for effecting DMA data transfers
CN107861895A (zh) 基于分布式仲裁的可编程输入输出pio写合并装置和方法
US20100216506A1 (en) System and Methods for Supporting Multiple Communications Protocols on a Mobile Phone Device
US8799530B2 (en) Data processing system with a host bus adapter (HBA) running on a PCIe bus that manages the number enqueues or dequeues of data in order to reduce bottleneck
EP2671163B1 (en) A portable data storage device with wireless functionality having a digital switch circuit and a method for storing data in the aforementioned
CN109039392B (zh) 一种蓝牙设备
KR101321438B1 (ko) 통신 시스템에서 메모리 확장 장치
CN102290050B (zh) 一种传输音频数据的方法及装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee