KR100866214B1 - 단말기에서 초기화 신호를 생성하는 장치 및 방법 - Google Patents

단말기에서 초기화 신호를 생성하는 장치 및 방법 Download PDF

Info

Publication number
KR100866214B1
KR100866214B1 KR1020060100541A KR20060100541A KR100866214B1 KR 100866214 B1 KR100866214 B1 KR 100866214B1 KR 1020060100541 A KR1020060100541 A KR 1020060100541A KR 20060100541 A KR20060100541 A KR 20060100541A KR 100866214 B1 KR100866214 B1 KR 100866214B1
Authority
KR
South Korea
Prior art keywords
initialization
port
signal
signals
address
Prior art date
Application number
KR1020060100541A
Other languages
English (en)
Other versions
KR20080034379A (ko
Inventor
김대환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060100541A priority Critical patent/KR100866214B1/ko
Priority to US11/868,099 priority patent/US7814305B2/en
Publication of KR20080034379A publication Critical patent/KR20080034379A/ko
Application granted granted Critical
Publication of KR100866214B1 publication Critical patent/KR100866214B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Telephone Function (AREA)
  • Electronic Switches (AREA)

Abstract

본 발명은 통신 시스템에 관한 것으로, 특히 초기화 신호를 생성하는 장치 및 방법을 제공하는 것이다. 본 발명은 휴대 단말기의 마스터 칩에서 적어도 하나의 어드레스 포트를 기능 칩의 초기화 신호를 전달하기 위한 포트로 사용한다. 상기 어드레스 포트로부터의 초기화 신호는 다기능 범용 입출력(GPIO) 포드로부터의 제어 신호에 의해 복수의 기능 칩들 중 선택된 기능 칩으로 전달된다.
Figure R1020060100541
GPIO(General Purpose Input Output Port), 어드레스 포트 제어 신호

Description

단말기에서 초기화 신호를 생성하는 장치 및 방법{METHOD AND APPARATUS FOR GENERATING RESET SIGNAL IN TERMINAL}
도 1은 종래 기술에 따른 초기화 신호 생성 및 제공 장치를 도시한 도면.
도 2는 본 발명에 따른 초기화 신호 생성 및 제공 장치를 도시한 도면.
도 3은 본 발명에 따라 초기화 신호 생성하여 제공하는 제어 신호 흐름을 개략적으로 도시한 도면.
본 발명은 휴대 단말기에 관한 것으로, 특히 기능 칩들을 위한 초기화(Reset) 신호를 생성하는 장치 및 방법을 제공하는 것이다.
최근 이동통신 서비스는 방송, 멀티미디어 영상, e-mail, 멀티미디어 메시지 등 다양한 서비스를 제공하면서 새로운 시장의 형성 가능성을 시험하고 있다. 이러한 정보화시대의 무선 멀티미디어에 대한 서비스 요구는 저속에서 고속까지, 실시간에서 비 실시간 등과 같이 여러 품질의 다양한 서비스를 요구하고 있는 실정이다.
이러한 서비스 요구에 맞추어 현재 휴대 단말기는 복합 기능을 지원하는 기기로 발전하고 있다. 또한, 이러한 다양한 기능 구현에 따라 휴대 단말기는 추가적인 복수의 기능 칩들을 구비한다. 상기 각각의 기능 칩들은 마스터 칩의 제어에 따라, 배터리로부터 인가되는 전원을 공급 받아 운영된다.
따라서, 마스터 칩은 각각 고유의 기능을 구현하는 기능 칩에 전원을 인가하고, 안정적인 동작을 위해서 각각의 기능 칩들이 요구하는 초기화 타이밍에 맞추어 동작하도록 제어를 수행한다.
다시 말해서, 현재 휴대 단말기는 복합 기능화에 따라 다수의 기능 칩들을 구비하게 되고, 이는 곧 마스터 칩이 다수의 기능 칩들을 제어하기 위한 제어 신호들을 추가적으로 생성해야 하는 필요성을 제기하게 된다.
그러나, 종래의 휴대 단말기에서 마스터 칩은 초기화 수행시, 해당 기능 칩을 초기화하기 위한 지정된 전용 포트를 사용하거나, 또는 일반적인 목적으로 사용되는 입출력 포트(General Purpose Input Output Port, 이하 'GPIO 포트'라 칭함 또는 '다기능 범용 포트'라 칭함)들을 각 기능 칩을 위한 전용 포트로 사용하여, 다수의 기능 칩들에게 초기화 신호를 제공한다.
결과적으로, 실제 초기화를 수행하는 마스터 칩은 한정되어 있는 개수의 GPIO 포트들을 이용하여 초기화 신호를 제공하며 이에 따라, 휴대 단말기에 추가되는 서비스 기능들에 대응하여 다수의 기능 칩들을 제어하기 위한 제어 포트들이 부족한 현실이다.
도 1은 종래 기술에 따른 초기화 신호를 생성하는 장치를 개략적으로 도시한 도면이다.
도 1을 참조하면, 전원 관리 회로(Power Management IC, 20)는 배터리(10)로부터 공급되는 전원을 감지한 후, 일정한 시간이 지나면 초기화 지시 신호(Reset in)를 생성하여, 생성된 초기화 지시 신호를 초기화 지시부(102)에 전달한다.
마스터 칩(100)은 상기 초기화 지시부(102)에 초기화 지시 신호가 입력되면 기능 복합화에 따른 다수의 기능 칩들(130 내지 136)을 제어하기 위한 초기화 신호를 생성하여 전용 포트들을 통해 상기 기능 칩들(130 내지 136)에 전달한다. 상기 기능 칩들(130 내지 136)은 일 예로, LCD(Liquid Crystal Display) 칩(130)과, 카메라 칩(132)과, 블루투스 칩(134)과, 응용칩(136)이 있다. 이때, 상기 마스터 칩(100)은 해당 기능 칩(130 내지 136)에 일대일로 대응하여 설정되는 적어도 4개의 GPIO 포트들(112, 114, 116, 118)을 전용 포트로 사용하고 있다.
따라서, 마스터 칩(100)은 GPIOX1(112)를 통해 LCD 칩(130)을 위한 초기화 신호를 전달한다. 또한, GPIOX2(114)는 카메라 칩(132)의 구동을 위한 초기화 신호를 전달하는 전용 포트로 사용된다. 또한, GPIOX3(116)은 블루투스 칩(134)를 위한 초기화 신호를 전달하는 전용 포트로 사용된다. 또한, GPIOX4(118)는 응용 칩(136)의 구동을 위한 초기화 신호를 전달하는 전용 포트로 사용된다.
또한, 상기 마스터 칩(100)은 상기 기능 칩(130 내지 136)들이 동작하도록 해당 데이터를 저장하고 있는 메모리(150)에 제어 신호를 전달한다. 이러한 상기 마스터 칩(100)은 상기 메모리(150)에 특정 어드레스를 전송하기 위한 적어도 25개의 어드레스 포트들(120 내지 128)과, 상기 어드레스에 읽기/쓰기 동작을 위한 데이터를 할당하는 데이터 포트들(도시하지 않음)을 포함한다.
상기 전술한 바와 같이, 종래 기술에 따라 GPIO 포트들(112, 114, 116, 118) 각각은 해당 기능 칩(130 내지 136)의 초기화 신호를 전달하기 위한 전용 포트로 사용된다.
그러나, 실제 GPIO 포트는 운용 프로그램에 따라 그 사용 활용 측면이 다양한 칩임에도 불구하고, 초기화 신호 전달을 위한 초기화 전용 포트로 그 사용이 극히 제한된 문제점을 가지고 있다.
또한, 휴대 단말기의 기능 복합화에 따라 추가적으로 다른 기능 칩들이 구비되는 경우, 이미 한정된 GPIO 포트들(112, 114, 116, 118)을 구비하는 마스터 칩(100)은 추가되는 기능 칩들을 위해서 초기화 신호를 전달하지 못하게 되는 문제점이 있다.
즉, 한정된 GPIO 포트들(112, 114, 116, 118)을 가지는 마스터 칩(100)은 추가적으로 기능 칩들을 위한 초기화 신호를 생성하지 못하는 문제점을 가지게 된다. 다시 말해서, 종래 기술에 따라 마스터 칩(100)은 한정된 GPIO 포트들(112, 114, 116, 118)을 가지고, 상기 한정된 GPIO 포트(112, 114, 116, 118)와 대응하여 연결되어 있는 기능 칩들(130 내지 136)을 위한 초기화 신호만을 생성하여 전달한다.
따라서, 기능 추가가 더 고려되는 종래의 휴대 통신 시스템에서, 추가되는 기능 칩들을 위한 초기화 신호를 전달하기 위한 전용 포트들이 더 필요하다. 그러나 전송 빈도가 극히 적은 초기화 신호 전달을 위하여 활용 빈도가 높은 GPIO 포트들을 할당하는 것은 통신 시스템 구현에도 여전히 문제점을 가진다.
이러한 문제점을 해결하기 위한 초기화 신호를 전달하기 위한 포트의 효율적인 사용 방안 및 휴대 단말기의 초기화 신호 전달에 따른 제어 신호를 전달하기 위한 효율적인 방안이 요구된다.
본 발명은 휴대 단말기에 관한 것으로, 특히 한정되어 있는 수의 다기능 범용 포트(GPIO)들을 효율적으로 사용하는 장치 및 방법을 제공한다.
본 발명은 휴대 단말기에서 초기화 신호를 생성하고 전달하는 장치 및 방법을 제공하는 것이다.
본 발명은 휴대 단말기에서 선택된 적어도 하나의 어드레스 포트를 특정 기능 칩을 위한 초기화 신호 전송 포트로 사용하는 장치 및 방법을 제공하는 것이다.
본 발명에 따른 휴대 단말기에서 초기화 신호를 생성하는 장치는, 기능 칩들과, 메모리에 연결된 어드레스 포트들 중 선택된 적어도 하나의 어드레스 포트와 하나의 범용 입출력(GPIO) 포트를 이용하여 상기 기능 칩들을 초기화 설정하는 마스터 칩과, 상기 선택된 적어도 하나의 어드레스 포트로 부터의 출력 신호들을 조합하여 상기 기능 칩들을 위한 초기화 신호들을 생성하고, 상기 GPIO 포트를 통해 전달된 제어신호에 의해 상기 초기화 신호들을 인에이블 혹은 디스에이블하는 초기화 설정부를 포함한다.
또한 본 발명에 따른 기능 칩들을 포함하는 휴대 단말기에서 초기화 신호를 생성하는 방법은, 상기 기능 칩들의 수를 이용하여 메모리에 연결된 어드레스 포트들 중 적어도 하나의 어드레스 포트를 선택하는 과정과, 상기 선택된 적어도 하나의 어드레스 포트로부터 출력 신호들을 조합하여 상기 기능 칩들을 위한 초기화 신호들을 생성하고, 상기 GPIO 포트를 통해 전달된 제어신호에 의해 상기 초기화 신호들을 인에이블 혹은 디스에이블하는 초기화 설정과정을 포함한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예에 대한 동작 원리를 상세히 설명한다. 하기에서 본 발명을 설명함에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
후술되는 본 발명은 휴대 단말기를 구성하는 다수의 기능 칩들을 위한 초기화 신호를 생성하여 전달하는 장치 및 방법을 제공하는 것으로, 특히 메모리를 관리하기 위한 어드레스 포트들 중 일부를 기능 칩들을 제어하기 위한 초기화 신호 전달 포트로 사용하는 장치 및 방법을 제공한다.
삭제
따라서, 본 발명은 종래의 각각의 기능 칩에 일대일로 대응하여 사용되던 한정된 수의 GPIO 포트들의 사용을 극대화하고자, 상기 GPIO 포트들을 실제 소프트웨어의 설계에 따라 해당 소프트웨어와 연동시키면서 중요도를 고려한 다양한 기능을 위한 포트로 가변하여 사용 가능하도록 한다. 즉, 한정된 용도로 사용되던 GPIO 포트를, 특정 상황을 지원하도록 반영하여 GPIO 포트의 활용도를 증가시키기 위한 방안을 제안한다.
상기 GPIO 포트는, 8비트 마이크로 컨트롤러(Micro Controller Unit : MCU)의 컴파일러 및 프로그램 다운로드 소프트웨어를 무료로 제공에 따라, 개발 환경 구축이 쉽고 프로그래밍 언어에 최적화된 시스템 구조를 제공하기 위해 정의된 것이다.
따라서, 본 발명은 휴대 단말기의 마스터 칩이 초기화 신호의 전달에 사용 가능한 적어도 하나의 어드레스 포트를 확인한 후, 해당 어드레스 포트를 기능 칩들의 초기화 신호를 전달하기 위해 사용한다. 이에 따라, 소프트웨어 구현이 쉬운 GPIO 포트들이 초기화 신호의 전송 뿐만이 아니라 다기능 서비스를 지원하는데 사용 가능하게 된다.
도 2는 본 발명에 따라 초기화 신호를 생성하는 장치를 도시한 도면이다.
삭제
삭제
삭제
삭제
본 발명의 실시 예에 따라 초기화의 수행을 위해 상기 마스터 칩(200)은 메모리(250)와 연결되어 메모리(250)의 특정 어드레스들 또는 특정 어드레스의 할당을 관리하는 어드레스 포트들(224 내지 228) 중에서, 상위 어드레스 포트들 또는 상대적으로 사용 빈도가 극히 적은 어드레스 포트들(226, 228)을 선택하고, 상기 선택된 상위 어드레스 포트들 또는 사용 빈도가 적은 어드레스 포트들(226, 228)을 초기화 신호를 생성하기 위한 포트로 선택한다. 이때 상기 어드레스 포트들(226, 228)은 메모리(250) 및 초기화 설정부(260)에 연결되어 있다.
전원 관리 회로(Power Management IC, 20)는 배터리(10)로부터 공급되는 전원을 감지한 후, 일정한 시간이 지나면 초기화 지시 신호(Reset_IN)를 생성하여, 생성된 초기화 지시 신호를 마스터 칩(200)의 초기화 지시부(202)에 전달한다.
상기 전원 인가에 따른 초기화 지시 신호를 수신 받은 마스터 칩(200)은 상기 휴대 단말기의 구동과 관련된 각 기능 칩들에 초기화 신호를 전달하여 칩 초기화를 수행한다.
여기서 칩 초기화는 하기와 같이 간략하게 설명 가능하다.
전원이 입력됨에 따라 휴대 단말기는, 상기 휴대 단말기를 구성하는 각각의 기능 칩 일 예로, LCD 칩(230), 카메라 칩(232), 정해진 영역내에서 타 통신 단말기들과 근거리 통신을 지원하기 위한 블루투스 칩(234)과, 디지털 멀티서비스를 지원하기 위한 적어도 하나 이상의 응용 칩(236)이 초기화된다. 이때, 응용 칩(236)은 디지털 방송 서비스 기능을 위한 DMB(Digital Multimedia Broadcasting) 칩 또는 휴대 인터넷 서비스 기능을 위한 와이브로(Wireless Broadband Internet : Wibro) 칩등을 포함한다.
다시 말해서, 본 발명에 따라 마스터 칩(200)은 상대적으로 사용 빈도가 극히 적은 특정 어드레스 포트들(226, 228)을 초기화 설정시 해당 기능 칩들을 제어하기 위한 초기화 신호 전송 포트로 사용한다. 이때, 마스터 칩(200)은 상기 휴대 단말기에 구비되어 있는 기능 칩들의 수를 고려하여 초기화 신호를 전달하기 위한 어드레스 포트들의 수를 결정한다.
일 예로, 상기 휴대 단말기에 구비되어 있는 기능 칩들의 수가 4보다 작거나 같은 경우, 적어도 2개의 어드레스 포트를 확인하고, 상기 2개의 어드레스 포트를 통해 초기화 신호를 전달하도록 한다. 반면에, 상기 기능 칩들의 수가 4보다 크고 8보다 작거나 같은 경우는, 적어도 3개의 어드레스 포트를 확인하고, 상기 3개의 어드레스 포트를 통해 초기화 신호를 전달하도록 한다. 상기 마스터 칩(200)에 의해 사용되는 어드레스 포트의 수는 추가되어 구비되는 기능 칩들의 수에 따라 가변 설정된다.
따라서, 마스터 칩(200)은 기능 칩들의 수에 따라 확인된 어드레스 포트들(226, 228)을 이용하여 초기화 설정 구간에서만 초기화를 수행한다. 이때 모든 초기화 신호들의 인에이블/디스에이블 여부를 지시하기 위한 하나의 GPIO 포트(210)를 설정한다. 그리고, 각 기능 칩들(230 내지 236)에 초기화 신호를 전송하기 위한 초기화 설정부는 인버터(Inverter)들(262 내지 268)과, 논리 게이트(OR GATE)들(270 내지 276)과, 버퍼(Buffer)들(280 내지 286)을 포함한다. 상기 인버터(Inverter)들(262 내지 268)과, 논리 게이트(OR GATE)들(270 내지 276)들은 각의 기능 칩들(230 내지 236)에 인가되는 초기화 신호를 구별하여 전송하고, 버퍼(Buffer)들(280 내지 286)은 입력된 초기화 신호를 저장한다.
하기의 <표 1>은 본 발명의 일 예로, 마스터 칩(200)이 2개의 어드레스 포트들(226, 228)을 이용하여 4개의 초기화 신호를 생성하는 예이다. 따라서, 초기화 설정부(260)는 사용되는 2개의 어드레스 포트(226, 228)의 조합으로 인버터(Inverter)(262 내지 268)와, 논리 게이트(OR GATE)(270 내지 276)를 이용하여 4개의 초기화 신호를 생성한다.
Ax:Ay 초기화 신호 1 초기화 신호 2 초기화 신호 3 초기화 신호 4
0 0 0 1 1 1
0 1 1 0 1 1
10 1 1 0 1
00 1 1 1 1
여기서, 상기 GPIO 포트(210)는 초기화 설정부(260)의 버퍼들에 인에이블(Enable) 신호를 인가한다. 즉, 마스터 칩(200)은 하나의 GPIO 포트(210)를 통해 전달된 제어신호에 의해 추가적으로 구비되는 다수의 기능 칩들에 대한 초기화 신호들의 인에이블/디스에이블을 제어할 수 있다.
다시 말해서, 상기 마스터 칩(200)은 시스템 구동에 따라 할당된 특정 다수의 어드레스 포트들을 계속적으로 사용하여 메모리(250)의 데이터를 읽어오거나, 쓰기 동작을 수행한다. 이때, 특정 다수의 어드레스 포트들(226, 228)의 사용에 따른 레벨(level) 변화는 상기 초기화 설정시, 버퍼(280 내지 286)에 저장되어 있는 초기화 신호에 영향을 준다. 이를 방지하고자 메모리의(250)의 사용시에는 상기 GPIO 포트(210)를 통해 버퍼(280 내지 286)를 제어한다.
또한, 각 기능칩의 초기화 동작은 액티브 로우(Active low)로 동작하기 때문에 상기 초기화 동작 구간을 제외한 구간에서는 초기화 하이 레벨(High level)을 안정하게 유지하기 위해서 버퍼의 외부나 내부에 풀 업(Pull up)저항을 연결하여 사용한다. 각각의 칩(CHIP)에 초기화를 설정함은 초기화 신호의 로우 레벨(Low level)을 상기 초기화에 필요한 시간만큼 유지하는 것이다. 그리고 초기화 설정이 완료되면 다시 초기화 신호를 하이 레벨(High level)로 유지를 시켜 주워야 안정적인 동작이 실행이 된다.
즉, 초기화 동작시 버퍼(280 내지 286)가 동작을 할 수 없도록 GPIO 포트(210)를 로우 레벨(Low level)로 유지한다. 그렇게 하면 풀 업(Pull up)저항에 의해 각각의 초기화 신호는 하이(High)로 유지된다.
초기화 신호를 발생하는 경우는 어드레스 포트(226, 228)의 전원 공급 레벨을 변화시켜 해당 초기화 하고자 기능 칩(230 내지 236)과 연결된 인버터(270 내지 276) 및 논리 게이트(280 내지 286)를 확인한다. 그리고, GPIO 포트(210)에 버퍼를 인 에이블(Enable, Active High)시킴으로써 선택된 기능 칩을 로우 레벨(Low level)로 변화시킨다. 따라서 초기화 타이밍에 맞추어 GPIO 포트(210)로 버퍼를 디스에이블(Disable)시키면 상기 기능 칩들(230 내지 236)은 하이 레벨(High level)로 유지되어 초기화를 수행하게 된다.
도 3은 도 2에서 초기화 신호를 생성하는 방법을 도시한 도면이다.
도 3을 참조하면, 마스터 칩(200)은 배터리(10)로부터 전원 공급(301)을 감지하여 초기화 지시 신호(303)를 확인한다. 그리고 마스터 칩(200)은 해당 기능 칩의 초기화와 관련하여 데이터를 읽거나 쓰기 동작을 수행하는 메모리(250)와 연결되는 어드레스 포트들(224 내지 228)의 상태를 확인한다. 이때, 상기 어드레스 포트들(224 내지 226)중에서 전체 시스템 구동시 사용 빈도가 극히 적은 어드레스 포트들 또는 상위 2비트에 대응하는 어드레스 포트들을 확인한다. 이때 본 발명의 실시 예에 따른 마스터 칩(200)은 상기 선택된 어드레스 포트들(226, 228)을 다수의 기능 칩들의 초기화 신호를 생성하기 위한 포트로 선택한다.
마스터 칩(200)은 초기화 설정부(206)에 제어신호(305)를 전달하면, 초기화 설정부(260)는 상기 선택된 어드레스 포트들(226, 228)에 전원을 인가하여 전력 레벨을 하이 레벨로 설정한다. 상기 초기화 설정부(260)는 상기 하이 레벨로 설정된 어드레스 포트들(226, 228)을 4개의 인버터들(262 내지 268) 및 논리 게이트(270 내지 276)를 이용하여 구비된 기능 칩(230 내지 236)의 수에 대응하여 구별되는 4개의 초기화 신호(6306)를 생성한다. 또한, 마스터 칩(200)은 하나의 GPIO 포트(210)를 하이 레벨로 설정하여 상기 기능 칩들(230 내지 236)에 대응하는 버퍼들(280 내지 286)이 인에이블 동작하도록 제어한다. 따라서, 마스터 칩(200)은 해당 기능 칩들(230 내지 232)이 로우 레벨로 동작하도록 한다.
즉 마스터 칩(200)은 운용하려는 해당 기능 칩들(230 내지 236)에게 전원을 인가하고, 어드레스 포트들(226, 228)을 조합하여 해당 기능 칩들(230 내지 236)에게 로우 레벨로 동작하도록 제어 신호를 제공한다. 그리고, 초기화 시간이 지나면 구비된 버퍼들(280 내지 286)이 디스에이블 동작하도록 제어한다. 이는 초기화 설정부(260)의 출력단 전력 레벨이 하이 레벨이므로, 해당 기능칩들(230 내지 236)의 초기화가 완료된다.
삭제
한편 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되지 않으며, 후술되는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
이상에서 상세히 설명한 바와 같이 동작하는 본 발명에 있어서, 개시되는 발명 중 대표적인 것에 의하여 얻어지는 효과를 간단히 설명하면 다음과 같다.
본 발명은 휴대 단말기의 복합화에 따른 마스터 칩의 한정되어 있는 GPIO 포트의 부족현상을 해소하는 장점을 가진다. 즉, 휴대 단말기의 복합화에 따른 제어신호, 즉 GPIO 포트의 부족을 어드레스 포트를 통해 대체함으로써 복합화에 따른 단말의 기능 수행에 도움을 제공한다. 이는 곧, 어드레스 포트를 이용하여 각각의 칩에 초기화 신호를 제공함으로써, 마스터 칩의 제어신호 부족을 극복하고 다른 기능으로 사용 가능하도록 할 수 있다.
또한, 하나의 GPIO 포트만을 이용하여 초기화 신호의 유효(enable)신호를 할당함으로써, 다수의 기능 칩들을 제어할 수 있는 장점을 가진다. 즉, 각각의 디바이스에 초기화 신호를 분리하여 제공함으로, 전원 공급 시 불안정한 상태에서 디바이스가 초기화되어 오동작하는 것을 방지할 수 있다.
또한, 상기 GPIO 포트를 다른 기능을 위한 소프트웨어와 적용하여 사용함으로써 상기 휴대 단말기의 다 기능 서비스 지원이 가능한 장점을 가진다.

Claims (9)

  1. 휴대 단말기에서 초기화 신호를 생성하는 장치에 있어서,
    기능 칩들과,
    메모리에 연결된 어드레스 포트들 중 선택된 적어도 하나의 어드레스 포트와 하나의 범용 입출력(GPIO) 포트를 이용하여 상기 기능 칩들을 초기화 설정하는 마스터 칩과,
    상기 선택된 적어도 하나의 어드레스 포트로 부터의 출력 신호들을 조합하여 상기 기능 칩들을 위한 초기화 신호들을 생성하고, 상기 GPIO 포트를 통해 전달된 제어신호에 의해 상기 초기화 신호들을 인에이블 혹은 디스에이블하는 초기화 설정부를 포함함을 특징으로 하는 초기화 신호 생성 장치.
  2. 제 1 항에 있어서, 상기 선택된 적어도 하나의 어드레스 포트는, 상대적으로 사용빈도가 적은 것으로 판단되고, 상기 기능 칩들의 수에 따른 개수를 가지는 하나 이상의 상위 어드레스 포트로 결정됨을 특징으로 하는 초기화 신호 생성 장치.
  3. 제 1 항에 있어서,
    상기 초기화 설정부는,
    상기 선택된 적어도 하나의 어드레스 포트로부터의 출력 신호들을 조합하여 상기 기능 칩들 중 적어도 하나를 위한 상기 초기화 신호들을 생성하는 논리 게이트들과,
    상기 초기화 신호들을 저장하고, 상기 GPIO 포트를 통해 전달된 상기 제어신호에 의해 인에이블된 경우 상기 저장된 초기화 신호들을 상기 기능 칩들로 전달하는 버퍼들을 포함함을 특징으로 하는 초기화 신호 생성 장치.
  4. 제 3 항에 있어서, 상기 초기화 설정부는,
    상기 기능 칩들의 수에 대응하는 상기 논리 게이트들을 이용하여 상기 초기화 신호들을 생성함을 특징으로 하는 초기화 신호 생성 장치.
  5. 제 3 항에 있어서, 상기 초기화 설정부는,
    상기 제어 신호가 상기 초기화 신호들을 인에이블하기 전까지 상기 버퍼들의 출력을 하이로 유지하고자 상기 버퍼들의 출력단에 연결되는 풀 업 저항들을 더 포함함을 특징으로 하는 초기화 신호 생성 장치.
  6. 제 1 항에 있어서, 상기 초기화 설정부는,
    상기 선택된 2개의 어드레스 포트로부터의 제1 출력 신호와 제2 출력 신호를 조합하는 제1 논리 게이트와,
    상기 제1 출력 신호와 상기 제2 출력 신호의 반전 신호를 조합하는 제2 논리 게이트와,
    상기 제1 출력 신호의 반전 신호와 상기 제2 출력 신호를 조합하는 제3 논리 게이트와,
    상기 제1 출력 신호의 반전 신호와 상기 제2 출력 신호의 반전 신호를 조합하는 제4 논리 게이트와,
    상기 제1 내지 제4 논리 게이트의 출력단에 연결되는 제1 내지 제4 버퍼와,
    상기 제1 내지 제4 버퍼의 출력단에 연결되는 제1 내지 제4 풀업 저항을 포함함을 특징으로 하는 초기화 신호 생성 장치.
  7. 제 1 항에 있어서, 상기 마스터 칩은,
    상기 하나의 GPIO 포트에 전력을 인가하여 하이로 설정하여, 상기 GPIO 포트를 통해 전달된 제어신호에 의해 상기 초기화 신호들을 인에이블 시킴을 특징으로 하는 초기화 신호 생성 장치.
  8. 기능 칩들을 포함하는 휴대 단말기에서 초기화 신호를 생성하는 방법에 있어서,
    상기 기능 칩들의 수를 이용하여 메모리에 연결된 어드레스 포트들 중 적어도 하나의 어드레스 포트를 선택하는 과정과,
    상기 선택된 적어도 하나의 어드레스 포트로부터 출력 신호들을 조합하여 상기 기능 칩들을 위한 초기화 신호들을 생성하고, 상기 GPIO 포트를 통해 전달된 제어신호에 의해 상기 초기화 신호들을 인에이블 혹은 디스에이블하는 초기화 설정과정을 포함함을 특징으로 하는 초기화 신호 생성 방법.
  9. 제 8 항에 있어서, 상기 선택된 적어도 하나의 어드레스 포트는,
    상대적으로 사용빈도가 적은 것으로 판단되고, 상기 기능 칩들의 수에 따른 개수를 가지는 하나 이상의 상위 어드레스 포트로 결정됨을 특징으로 하는 초기화 신호 생성 방법.
KR1020060100541A 2006-10-16 2006-10-16 단말기에서 초기화 신호를 생성하는 장치 및 방법 KR100866214B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060100541A KR100866214B1 (ko) 2006-10-16 2006-10-16 단말기에서 초기화 신호를 생성하는 장치 및 방법
US11/868,099 US7814305B2 (en) 2006-10-16 2007-10-05 Apparatus and method for generating reset signals for function chips in a terminal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060100541A KR100866214B1 (ko) 2006-10-16 2006-10-16 단말기에서 초기화 신호를 생성하는 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20080034379A KR20080034379A (ko) 2008-04-21
KR100866214B1 true KR100866214B1 (ko) 2008-10-30

Family

ID=39304351

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060100541A KR100866214B1 (ko) 2006-10-16 2006-10-16 단말기에서 초기화 신호를 생성하는 장치 및 방법

Country Status (2)

Country Link
US (1) US7814305B2 (ko)
KR (1) KR100866214B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101465963B (zh) * 2008-12-04 2013-10-16 北京中星微电子有限公司 一种摄像头、计算机及网络呼叫实现方法
CN102723113A (zh) * 2012-05-23 2012-10-10 常州芯奇微电子科技有限公司 寄存器电路模块
US10620966B2 (en) * 2017-09-28 2020-04-14 Intel Corporation Method to coordinate system boot and reset flows and improve reliability, availability and serviceability (RAS) among multiple chipsets
CN114301437B (zh) * 2021-12-31 2022-10-28 深圳市赛元微电子股份有限公司 微控制器复位方法以及系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990051091A (ko) * 1997-12-19 1999-07-05 이계철 6동기식 디지탈 계위 기반의 비동기 전달 방식 통신에서 자동 초기화기능을 가진 동기식 전송모듈 타이머의 오류검출 및 자동복구를 위한 리셋신호 생성장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100209762B1 (ko) * 1996-10-28 1999-07-15 구본준 리셋 장치 및 그를 이용한 동작 모드 설정 방법
US6085342A (en) * 1997-05-06 2000-07-04 Telefonaktiebolaget L M Ericsson (Publ) Electronic system having a chip integrated power-on reset circuit with glitch sensor
US6148397A (en) * 1998-05-06 2000-11-14 Micro-Star International Co., Ltd. CPU plug-and-play method and device
KR100492801B1 (ko) * 2002-11-14 2005-06-07 주식회사 하이닉스반도체 리셋신호 발생회로 및 이를 이용한 불휘발성 강유전체메모리 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990051091A (ko) * 1997-12-19 1999-07-05 이계철 6동기식 디지탈 계위 기반의 비동기 전달 방식 통신에서 자동 초기화기능을 가진 동기식 전송모듈 타이머의 오류검출 및 자동복구를 위한 리셋신호 생성장치

Also Published As

Publication number Publication date
KR20080034379A (ko) 2008-04-21
US7814305B2 (en) 2010-10-12
US20080091863A1 (en) 2008-04-17

Similar Documents

Publication Publication Date Title
US6985152B2 (en) Point-to-point bus bridging without a bridge controller
CN112035381B (zh) 一种存储系统及存储数据处理方法
US6931470B2 (en) Dual access serial peripheral interface
KR100866214B1 (ko) 단말기에서 초기화 신호를 생성하는 장치 및 방법
JP2016045954A (ja) 不揮発制御によるrfモジュール初期化システム及び方法
US6822902B2 (en) Apparatus and method for interfacing between modem and memory in mobile station
CN113031486A (zh) 基于fpga的i3c逻辑控制器实现方法、i3c读写测试装置和系统
US20090249030A1 (en) Multiprocessor System Having Direct Transfer Function for Program Status Information in Multilink Architecture
CN106383726A (zh) 一种基于图像视频传输接口的讯号适配器升级方法
US20130132740A1 (en) Power Control for Memory Devices
KR20090034140A (ko) 복수의 포트를 갖는 메모리를 구비한 휴대 단말기 및 부팅제어 방법
US20190286606A1 (en) Network-on-chip and computer system including the same
US20070236503A1 (en) Digital visual interface apparatus
CN115470163A (zh) Dma传输的控制方法、控制装置、控制设备及存储介质
CN101719063A (zh) 具有零拷贝功能的软件接口实现方法和装置
KR20060130033A (ko) 비메모리 맵핑된 디바이스 메모리에 대한 액세스를관리하는 방법 및 시스템
CN108984440B (zh) 降低集成电路功耗的方法及其控制电路
KR20190097809A (ko) I2c 통신 프로토콜을 이용하는 복수 개의 슬레이브 장치에 서로 다른 주소를 자동으로 할당하는 방법 및 이를 위한 장치
CN116069451B (zh) 一种虚拟化方法、装置、设备、介质、加速器及系统
KR100888427B1 (ko) 공유 메모리를 구비한 디지털 처리 장치 및 데이터 출력방법
CN111913904B (zh) 向利用主从通信协议的多个从属装置自动分配互不相同地址的方法及用于其的装置
KR100710626B1 (ko) 데이터 버스 확장 구조를 갖는 디지털 처리 장치 및 그방법
KR100436051B1 (ko) 입출력 포트가 간소화된 마이크로 컨트롤러 개발 시스템
CN115103032B (zh) 通信协议控制电路和芯片
US10090040B1 (en) Systems and methods for reducing memory power consumption via pre-filled DRAM values

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee