KR100853208B1 - a vertically aligned mode liquid crystal display - Google Patents

a vertically aligned mode liquid crystal display Download PDF

Info

Publication number
KR100853208B1
KR100853208B1 KR1020010076502A KR20010076502A KR100853208B1 KR 100853208 B1 KR100853208 B1 KR 100853208B1 KR 1020010076502 A KR1020010076502 A KR 1020010076502A KR 20010076502 A KR20010076502 A KR 20010076502A KR 100853208 B1 KR100853208 B1 KR 100853208B1
Authority
KR
South Korea
Prior art keywords
wiring
insulating substrate
dividing means
domain dividing
liquid crystal
Prior art date
Application number
KR1020010076502A
Other languages
Korean (ko)
Other versions
KR20030046100A (en
Inventor
전상익
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010076502A priority Critical patent/KR100853208B1/en
Publication of KR20030046100A publication Critical patent/KR20030046100A/en
Application granted granted Critical
Publication of KR100853208B1 publication Critical patent/KR100853208B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement

Abstract

본 발명은 수직 배향형 액정 표시 장치에 관한 것이다. 텍스쳐 발생을 억제하여 우수한 화질의 액정 표시 장치를 제공하기 위한 본 발명의 제1 실시예에 따른 수직 배향형 액정 표시 장치는, 절연 기판 및 절연 기판 위에 형성되어 있는 다수의 배선, 상기 다수의 배선이 교차하여 정의하는 메트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극, 상기 배선 및 화소 전극과 연결되어 있는 박막 트랜지스터, 절연 기판 위에 형성되어 있는 도메인 분할 수단을 포함하는 하부 기판과, 하부의 절연 기판과 대향하는 상부의 절연 기판 및 절연 기판 위에 형성되어 있는 색 필터, 색 필터 위에 형성되어 있는 공통 전극, 절연 기판 위에 형성되어 있는 도메인 분할 수단을 포함하는 상부 기판으로 이루어지며, 상부 기판의 도메인 분할 수단은 요철 형태의 패턴이다. The present invention relates to a vertical alignment liquid crystal display device. According to a first exemplary embodiment of the present invention for suppressing texture generation and providing a liquid crystal display device having excellent image quality, a vertical alignment liquid crystal display device includes a plurality of wirings formed on an insulating substrate and an insulating substrate, and the plurality of wirings. A lower substrate including a pixel electrode formed in each of the matrix regions of the matrix form defined to cross, a thin film transistor connected to the wiring and the pixel electrode, and domain division means formed on an insulating substrate, and a lower insulating substrate. And an upper substrate including an upper insulating substrate and a color filter formed on the insulating substrate, a common electrode formed on the color filter, and a domain dividing means formed on the insulating substrate. Pattern of form.

수직 배향, 돌기 패턴, 텍스쳐 Vertical orientation, protrusion pattern, texture

Description

수직 배향형 액정 표시 장치{a vertically aligned mode liquid crystal display}Vertically aligned mode liquid crystal display

도 1은 종래의 수직 배향형 액정 표시 장치의 텍스쳐 유형을 보이는 사진이다. 1 is a photograph showing a texture type of a conventional vertically aligned liquid crystal display.

도 2는 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이다.2 is a layout view of a thin film transistor substrate for a liquid crystal display according to a first embodiment of the present invention.

도 3은 본 발명의 제1 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 돌기 패턴의 배치도이다.3 is a layout view of the protrusion pattern formed on the common electrode of the liquid crystal display according to the first exemplary embodiment of the present invention.

도 4는 본 발명의 제1 실시예에 따른 액정 표시 장치를 정면에서 바라볼 때의 화소 전극과 공통 전극 돌기 패턴의 배치도이다.4 is a layout view of a pixel electrode and a common electrode protrusion pattern when the liquid crystal display according to the first exemplary embodiment of the present invention is viewed from the front.

도 5는 도 4의 VI-VI'선에 대한 단면도이다.FIG. 5 is a cross-sectional view taken along line VI-VI 'of FIG. 4.

도 6은 본 발명의 제2 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이다.6 is a layout view of a thin film transistor substrate for a liquid crystal display according to a second exemplary embodiment of the present invention.

도 7은 본 발명의 제2 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 돌기 패턴의 배치도이다.7 is a layout view of protrusion patterns formed on a common electrode of a liquid crystal display according to a second exemplary embodiment of the present invention.

도 8은 본 발명의 제2 실시예에 따른 액정 표시 장치를 정면에서 바라볼 때의 화소 전극과 공통 전극 돌기 패턴의 배치도이다. 8 is a layout view of a pixel electrode and a common electrode protrusion pattern when the liquid crystal display according to the second exemplary embodiment of the present invention is viewed from the front.                 

도 9는 도 8의 VI-VI'선에 대한 단면도이다.FIG. 9 is a cross-sectional view taken along line VI-VI 'of FIG. 8.

도 10은 본 발명의 제3 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 개구 패턴의 배치도이다.10 is a layout view of an opening pattern formed in a common electrode of the liquid crystal display according to the third exemplary embodiment of the present invention.

본 발명은 수직 배향형 액정 표시 장치에 관한 것으로서, 특히 시야각을 향상시키기 위하여 화소 영역을 다수의 소영역으로 분할하는 수직 배향형 액정 표시 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a vertically aligned liquid crystal display, and more particularly, to a vertically aligned liquid crystal display that divides a pixel region into a plurality of small regions in order to improve a viewing angle.

액정 표시 장치는 일반적으로 공통 전극과 컬러 필터(color filter) 등이 형성되어 있는 상부 기판과 박막 트랜지스터와 화소 전극 등이 형성되어 있는 하부 기판 사이에 액정 물질을 주입해 놓고 화소 전극과 공통 전극에 서로 다른 전위를 인가함으로써 전계를 형성하여 액정 분자들의 배열을 변경시키고, 이를 통해 빛의 투과율을 조절함으로써 화상을 표현하는 장치이다.In general, a liquid crystal display device injects a liquid crystal material between an upper substrate on which a common electrode, a color filter, and the like are formed, and a lower substrate on which a thin film transistor and a pixel electrode are formed. By applying a different potential to form an electric field to change the arrangement of the liquid crystal molecules, and through this to control the light transmittance is a device that represents the image.

그런데 액정 표시 장치는 시야각이 좁은 것이 중요한 단점이다. 이러한 단점을 극복하고자 시야각을 넓히기 위한 다양한 방안이 개발되고 있는데, 그 중에서도 액정 분자를 상하 기판에 대하여 수직으로 배향하고 화소 전극과 그 대향 전극인 공통 전극에 일정한 개구 패턴을 형성하거나 돌기를 형성하는 방법이 유력시되고 있다.However, it is an important disadvantage that the liquid crystal display device has a narrow viewing angle. In order to overcome these disadvantages, various methods for widening the viewing angle have been developed. Among them, liquid crystal molecules are oriented vertically with respect to the upper and lower substrates, and a method of forming a constant opening pattern or forming protrusions on the pixel electrode and the common electrode opposite thereto is performed. This is becoming potent.

예를 들어, 도메인 분할 수단으로 개구부 또는 돌기를 형성하는 수직 배향 형 액정 표시 장치의 경우, 화소 전극에는 개구 패턴을 형성하고 공통 전극에는 돌기 패턴을 형성하게 되는데, 이들 개구 패턴 및 돌기 패턴으로 인하여 형성되는 프린지 필드(fringe field)를 이용하여 액정 분자들이 눕는 방향을 조절함으로써 시야각을 넓히게 된다. For example, in the case of a vertically aligned liquid crystal display in which openings or protrusions are formed by domain dividing means, an opening pattern is formed in the pixel electrode and a protrusion pattern is formed in the common electrode, which are formed due to these opening patterns and the protrusion pattern. The fringe field is used to control the direction in which the liquid crystal molecules lie down to widen the viewing angle.

그러나 이러한 패턴 형성은 개구 패턴 및 돌기 패턴 모양에 의하여 빛 투과율을 떨어트리는 텍스쳐를 발생시킬 수 있으며, 미스 얼라인이 발생할 경우 텍스쳐가 더욱 확장되어 화질을 떨어뜨리게 된다. 따라서, 이러한 텍스쳐를 줄일 수 있는 방안이 필요하다. However, this pattern formation may generate a texture that reduces light transmittance due to the shape of the opening pattern and the projection pattern. When the misalignment occurs, the texture is further expanded to degrade the image quality. Therefore, there is a need for a scheme for reducing such textures.

따라서, 본 발명이 이루고자 하는 기술적 과제는 수직 배향형 액정 표시 장치의 텍스쳐 발생을 억제하여 우수한 화질의 액정 표시 장치를 제공하는 것이다. Accordingly, an object of the present invention is to provide a liquid crystal display device having excellent image quality by suppressing texture generation of a vertically aligned liquid crystal display device.

이러한 과제를 해결하기 위한 본 발명의 제1 실시예에 따른 수직 배향형 액정 표시 장치는 제1 절연 기판, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선, 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극, 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단, 상기 제1 절연 기판과 대향하는 제2 절연 기판, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, 상기 색 필터 위에 형성되어 있는 공통 전극, 상기 제2 절연 기판 위에 형성되어 있으며 적어도 일부분이 요철을 이루고 있는 제2 도메인 분할 수단을 포함하여 이루어진다. The vertical alignment liquid crystal display according to the first embodiment of the present invention for solving this problem is formed on the first insulating substrate, the first wiring formed on the first insulating substrate, and the first insulating substrate. A second wiring insulated from and intersecting with the first wiring; a pixel electrode formed in each pixel region in a matrix form defined by the crossing of the first wiring and the second wiring; the first wiring, the second wiring, and the A thin film transistor connected to the pixel electrode, a first domain dividing means formed on the first insulating substrate, a second insulating substrate facing the first insulating substrate, a color filter formed on the second insulating substrate, and A common electrode formed on the color filter, and a second domain dividing means formed on the second insulating substrate and having at least a portion of which is irregular. It achieved by also.

여기서, 상기 제2 도메인 분할 수단은 돌기 패턴인 것이 바람직하다. Here, the second domain dividing means is preferably a protrusion pattern.

또한, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 제2 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 이등변 삼각형이고, 상기 세로 방향의 도메인 분할 수단의 화소 중앙부에 위치하는 끝 부분이 요철을 이루고 있는 것이 바람직하다. The second domain dividing means has a domain dividing means in a horizontal direction and a domain dividing means in a vertical direction, and both end portions of each of the separated patterns of the second domain dividing means are an isosceles triangle, and the vertical domain dividing means. It is preferable that the end part located in the pixel center part of the means is irregular.

또는, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 가로 방향 또는 상기 세로 방향의 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 요철을 이룰 수 있다. Alternatively, the second domain dividing means may have a domain dividing means in a horizontal direction and a domain dividing means in a vertical direction, and both end portions of each of the separated patterns of the horizontal or vertical domain dividing means may form irregularities. .

또, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 제2 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 이등변 삼각형이고, 상기 가로 방향 또는 상기 세로 방향의 도메인 분할 수단의 각각 분리된 패턴의 가운데 부분은 요철을 이룰 수 있다. The second domain dividing means has a domain dividing means in a horizontal direction and a domain dividing means in a vertical direction, and both end portions of each of the separated patterns of the second domain dividing means are an isosceles triangle, and the horizontal or the vertical length is obtained. The central portion of each separated pattern of the domain dividing means in the direction may be uneven.

본 발명의 제2 실시예에 따른 수직 배향형 액정 표시 장치는 제1 절연 기판, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선, 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극, 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단, 상 기 제1 절연 기판과 대향하는 제2 절연 기판, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, 상기 색 필터 위에 형성되어 있는 공통 전극, 상기 제2 절연 기판 위에 형성되어 있으며, 가로 방향의 도메인 분할 수단과 세로 방향의 분할 수단을 포함하는 제2 도메인 분할 수단을 포함하고, 상기 가로 방향의 도메인 분할 수단은 이웃하는 화소 열에 속하는 가로 방향의 도메인 분할 수단과 연결되어 있다. The vertical alignment liquid crystal display according to the second exemplary embodiment of the present invention is formed on a first insulating substrate, a first wiring formed on the first insulating substrate, and formed on the first insulating substrate and insulated from the first wiring. A second wiring intersecting with each other, a pixel electrode formed in each pixel region in a matrix form defined by the first wiring crossing with the second wiring, the first wiring, the second wiring, and the pixel electrode being connected to each other. A thin film transistor, a first domain dividing means formed on the first insulating substrate, a second insulating substrate facing the first insulating substrate, a color filter formed on the second insulating substrate, and formed on the color filter A second domain dividing means formed on the common electrode, the second insulating substrate, the second dividing means including a horizontal dividing means and a vertical dividing means; And the horizontal domain dividing means is connected to the horizontal dividing means belonging to the neighboring pixel column.

여기서, 상기 제2 도메인 분할 수단은 개구 패턴일 수 있으며, 상기 가로 방향의 도메인 분할 수단은 화소 영역 내에서 좌우 두 부분으로 나누어지는 것이 바람직하다. Here, the second domain dividing means may be an opening pattern, and the horizontal dividing means in the horizontal direction is preferably divided into two left and right portions in the pixel area.

본 발명의 제3 실시예에 따른 수직 배향형 액정 표시 장치는 절연 제1 기판, 상기 제1 기판 위에 일방향으로 형성되어 있는 제1 배선, 상기 제1 배선과 절연되어 교차하고 있는 제2 배선, 상기 제1 배선과 상기 제2 배선이 교차하여 이루는 화소 영역 내에 형성되어 있으며 다수의 소부분과 상기 소부분을 연결하는 연결부를 가지는 화소 전극, 상기 제1 배선, 제2 배선 및 화소 전극에 연결되어 있는 스위칭 소자, 상기 제1 기판과 대향하고 있는 제2 기판, 상기 제2 기판에 형성되어 있으며 상기 화소 전극의 소부분을 분할하여 다수의 도메인을 형성하는 다수의 제1 방향 도메인 분할 수단과 제2 방향 도메인 분할 수단을 가지는 공통 전극을 포함하고, 상기 화소 전극의 소부분은 제1류 소부분과 제2류 소부분으로 이루어지고, 상기 제1류 소부분은 상기 제1 방향 도메인 분할 수단에 의하여 두 개의 제1 도메인으로 양분되고, 상기 제2류 소부분은 상기 제2 방향 도메인 분할 수단에 의하여 두 개의 제2 도메인으로 양분되며, 상기 제1류 소부분과 상기 제2류 소부분 사이를 연결하 는 연결부는 적어도 3개 이상 형성되어 있다. In a vertical alignment liquid crystal display according to a third exemplary embodiment, an insulating first substrate, a first wiring formed in one direction on the first substrate, a second wiring insulated from and intersecting the first wiring, and A pixel electrode formed in a pixel region where the first wiring and the second wiring cross each other, and having a plurality of small portions and a connection portion connecting the small portions, and connected to the first wiring, the second wiring, and the pixel electrode. A plurality of first direction domain dividing means and a second direction formed on the switching element, the second substrate facing the first substrate, the second substrate and forming a plurality of domains by dividing a small portion of the pixel electrode; A common electrode having domain dividing means, wherein a small portion of the pixel electrode consists of a first kind small part and a second kind small part, and the first kind small part is in the first direction Subdivided into two first domains by domain dividing means, and the second subclass is subdivided into two second domains by the second directional domain dividing means, the first subclass and the second subclass At least three joints are formed between the small parts.

그러면 도면을 참고로 하여 본 발명의 제1 실시예에 따른 수직 배향형 액정 표시 장치에 대하여 설명한다.Next, a vertical alignment liquid crystal display according to a first exemplary embodiment of the present invention will be described with reference to the drawings.

도 2는 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고, 도 3은 본 발명의 제1 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 돌기 패턴의 배치도이고, 도 4는 본 발명의 제1 실시예에 따른 액정 표시 장치를 정면에서 바라볼 때의 화소 전극과 공통 전극 돌기 패턴의 배치도이고, 도 5는 도 4의 VI-VI'선에 대한 단면도이다.FIG. 2 is a layout view of a thin film transistor substrate for a liquid crystal display according to a first embodiment of the present invention, and FIG. 3 is a layout view of a projection pattern formed on a common electrode of a liquid crystal display according to a first embodiment of the present invention. 4 is a layout view of a pixel electrode and a common electrode protrusion pattern when the liquid crystal display according to the first exemplary embodiment of the present invention is viewed from the front, and FIG. 5 is a cross-sectional view taken along line VI-VI ′ of FIG. 4.

먼저, 도 2와 도 5를 참고로 하여 본 발명의 제1 실시예에 따른 액정 표시 장치의 박막 트랜지스터 기판에 대하여 설명한다.First, a thin film transistor substrate of a liquid crystal display according to a first exemplary embodiment of the present invention will be described with reference to FIGS. 2 and 5.

유리 등의 투명한 절연 기판(10) 위에 가로 방향으로 뻗어 있는 게이트선 (20)이 형성되어 있고, 게이트선(20)과 나란하게 유지 용량선(30)이 형성되어 있다. 게이트선(20)에는 게이트 전극이(21) 돌기의 형태로 형성되어 있고, 유지 용량선(30)에는 제1 내지 제3 유지 전극(31, 32, 33)과 유지 전극 연결부(34, 35)가 가지의 형태로 연결되어 있다. 제1 유지 전극(31)은 유지 용량선(30)에 직접 연결되어 세로 방향으로 형성되어 있고, 제2 유지 전극(32)은 제1 유지 전극(31)에 연결되어 가로 방향으로 뻗어 있다. 제3 유지 전극(33)은 제2 유지 전극(32)에 연결되어 세로 방향으로 뻗어 있다. 유지 전극 연결부(34, 35)는 제3 유지 전극(33)과 이웃하는 화소의 제1 유지 전극(31)을 연결하고 있다. 게이트 배선(20, 21)과 유지 용량 배선(30, 31, 32, 33, 34, 35) 위에는 게이트 절연막(40)이 형성되어 있 고, 게이트 전극(21) 상부의 게이트 절연막(40) 위에는 비정질 규소로 이루어진 반도체층(50)이 형성되어 있다. 반도체층(50)의 위에는 인(P) 등의 N형 불순물이 고농도로 도핑되어 있는 비정질 규소로 이루어진 접촉층(61, 62)이 형성되어 있다. 양쪽 접촉층(61, 62)의 위에는 각각 소스 전극(71)과 드레인 전극(72)이 형성되어 있고, 소스 전극(71)은 게이트 절연막(40) 위에 세로 방향으로 뻗어 있는 데이터선(70)에 연결되어 있다. 데이터 배선(70, 71, 72)의 위에는 드레인 전극(72)을 노출시키는 접촉구(81)를 가지는 보호막(80)이 형성되어 있고, 보호막 (80)의 위에는 접촉구(81)를 통하여 드레인 전극(72)과 연결되어 있는 화소 전극(90)이 형성되어 있다. 화소 전극(90)은 ITO(indium tin oxide) 또는 IZO (indium zinc oxide) 등의 투명한 도전물질로 이루어진다.The gate line 20 extending in the horizontal direction is formed on the transparent insulating substrate 10 such as glass, and the storage capacitor line 30 is formed in parallel with the gate line 20. The gate electrode 20 is formed in the form of a protrusion of the gate electrode 21, and the storage capacitor line 30 has the first to third storage electrodes 31, 32, and 33 and the storage electrode connection parts 34 and 35. Are connected in the form of branches. The first storage electrode 31 is directly connected to the storage capacitor line 30 and is formed in the vertical direction, and the second storage electrode 32 is connected to the first storage electrode 31 and extends in the horizontal direction. The third storage electrode 33 is connected to the second storage electrode 32 and extends in the vertical direction. The storage electrode connectors 34 and 35 connect the third storage electrode 33 to the first storage electrode 31 of the neighboring pixel. A gate insulating film 40 is formed on the gate wirings 20 and 21 and the storage capacitor wirings 30, 31, 32, 33, 34, and 35, and on the gate insulating film 40 above the gate electrode 21. The semiconductor layer 50 made of silicon is formed. On the semiconductor layer 50, contact layers 61 and 62 made of amorphous silicon doped with N-type impurities such as phosphorus (P) at a high concentration are formed. A source electrode 71 and a drain electrode 72 are formed on both contact layers 61 and 62, respectively, and the source electrode 71 is formed on the data line 70 extending in the vertical direction on the gate insulating film 40. It is connected. A passivation film 80 having a contact hole 81 exposing the drain electrode 72 is formed on the data lines 70, 71, and 72, and a drain electrode is formed on the passivation film 80 through the contact hole 81. The pixel electrode 90 connected to the 72 is formed. The pixel electrode 90 is made of a transparent conductive material such as indium tin oxide (ITO) or indium zinc oxide (IZO).

이 때, 화소 전극(90)은 제1 내지 제3 소부분(91, 92, 93)으로 분리되어 있으며 이들 소부분은 연결부(94, 95, 96)를 통하여 서로 연결되어 있다. 제1 소부분(91)은 두 게이트선(20)과 두 데이터선(70)의 교차에 의하여 정의되는 화소 영역의 하반면에 네 모서리가 잘려나간 직사각형 모양으로 형성되어 있고, 접촉구(81)를 통하여 드레인 전극(72)과 직접 연결되어 있다. 제2 및 제3 소부분(92, 93)은 화소 영역의 상반면에 역시 네 모서리가 잘려나간 직사각형 모양으로 형성되어 있다. 제2 소부분(92)은 제1 소부분(91)과 제1 및 제2 연결부(94, 96)를 통하여 연결되어 있고, 제3 소부분(93)은 제2 소부분(92)과 제3 연결부(95)를 통하여 연결되어 있다. 이 때, 제1 소부분(91)과 제2 소부분(92)의 사이에는 제2 유지 전극(32)이 위치하고, 제1 유지 전극(31)과 제3 유지 전극(33)은 화소 전극(90)과 데이터선(70)의 사이에 위치한다. 제1 소부분(91)은 데이터선과 나란한 변이 게이트선과 나란한 변에 비하여 길고, 제2 소부분과 제3 소부분은 데이터선과 나란한 변이 게이트선과 나란한 변에 비하여 짧다. 이 때, 제2 및 제3 소부분(92, 93)은 제1 및 제3 유지 전극(31, 33)과 중첩되나 제1 소부분(91)은 제1 및 제3 유지 전극(31, 33)과 중첩되지 않는다. 또, 유지 용량선(30)은 게이트선(20)과 제3 소부분(93) 사이에 위치한다. 이 때, 유지 용량선(30), 유지 전극(31, 32, 33) 및 유지 전극 연결부(34, 35)에는 후술하는 색 필터 기판의 공통 전극에 인가되는 전위가 인가되는 것이 보통이다. In this case, the pixel electrode 90 is separated into first to third small portions 91, 92, and 93, and these small portions are connected to each other through the connection portions 94, 95, and 96. The first small portion 91 is formed in a rectangular shape with four corners cut out at the lower half of the pixel area defined by the intersection of the two gate lines 20 and the two data lines 70. It is directly connected to the drain electrode 72 through. The second and third small portions 92 and 93 are formed in a rectangular shape with four corners cut out on the upper half of the pixel region. The second small portion 92 is connected via the first small portion 91 and the first and second connecting portions 94 and 96, and the third small portion 93 is connected to the second small portion 92 and the second small portion 92. 3 is connected via a connecting portion (95). In this case, the second storage electrode 32 is positioned between the first small portion 91 and the second small portion 92, and the first storage electrode 31 and the third storage electrode 33 are formed of a pixel electrode ( It is located between 90 and the data line 70. The first small portion 91 is longer than the side parallel to the data line and the side parallel to the gate line, and the second small portion and the third small portion is shorter than the side parallel to the data line and the side parallel to the gate line. In this case, the second and third small portions 92 and 93 overlap the first and third storage electrodes 31 and 33, but the first small portion 91 is the first and third storage electrodes 31 and 33. Do not overlap with). The storage capacitor line 30 is positioned between the gate line 20 and the third small portion 93. At this time, a potential applied to the common electrode of the color filter substrate, which will be described later, is usually applied to the storage capacitor line 30, the storage electrodes 31, 32, 33, and the storage electrode connection portions 34 and 35.

다음, 도 3과 도 5를 참고로 하여, 본 발명의 제1 실시예에 따른 액정 표시 장치의 색 필터 기판에 대하여 설명한다.Next, the color filter substrate of the liquid crystal display according to the first exemplary embodiment of the present invention will be described with reference to FIGS. 3 and 5.

유리 등으로 이루어진 투명한 기판(100) 위에 크롬/산화크롬 이중층으로 이루어진 블랙 매트릭스(200)가 형성되어 있어서 화소 영역을 정의하고 있다. 각 화소 영역에는 색 필터(300)가 형성되어 있고, 색 필터(300)의 위에는 투명한 도전체로 이루어진 공통 전극(400)이 기판(100) 전면에 형성되어 있다. 공통 전극(400)에는 돌기 패턴(510, 520, 530)이 형성되어 있다. 이때, 돌기 패턴(510, 520, 530)은 제1 내지 제3 돌기(510, 520, 530)로 이루어져 있다. 제1 돌기(510)는 화소 영역의 하반부를 좌우로 양분하고 있고, 제2 돌기(520)와 제3 돌기(530)는 화소 영역의 상반부를 상하로 3분하고 있다. 각 돌기(510, 520, 530)의 양끝 부분은 점점 확장되어 이등변 삼각형을 이루고 있으며, 이들 각 개구부(510, 520, 530)는 서로 분리되어 있다. 특히, 세로방향 돌기 패턴에 해당하는 제1 돌기(510)의 이등변 삼각형 모양인 양끝 부분 중 화소 중앙에 위치하는 부분(A)은 도 4에 도시한 바와 같이 요철 형태로 이루어져 있다. A black matrix 200 formed of a chromium / chromium oxide bilayer is formed on a transparent substrate 100 made of glass or the like to define a pixel region. A color filter 300 is formed in each pixel area, and a common electrode 400 made of a transparent conductor is formed on the entire surface of the substrate 100 on the color filter 300. Protrusion patterns 510, 520, and 530 are formed on the common electrode 400. In this case, the protrusion patterns 510, 520, and 530 may include the first to third protrusions 510, 520, and 530. The first protrusion 510 divides the lower half of the pixel region from side to side, and the second protrusion 520 and the third protrusion 530 divide the upper half of the pixel region up and down three times. Both ends of each of the protrusions 510, 520, and 530 are gradually expanded to form an isosceles triangle, and these openings 510, 520, and 530 are separated from each other. In particular, the portion A located at the center of the pixel among the end portions of the first isolated triangle 510, which is an isosceles triangle, corresponding to the longitudinal projection pattern, is formed in the uneven shape as shown in FIG.

이러한 요철 형태의 패턴은 액정 분자의 자유 에너지를 감소시켜 액정의 배향이 흩어지는 것을 방지한다. 즉, 요철 형태의 돌기가 액정 분자를 구속하여 요철 형태 패턴의 길이 방향으로 눕도록 유도한다. 이 때, 요철 형태의 패턴 폭은 좁을수록 좋으나 공정적인 한계를 고려할 때 4㎛ 정도가 적당하다. This uneven pattern reduces the free energy of the liquid crystal molecules, thereby preventing the alignment of the liquid crystals. That is, the concave-convex projections induce the liquid crystal molecules to rest in the longitudinal direction of the concave-convex pattern. At this time, the narrower the width of the pattern of the concave-convex shape, the better.

한편, 본 발명의 제1 실시예에서는 요철 형태의 패턴이 제1 돌기(510)의 이등변 삼각형 모양인 양끝 부분 중 화소 중앙에 위치하는 부분(A)에만 형성되어 있지만, 공통 전극에 형성되어 있는 전체의 패턴이 요철 형태로 형성될 수 있으며, 경우에 따라 세로방향 또는 가로방향 돌기 패턴의 이등변 삼각형 모양인 양끝 부분에만 형성될 수 있고, 또 세로방향 또는 가로방향 돌기 패턴의 가운데 부분에만 형성될 수도 있다. On the other hand, in the first embodiment of the present invention, although the uneven pattern is formed only at the portion A located at the center of the pixel among the isosceles triangles of the first protrusion 510, the whole formed on the common electrode. May be formed in a concave-convex shape, and in some cases, may be formed only at both ends of an isosceles triangle shape of the vertical or horizontal protrusion pattern, and may be formed only at the center portion of the vertical or horizontal protrusion pattern. .

위에서 블랙 매트릭스는 유기 물질로 형성할 수도 있으며, 색 필터는 박막 트랜지스터 기판에 형성할 수도 있다. The black matrix may be formed of an organic material, and the color filter may be formed of a thin film transistor substrate.

그러면, 도 4와 도 5를 참고로 하여, 본 발명의 제1 실시예에 따른 액정 표시 장치에 대하여 설명한다. Next, the liquid crystal display according to the first exemplary embodiment of the present invention will be described with reference to FIGS. 4 and 5.

도 2의 박막 트랜지스터 기판과 도 3의 색 필터 기판을 정렬하여 결합하고, 두 기판 사이에 액정 물질(900)을 주입하여 그에 포함되어 있는 액정 분자의 방향자를 수직으로 배향하며, 두 개의 편광판(11, 101)을 두 기판(10, 100)의 외부에 그 편광축이 서로 직교하도록 배치하면 본 발명의 제1 실시예에 따른 액정 표시 장 치가 마련된다. Align and combine the thin film transistor substrate of FIG. 2 and the color filter substrate of FIG. 3, inject the liquid crystal material 900 between the two substrates, and vertically align the directors of the liquid crystal molecules included therein, and the two polarizing plates 11. , 101 is disposed outside the two substrates 10 and 100 such that their polarization axes are perpendicular to each other, a liquid crystal display device according to the first embodiment of the present invention is provided.

도 1은 본 발명과 달리 제1 돌기(510)에 요철 형태의 패턴을 형성하지 않은 수직 배향형 액정 표시 장치의 텍스쳐 유형을 보이는 사진이다. 도 1에서 보면, 화소 중앙부에 콩팥 모양의 텍스쳐를 확인할 수 있다. 본 발명의 제1 실시예에 따른 액정 표시 장치와 같이, 공통전극에 형성된 세로 방향의 돌기 패턴인 제1 돌기(510)의 화소 중앙부에 위치하는 이등변 삼각형 모양의 끝 부분을 요철 형태로 함으로써 도 1에서의 콩팥 모양의 텍스쳐를 줄일 수 있다. FIG. 1 is a photograph showing a texture type of a vertically aligned liquid crystal display device in which a pattern of irregularities is not formed on the first protrusion 510 unlike the present invention. Referring to FIG. 1, the texture of the kidneys in the center of the pixel can be confirmed. As in the liquid crystal display according to the first exemplary embodiment of the present invention, an isosceles triangle-shaped end portion located at the center of the pixel of the first protrusion 510, which is a vertical protrusion pattern formed on the common electrode, has a concave-convex shape. Reduce the texture of the kidneys in the

다음은 본 발명의 제2 실시예에 따른 수직 배향형 액정 표시 장치에 대하여 설명한다. Next, a vertical alignment liquid crystal display according to a second exemplary embodiment of the present invention will be described.

도 6은 본 발명의 제2 실시예에 따른 액정 표시 장치용 박막 트랜지스터 기판의 배치도이고, 도 7은 본 발명의 제2 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 돌기 패턴의 배치도이고, 도 8은 본 발명의 제2 실시예에 따른 액정 표시 장치를 정면에서 바라볼 때의 화소 전극과 공통 전극 돌기 패턴의 배치도이고, 도 9는 도 8의 VI-VI'선에 대한 단면도이다.6 is a layout view of a thin film transistor substrate for a liquid crystal display according to a second exemplary embodiment of the present invention, and FIG. 7 is a layout view of a protrusion pattern formed in a common electrode of the liquid crystal display according to the second exemplary embodiment of the present invention. 8 is a layout view of a pixel electrode and a common electrode protrusion pattern when the liquid crystal display according to the second exemplary embodiment of the present invention is viewed from the front, and FIG. 9 is a cross-sectional view taken along line VI-VI ′ of FIG. 8.

먼저, 도 6과 도 9를 참고로 하여 본 발명의 제2 실시예에 따른 액정 표시 장치의 박막 트랜지스터 기판에 대하여 설명한다. First, a thin film transistor substrate of a liquid crystal display according to a second exemplary embodiment of the present invention will be described with reference to FIGS. 6 and 9.

화소 전극(90)을 제외한 모든 구조가 제1 실시예와 같으며, 제2 실시예에 따른 박막 트랜지스터 기판의 화소 전극(90)은 도 7에 도시한 바와 같이, 제1 내지 제3 소부분(91, 92, 93)으로 분리되어 있으며 이들 소부분은 연결부(94, 95, 96, 97, 98)를 통하여 서로 연결되어 있다. 제1 소부분(91)은 두 게이트선(20)과 두 데이터선(70)의 교차에 의하여 정의되는 화소 영역의 하반면에 네 모서리가 잘려나간 직사각형 모양으로 형성되어 있고, 접촉구(81)를 통하여 드레인 전극(72)과 직접 연결되어 있다. 제2 및 제3 소부분(92, 93)은 화소 영역의 상반면에 역시 네 모서리가 잘려나간 직사각형 모양으로 형성되어 있다. 제2 소부분(92)은 제1 소부분(91)과 제1 및 제2 연결부(94, 96)와 제5 및 제6 연결부(97, 98)를 통하여 연결되어 있고, 제3 소부분(93)은 제2 소부분(92)과 제3 연결부(95)를 통하여 연결되어 있다. 이 때, 제1 소부분(91)과 제2 소부분(92)의 사이에는 제2 유지 전극(32)이 위치하고, 제1 유지 전극(31)과 제3 유지 전극(33)은 화소 전극(90)과 데이터선(70)의 사이에 위치한다. 제1 소부분(91)은 데이터선과 나란한 변이 게이트선과 나란한 변에 비하여 길고, 제2 소부분과 제3 소부분은 데이터선과 나란한 변이 게이트선과 나란한 변에 비하여 짧다. 이 때, 제2 및 제3 소부분(92, 93)은 제1 및 제3 유지 전극(31, 33)과 중첩되나 제1 소부분(91)은 제1 및 제3 유지 전극(31, 33)과 중첩되지 않는다. 또, 유지 용량선(30)은 게이트선(20)과 제3 소부분(93) 사이에 위치한다. 이 때, 유지 용량선(30), 유지 전극(31, 32, 33) 및 유지 전극 연결부(34, 35)에는 후술하는 색 필터 기판의 공통 전극에 인가되는 전위가 인가되는 것이 보통이다.All structures except for the pixel electrode 90 are the same as those of the first embodiment, and the pixel electrode 90 of the thin film transistor substrate according to the second embodiment is shown in FIG. 7. 91, 92, and 93, and these small portions are connected to each other via connecting portions 94, 95, 96, 97, and 98. The first small portion 91 is formed in a rectangular shape with four corners cut out at the lower half of the pixel area defined by the intersection of the two gate lines 20 and the two data lines 70. It is directly connected to the drain electrode 72 through. The second and third small portions 92 and 93 are formed in a rectangular shape with four corners cut out on the upper half of the pixel region. The second small portion 92 is connected through the first small portion 91, the first and second connecting portions 94 and 96, and the fifth and sixth connecting portions 97 and 98, and the third small portion ( 93 is connected via the second small portion 92 and the third connecting portion 95. In this case, the second storage electrode 32 is positioned between the first small portion 91 and the second small portion 92, and the first storage electrode 31 and the third storage electrode 33 are formed of a pixel electrode ( It is located between 90 and the data line 70. The first small portion 91 is longer than the side parallel to the data line and the side parallel to the gate line, and the second small portion and the third small portion is shorter than the side parallel to the data line and the side parallel to the gate line. In this case, the second and third small portions 92 and 93 overlap the first and third storage electrodes 31 and 33, but the first small portion 91 is the first and third storage electrodes 31 and 33. Do not overlap with). The storage capacitor line 30 is positioned between the gate line 20 and the third small portion 93. At this time, a potential applied to the common electrode of the color filter substrate, which will be described later, is usually applied to the storage capacitor line 30, the storage electrodes 31, 32, 33, and the storage electrode connection portions 34 and 35.

다음, 도 7과 도 9를 참고로 하여, 본 발명의 제2 실시예에 따른 액정 표시 장치의 색 필터 기판에 대하여 설명한다.Next, the color filter substrate of the liquid crystal display according to the second exemplary embodiment of the present invention will be described with reference to FIGS. 7 and 9.

유리 등으로 이루어진 투명한 기판(100) 위에 크롬/산화크롬 이중층으로 이루어진 블랙 매트릭스(200)가 형성되어 있어서 화소 영역을 정의하고 있다. 각 화 소 영역에는 색 필터(300)가 형성되어 있고, 색 필터(300)의 위에는 투명한 도전체로 이루어진 공통 전극(400)이 기판(100) 전면에 형성되어 있다. 공통 전극(400)에는 돌기 패턴(510, 520, 530)이 형성되어 있다. 이때, 돌기 패턴(510, 520, 530)은 제1 내지 제3 돌기(510, 520, 530)로 이루어져 있다. 제1 돌기(510)는 화소 영역의 하반부를 좌우로 양분하고 있고, 제2 돌기(520)와 제3 돌기(530)는 화소 영역의 상반부를 상하로 3분하고 있다. 각 돌기(510, 520, 530)의 양끝 부분은 점점 확장되어 이등변 삼각형을 이루고 있으며, 이들 각 돌기(510, 520, 530)는 서로 분리되어 있다. A black matrix 200 formed of a chromium / chromium oxide bilayer is formed on a transparent substrate 100 made of glass or the like to define a pixel region. A color filter 300 is formed in each pixel area, and a common electrode 400 made of a transparent conductor is formed on the entire surface of the substrate 100 on the color filter 300. Protrusion patterns 510, 520, and 530 are formed on the common electrode 400. In this case, the protrusion patterns 510, 520, and 530 may include the first to third protrusions 510, 520, and 530. The first protrusion 510 divides the lower half of the pixel region from side to side, and the second protrusion 520 and the third protrusion 530 divide the upper half of the pixel region up and down three times. Both ends of the protrusions 510, 520, and 530 are gradually expanded to form an isosceles triangle, and the protrusions 510, 520, and 530 are separated from each other.

위에서 블랙 매트릭스는 유기 물질로 형성할 수도 있으며, 색 필터는 박막 트랜지스터 기판에 형성할 수도 있다. The black matrix may be formed of an organic material, and the color filter may be formed of a thin film transistor substrate.

그러면, 도 8과 도 9를 참고로 하여, 본 발명의 제2 실시예에 따른 액정 표시 장치에 대하여 설명한다. Next, the liquid crystal display according to the second exemplary embodiment of the present invention will be described with reference to FIGS. 8 and 9.

도 6의 박막 트랜지스터 기판과 도 7의 색 필터 기판을 정렬하여 결합하고, 두 기판 사이에 액정 물질(900)을 주입하여 그에 포함되어 있는 액정 분자의 방향자를 수직으로 배향하며, 두 개의 편광판(11, 101)을 두 기판(10, 100)의 외부에 그 편광축이 서로 직교하도록 배치하면 본 발명의 제2 실시예에 따른 액정 표시 장치가 마련된다. Aligning and combining the thin film transistor substrate of FIG. 6 and the color filter substrate of FIG. 7, and injecting a liquid crystal material 900 between the two substrates to vertically align the directors of the liquid crystal molecules included therein, and the two polarizing plates 11. , 101 is disposed outside the two substrates 10 and 100 such that their polarization axes are perpendicular to each other, a liquid crystal display according to the second exemplary embodiment of the present invention is provided.

본 발명의 제2 실시예에서는, 텍스쳐 안정화를 위하여 화소 전극의 제1 소부분과 제2 소부분을 연결하는 연결부를 4개 이상으로 형성하였다. In the second embodiment of the present invention, four or more connecting portions connecting the first and second small portions of the pixel electrode are formed to stabilize the texture.

다음은 본 발명의 제3 실시예에 따른 수직 배향형 액정 표시 장치에 대하여 설명한다. Next, a vertical alignment liquid crystal display according to a third exemplary embodiment of the present invention will be described.

도 10은 본 발명의 제3 실시예에 따른 액정 표시 장치의 공통 전극에 형성되어 있는 개구 패턴의 배치도이다.10 is a layout view of an opening pattern formed in a common electrode of the liquid crystal display according to the third exemplary embodiment of the present invention.

박막 트랜지스터 기판 및 컬러필터 기판의 구조는 컬러필터 기판의 공통전극에 형성된 개구 패턴을 제외한 모든 구조가 제1 실시예와 같으며, 본 발명의 제3 실시예에 따른 공통 전극에 형성된 개구 패턴은 도 10에 도시한 바와 같이, 제1 내지 제5 개구부(510, 520, 530, 540, 550)로 이루어져 있다. 제1 개구부(510)는 화소 영역의 하반부를 좌우로 양분하고 있고, 제2 개구부(520) 내지 제5 개구부(530)는 화소 영역의 상반부를 상하로 3분하는 제2 실시예에서의 제2 돌기 및 제3 돌기에 해당하는 패턴 형태의 중앙 부분을 절단하여 각각 두 개의 개구부로 나누어진 형태이며 또한, 제2 및 제4 개구부(520, 540)는 이웃하는 화소의 제3 및 제5 개구부(530, 550)와 연결되어 있고, 제3 및 제5 개구부(530, 550)는 이웃하는 화소의 제2 및 제4 개구부(520, 540)와 연결되어 있다. 제1 개구부(510)의 양끝 부분은 점점 확장되어 이등변 삼각형 모양을 이루고 있으며, 제2 내지 제5 개구부(520, 530, 540, 550)는 이웃하는 화소열의 개구부와 연결되는 부분이 점점 확장되어 이등변 삼각형 모양을 이루고 있는 형태이며 따라서, 이웃하는 화소의 개구부와 마름모 형태로 합쳐진다. The structures of the thin film transistor substrate and the color filter substrate are the same as those of the first embodiment except for the opening patterns formed on the common electrode of the color filter substrate, and the opening patterns formed on the common electrode according to the third embodiment of the present invention are illustrated in FIG. As shown in FIG. 10, the first to fifth openings 510, 520, 530, 540, and 550 are formed. The first opening portion 510 divides the lower half of the pixel area from side to side, and the second openings 520 to fifth opening 530 divide the upper half of the pixel area up and down three times in the second embodiment. The center portion of the pattern shape corresponding to the protrusion and the third protrusion is cut and divided into two openings, respectively, and the second and fourth openings 520 and 540 are formed of the third and fifth openings of the neighboring pixels. 530 and 550, and the third and fifth openings 530 and 550 are connected to the second and fourth openings 520 and 540 of neighboring pixels. Both ends of the first opening 510 are gradually expanded to form an isosceles triangle, and the second to fifth openings 520, 530, 540, and 550 are portions of the first and second openings 520, 530, 540, and 550, which are connected to the openings of neighboring pixel columns. It has a triangular shape and therefore merges with the openings of neighboring pixels in a rhombus shape.

제3 실시예에서의 개구 패턴의 형태는 가로 방향 개구 패턴을 이웃하는 화소열의 개구 패턴과 연결시킴으로써 미스 얼라인(mis-align)에 따른 텍스쳐를 줄이기 위한 것이다. 이러한 구조는 좌우 방향의 미스 얼라인이 발생하였을 때 매우 효과 적이다. 한편, 공통 전극 신호가 흐르는 통로를 제공하기 위하여 화소 영역의 중앙에서 제2 및 제4 개구부(520, 540)와 제3 및 제5 개구부(530, 550)를 분리해 놓았다.The shape of the opening pattern in the third embodiment is to reduce the texture due to mis-alignment by connecting the horizontal opening pattern with the opening pattern of the neighboring pixel column. This structure is very effective when a misalignment in the left and right directions occurs. In order to provide a passage through which the common electrode signal flows, the second and fourth openings 520 and 540 and the third and fifth openings 530 and 550 are separated from each other in the center of the pixel area.

본 발명의 제1 내지 제3 실시예에서 기술된 바와 같이, 여러가지 패턴 변경을 통하여 텍스쳐를 줄이고 투과율을 향상시켜 시인성을 향상시킬 수 있다. As described in the first to third embodiments of the present invention, the visibility can be improved by reducing the texture and improving the transmittance through various pattern changes.

본 발명은 다음의 기술되는 청구 범위를 벗어나지 않는 범위 내에서 다양한 변경 및 실시가 가능하다. The invention is susceptible to various modifications and implementations without departing from the scope of the following claims.

이와 같이 본 발명에서는 수직 배향형 액정 표시 장치의 다양한 패턴 변경을 통하여 텍스쳐를 줄일 수 있어 화질을 향상시킬 수 있다.









As described above, in the present invention, the texture may be reduced by changing various patterns of the vertical alignment liquid crystal display, thereby improving image quality.









Claims (9)

삭제delete 삭제delete 제1 절연 기판,First insulating substrate, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선,First wiring formed on the first insulating substrate, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선,A second wiring formed on the first insulating substrate and insulated from and intersecting the first wiring; 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극,A pixel electrode formed for each pixel area of a matrix form defined by the crossing of the first wiring and the second wiring; 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, A thin film transistor connected to the first wiring, the second wiring and the pixel electrode; 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단,First domain dividing means formed on the first insulating substrate, 상기 제1 절연 기판과 대향하는 제2 절연 기판,A second insulating substrate facing the first insulating substrate, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, A color filter formed on the second insulating substrate, 상기 색 필터 위에 형성되어 있는 공통 전극,A common electrode formed on the color filter, 상기 제2 절연 기판 위에 형성되어 있으며 적어도 일부분이 요철을 이루고 있는 제2 도메인 분할 수단Second domain dividing means formed on the second insulating substrate and having at least a portion of which is irregular 을 포함하고,Including, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 제2 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 이등변 삼각형이고, 상기 세로 방향의 도메인 분할 수단의 화소 중앙부에 위치하는 끝 부분이 요철을 이루고 있는 수직 배향형 액정 표시 장치.The second domain dividing means has a domain dividing means in the horizontal direction and a domain dividing means in the longitudinal direction, and both end portions of each of the separated patterns of the second domain dividing means are an isosceles triangle, and A vertically aligned liquid crystal display device having an uneven end portion positioned at the center of the pixel. 제1 절연 기판,First insulating substrate, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선,First wiring formed on the first insulating substrate, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선,A second wiring formed on the first insulating substrate and insulated from and intersecting the first wiring; 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극,A pixel electrode formed for each pixel area of a matrix form defined by the crossing of the first wiring and the second wiring; 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, A thin film transistor connected to the first wiring, the second wiring and the pixel electrode; 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단,First domain dividing means formed on the first insulating substrate, 상기 제1 절연 기판과 대향하는 제2 절연 기판,A second insulating substrate facing the first insulating substrate, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, A color filter formed on the second insulating substrate, 상기 색 필터 위에 형성되어 있는 공통 전극,A common electrode formed on the color filter, 상기 제2 절연 기판 위에 형성되어 있으며 적어도 일부분이 요철을 이루고 있는 제2 도메인 분할 수단Second domain dividing means formed on the second insulating substrate and having at least a portion of which is irregular 을 포함하고,Including, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 가로 방향 또는 상기 세로 방향의 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 요철을 이루고 있는 수직 배향형 액정 표시 장치.The second domain dividing means has a domain dividing means in a horizontal direction and a domain dividing means in a vertical direction, and both end portions of each of the separated patterns of the horizontal or vertical domain dividing means are vertically oriented. Liquid crystal display. 제1 절연 기판,First insulating substrate, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선,First wiring formed on the first insulating substrate, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선,A second wiring formed on the first insulating substrate and insulated from and intersecting the first wiring; 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극,A pixel electrode formed for each pixel area of a matrix form defined by the crossing of the first wiring and the second wiring; 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, A thin film transistor connected to the first wiring, the second wiring and the pixel electrode; 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단,First domain dividing means formed on the first insulating substrate, 상기 제1 절연 기판과 대향하는 제2 절연 기판,A second insulating substrate facing the first insulating substrate, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, A color filter formed on the second insulating substrate, 상기 색 필터 위에 형성되어 있는 공통 전극,A common electrode formed on the color filter, 상기 제2 절연 기판 위에 형성되어 있으며 적어도 일부분이 요철을 이루고 있는 제2 도메인 분할 수단Second domain dividing means formed on the second insulating substrate and having at least a portion of which is irregular 을 포함하고,Including, 상기 제2 도메인 분할 수단은 가로 방향의 도메인 분할 수단과 세로 방향의 도메인 분할 수단을 가지며, 상기 제2 도메인 분할 수단의 각각 분리된 패턴의 양끝 부분은 이등변 삼각형이고, 상기 가로 방향 또는 상기 세로 방향의 도메인 분할 수단의 각각 분리된 패턴의 가운데 부분은 요철을 이루고 있는 수직 배향형 액정 표시 장치. The second domain dividing means has a domain dividing means in a horizontal direction and a domain dividing means in a vertical direction, and both end portions of each of the separated patterns of the second domain dividing means are isosceles triangles, The center portion of each of the separated patterns of the domain dividing means is a vertical alignment type liquid crystal display device. 제1 절연 기판,First insulating substrate, 상기 제1 절연 기판 위에 형성되어 있는 제1 배선,First wiring formed on the first insulating substrate, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 배선과 절연되어 교차하고 있는 제2 배선,A second wiring formed on the first insulating substrate and insulated from and intersecting the first wiring; 상기 제1 배선과 상기 제2 배선이 교차하여 정의하는 매트릭스 형태의 화소 영역마다 형성되어 있는 화소 전극,A pixel electrode formed for each pixel area of a matrix form defined by the crossing of the first wiring and the second wiring; 상기 제1 배선, 상기 제2 배선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터,A thin film transistor connected to the first wiring, the second wiring and the pixel electrode; 상기 제1 절연 기판 위에 형성되어 있는 제1 도메인 분할 수단,First domain dividing means formed on the first insulating substrate, 상기 제1 절연 기판과 대향하는 제2 절연 기판,A second insulating substrate facing the first insulating substrate, 상기 제2 절연 기판 위에 형성되어 있는 색 필터, A color filter formed on the second insulating substrate, 상기 색 필터 위에 형성되어 있으며, 가로 방향 절개 패턴인 가로 방향의 도메인 분할 수단과 세로 방향 절개 패턴인 세로 방향의 도메인 분할 수단을 포함하는 제2 도메인 분할 수단을 가지는 공통 전극A common electrode formed on the color filter and having second domain dividing means including horizontal domain dividing means in a horizontal cutting pattern and vertical domain dividing means in a vertical cutting pattern 을 포함하고,Including, 서로 분리되어 있고 가로 방향 일직선 위에 놓여 있는 적어도 두 개의 상기 가로 방향 도메인 분할 수단이 하나의 화소 영역과 대응하는 위치에 배치되어 있고, 상기 가로 방향의 도메인 분할 수단은 이웃하는 화소 열에 속하는 가로 방향의 도메인 분할 수단과 연결되어 있는 수직 배향형 액정 표시 장치. At least two horizontal domain dividing means which are separated from each other and located on a horizontal straight line are disposed at a position corresponding to one pixel region, and the horizontal domain dividing means is a horizontal domain belonging to a neighboring pixel column. A vertically aligned liquid crystal display device connected to the dividing means. 제6항에서, In claim 6, 상기 가로 방향의 도메인 분할 수단은 화소 영역의 가장자리로 갈수록 폭이 증가하고, 상기 세로 방향 도메인 분할 수단은 양단으로 갈수록 폭이 증가하는 수직 배향형 액정 표시 장치. And the widthwise domain dividing means increases in width toward the edge of the pixel region, and the vertical domain dividing means increases in width toward both ends. 삭제delete 절연 제1 기판,Insulating first substrate, 상기 제1 기판 위에 일방향으로 형성되어 있는 제1 배선,A first wiring formed on the first substrate in one direction, 상기 제1 배선과 절연되어 교차하고 있는 제2 배선,A second wiring insulated from and intersecting the first wiring; 상기 제1 배선과 상기 제2 배선이 교차하여 이루는 화소 영역 내에 형성되어 있으며 다수의 소부분과 상기 소부분을 연결하는 연결부를 가지는 화소 전극,A pixel electrode formed in the pixel region where the first wiring and the second wiring cross each other and having a plurality of small portions and a connection portion connecting the small portions, 상기 제1 배선, 제2 배선 및 화소 전극에 연결되어 있는 스위칭 소자,A switching element connected to the first wiring, the second wiring and the pixel electrode; 상기 제1 기판과 대향하고 있는 제2 기판,A second substrate facing the first substrate, 상기 제2 기판에 형성되어 있으며 상기 화소 전극의 소부분을 분할하여 다수의 도메인을 형성하는 다수의 제1 방향 도메인 분할 수단 및 제2 방향 도메인 분할 수단을 가지는 공통 전극A common electrode formed on the second substrate and having a plurality of first directional domain dividing means and a second directional domain dividing means for dividing a small portion of the pixel electrode to form a plurality of domains 을 포함하고,Including, 상기 화소 전극의 소부분은 제1류 소부분과 제2류 소부분으로 이루어지고, 상기 제1류 소부분은 상기 제1 방향 도메인 분할 수단에 의하여 두 개의 제1 도메인으로 양분되고, 상기 제2류 소부분은 상기 제2 방향 도메인 분할 수단에 의하여 두 개의 제2 도메인으로 양분되며, 상기 제1류 소부분과 상기 제2류 소부분 사이를 연결하는 연결부는 적어도 3개 이상 형성되는 수직 배향형 액정 표시 장치. The small portion of the pixel electrode is composed of a first kind small part and a second kind small part, and the first kind small part is divided into two first domains by the first direction domain dividing means, and the second The sub small portion is divided into two second domains by the second direction domain dividing means, and the vertically oriented type having at least three connecting portions connecting between the first small sub portion and the second small sub portion. Liquid crystal display.
KR1020010076502A 2001-12-05 2001-12-05 a vertically aligned mode liquid crystal display KR100853208B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010076502A KR100853208B1 (en) 2001-12-05 2001-12-05 a vertically aligned mode liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010076502A KR100853208B1 (en) 2001-12-05 2001-12-05 a vertically aligned mode liquid crystal display

Publications (2)

Publication Number Publication Date
KR20030046100A KR20030046100A (en) 2003-06-12
KR100853208B1 true KR100853208B1 (en) 2008-08-20

Family

ID=29573109

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010076502A KR100853208B1 (en) 2001-12-05 2001-12-05 a vertically aligned mode liquid crystal display

Country Status (1)

Country Link
KR (1) KR100853208B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006951A (en) * 1997-06-12 1999-01-25 세끼자와다다시 Liquid crystal display

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006951A (en) * 1997-06-12 1999-01-25 세끼자와다다시 Liquid crystal display

Also Published As

Publication number Publication date
KR20030046100A (en) 2003-06-12

Similar Documents

Publication Publication Date Title
KR100859508B1 (en) a liquid crystal display
KR100831229B1 (en) A liquid crystal display having high aperture ratio
CN101046592B (en) FFS mode liquid crystal display panel
KR100366770B1 (en) a liquid crystal display
JP4537634B2 (en) Vertical alignment type liquid crystal display device and color filter substrate used therefor
KR100381868B1 (en) a liquid crystal display and a substrate for the same
US7852419B2 (en) Liquid crystal display panel having wide viewing angle
KR101807729B1 (en) Liquid crystal display
KR20160084938A (en) Curved display device
KR100366769B1 (en) a liquid crystal display
JP2004258652A (en) Liquid crystal display
KR100853208B1 (en) a vertically aligned mode liquid crystal display
KR20190001976A (en) Display device
KR20150031387A (en) Liquid crystal display
KR100816331B1 (en) Vertically aligned mode liquid crystal display
KR100767371B1 (en) A vertically aligned mode liquid crystal display
KR20030012347A (en) a vertically aligned mode liquid crystal display
KR100895302B1 (en) A liquid crystal display and substrate for the same
KR100686231B1 (en) liquid crystal displays
KR101071253B1 (en) Multi-domain liquid crystal display and thin film transistor panel thereof
KR101180715B1 (en) An array substrate for In-Plane switching mode LCD
KR100646782B1 (en) A panel for an enhanced vertically alignment mode liquid crystal display and a manufacturing method of the same
KR100895310B1 (en) Thin film transistor array panel
JP4946458B2 (en) Display device
KR20070117903A (en) Liquid crystal display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120713

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180802

Year of fee payment: 11