KR100813839B1 - 유기발광 표시장치 - Google Patents

유기발광 표시장치 Download PDF

Info

Publication number
KR100813839B1
KR100813839B1 KR1020060072653A KR20060072653A KR100813839B1 KR 100813839 B1 KR100813839 B1 KR 100813839B1 KR 1020060072653 A KR1020060072653 A KR 1020060072653A KR 20060072653 A KR20060072653 A KR 20060072653A KR 100813839 B1 KR100813839 B1 KR 100813839B1
Authority
KR
South Korea
Prior art keywords
signal
node
scan
clock
response
Prior art date
Application number
KR1020060072653A
Other languages
English (en)
Other versions
KR20080011915A (ko
Inventor
신동용
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060072653A priority Critical patent/KR100813839B1/ko
Priority to US11/698,713 priority patent/US7825881B2/en
Publication of KR20080011915A publication Critical patent/KR20080011915A/ko
Application granted granted Critical
Publication of KR100813839B1 publication Critical patent/KR100813839B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver

Abstract

본 발명은 구동장치에 동일타입의 트랜지스터를 사용하여 제조비용이 저감되도록하고, 발광신호의 펄스폭을 안정적으로 가변할 수 있는 유기발광 표시장치를 제공하는 것을 목적으로 한다.
이와 같은 목적을 달성하기 위하여, 본 발명은, 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 데이터선과 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서, 제1 주사 구동부는 복수의 변환회로를 포함하고, 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호 내지 제3 신호 및 클럭신호를 입력받아, 변환출력신호를 출력하고, 변환출력신호가 발광신호이며, 클럭신호, 제1 신호가 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호, 제3 신호는 디스에이블, 제2 신호는 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호, 제3 신호가 인에이블이면 변환출력신호는 디스에이블이며, 제1 신호는 디스에이블, 클럭신호, 제3 신호가 인에이블이면 변환출력신호는 인에이블인 유기발광 표시장치를 제공한다.

Description

유기발광 표시장치{Organic light emitting display device}
도 1은 유기 전계 발광 소자의 개념도이다.
도 2는 종래의 전압 구동 방식의 화소 회로의 회로도이다.
도 3은 종래의 전류 구동 방식의 화소 회로의 회로도이다.
도 4는 유기발광 표시장치를 도시한 도면이다.
도 5는 도 4의 화소회로의 일예를 도시한 도면이다.
도 6은 도 4의 제1 주사 구동부의 일예를 간략히 도시한 블록도이다.
도 7은 도 6의 주사회로의 일예를 도시한 회로도이다.
도 8은 도 6의 변환회로의 일예를 도시한 회로도이다.
도 9는 도 7 및 도 8의 주사회로 및 변환회로를 통해 인가되는 신호들의 일예를 보여주는 타이밍도이다.
도 10은 도 7 및 도 8의 주사회로 및 변환회로를 통해 인가되는 신호들의 다른 예를 보여주는 타이밍도이다.
도 11은 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 일예를 보여주는 도면이다.
도 12는 도 11의 보상회로의 일예를 보여주는 회로도이다.
도 13은 도 11 및 도 12의 제1 주사 구동부의 신호들의 일예를 보여주는 타 이밍도이다.
도 14는 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 다른 예를 보여주는 도면이다.
도 15는 도 14의 보상회로의 일예를 보여주는 회로도이다.
도 16은 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 다른 예를 보여주는 도면이다.
도 17은 도 16의 보상회로의 일예를 보여주는 회로도이다.
도 18은 도 16의 보상회로의 다른 예를 보여주는 회로도이다.
도 19는 본 발명의 유기발광표시장치로서, 도 4의 제2 주사구동부의 일예를 보여주는 도면이다.
도 20은 도 19의 제2 주사 구동부의 신호들의 일예를 보여주는 타이밍도이다.
본 발명은 유기발광 표시장치에 관한 것으로서, 구동장치에 동일타입의 트랜지스터를 사용하여 제조비용이 저감되도록 하고, 발광신호의 펄스폭을 안정적으로 가변할 수 있는 유기발광 표시장치에 관한 것이다.
일반적으로 유기발광 표시장치는 형광성 유기화합물을 전기적으로 여기시켜 발광시키는 표시 장치로서, 행렬 형태로 배열된 복수개의 유기 발광셀들을 전압 구 동 혹은 전류 구동하여 영상을 표현할 수 있도록 되어 있다. 이러한 유기 발광셀들은 다이오드 특성을 가져서 유기발광 다이오드(OLED)로 불린다.
도 1은 유기발광소자의 개념도이다.
도면을 참조하면, 유기발광소자는 애노드(ITO), 유기 박막, 캐소드 전극층(금속)의 구조를 가진다. 유기 박막은 전자와 정곡의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting layer, EML), 전자 수송층(electron transport layer, ETL) 및 정공 수송층(hole transport layer, HTL)을 포함한다.
이와 같이 이루어지는 유기 발광셀을 구동하는 방식에는 단순 매트릭스(passive matrix)방식과 박막 트랜지스터(thin film transistor, TFT) 또는 MOSFET를 이용한 능동 구동(active matrix) 방식이 있다. 단순 매트릭스 방식은 양극과 음극을 직교하도록 형성하고 라인을 선택하여 구동하는데 비해, 능동 구동 방식은 박막 트랜지스터를 각 ITO(indum tin oxide) 화소 전극에 연결하고 박막트랜지스터의 게이트에 연결된 커패시터 용량에 의해 유지된 전압에 따라 구동하는 방식이다. 한편, 능동 구동 방식은 커패시터에 전압을 기입하여 유지시키기 위해 인가되는 신호의 형태에 따라 전압 기입(voltage programming) 방식과 전류 기입(current programing) 방식으로 나누어진다.
도 2는 종래의 전압 구동 방식의 화소 회로의 회로도이다.
도 2를 참조하면, 선택주사선(Sn)의 선택신호에 의해 스위칭 트랜지스터(M2)가 턴 온되고, 상기 턴 온에 의해 데이터선(Dm)으로부터의 데이터 전압이 구동 트랜지스터(M1)의 게이트 단에 전달되며, 데이터 전압과 전압원(VDD)의 전위차가 구 동 트랜지스터(M1)의 게이트와 소스 사이에 연결된 커패시터(C1)에 저장된다. 상기 전위차에 의해 구동전류(IOLED)가 유기발광소자(OLED)에 흘러, 유기발광소자(OLED)가 발광하게 된다. 이때, 인가되는 데이터 전압의 전압 레벨에 따라 소정의 명암 계조 표시가 가능하게 된다. 그런데 이와 같은 종래의 전압 기입방식의 화소회로에서는 제조 공적의 불균일성에 의해 화소마다 생기는 구동 트랜지스터(M1)의 문턱전압(Vth) 및 전자 이동도(electron mobility)의 편차로 인해 고계조를 얻기 어렵다는 문제점이 있다.
이를 극복하기 위한 방안으로, 화소회로에 전류를 공급하는 전류원이 패널 전체, 즉 모든 데이터선에 균일하도록 하여, 각 화소내의 구동 트랜지스터가 불균일한 전압-전류 특성을 갖는다 하더라도 균일한 디스플레이가 가능한 전류 기입 방식의 화소회로가 사용된다.
도 3은 종래의 전류 구동 방식의 화소 회로의 회로도이다.
도면을 참조하여 설명하면, 선택 주사선(Sn)으로부터의 선택신호에 의해 트랜지스터(M2,M3)가 턴온되면, p 채널 트랜지스터(M1)는 다이오드 연결 상태로 되어 커패시터(C1)에 전류가 흘러서 전압이 충전되고, 트랜지스터(M1)의 게이트 전위가 저하하여 소스에서 드레인으로 전류가 흐른다. 시간 경과에 의해 커패시터(C1)의 충전 전압이 높아져서 트랜지스터(M1)의 드레인 전류가 트랜지스터(M2)의 드레인 전류와 동일해지면 커패시터(C1)의 충전 전류가 정지하여 충전 전압이 안정된다. 따라서 데이터선(Dm)으로부터의 선택신호가 하이레벨이 되어 트랜지스터(M2,M3)가 턴 오프되지만, 발광주사선(En)으로부터의 발광신호가 로우레벨이 되어 트랜지스터(M4)가 턴온된다. 그러면 전원 전압(VDD)으로부터 전원이 공급되고, 커패시터(C1)에 저장된 전압에 대응하는 구동전류(IOLED)가 유기발광소자(OLED)로 흘러 설정된 휘도로 발광이 이루어진다.
도 3과 같은 전류 구동 방식의 화소 회로를 구동하기 위해서는 선택주사선, 및 발광주사선에 각각의 신호를 공급하는 각각의 구동장치가 구비되어야 한다. 종래에는 상기 각각의 주사선에 신호를 공급하는 구동장치로서, 서로 다른 타입의 트랜지스터(CMOS)를 사용하여 구현하였으나, 이와 같이 구현할 경우, 제조 공정의 더 복잡화되며, 제조비용이 증대되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 포함하여 여러 문제점들을 해결하기 위한 것으로서, 구동장치에 동일타입의 트랜지스터를 사용하여 제조비용이 저감되도록하고, 발광신호의 펄스폭을 안정적으로 가변할 수 있는 유기발광 표시장치를 제공하는 것을 목적으로 한다.
본 발명은, 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 데이터선과 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서, 제1 주사 구동부는 복수 의 변환회로를 포함하고, 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호 내지 제3 신호 및 클럭신호를 입력받아, 변환출력신호를 출력하고, 변환출력신호가 발광신호이며, 클럭신호, 제1 신호가 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호, 제3 신호는 디스에이블, 제2 신호는 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호, 제3 신호가 인에이블이면 변환출력신호는 디스에이블이며, 제1 신호는 디스에이블, 클럭신호, 제3 신호가 인에이블이면 변환출력신호는 인에이블인 유기발광 표시장치를 제공한다.
본 발명은, 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 데이터선과 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서, 제1 주사 구동부는 복수의 변환회로를 포함하고, 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호 내지 제2 신호 및 클럭신호를 입력받아, 변환출력신호를 출력하고, 변환출력신호가 발광신호이며, 클럭신호, 제1 신호가 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호는 디스에이블, 제2 신호는 인에이블이면 변환출력신호는 디스에이블이며, 제1 신호는 디스에이블, 클럭신호가 인에이블이면 변환출력신호는 인에이블인 유기발광 표시장치를 제공한다.
본 발명은, 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 데이터선과 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서, 제1 주사 구동부는 복수의 변환회로를 포함하고, 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호, 클럭신호 및 클럭바 신호를 입력받아, 변환출력신호를 출력하고, 변환출력신호가 발광신호이며, 클럭신호, 제1 신호가 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호는 디스에이블, 클럭바 신호는 인에이블이면 변환출력신호는 디스에이블이고, 제1 신호는 디스에이블, 클럭신호가 인에이블이면 변환출력신호는 인에이블인 유기발광 표시장치를 제공한다.
본 발명은, 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 데이터선과 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서, 제1 주사 구동부는 복수의 변환회로를 포함하고, 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호, 클럭신호 및 클럭바 신호를 입력받아, 변환출력신호를 출력하고, 변환출력신호가 발광신호이며, 제1 신호가 인에이블이면 변환출력신호는 디스에이블이고, 클럭신호, 제1 신호는 디스에이블, 클럭바 신호는 인에이블이면 변환출력신호는 디스에이블이고, 제1 신호는 디스에이블, 클럭신호가 인에이블이면 변환출력신호는 인에이블인 유기발광 표시장치를 제공한다.
이러한 본 발명의 다른 특징에 의하면, 제1 주사 구동부는 복수의 주사회로를 더 포함하고, 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 주사출력신호 가 주사신호이며, 입력신호가 인에이블, 클럭신호가 디스에이블인 이후에, 클럭신호가 인에이블이면 주사출력신호는 인에이블이며, 제1 내지 제3 신호는 복수개의 주사회로로부터 출력되는 주사출력신호들 중 순차적으로 각각 인에이블 구간을 갖는 주사출력신호들일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 제1 주사 구동부는 복수의 주사회로를 더 포함하고, 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 주사출력신호가 주사신호이며, 입력신호가 인에이블, 클럭신호가 디스에이블인 이후에, 클럭신호가 인에이블이면 주사출력신호는 인에이블이며, 제1 내지 제2 신호는 복수개의 주사회로로부터 출력되는 주사출력신호들 중 순차적으로 각각 인에이블 구간을 갖는 주사출력신호들일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 제1 주사 구동부는 복수의 주사회로를 더 포함하고, 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 주사출력신호가 주사신호이며, 입력신호가 인에이블, 클럭신호가 디스에이블인 이후에, 클럭신호가 인에이블이면 주사출력신호는 인에이블이며, 제1 신호는 복수개의 주사회로로부터 출력되는 주사출력신호들일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 제1 주사 구동부는 복수의 주사회로를 더 포함하고, 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 주사출력신 호가 주사신호이며, 입력신호가 인에이블, 클럭신호가 디스에이블인 이후에, 클럭신호가 인에이블이면 주사출력신호는 인에이블이며, 제1 신호는 복수개의 주사회로로부터 출력되는 주사출력신호들일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 변환회로는, 클럭신호에 응답하여 제1 신호를 제1 노드로 전달하는 제1 트랜지스터; 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터; 제1 노드의 신호에 응답하여 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터; 제1 노드의 신호에 응답하여 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터; 제2 노드와 제3 노드의 전위차를 저장하는 제2 커패시터; 제4 노드의 신호에 응답하여 제2 전압원의 전압을 제3 노드로 전달하는 제4 트랜지스터; 제3 노드의 신호에 응답하여 제2 전압원의 전압을 제2 노드로 전달하는 제5 트랜지스터; 제2 신호에 응답하여 제2 신호를 제5 노드로 전달하는 제6 트랜지스터; 제1 신호에 응답하여 제1 전압원의 전압을 제5 노드로 전달하는 제7 트랜지스터; 및 제4 노드와 제5 노드의 전위차를 저장하는 제3 커패시터; 제5 노드의 신호에 응답하여 제3 신호를 제4 노드에 전달하는 제8 트랜지스터;를 포함하며, 제2 노드의 신호가 변환출력신호일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 변환회로는, 클럭신호에 응답하여 제1 신호를 제1 노드로 전달하는 제1 트랜지스터; 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터; 제1 노드의 신호에 응답하여 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터; 제1 노드의 신호에 응답하여 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터; 제2 노드와 제3 노드의 전위차를 저장하는 제2 커패시터; 제4 노드의 신호에 응답하여 제2 전압원의 전압을 제3 노드로 전달하는 제4 트랜지스터; 제3 노드의 신호에 응답하여 제2 전압원의 전압을 제2 노드로 전달하는 제5 트랜지스터; 제2 신호에 응답하여 제2 신호를 제5 노드로 전달하는 제6 트랜지스터; 제1 신호에 응답하여 제1 전압원의 전압을 제5 노드로 전달하는 제7 트랜지스터; 및 제4 노드와 제5 노드의 전위차를 저장하는 제3 커패시터; 제5 노드의 신호에 응답하여 클럭신호를 제4 노드에 전달하는 제8 트랜지스터;를 포함하며, 제2 노드의 신호가 변환출력신호일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 변환회로는, 클럭신호에 응답하여 제1 신호를 제1 노드로 전달하는 제1 트랜지스터; 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터; 제1 노드의 신호에 응답하여 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터; 제1 노드의 신호에 응답하여 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터; 제2 노드와 제3 노드의 전위차를 저장하는 제2 커패시터; 제4 노드의 신호에 응답하여 제2 전압원의 전압을 제3 노드로 전달하는 제4 트랜지스터; 제3 노드의 신호에 응답하여 제2 전압원의 전압을 제2 노드로 전달하는 제5 트랜지스터; 클럭바 신호에 응답하여 클럭바 신호를 제5 노드로 전달하는 제6 트랜지스터; 제1 신호에 응답하여 제1 전압원의 전압을 제5 노드로 전달하는 제7 트랜지스터; 및 제4 노드와 제5 노드의 전위차를 저장하는 제3 커패시터; 제5 노드의 신호에 응답하여 클럭신호를 제4 노드에 전달하는 제8 트랜지스터;를 포함하며, 제2 노드의 신호가 변환출력신호일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 변환회로는, 제1 신호에 응답하여 제1 전압원의 전압을 제1 노드로 전달하는 제1 트랜지스터; 제1 신호에 응답하여 제1 노드의 신호를 제2 노드로 전달하는 제2 트랜지스터; 제1 노드와 제2 노드의 전위차를 저장하는 제1 커패시터; 제3 노드의 신호에 응답하여 제2 전압원의 전압을 제2 노드로 전달하는 제3 트랜지스터; 제2 노드의 신호에 응답하여 제2 전압원의 전압을 제1 노드로 전달하는 제4 트랜지스터; 클럭바 신호에 응답하여 클럭바 신호를 제4 노드로 전달하는 제5 트랜지스터; 제1 신호에 응답하여 제1 전압원의 전압을 제4 노드로 전달하는 제6 트랜지스터; 및 제3 노드와 제4 노드의 전위차를 저장하는 제2 커패시터; 제4 노드의 신호에 응답하여 클럭신호를 제3 노드에 전달하는 제7 트랜지스터;를 포함하며, 제1 노드의 신호가 변환출력신호일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 주사회로는, 클럭바신호에 응답하여 입력신호를 제5 노드로 전달하는 제11 트랜지스터; 제5 노드의 신호에 응답하여 클럭신호를 제6 노드로 전달하는 제12 트랜지스터; 클럭바신호에 응답하여 제2 전압원의 전압을 제7 노드에 전달하는 제13 트랜지스터; 제5 노드의 신호에 응답하여 클럭바신호를 제7 노드로 전달하는 제14 트랜지스터; 제7 노드의 신호에 응답하여 제1 전압원의 디스에이블 레벨을 제6 노드에 전달하는 제15 트랜지스터; 및 제12 트랜지스터의 제어전극과 제1 주전극 사이에 전기적으로 연결되어, 제5 노드의 신호의 인에이블 레벨과 제6 노드의 신호의 디스에이블 전위의 전위차를 충전하는 제3 커패시터;를 포함할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 유기발광 표시장치는 선택신호를 출력하는 제2 주사 구동부를 더 포함하며, 제2 주사 구동부는 복수의 선택회로를 포함하고, 선택회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 선택출력신호를 출력하고, 선택출력신호가 선택신호이며, 입력신호가 인에이블, 클럭신호가 디스에이블인 이후에, 클럭신호가 인에이블이면 선택출력신호는 인에이블일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 선택회로는, 클럭바신호에 응답하여 입력신호를 제5 노드로 전달하는 제11 트랜지스터; 제5 노드의 신호에 응답하여 클럭신호를 제6 노드로 전달하는 제12 트랜지스터; 클럭바신호에 응답하여 제2 전압원의 전압을 제7 노드에 전달하는 제13 트랜지스터; 제5 노드의 신호에 응답하여 클럭바신호를 제7 노드로 전달하는 제14 트랜지스터; 제7 노드의 신호에 응답하여 제1 전압원의 디스에이블 레벨을 제6 노드에 전달하는 제15 트랜지스터; 및 제12 트랜지스터의 제어전극과 제1 주전극 사이에 전기적으로 연결되어, 제5 노드의 신호의 인에이블 레벨과 제6 노드의 신호의 디스에이블 전위의 전위차를 충전하는 제3 커패시터;를 포함할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 복수의 주사회로 중 제1 주사회로는, 입력신호로 주사입력신호가, 클럭신호로 제1 제어신호가, 클럭바신호로 제2 제어신호가 인가되어, 제1 주사출력신호를 출력하며, 복수의 주사회로 중 제2 주사회로는, 입력신호로 제1 주사출력신호가, 클럭신호로 제2 제어신호가, 클럭바신호로 제1 제어신호가 인가되어, 제2 주사출력신호를 출력할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 복수의 변환회로 중 제1 변환회로는, 클럭신호로 제1 제어신호가 인가되어, 제1 발광출력신호를 출력하며, 복수의 주사회로 중 제2 주사회로는, 클럭신호로 제2 제어신호가 인가되어, 제2 발광출력신호를 출력할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 복수의 변환회로 중 제1 변환회로는, 클럭신호로 제1 제어신호가, 클럭바신호로 제2 제어신호가 인가되어, 제1 발광출력신호를 출력하며, 복수의 주사회로 중 제2 주사회로는, 클럭신호로 제2 제어신호가, 클럭바신호로 제1 제어신호가 인가되어, 제2 발광출력신호를 출력할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 복수의 선택회로 중 제1 선택회로는, 입력신호로 선택입력신호가, 클럭신호로 제3 제어신호가, 클럭바신호로 제4 제어신호가 인가되어, 제1 선택출력신호를 출력하며, 복수의 선택회로 중 제2 선택회로는, 입력신호로 제1 선택출력신호가, 클럭신호로 제2 제어신호가, 클럭바신호로 제1 제어신호가 인가되어, 제2 선택출력신호를 출력할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 동일 타입의 트랜지스터는 p 채널 트랜지스터일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 동일 타입의 트랜지스터는 n 채널 트랜지스터일 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 화소회로는, 선택신호에 응답하여 데이터신호가 전달되고, 전달된 데이터신호가 제3 전압으로 저장되고, 발광신호에 의해 제3 전압에 해당하는 구동전류가 전달되며, 구동 전류에 대응하여 빛을 발광하는 유기발광소자를 구동할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 화소회로는, 유기발광소자; 유기발광소자를 발광시키기 위한 구동전류를 공급하는 트랜지스터; 선택주사선으로부터의 선택신호에 응답하여 데이터선으로부터의 데이터신호를 트랜지스터로 전달하는 제1 스위칭 소자; 선택신호에 응답하여 트랜지스터를 다이오드 연결하는 제2 스위칭 소자; 트랜지스터의 제1 주전극과 제어전극 사이에 전기적으로 연결되는 제1 저장소자; 및 발광주사선으로부터의 발광신호에 응답하여 트랜지스터로부터의 구동전류를 유기발광소자로 전달하는 제3 스위칭 소자를 포함할 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 발광주사선과 제2 전압원 사이에 부하 커패시터가 더 연결될 수 있다.
이러한 본 발명의 또 다른 특징에 의하면, 제2 전압원은 접지단일 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예에 대하여 상세히 설명한다.
도 4는 유기발광 표시장치를 도시한 도면이다.
도면을 참조하여 설명하면, 유기발광 표시장치(300)는 데이터 구동부(302), 제1 주사 구동부(304), 제2 주사 구동부(306), 및 유기발광 표시패널(310)을 포함한다.
데이터 구동부(302)는 데이터선(D[1], ...D[m])에 데이터 신호를 인가한다. 본 발명은 전류 기입 방식으로 화소회로를 구동하므로, 데이터 신호는 데이터 구동부 내의 전류원으로부터 출력된다.
제1 주사 구동부(304)는 발광주사선에 발광신호(E[1], ...E[n])를 인가한다. 발광신호에 의해, 화소회로(P) 내의 저장소자(커패시터)에 저장된 전압에 따라 구동전류가 유기발광소자로 인가되며, 유기발광소자가 발광하게 된다.
제2 주사 구동부(306)는 선택주사선에 선택신호(S[1], ...S[n])를 인가한다. 선택신호(S[1], ...S[n])는 선택주사선에 순차적으로 인가되며, 선택신호(S[1], ...S[n])에 맞춰 상기 데이터신호(D[1], ..D[m])가 화소회로(P)에 인가된다.
유기발광 표시패널(310)은, 선택주사선과 데이터선의 교차하는 영역에서 정의되는 복수개의 화소를 구동하기 위한 복수개의 화소회로(P)를 포함한다.
도 5는 도 4의 화소회로의 일예를 도시한 도면이다.
화소회로(P)는 발광소자로서 유기발광소자(OLED), 트랜지스터(M1), 제1 내지 제3 스위칭 소자(M2,M3,M4), 및 저장커패시터(Cst)를 포함한다. 여기서 트랜지스터(M1), 및 제1 내지 제3 스위칭 소자(M2,M3,M4)는 모두 동일 타입의 트랜지스터로 형성되는 것이 바람직하며, 도면에서는 p 채널 트랜지스터로 도시한다.
제1 스위칭 소자(M2)는 데이터선과 트랜지스터(M1)의 게이트 사이에 연결되며, 선택주사선으로부터의 선택신호(S[n])에 응답하여 데이터선으로부터의 데이터 신호(D[m]) 즉, 데이터전류(IDATA)를 트랜지스터(M1)으로 전달한다. 제2 스위칭 소자(M3)는 데이터선과 트랜지스터(M1)의 드레인 사이에 연결되며, 선택주사선으로부터의 선택신호(S[n])에 응답하여 트랜지스터(M1)를 다이오드 연결시킨다. 트랜지스터(M1)는 제1 전압원(VDD)에 소스가 연결되고 제3 스위칭 소자(M4)에 드레인이 연결되며, 트랜지스터(M1)의 게이트와 소스 사이에는 저장커패시터(Cst)가 연결된다. 제3 스위칭 소자(M4)는 유기발광소자(OLED)와 트랜지스터(M1) 사이에 연결되며, 발광신호(E[n])에 응답하여, 트랜지스터(M1)의 게이트-소스 사이에 전압에 해당하는 구동전류(IOLED)가 유기발광소자(OLED)에 흐르도록 한다.
도 6은 도 4의 제1 주사 구동부의 일예를 간략히 도시한 블록도이고, 도 7은 도 6의 주사회로의 일예를 도시한 회로도이며, 도 8은 도 6의 변환회로의 일예를 도시한 회로도이고, 도 9는 도 7 및 도 8의 주사회로 및 변환회로를 통해 인가되는 신호들의 일예를 보여주는 타이밍도이다.
도면을 참조하여 설명하면, 제1 주사 구동부(304)는 발광주사선에 발광신호(E[n])를 인가하기 위하여, 발광주사선의 개수에 해당하는 만큼의 주사회로(SCU, 600) 및 변환회로(CC1, 602)를 구비한다.
주사회로의 일 예가 도 7에 도시된다. 일단 주사회로(600)는 입력신호(in), 클럭신호(clk) 및 클럭바신호(/clk)를 입력받아, 주사출력신호(out)를 출력한다. 제1 주사회로에는 클럭신호(clk)로 제1 제어신호(E1)가, 클럭바신호로 제2 제어신호(E2)가, 입력신호(in)로 주사입력신호(S1)가 입력되며, 제1 주사출력신호(U[1])가 출력되어 제1 변환회로의 제1 신호로 입력된다. 제2 주사회로에는 클럭신호(clk)로 제2 제어신호(E2)가, 클럭바신호(/clk)로 제1 제어신호(E1)가, 입력신호(in)로 제1 주사신호(U[1])가 입력되며, 제2 주사출력신호(U[2])가 출력되어 제1 변환회로의 제2 신호, 제2 변환회로의 제1 신호로 입력된다. 제3 주사회로에는 클럭신호(clk)로 다시 제1 제어신호(E1)가, 클럭바신호(/clk)로 제2 제어신호(E2)가, 입력신호(in)로 제2 주사신호(U[2])가 입력되며, 제3 주사출력신호(U[3])가 출력되어 제1 변환회로의 제3 신호, 제2 변환회로의 제2 신호로, 및 제3 변환회로의 제1 신호로 입력된다. 복수개의 주사회로에는 상기와 같이, 클럭신호(clk)와 클럭바신호(/clk)로 인가되는 제1 제어신호(E1)와 제2 제어신호(E2)가 교호하게 인가된다.
주사회로(600)는 일단, 입력신호(in)가 인에이블, 클럭신호(clk)가 디스에이블(하이), 클럭바신호(/clk)가 인에이블(로우)인 경우에, 주사출력신호(out)로 디스에이블 레벨을 출력하며, 이와 같은 디스에이블 주사출력신호 이후에, 다시 입력신호(in)가 디스에이블, 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블인 경우에, 주사출력신호(out)로 인에이블 레벨을 출력한다. 또한, 입력신호(in)가 디스에이블, 클럭신호(clk)가 디스에이블, 클럭바신호(/clk)가 인에이블인 경우에, 주사출력신호(out)로 디스에이블 레벨이 출력되며, 이와 같은 디스에이블 레벨 출력 이후에, 입력신호(in)가 디스에이블, 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블인 경우에, 주사출력신호(out)로 디스에이블 레벨이 출력된다.
이와 같은 동작을 하기 위한, 도 6의 제1 주사 구동부(304) 내에 구비되는 주사회로(600)는, 도 7과 같이, 클럭바신호(/clk)에 응답하여 입력신호(in)를 제5 노드(N5)로 전달하는 제11 트랜지스터(M11), 제5 노드(N5)의 신호에 응답하여 클럭신호(clk)를 제6 노드(N6)로 전달하는 제12 트랜지스터(M12), 클럭바신호(/clk)에 응답하여 제2 전압원(접지단)의 인에이블 레벨을 제7 노드(N7)에 전달하는 제13 트랜지스터(M13), 제5 노드(N5)의 신호에 응답하여 클럭바신호(/clk)를 제7 노드(N7) 로 전달하는 제14 트랜지스터(M14), 제7 노드(N7)의 신호에 응답하여 제1 전압원(VDD)의 디스에이블 레벨을 제6 노드(N6)에 전달하는 제15 트랜지스터(M15)를 포함하며, 제6 노드(N1)의 신호가 주사출력신호(out)로 된다.
즉, 게이트에 클럭바신호(/clk)가 인가되고 소스에 입력신호(in)가 인가되는 제11 트랜지스터(M11)의 드레인은, 제12 트랜지스터(M12)의 게이트 및 제14 트랜지스터(M14)의 게이트에 전기적으로 연결되며, 클럭바신호(/clk)가 소스에 인가되는 제14 트랜지스터(M14)의 드레인은, 제13 트랜지스터(M13)의 소스에 연결되고, 게이트에 클럭바신호(/clk)가 인가되는 제13 트랜지스터(M13)의 드레인은, 제2 전압원, 즉 접지단에 연결되고, 소스에 클럭바신호(/clk)가 인가되는 제12 트랜지스터(M12)의 드레인은 제15 트랜지스터(M15)의 드레인과 연결되며, 제14 트랜지스터(M14)의 드레인과 제13 트랜지스터(M13)의 소스의 접점인 제7 노드(N7)에 게이트가 전기적으로 연결되는 제15 트랜지스터(M15)의 소스에는 제1 전압원(VDD)이 연결된다. 제11 트랜지스터(M11)의 드레인과, 제14 트랜지스터(M14)의 게이트 또는 제12 트랜지스터(M12)의 게이트의 점점은, 제5 노드(N1)라 하고, 제12 트랜지스터(M12)의 드레인과 제15 트랜지스터(M15)의 드레인의 접점을 제6 노드(N6)라 한다. 제12 트랜지스터(M12)의 게이트와 드레인 사이에는 제3 커패시터(C3)가 연결된다. 제3 커패시터(C3)는 별도의 커패시터이거나 제12 트랜지스터(M12)의 게이트와 드레인 사이의 기생용량일 수도 있다.
여기서 제11 내지 제15 트랜지스터는 모두 통일 타입의 트랜지스터를 사용하는 것이 바람직하며, 따라서 모두 p 채널 트랜지스터 또는 n 채널 트랜지스터로 구 현하는 것이 바라직하다. 이하에서는 p 채널 트랜지스터로 구현하는 것을 가정하여 기술하기로 한다.
이하에서는 주사회로의 동작을 설명한다.
(1) 클럭신호(clk)가 디스에이블, 클럭바신호(/clk)가 인에이블, 입력신호(in)가 인에이블인 경우
제11 트랜지스터(M11)는 턴온되어 제5 노드(N5)에 인에이블 신호를 전달하고, 제5 노드(N5)의 인에이블 신호에 의해 제12 트랜지스터(M12) 및 제14 트랜지스터(M14)가 턴온되며, 인에이블의 클럭바신호(/clk)로 제13 트랜지스터(M13)도 턴온된다. 따라서 제7 노드(N7)의 신호도 인에이블되어 제15 트랜지스터(M15)가 턴온되며, 제6 노드(N6)에는 제1 전압원의 전압(VDD) 즉, 디스에이블 레벨이 전달된다. 주사출력신호(out)는 디스에이블 레벨이 된다. 한편, 제3 커패시터(C3)의 양단, 즉 제5 노드(N5)와 제6 노드(N6) 사이에는, 제5 노드(N5)의 인에이블 레벨과, 제6 노드(N6)의 디스에이블 레벨의 전위차가 저장된다.
(2) 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블, 입력신호(in)가 디스에이블인 경우
클럭바신호(/clk)가 디스에이블이므로, 제11 트랜지스터(M11) 및 제13 트랜지스터(M13)는 턴오프된다. 따라서 제5 노드(N5) 및 제7 노드(N7)는 플로팅되어, 제15 트랜지스터(M15)도 턴온되지 않게 된다. 한편, 제12 트랜지스터(M12)는 (1) 과정에서 제3 커패시터(C3) 양단에 저장된 인에이블 레벨과 디스에이블 레벨의 전위차로 인하여, 턴온되어, 제6 노드(N6)에 클럭신호(clk)의 인에이블 레벨을 전달 한다. 따라서 주사출력신호(out)는 인에이블 레벨이 된다.
(3) 클럭신호(clk)가 디스에이블, 클럭바신호(/clk)가 인에이블, 입력신호(in)가 디스에이블인 경우
(1)과 비교하면 입력신호(in)의 신호 레벨이 다른 경우로서, 클럭바신호(/clk)가 인에이블이므로, 제11 트랜지스터(M11) 및 제13 트랜지스터(M13)가 기본적으로 턴온된다. 제11 트랜지스터(M11)의 턴온에 의해 제5 노드(N5)에는 입력신호(in)인 디스에이블 레벨이 전달되며, 제12 트랜지스터(M12)와 제14 트랜지스터(M4)는 턴오프된다. 제7 노드(N7)의 신호가 제2 전압원(접지단)의 접지 전압에 의해 인에이블이므로, 제15 트랜지스터(M15)는 턴온되며, 제1 전압원(VDD)의 디스에이블 레벨(하이 레벨)이 제6 노드(N6)에 전달된다. 따라서 주사출력신호(out)는 디스에이블 레벨이 된다. 한편, 제3 커패시터(C3)의 양단 즉, 제5 노드(N5)와 제6 노드(N6) 모두 디스에이블 레벨(하이 레벨)이므로, 제3 커패시터(C3)는 제5 노드(N5)와 제6 노드(N6)의 양단의 전위차가 저장된다.
(4) 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블, 입력신호(in)가 디스에이블인 경우
기본적으로 (2)의 동작과 유사하다. 클럭바신호(/clk)가 디스에이블이므로, 제11 트랜지스터(M11), 제13 트랜지스터(M13)는 턴오프되고, 제5 노드(N5)의 신호 제7 노드(N7)의 신호는 플로팅되어 제14 트랜지스터(M14) 및 제15 트랜지스터(M15)도 턴오프된다. 한편, 제3 커패시터(C3) 양단에는 (3)에서 저장된 전위가 있으나, 제5 노드(N5)와 제6노드(N6)가 모두 디스에이블 레벨(하이레벨)로서 턴오프되지 못 한다. 결국 제6 노드(N6)의 신호는 (3)에서 제6 노드에 저장되었던 디스에이블 레벨(하이 레벨)이 된다. 따라서 주사출력신호(out)는 디스에이블 레벨이 된다.
다음에 변환회로(602)는 제1 신호 내지 제3 신호(U1~U3)를 입력받아, 변환출력신호(out)를 출력한다. 여기서 변환출력신호는 발광신호가 된다. 제1 변환회로에는 제1 신호(U1)로 제1 주사출력신호(U[1])가, 제2 신호(U2)로 제2 주사출력신호(U[2])가, 제3 신호(U3)로 제3 주사출력신호(U[3])가 입력되어 제1 발광신호(E[1])를 출력한다. 제2 변환회로에는 제1 신호(U1)로 제2 주사출력신호(U[2])가, 제2 신호(U2)로 제3 주사출력신호(U[3])가, 제3 신호(U3)로 제4 주사출력신호(U[4])가 입력되어 제2 발광신호(E[2])를 출력한다. 제3 변환회로에는 제1 신호(U1)로 제3 주사출력신호(U[3])가, 제2 신호(U2)로 제4 주사출력신호(U[4])가, 제3 신호(U3)로 제5 주사출력신호(U[5])가 입력되어 제3 발광신호(E[3])를 출력한다. 복수개의 변환회로에는 상기와 같이, 제1 신호 내지 제3 신호(U1~U3)로 순차적으로 인에이블 구간을 갖는 주사출력신호가 차례로 인가된다.
제1 신호(U1) 또는 제2 신호(U2)가 인에이블 레벨이면 변환출력신호는 디스에이블 레벨로 출력되고, 제3 신호(U3)가 인에이블 레벨이면 변환출력신호는 인에이블 레벨로 출력되는 변환회로(602)의 일예는 도 8과 같다.
도 8의 변환회로(800)는 제1 신호(U1)에 응답하여 제1 전압원(VDD)의 전압을 제1 노드(N1)로 전달하는 제1 트랜지스터(M1)와, 제2 신호(U2)에 응답하여 제1 전압원(VDD)의 전압을 제1 노드(N1)로 전달하는 제2 트랜지스터(M2)와, 제1 신호(U1)에 응답하여 제1 노드(N1)의 신호를 제2 노드(N2)로 전달하는 제3 트랜지스터(M3) 와, 제2 신호(U2)에 응답하여 제1 노드(N1)의 신호를 제2 노드(N2)로 전달하는 제4 트랜지스터(M4)와, 제1 노드(N1) 및 제2 노드(N2) 사이에 전위차를 저장하는 제1 커패시터(C1)와, 제3 신호(U3)에 응답하여 제2 전압원(접지단)의 전압을 제2 노드(N2)로 전달하는 제5 트랜지스터(M5)와, 제2 노드(N2)의 신호에 응답하여 제2 전압원(접지단)의 전압을 제1 노드(N1)로 전달하는 제6 트랜지스터(M6)를 포함하며, 제1 노드(N1)의 신호가 변환출력신호(out), 즉 발광신호가 된다.
즉, 변환회로(800)는, 제1 전압원(VDD)과 제1 노드(N1) 사이에 연결되고 게이트에 제1 신호(U1) 및 제2 신호(U2)가 각각 인가되는 제1 트랜지스터(M1) 및 제2 트랜지스터(M2)와, 제1 노드(N1)와 제2 노드(N2) 사이에 연결되고 제1 신호(U1) 및 제2 신호(U2)가 각각 인가되는 제3 트랜지스터(M3) 및 제4 트랜지스터(M4)와, 제1 노드(N1)와 제2 노드(N2) 사이에 연결되는 제1 커패시터(C1)와, 제2 전압원(접지단)과 제2 노드(N2) 사이에 연결되고 게이트에 제3 신호(U3)가 인가되는 제5 트랜지스터(M5)와, 접지단과 제1 노드(N1) 사이에 연결되고 제2 노드(N2)의 신호가 게이트에 인가되는 제6 트랜지스터(M6)를 포함한다.
이하에서는 변환회로(800)의 동작을 설명한다.
(1) 제1 신호가 인에이블, 제2 신호 및 제3 신호는 디스에이블인 경우
인에이블 레벨인 제1 신호(U1)로 인하여, 제1 트랜지스터(M1) 및 제3 트랜지스터(M3)가 턴온되고, 제2 트랜지스터(M2) 및 제4 내지 제6 트랜지스터(M4~M6)는 턴오프 상태가 된다. 따라서 제1 노드(N1) 및 제2 노드(N2)에 제1 전압원(VDD)의 전압이 전달되어 제1 노드(N1) 및 제2 노드(N2)는 디스에이블 레벨이 된다. 결국, 발광신호는 디스에이블 레벨이 된다. 제1 커패시터(C1)는 제1 노드(N1)와 제2 노드(N2) 사이의 전위차를 저장한다.
(2) 제2 신호가 인에이블, 제1 신호 및 제3 신호는 디스에이블인 경우
인에이블 레벨인 제2 신호(U2)로 인하여, 제2 트랜지스터(M2) 및 제4 트랜지스터(M4)가 턴온되고, 제1, 제3 및 제5 내지 제6 트랜지스터(M1, M3, M5, M6)는 턴오프 상태가 된다. 따라서 제1 노드(N1) 및 제2 노드(N2)에 제1 전압원(VDD)의 전압이 전달되어 제1 노드(N1) 및 제2 노드(N2)는 디스에이블 레벨이 된다. 결국, 발광신호는 디스에이블 레벨이 된다. 제1 커패시터(C1)는 제1 노드(N1)와 제2 노드 사이(N2)의 전위차를 저장한다.
(3) 제3 신호가 인에이블, 제1 신호 및 제2 신호는 디스에이블인 경우
제1 내지 제4 트랜지스터(M1~M4)는 턴오프 상태가 된다. 인에이블 레벨인 제3 신호(U3)로 인하여, 제5 트랜지스터(M5)가 턴온되어 제2 노드(N2)가 인에이블 레벨이 된다. 따라서 제6 트랜지스터(M6)도 턴온되고, 결국 제1 노드(N1)가 인에이블 레벨이 된다. 결국, 발광신호는 인에이블 레벨이 된다. 제1 커패시터(C1)는 제1 노드(N1)와 제2 노드(N2) 사이의 전위차를 저장한다.
(4) 제1 내지 제3 신호가 모두 디스에이블인 경우
(3) 단계 이후에 (4)단계가 실행되면, 이단 제1 내지 제6 트랜지스터(M1~M6)는 모두 턴오프 상태가 되고, 다만, 제1 커패시터(C1)에 저장되었던 전위에 의해 제1 노드(N1)의 전위는 인에이블 레벨이 된다. 결국 발광신호는 인에이블 레벨이 된다.
도 9는 상기 주사회로(600) 및 변환회로(800)의 (1) 내지 (4) 단계를 모두 보여주는 도면이다. 특히 제1 주사회로의 입력신호로는 PW1의 펄스폭을 갖는 주사입력신호(IN1)가 인가되면, 순차적으로 인에이블 구간을 갖는 제1 내지 제3 주사출력신호들(U[1], U[2], U[3])이 출력된다. 이와 같은 제1 내지 제3 주사출력신호들(U[1], U[2], U[3])이 다시 변환회로의 제1 신호 내지 제3 신호(U1, U2, U3)로 각각 인가되면, 상기에서 살펴본 변환회로의 동작원리에 따라, 순차적으로 디스에이블 레벨을 갖는 변환출력신호들, 즉 발광신호들(E[1], E[2], E[3]) 이 출력된다.
도 10은 도 7 및 도 8의 주사회로 및 변환회로를 통해 인가되는 신호들의 다른 예를 보여주는 타이밍도이다.
도면을 참조하여 설명하면, 도 10의 타이밍도는 도 9의 타이밍도와 달리, 일단 제1 주사회로의 입력신호인 주사입력신호(IN1)가 다르다. 도 10의 주사입력신호(IN1)의 펄스폭은 PW2로, 도 9의 주사입력신호(IN1)의 펄스폭(PW1) 보다 크다(PW1<PW2). 이와 같은 주사입력신호(IN1)가 제1 주사회로의 입력신호로 인가됨에 따라, 제1 내지 제3 주사출력신호들(O[1]~O[3])은 도면과 같이 인에이블 구간이 두 구간에서 나타나게 되며, 이는, 변환회로(800)를 거쳐 변환출력신호 즉, 발광신호가 출력되는 경우에, 제1 신호와 제3 신호가 모두 인에이블이 되므로, 부정확한 발광신호로 출력되는 원인이 된다.
즉, 제1 신호(U1) 및 제3 신호(U3)가 인에이블, 제2 신호(U2)가 디스에이블인 경우에, 제1, 제3, 및 제5 내지 제6 트랜지스터(M1, M3, M5, M6)가 턴온되고 제2 및 제4 트랜지스터(M2, M4)가 턴오프된다. 따라서 제1 노드(N1)에는 인에이블 레 벨과 디스에이블 레벨의 충돌이 발생하며, 따라서 발광신호는 인에이블 레벨도 디스에이블 레벨도 아닌 과도 레벨을 갖게 된다. 따라서 설계자 원하는 대로의 발광신호의 디스에이블 레벨의 펄스폭을 조절할 수 없는 문제점이 발생하게 된다.
이를 위하여, 본 발명에서는 제1 신호(U1) 및 제3 신호(U3)가 모두 인에이블로 입력되는 경우에, 변환회로의 제5 트랜지스터(M5)가 턴온되지 않도록 하는 새로운 변환회로를 설계한다.
도 11은 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 일예를 보여주는 도면이고, 도 12는 도 11의 보상회로의 일예를 보여주는 회로도이며, 도 13은 도 11 및 도 12의 제1 주사 구동부의 신호들의 일예를 보여주는 타이밍도이다.
도면을 참조하여 설명하면, 도 11의 도시된 제1 주사구동부(404)는 도 6에 도시된 제1 주사구동부(304)와 달리 변환회로(1100)에 클럭신호(clk)가 더 인가된다. 각 변환회로(1100)에 인가되는 클럭신호(clk)는 제1 제어 신호(E1)와 제2 제어 신호(E2)가 교번하여 인가된다. 즉, 제1 변환회로에는 클럭신호(clk)로 제1 제어 신호(E1)가, 제2 변환회로에는 클럭신호(clk)로 제2 제어신호(E2)가 인가된다.
도 12에 도시된 본 발명의 변환회로(1100)는, 클럭신호(clk)에 응답하여 제1 신호(U1)를 제1 노드(N1)로 전달하는 제1 트랜지스터(M1)와, 제1 노드(N2) 및 제1 전압원(VDD) 사이에 전위차를 저장하는 제1 커패시터(C1)와, 제1노드의 신호(N1)에 응답하여 제1 전압원(VDD)의 전압을 제2 노드(N2)로 전달하는 제2 트랜지스터(M2)와, 제1노드(N1)의 신호에 응답하여 제2 노드(N2)의 신호를 제3 노드(N3)로 전달하 는 제3 트랜지스터(M3)와, 제4 노드(N4)의 신호에 응답하여 제2 전압원(접지단)의 전압을 제3 노드(N3)로 전달하는 제4 트랜지스터(M4)와, 제2 노드(N2) 및 제3 노드(N3) 사이에 전위차를 저장하는 제2 커패시터(C2)와, 제3 노드(N3)의 신호에 응답하여 제2 전압원(접지단)의 전압을 제2 노드(N2)로 전달하는 제5 트랜지스터(M5)와, 제2 신호(U2)에 응답하여 제2 신호(U2)를 제5 노드(N5)로 전달하는 제6 트랜지스터(M6)와, 제1 신호(U1)에 응답하여 제1 전압원(VDD)의 전압을 제5 노드(N5)에 전달하는 제7 트랜지스터(M7)와, 제5 노드(N5)의 신호에 응답하여 제3 신호(U3)를 제4 노드(N4)로 전달하는 제8 트랜지스터(M8)와, 제4 노드(N4)와 제5 노드(N5)의 전위차를 저장하는 제3 커패시터(C3)를 포함한다. 여기서 제2 노드(N2)의 신호가 변환출력신호, 즉 발광신호가 된다. 도 12의 변환회로(1100)에서의 제1 내지 제8 트랜지스터(M1~M8)는 모두 통일 타입의 트랜지스터를 사용하는 것이 바람직하며, 따라서 모두 p 채널 트랜지스터 또는 n 채널 트랜지스터로 구현하는 것이 바람직하다. 이하에서는 p 채널 트랜지스터로 구현하는 것을 가정하여 기술하기로 한다.
이하에서는 변환회로(1100)의 동작을 설명한다.
(1) 클럭신호(clk), 제1 신호(U1)가 인에이블, 제2 신호(U2) 및 제3 신호(U3)는 디스에이블인 경우
제1 트랜지스터 내지 제3 트랜지스터(M1~M3), 제7 트랜지스터(M7)가 턴온되며, 제6 트랜지스터(M6)와 제8 트랜지스터(M8)는 턴오프된다. 제2 노드(N2)가 인에이블 레벨이 되나, 제4 노드(N4)는 플로팅 상태가 된다. 따라서 제4 및 제5 트랜지스터(M4, M5)는 턴오프 상태가 된다. 따라서 발광신호는 디스에이블 레벨이 된다. 이때, 제1 커패시터(C1)의 양단에는 제1 신호(U1)의 로우레벨과 제1 전압원(VDD)의 제1 전압 사이의 전위차가 저장된다.
(2) 제2 신호(U2)가 인에이블, 클럭신호(clk), 제1 신호(U1) 및 제3 신호(U3)는 디스에이블인 경우
제6 트랜지스터(M6) 및 제8 트랜지스터(M8)가 턴온되고, 제1 커패시터(C1)의 저장된 전위에 의해 제2 및 제3 트랜지스터(M2,M3)가 턴온된다. 제4 노드(N4)의 신호는 제3 신호의 디스에이블 레벨이 되므로, 제4 및 제5 트랜지스터(M4,M5)는 턴 오프된다. 따라서 발광신호는 디스에이블 레벨이 된다. 이때, 제3 커패시터(C3)의 양단에는 제2 신호(U2)의 로우레벨과 제3 신호(U3)의 하이레벨 사이의 전위차가 저장된다.
(3) 클럭신호(clk), 제1 신호(U1) 및 제3 신호(U3)가 인에이블, 제2 신호(U2)가 디스에이블인 경우
제1 내지 제3 트랜지스터(M1~M3), 제7 트??지스터(M7)가 턴온된다. 제5 노드(N5)에 제1 전압원(VDD)이 전달되어, 제4 노드(N4) 레벨이 디스에이블 레벨이 되므로, 제4 내지 제5 트랜지스터(M4,M5)는 턴오프된다. 제1 커패시터(C1)에는 제1 신호(U1)의 인에이블 레벨과 제1 전압원(VDD) 사이의 전위차가 저장된다. 제2 노드(N2)의 레벨이 디스에이블 레벨이 되므로, 발광신호는 디스에이블 레벨이 된다.
(4) 제2 신호(U2)가 인에이블, 클럭신호(clk), 제1 신호(U1) 및 제3 신호(U3)는 디스에이블인 경우
상기 (2)와 동일한 동작이 수행된다.
(5) 클럭신호(clk), 제3 신호(U3)가 인에이블, 제1 신호(U1) 및 제2 신호(U2)는 디스에이블인 경우
제1 트랜지스터(M1)가 턴온되며, 제3 커패시터(C3)에 저장된 전압에 의해 제8 트랜지스터(M8)가 턴온된다. 제4 노드(N4)는 제3 신호(U3)의 인에이블 레벨이 전달되며, 제4 트랜지스터(M4) 및 제5 트랜지스터(M5)가 턴온된다. 따라서 제2 노드(N2)의 레벨이 인에이블 레벨이 되며, 결국 발광신호는 인에이블 레벨이 된다. 제2 커패시터(C2) 양단에는 디스에이블 레벨이 저장된다.
(6) 제1 내지 제3 신호가 모두 디스에이블인 경우
제2 커패시터(C2) 양단에 저장된 로우레벨에 의해 인에이블 레벨이 된다. 결국 발광신호는 인에이블 레벨이 된다.
이와 같은 도 12의 변환회로(1100)를 이용하여, 발광신호의 디스에이블 레벨의 펄스폭을 자유롭게 조절할 수 있게 된다.
도 14는 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 다른 예를 보여주는 도면이고, 도 15는 도 14의 보상회로의 일예를 보여주는 회로도이다.
도면을 참조하여 설명하면, 도 14의 도시된 제1 주사구동부(504)는 도 11에 도시된 제1 주사구동부(404)와 달리 변환회로(1100)에 제3 신호(U3)가 인가되지 않는다. 각 변환회로(1100)에 인가되는 클럭신호(clk)는 제1 제어 신호(E1)와 제2 제어 신호(E2)가 교번하여 인가된다. 즉, 제1 변환회로에는 클럭신호(clk)로 제1 제어 신호(E1)가, 제2 변환회로에는 클럭신호(clk)로 제2 제어신호(E2)가 인가된다. 인가되는 신호들에 대해서는, 도면 13을 참조한다.
도 15에 도시된 본 발명의 변환회로(1400)는, 도 12에 도시된 변환회로(1100)와 거의 동일하나, 제8 트랜지스터(M8)에 있어서 제5 노드(N5)의 신호에 응답하여 제4 노드(N4)로 전달되는 신호가 제3 신호(U3)가 아닌 클럭신호(clk)라는 것만 다를 뿐이다. 변환회로(1600)의 동작을 살펴보면 도 12의 변환회로(1100)의 동작 (1)~(6)의 경우와 동일하게 트랜지스터들이 동작을 한다. 이와 같은 도 15의 변환회로(1400)는 변환회로에 입력되는 신호의 종류가 줄어들 뿐만 아니라 변환회로의 개수도 절감할 수 있게 된다. 또한, 도 12의 변환회로(1100)와 같이 도 15의 변환회로(1400)의 제1 내지 제8 트랜지스터(M1~M8)는 모두 통일 타입의 트랜지스터를 사용하는 것이 바람직하며, 따라서 모두 p 채널 트랜지스터 또는 n 채널 트랜지스터로 구현하는 것이 바람직하다.
도 16은 본 발명의 유기발광표시장치로서, 도 4의 제1 주사구동부의 다른 예를 보여주는 도면이고, 도 17은 도 16의 보상회로의 일예를 보여주는 회로도이다.
도면을 참조하여 설명하면, 도 16에 도시된 제1 주사구동부(604)는 변환회로에 클럭신호, 클럭바신호, 및 제1 신호가 인가된다. 제1 변환회로에는 클럭신호(clk)로 제1 제어 신호(E1)가, 클럭바신호(/clk)로 제2 제어 신호(E2)가 인가되며, 제2 변환회로에는 클럭신호(clk)로 제2 제어신호(E2)가, 클럭바신호(/clk)로 제1 제어신호(E1)가 인가된다. 인가되는 신호들에 대해서는, 도면 13을 참조한다.
도 17에 도시된 본 발명의 변환회로(1600)는, 도 12에 도시된 변환회로(1100)와 거의 동일하나, 제8 트랜지스터(M8)에 있어서 제5 노드(N5)의 신호에 응답하여 제4 노드(N4)로 전달되는 신호가 제3 신호(U3)가 아닌 클럭신호(clk)이 며, 또한 제6 트랜지스터(M6)에 있어서 클럭바신호(/clk)에 응답하여 클럭바신호(/clk)가 제5 노드(N5)로 전달되는 것만이 다를 뿐이다. 변환회로(1600)의 동작을 살펴보면 도 12의 변환회로(1100)의 동작 (1)~(6)의 경우와 동일하게 트랜지스터들이 동작을 한다. 이와 같은 도 17의 변환회로(1600)는 변환회로에 입력되는 신호의 종류가 줄어들 뿐만 아니라 변환회로의 개수도 절감할 수 있게 된다. 또한, 도 12의 변환회로(1100)와 같이 도 17의 변환회로(1600)의 제1 내지 제8 트랜지스터(M1~M8)는 모두 통일 타입의 트랜지스터를 사용하는 것이 바람직하며, 따라서 모두 p 채널 트랜지스터 또는 n 채널 트랜지스터로 구현하는 것이 바람직하다.
도 18은 도 16의 보상회로의 다른 예를 보여주는 회로도이다.
도면을 참조하여 설명하면, 도 18에 도시된 본 발명의 변환회로(1800)는, 제1 신호(U1)에 응답하여 제1 전압원(VDD)의 전압을 제1 노드(N2)로 전달하는 제1 트랜지스터(M1)와, 제1 신호(U1)에 응답하여 제1 노드(N1)의 신호를 제2 노드(N2)로 전달하는 제2 트랜지스터(M2)와, 제3 노드(N3)의 신호에 응답하여 제2 전압원(접지단)의 전압을 제3 노드(N3)로 전달하는 제3 트랜지스터(M3)와, 제1 노드(N1) 및 제2 노드(N2) 사이에 전위차를 저장하는 제1 커패시터(C1)와, 제2 노드(N2)의 신호에 응답하여 제2 전압원(접지단)의 전압을 제1 노드(N1)로 전달하는 제4 트랜지스터(M4)와, 클럭바신호(/clk)에 응답하여 클럭바신호(/clk)를 제4 노드(N4)로 전달하는 제5 트랜지스터(M5)와, 제1 신호(U1)에 응답하여 제1 전압원(VDD)의 전압을 제4 노드(N4)에 전달하는 제6 트랜지스터(M6)와, 제4 노드(N4)의 신호에 응답하여 클럭신호(clk)를 제3 노드(N3)로 전달하는 제7 트랜지스터(M7)와, 제3 노드(N3)와 제4 노드(N4)의 전위차를 저장하는 제2 커패시터(C2)를 포함한다. 여기서 제1 노드(N1)의 신호가 변환출력신호, 즉 발광신호가 된다. 도 18의 변환회로(1800)에서의 제1 내지 제7 트랜지스터(M1~M7)는 모두 통일 타입의 트랜지스터를 사용하는 것이 바람직하며, 따라서 모두 p 채널 트랜지스터 또는 n 채널 트랜지스터로 구현하는 것이 바람직하다. 이하에서는 p 채널 트랜지스터로 구현하는 것을 가정하여 기술하기로 한다.
도 13의 신호들을 참조하여 변환회로(1800)의 동작을 이하에서 살펴본다.
(1) 클럭신호(clk), 제1 신호(U1)가 인에이블, 클럭바신호(/clk)는 디스에이블인 경우
제1, 제2 및 제6 트랜지스터(M1,M2,M6)가 턴온되며, 제1 노드(N1)는 디스에이블 레벨이 되나, 제3 노드(N3)는 플로팅 상태가 된다. 따라서 발광신호는 디스에이블 레벨이 된다. 제1 커패시터(C1)에는 디스에이블 레벨이 저장된다.
(2) 클럭바신호(/clk)가 인에이블, 클럭신호(clk), 제1 신호(U1)는 디스에이블인 경우
제5 트랜지스터(M5) 및 제7 트랜지스터(M8)가 턴온되며, 제2 커패시터(C2)에는 클럭바신호(/clk)의 인에이블 레벨과 클럭신호(clk)의 디스에이블 레벨이 저장된다. 제3 노드(N3)의 신호가 디스에이블 레벨이므로, 제3 트랜지스터(M3) 및 제4 트랜지스터(M4)는 턴오프된다. 제1 노드(N1)는 제1 커패시터(C1)에 저장된 디스에이블 레벨이 되며, 따라서 발광신호는 디스에이블 레벨이 된다.
(3) 클럭신호(clk), 제1 신호(U1)가 인에이블, 클럭바신호(/clk)가 디스에이 블인 경우
제1, 제2 및 제6 트랜지스터(M1,M2,M6)가 턴온되며, 제1 노드(N1)는 디스에이블 레벨이 되나, 제3 노드(N3)는 플로팅 상태가 된다. 따라서 발광신호는 디스에이블 레벨이 된다. 제1 커패시터에는 디스에이블 레벨이 저장된다.
(4) 클럭바신호(/clk)가 인에이블, 클럭신호(clk), 제1 신호(U1) 및 제3 신호(U3)는 디스에이블인 경우
상기 (2)와 동일한 동작이 수행된다.
(5) 클럭신호(clk)가 인에이블, 제1 신호(U1) 및 클럭바신호(/clk)는 디스에이블인 경우
제2 커패시터(C2)에 저장된 전위차에 의해, 제7 트랜지스터(M7)가 턴온되며, 제3 노드(N3)는 클럭신호(clk)의 인에이블 레벨이 된다. 이에 의해, 제3 트랜지스터(M3) 및 제4 트랜지스터(M4)가 턴온되며, 제1 노드(N1)는 인에이블 레벨이 되며, 결국 발광신호는 인에이블 레벨이 된다. 제1 커패시터(C2) 양단에는 인에이블 레벨이 저장된다.
이와 같은 도 18의 변환회로(1800)를 이용하여, 발광신호의 디스에이블 레벨의 펄스폭을 자유롭게 조절할 수 있게 된다.
도 19는 본 발명의 유기발광표시장치로서, 도 4의 제2 주사구동부의 일예를 보여주는 도면이고, 도 20은 도 19의 제2 주사 구동부의 신호들의 일예를 보여주는 타이밍도이다.
도면을 참조하여 설명하면, 제2 주사구동부(306)는 복수개의 선택회로(600) 를 포함한다. 선택회로(600)는 입력신호(in), 클럭신호(clk) 및 클럭바신호(/clk)를 입력받아 선택출력신호(out)를 출력한다. 예를 들어, 제1 선택회로는 클럭신호(clk)로 제3 제어신호(E3)가, 클럭바신호(/clk)로 제4 제어신호(E4)가, 입력신호(in)로 선택입력신호(IN2)가 인가되어 제1 선택출력신호(S[1])를 출력한다. 다음에, 제2 선택회로는 클럭신호(clk)로 제4 제어신호(E4)가, 클럭바신호(/clk)로 제3 제어신호(E3)가, 입력신호(in)로 제1 선택출력신호(S[1])가 인가되어 제2 선택출력신호(S[2])를 출력한다. 즉, 클럭 신호(clk) 및 클럭바신호(/clk)로 제3 제어신호(E3) 및 제4 제어신호(E4)가 교호하게 인가된다.
선택회로(600)는 일단, 입력신호(in)가 인에이블, 클럭신호(clk)가 디스에이블(하이), 클럭바신호(/clk)가 인에이블(로우)인 경우에, 디스에이블 레벨인 선택출력신호(out)를 출력하며, 이와 같은 디스에이블 선택출력신호(out) 이후에, 다시 입력신호(in)가 디스에이블, 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블인 경우에, 인에이블 레벨의 선택출력신호(out)를 출력한다. 또한, 입력신호(in)가 디스에이블, 클럭신호(clk)가 디스에이블, 클럭바신호(/clk)가 인에이블인 경우에, 디스에이블 레벨인 선택출력신호(out)를 출력하며, 이와 같은 디스에이블 레벨의 선택출력신호 이후에, 입력신호(in)가 디스에이블, 클럭신호(clk)가 인에이블, 클럭바신호(/clk)가 디스에이블인 경우에, 디스에이블 레벨의 선택출력신호(out)를 출력한다.
이와 같은 동작을 하기 위한, 본 발명의 제2 주사 구동부(306) 내에 구비되는 선택회로(600)는, 도 7의 주사회로와 같다. 따라서 도 19의 선택회로(600) 및 선택회로(600)의 동작에 대한 설명은 생략하기로 한다.
상기한 바와 같은 본 발명의 따르면, 다음과 같은 효과를 얻을 수 있다.
첫째, 유기발광소자를 구동하기 위한 화소회로에, 필요한 신호들을 인가하는 구동부 중 발광신호를 인가하는 제1 주사 구동부를 복수개의 동일 타입의 트랜지스터를 사용한 주사회로 및 변환회로로 구현함으로써, 제조비용을 저감할 수 있게 된다. 나아가, 화소회로에 선택신호를 인가하는 제2 주사 구동부도 복수개의 동일 타입의 트랜지스터를 사용한 선택회로로 구현함으로써, 제조비용을 저감할 수 있게 된다.
둘째, 제1 주사 구동부의 제1 주사회로에 인가되는 주사선택신호의 인에이블 레벨의 펄스폭을 조절함으로써, 변환회로를 거쳐 최종적으로 출력되는 발광신호의 디스에이블 레벨의 펄스폭을 안정적으로 자유롭게 조절할 수 있게 된다.
셋째, 변환회로에 입력되는 신호의 개수를 줄여 제조비용을 저감할 수도 있으며, 또한 변환회로의 개수도 줄일 수 있게 된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (25)

  1. 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 상기 데이터선과 상기 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 상기 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서,
    상기 제1 주사 구동부는 복수의 변환회로를 포함하고,
    상기 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호 내지 제3 신호 및 클럭신호를 입력받아, 변환출력신호를 출력하고, 상기 변환출력신호가 상기 발광신호이며,
    상기 클럭신호, 제1 신호가 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 클럭신호, 제1 신호, 제3 신호는 디스에이블, 상기 제2 신호는 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 클럭신호, 제1 신호, 제3 신호가 인에이블이면 상기 변환출력신호는 디스에이블이며, 상기 제1 신호는 디스에이블, 상기 클럭신호, 제3 신호가 인에이블이면 상기 변환출력신호는 인에이블인 유기발광 표시장치.
  2. 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 상기 데이터선과 상기 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 상기 발광신호를 출력 하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서,
    상기 제1 주사 구동부는 복수의 변환회로를 포함하고,
    상기 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호 내지 제2 신호 및 클럭신호를 입력받아, 변환출력신호를 출력하고, 상기 변환출력신호가 상기 발광신호이며,
    상기 클럭신호, 제1 신호가 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 클럭신호, 제1 신호는 디스에이블, 상기 제2 신호는 인에이블이면 상기 변환출력신호는 디스에이블이며, 상기 제1 신호는 디스에이블, 상기 클럭신호가 인에이블이면 상기 변환출력신호는 인에이블인 유기발광 표시장치.
  3. 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 상기 데이터선과 상기 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 상기 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서,
    상기 제1 주사 구동부는 복수의 변환회로를 포함하고,
    상기 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호, 클럭신호 및 클럭바 신호를 입력받아, 변환출력신호를 출력하고, 상기 변환출력신호가 상기 발광신호이며,
    상기 클럭신호, 제1 신호가 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 클럭신호, 제1 신호는 디스에이블, 상기 클럭바 신호는 인에이블이면 상 기 변환출력신호는 디스에이블이고, 상기 제1 신호는 디스에이블, 상기 클럭신호가 인에이블이면 상기 변환출력신호는 인에이블인 유기발광 표시장치.
  4. 데이터신호, 선택신호 및 발광신호를 각각 전달하는 복수의 데이터선, 복수의 선택주사선, 및 복수의 발광주사선과, 상기 데이터선과 상기 선택주사선에 의해 정의되는 복수의 화소에 각각 형성되는 복수의 화소회로와, 상기 발광신호를 출력하는 제1 주사 구동부를 포함하는 유기발광 표시장치에 있어서,
    상기 제1 주사 구동부는 복수의 변환회로를 포함하고,
    상기 변환회로는, 복수개의 동일 타입의 트랜지스터를 포함하고, 제1 신호, 클럭신호 및 클럭바 신호를 입력받아, 변환출력신호를 출력하고, 상기 변환출력신호가 상기 발광신호이며,
    상기 제1 신호가 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 클럭신호, 제1 신호는 디스에이블, 상기 클럭바 신호는 인에이블이면 상기 변환출력신호는 디스에이블이고, 상기 제1 신호는 디스에이블, 상기 클럭신호가 인에이블이면 상기 변환출력신호는 인에이블인 유기발광 표시장치.
  5. 제1항에 있어서,
    상기 제1 주사 구동부는 복수의 주사회로를 더 포함하고,
    상기 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 상기 주사출력신 호가 상기 주사신호이며,
    상기 입력신호가 인에이블, 상기 클럭신호가 디스에이블인 이후에, 상기 클럭신호가 인에이블이면 상기 주사출력신호는 인에이블이며,
    상기 제1 내지 제3 신호는 상기 복수개의 주사회로로부터 출력되는 주사출력신호들 중 순차적으로 각각 인에이블 구간을 갖는 주사출력신호들인 유기발광 표시장치.
  6. 제2항에 있어서,
    상기 제1 주사 구동부는 복수의 주사회로를 더 포함하고,
    상기 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 상기 주사출력신호가 상기 주사신호이며,
    상기 입력신호가 인에이블, 상기 클럭신호가 디스에이블인 이후에, 상기 클럭신호가 인에이블이면 상기 주사출력신호는 인에이블이며,
    상기 제1 내지 제2 신호는 상기 복수개의 주사회로로부터 출력되는 주사출력신호들 중 순차적으로 각각 인에이블 구간을 갖는 주사출력신호들인 유기발광 표시장치.
  7. 제3항에 있어서,
    상기 제1 주사 구동부는 복수의 주사회로를 더 포함하고,
    상기 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 상기 주사출력신호가 상기 주사신호이며,
    상기 입력신호가 인에이블, 상기 클럭신호가 디스에이블인 이후에, 상기 클럭신호가 인에이블이면 상기 주사출력신호는 인에이블이며,
    상기 제1 신호는 상기 복수개의 주사회로로부터 출력되는 주사출력신호들인 유기발광 표시장치.
  8. 제4항에 있어서,
    상기 제1 주사 구동부는 복수의 주사회로를 더 포함하고,
    상기 주사회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 주사출력신호를 출력하고, 상기 주사출력신호가 상기 주사신호이며,
    상기 입력신호가 인에이블, 상기 클럭신호가 디스에이블인 이후에, 상기 클럭신호가 인에이블이면 상기 주사출력신호는 인에이블이며,
    상기 제1 신호는 상기 복수개의 주사회로로부터 출력되는 주사출력신호들인 유기발광 표시장치.
  9. 제1항에 있어서, 상기 변환회로는,
    상기 클럭신호에 응답하여 상기 제1 신호를 제1 노드로 전달하는 제1 트랜지 스터;
    상기 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터;
    상기 제1 노드의 신호에 응답하여 상기 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터;
    상기 제1 노드의 신호에 응답하여 상기 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터;
    상기 제2 노드와 상기 제3 노드의 전위차를 저장하는 제2 커패시터;
    제4 노드의 신호에 응답하여 제2 전압원의 전압을 상기 제3 노드로 전달하는 제4 트랜지스터;
    상기 제3 노드의 신호에 응답하여 상기 제2 전압원의 전압을 상기 제2 노드로 전달하는 제5 트랜지스터;
    상기 제2 신호에 응답하여 상기 제2 신호를 제5 노드로 전달하는 제6 트랜지스터;
    상기 제1 신호에 응답하여 제1 전압원의 전압을 상기 제5 노드로 전달하는 제7 트랜지스터; 및
    상기 제4 노드와 상기 제5 노드의 전위차를 저장하는 제3 커패시터;
    상기 제5 노드의 신호에 응답하여 상기 제3 신호를 상기 제4 노드에 전달하는 제8 트랜지스터;를 포함하며,
    상기 제2 노드의 신호가 상기 변환출력신호인 유기발광 표시장치.
  10. 제2항에 있어서, 상기 변환회로는,
    상기 클럭신호에 응답하여 상기 제1 신호를 제1 노드로 전달하는 제1 트랜지스터;
    상기 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터;
    상기 제1 노드의 신호에 응답하여 상기 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터;
    상기 제1 노드의 신호에 응답하여 상기 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터;
    상기 제2 노드와 상기 제3 노드의 전위차를 저장하는 제2 커패시터;
    제4 노드의 신호에 응답하여 제2 전압원의 전압을 상기 제3 노드로 전달하는 제4 트랜지스터;
    상기 제3 노드의 신호에 응답하여 상기 제2 전압원의 전압을 상기 제2 노드로 전달하는 제5 트랜지스터;
    상기 제2 신호에 응답하여 상기 제2 신호를 제5 노드로 전달하는 제6 트랜지스터;
    상기 제1 신호에 응답하여 제1 전압원의 전압을 상기 제5 노드로 전달하는 제7 트랜지스터; 및
    상기 제4 노드와 상기 제5 노드의 전위차를 저장하는 제3 커패시터;
    상기 제5 노드의 신호에 응답하여 상기 클럭신호를 상기 제4 노드에 전달하는 제8 트랜지스터;를 포함하며,
    상기 제2 노드의 신호가 상기 변환출력신호인 유기발광 표시장치.
  11. 제3항에 있어서, 상기 변환회로는,
    상기 클럭신호에 응답하여 상기 제1 신호를 제1 노드로 전달하는 제1 트랜지스터;
    상기 제1 노드와 제1 전압원의 전위차를 저장하는 제1 커패시터;
    상기 제1 노드의 신호에 응답하여 상기 제1 전압원의 전압을 제2 노드로 전달하는 제2 트랜지스터;
    상기 제1 노드의 신호에 응답하여 상기 제2 노드의 신호를 제3 노드로 전달하는 제3 트랜지스터;
    상기 제2 노드와 상기 제3 노드의 전위차를 저장하는 제2 커패시터;
    제4 노드의 신호에 응답하여 제2 전압원의 전압을 상기 제3 노드로 전달하는 제4 트랜지스터;
    상기 제3 노드의 신호에 응답하여 상기 제2 전압원의 전압을 상기 제2 노드로 전달하는 제5 트랜지스터;
    상기 클럭바 신호에 응답하여 상기 클럭바 신호를 제5 노드로 전달하는 제6 트랜지스터;
    상기 제1 신호에 응답하여 제1 전압원의 전압을 상기 제5 노드로 전달하는 제7 트랜지스터; 및
    상기 제4 노드와 상기 제5 노드의 전위차를 저장하는 제3 커패시터;
    상기 제5 노드의 신호에 응답하여 상기 클럭신호를 상기 제4 노드에 전달하는 제8 트랜지스터;를 포함하며,
    상기 제2 노드의 신호가 상기 변환출력신호인 유기발광 표시장치.
  12. 제4항에 있어서, 상기 변환회로는,
    상기 제1 신호에 응답하여 상기 제1 전압원의 전압을 제1 노드로 전달하는 제1 트랜지스터;
    상기 제1 신호에 응답하여 상기 제1 노드의 신호를 제2 노드로 전달하는 제2 트랜지스터;
    상기 제1 노드와 상기 제2 노드의 전위차를 저장하는 제1 커패시터;
    제3 노드의 신호에 응답하여 제2 전압원의 전압을 상기 제2 노드로 전달하는 제3 트랜지스터;
    상기 제2 노드의 신호에 응답하여 상기 제2 전압원의 전압을 상기 제1 노드로 전달하는 제4 트랜지스터;
    상기 클럭바 신호에 응답하여 상기 클럭바 신호를 제4 노드로 전달하는 제5 트랜지스터;
    상기 제1 신호에 응답하여 제1 전압원의 전압을 상기 제4 노드로 전달하는 제6 트랜지스터; 및
    상기 제3 노드와 상기 제4 노드의 전위차를 저장하는 제2 커패시터;
    상기 제4 노드의 신호에 응답하여 상기 클럭신호를 상기 제3 노드에 전달하 는 제7 트랜지스터;를 포함하며,
    상기 제1 노드의 신호가 상기 변환출력신호인 유기발광 표시장치.
  13. 제5항 내지 제8항 중 어느 한 항에 있어서, 상기 주사회로는,
    상기 클럭바신호에 응답하여 상기 입력신호를 제5 노드로 전달하는 제11 트랜지스터;
    제5 노드의 신호에 응답하여 상기 클럭신호를 제6 노드로 전달하는 제12 트랜지스터;
    상기 클럭바신호에 응답하여 상기 제2 전압원의 전압을 제7 노드에 전달하는 제13 트랜지스터;
    상기 제5 노드의 신호에 응답하여 상기 클럭바신호를 상기 제7 노드로 전달하는 제14 트랜지스터;
    상기 제7 노드의 신호에 응답하여 상기 제1 전압원의 디스에이블 레벨을 상기 제6 노드에 전달하는 제15 트랜지스터; 및
    상기 제12 트랜지스터의 제어전극과 제1 주전극 사이에 전기적으로 연결되어, 상기 제5 노드의 신호의 인에이블 레벨과 상기 제6 노드의 신호의 디스에이블 전위의 전위차를 충전하는 제3 커패시터;를 포함하는 유기발광 표시장치.
  14. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 유기발광 표시장치는 상기 선택신호를 출력하는 제2 주사 구동부를 더 포함하며,
    상기 제2 주사 구동부는 복수의 선택회로를 포함하고,
    상기 선택회로는, 복수개의 동일타입의 트랜지스터를 포함하고, 입력신호, 클럭신호, 및 클럭바신호를 입력받아, 선택출력신호를 출력하고, 상기 선택출력신호가 상기 선택신호이며,
    상기 입력신호가 인에이블, 상기 클럭신호가 디스에이블인 이후에, 상기 클럭신호가 인에이블이면 상기 선택출력신호는 인에이블인 유기발광 표시장치.
  15. 제14항에 있어서, 상기 선택회로는,
    상기 클럭바신호에 응답하여 상기 입력신호를 제5 노드로 전달하는 제11 트랜지스터;
    제5 노드의 신호에 응답하여 상기 클럭신호를 제6 노드로 전달하는 제12 트랜지스터;
    상기 클럭바신호에 응답하여 상기 제2 전압원의 전압을 제7 노드에 전달하는 제13 트랜지스터;
    상기 제5 노드의 신호에 응답하여 상기 클럭바신호를 상기 제7 노드로 전달하는 제14 트랜지스터;
    상기 제7 노드의 신호에 응답하여 상기 제1 전압원의 디스에이블 레벨을 상기 제6 노드에 전달하는 제15 트랜지스터; 및
    상기 제12 트랜지스터의 제어전극과 제1 주전극 사이에 전기적으로 연결되 어, 상기 제5 노드의 신호의 인에이블 레벨과 상기 제6 노드의 신호의 디스에이블 전위의 전위차를 충전하는 제3 커패시터;를 포함하는 유기발광 표시장치.
  16. 제5항 내지 제9항 중 어느 한 항에 있어서,
    상기 복수의 주사회로 중 제1 주사회로는, 상기 입력신호로 주사입력신호가, 상기 클럭신호로 제1 제어신호가, 상기 클럭바신호로 제2 제어신호가 인가되어, 제1 주사출력신호를 출력하며,
    상기 복수의 주사회로 중 제2 주사회로는, 상기 입력신호로 상기 제1 주사출력신호가, 상기 클럭신호로 제2 제어신호가, 상기 클럭바신호로 제1 제어신호가 인가되어, 제2 주사출력신호를 출력하는 유기발광 표시장치.
  17. 제1항 또는 제2항에 있어서,
    상기 복수의 변환회로 중 제1 변환회로는, 상기 클럭신호로 제1 제어신호가 인가되어, 제1 발광출력신호를 출력하며,
    상기 복수의 주사회로 중 제2 주사회로는, 상기 클럭신호로 제2 제어신호가 인가되어, 제2 발광출력신호를 출력하는 유기발광 표시장치.
  18. 제3항 내지 제4항 중 어느 한 항에 있어서,
    상기 복수의 변환회로 중 제1 변환회로는, 상기 클럭신호로 제1 제어신호가, 상기 클럭바신호로 제2 제어신호가 인가되어, 제1 발광출력신호를 출력하며,
    상기 복수의 주사회로 중 제2 주사회로는, 상기 클럭신호로 상기 제2 제어신호가, 상기 클럭바신호로 상기 제1 제어신호가 인가되어, 제2 발광출력신호를 출력하는 유기발광 표시장치.
  19. 제14항에 있어서,
    상기 복수의 선택회로 중 제1 선택회로는, 상기 입력신호로 선택입력신호가, 상기 클럭신호로 제3 제어신호가, 상기 클럭바신호로 제4 제어신호가 인가되어, 제1 선택출력신호를 출력하며,
    상기 복수의 선택회로 중 제2 선택회로는, 상기 입력신호로 상기 제1 선택출력신호가, 상기 클럭신호로 상기 제2 제어신호가, 상기 클럭바신호로 상기 제1 제어신호가 인가되어, 제2 선택출력신호를 출력하는 유기발광 표시장치.
  20. 제14항에 있어서,
    상기 동일 타입의 트랜지스터는 p 채널 트랜지스터인 유기발광 표시장치.
  21. 제14항에 있어서,
    상기 동일 타입의 트랜지스터는 n 채널 트랜지스터인 유기발광 표시장치.
  22. 제1항 내지 제4항 중 어느 한 항에 있어서, 상기 화소회로는,
    상기 선택신호에 응답하여 데이터신호가 전달되고, 상기 전달된 데이터신호 가 제3 전압으로 저장되고, 상기 발광신호에 의해 상기 제3 전압에 해당하는 구동전류가 전달되며, 상기 구동 전류에 대응하여 빛을 발광하는 유기발광소자를 구동하는 유기발광 표시장치.
  23. 제22항에 있어서, 상기 화소회로는,
    상기 유기발광소자;
    상기 유기발광소자를 발광시키기 위한 상기 구동전류를 공급하는 트랜지스터;
    상기 선택주사선으로부터의 상기 선택신호에 응답하여 상기 데이터선으로부터의 상기 데이터신호를 상기 트랜지스터로 전달하는 제1 스위칭 소자;
    상기 선택신호에 응답하여 상기 트랜지스터를 다이오드 연결하는 제2 스위칭 소자;
    상기 트랜지스터의 제1 주전극과 제어전극 사이에 전기적으로 연결되는 제1 저장소자; 및
    상기 발광주사선으로부터의 발광신호에 응답하여 상기 트랜지스터로부터의 상기 구동전류를 상기 유기발광소자로 전달하는 제3 스위칭 소자를 포함하는 유기발광 표시장치.
  24. 제9 내지 제12항 중 어느 한 항에 있어서,
    상기 발광주사선과 상기 제2 전압원 사이에 부하 커패시터가 더 연결되는 유 기발광표시장치.
  25. 제24항에 있어서,
    상기 제2 전압원은 접지단인 유지발광표시장치.
KR1020060072653A 2006-08-01 2006-08-01 유기발광 표시장치 KR100813839B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060072653A KR100813839B1 (ko) 2006-08-01 2006-08-01 유기발광 표시장치
US11/698,713 US7825881B2 (en) 2006-08-01 2007-01-25 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060072653A KR100813839B1 (ko) 2006-08-01 2006-08-01 유기발광 표시장치

Publications (2)

Publication Number Publication Date
KR20080011915A KR20080011915A (ko) 2008-02-11
KR100813839B1 true KR100813839B1 (ko) 2008-03-17

Family

ID=39028633

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060072653A KR100813839B1 (ko) 2006-08-01 2006-08-01 유기발광 표시장치

Country Status (2)

Country Link
US (1) US7825881B2 (ko)
KR (1) KR100813839B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4300490B2 (ja) 2007-02-21 2009-07-22 ソニー株式会社 表示装置及びその駆動方法と電子機器
KR100865395B1 (ko) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
KR100986862B1 (ko) * 2009-01-29 2010-10-08 삼성모바일디스플레이주식회사 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101142636B1 (ko) * 2009-04-23 2012-05-03 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
US9036766B2 (en) 2012-02-29 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101893167B1 (ko) * 2012-03-23 2018-10-05 삼성디스플레이 주식회사 화소 회로, 이의 구동 방법 및 유기 발광 표시 장치
CN102708819B (zh) * 2012-05-10 2014-08-13 北京京东方光电科技有限公司 一种像素驱动电路及其驱动方法、阵列基板和显示装置
CN104978924B (zh) * 2014-04-10 2017-07-25 上海和辉光电有限公司 发光控制驱动器、发光控制与扫描驱动器及显示装置
CN104537997B (zh) * 2015-01-04 2017-09-22 京东方科技集团股份有限公司 一种像素电路及其驱动方法和显示装置
CN105529000B (zh) * 2016-02-18 2018-01-23 京东方科技集团股份有限公司 信号生成单元、移位寄存器、显示装置及信号生成方法
US10923015B2 (en) 2016-09-23 2021-02-16 Apple Inc. Adaptive emission clocking control for display devices
TWI750563B (zh) * 2019-01-03 2021-12-21 矽創電子股份有限公司 顯示驅動電路
CN112838109A (zh) * 2020-08-28 2021-05-25 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050108433A (ko) * 2004-05-11 2005-11-16 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
KR20050113706A (ko) * 2004-05-25 2005-12-05 삼성에스디아이 주식회사 발광 표시 장치
KR20060073680A (ko) * 2004-12-24 2006-06-28 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
KR20060081582A (ko) * 2005-01-10 2006-07-13 삼성에스디아이 주식회사 발광제어구동부 및 그를 이용한 발광 표시장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW580665B (en) * 2002-04-11 2004-03-21 Au Optronics Corp Driving circuit of display
JP4425574B2 (ja) * 2003-05-16 2010-03-03 株式会社半導体エネルギー研究所 素子基板及び発光装置
KR100667075B1 (ko) * 2005-07-22 2007-01-10 삼성에스디아이 주식회사 주사 구동부 및 이를 포함하는 유기 전계발광 표시장치
KR100666637B1 (ko) * 2005-08-26 2007-01-10 삼성에스디아이 주식회사 유기 전계발광 표시장치의 발광제어 구동장치
TWI291153B (en) * 2005-09-26 2007-12-11 Au Optronics Corp Display panels, driving method thereof and electronic devices using the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050108433A (ko) * 2004-05-11 2005-11-16 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
KR20050113706A (ko) * 2004-05-25 2005-12-05 삼성에스디아이 주식회사 발광 표시 장치
KR20060073680A (ko) * 2004-12-24 2006-06-28 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
KR20060081582A (ko) * 2005-01-10 2006-07-13 삼성에스디아이 주식회사 발광제어구동부 및 그를 이용한 발광 표시장치

Also Published As

Publication number Publication date
US7825881B2 (en) 2010-11-02
US20080030439A1 (en) 2008-02-07
KR20080011915A (ko) 2008-02-11

Similar Documents

Publication Publication Date Title
KR100813839B1 (ko) 유기발광 표시장치
KR100515305B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100536235B1 (ko) 화상 표시 장치 및 그 구동 방법
KR101030002B1 (ko) 화소 회로 및 이를 이용한 유기전계발광 표시 장치
KR100560479B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
JP4197476B2 (ja) 発光表示装置及びその駆動方法並びに画素回路
KR101030004B1 (ko) 화소 회로 및 이를 이용한 유기전계발광 표시 장치
KR100502912B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR102030632B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR100497247B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100673760B1 (ko) 발광 표시장치
KR100599726B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100497246B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
US8907869B2 (en) Organic light emitting display
KR100445435B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR101058107B1 (ko) 화소 회로 및 이를 이용한 유기 발광 표시장치
JP2004029791A (ja) 発光表示装置及びその表示パネルと駆動方法
KR100670129B1 (ko) 화상 표시 장치 및 그 구동 방법
US8665183B2 (en) Pixel driving method of active matrix organic light emitting diode display
KR20050041078A (ko) 화상 표시 패널 및 그 구동 방법
KR100502926B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100670373B1 (ko) 유기발광 표시장치
KR100536237B1 (ko) 발광 표시 장치 및 그 구동 방법
KR100441530B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR100570782B1 (ko) 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130228

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140303

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 13