KR100793341B1 - 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법 - Google Patents

초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법 Download PDF

Info

Publication number
KR100793341B1
KR100793341B1 KR1020020000482A KR20020000482A KR100793341B1 KR 100793341 B1 KR100793341 B1 KR 100793341B1 KR 1020020000482 A KR1020020000482 A KR 1020020000482A KR 20020000482 A KR20020000482 A KR 20020000482A KR 100793341 B1 KR100793341 B1 KR 100793341B1
Authority
KR
South Korea
Prior art keywords
ipc
operator
path
result
response
Prior art date
Application number
KR1020020000482A
Other languages
English (en)
Other versions
KR20030059735A (ko
Inventor
김영일
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020000482A priority Critical patent/KR100793341B1/ko
Publication of KR20030059735A publication Critical patent/KR20030059735A/ko
Application granted granted Critical
Publication of KR100793341B1 publication Critical patent/KR100793341B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5619Network Node Interface, e.g. tandem connections, transit switching
    • H04L2012/5624Path aspects, e.g. path bundling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 초고속 비동기전송모드 교환기에서 각 프로세서와 스위치 모듈간의 IPC 응답 이상 유무를 운용자가 확인하고자 하는 경우 운용자가 명령어만 입력하기만 해도 간단하게 IPC 이상 유무가 확인되도록 하는 초고속 비동기전송모드 교환기의 아이피씨(IPC)를 이용한 프로세서 경로 시험 방법을 제공하기 위한 것으로서, 운용자가 워크스테이션에서 MMC(Man Machine Communication)로 TEST-SWPT-PATH를 입력하고(S10), 프로세서 상태 라이브러리를 검색하여 시험하고자 하는 대상에 대한 처리 블록 리소스가 생성되는지를 판단하여(S20), 처리 블록 리소스가 없으면 에러로 처리하여 운용자에게 출력해주며(S40), 해당 리소스가 있으면 경로 시험 처리 절차에 따라 운용자가 입력한 경로 대상에 대한 IPC 이상 유무에 대한 결과를 요구하여(S30), 그 결과 값이 IPC 이상 유무에 대한 결과에 대한 응답이 완료된 상태인지를 판단하며(S31), S31에서 응답이 완료된 상태이면 정상상태로 처리하여 운용자에게 출력해주고(S32), IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해준다(S33).
IPC, 경로 시험, 프로세서간 통신, 이중화

Description

초고속 비동기전송모드 교환기의 아이피씨를 이용한 프로세서 경로 시험 방법 {Method for testing route of processor using IPC of ATM}
도 1은 프로세서와 스위치 보드간의 이중화된 IPC 경로에 대한 블록도,
도 2는 본 발명의 바람직한 실시예에 따른 아이피씨(IPC)를 이용한 프로세서 경로 시험 방법에 대한 흐름도.
<도면의 주요 부분에 대한 부호 설명>
11 : SMC 12 : ACC/AMC
13 : MSC 14 : MGC
20 : 보드 31, 32 : AIM
40 : SFM
본 발명은 초고속 비동기전송모드 교환기의 IPC 시험 확인 방법에 관한 것으로서, 더욱 상세하게는 프로세서급 장치와 스위치 보드간의 IPC 응답 이상 유무를 간단하게 확인할 수 있도록 하는 초고속 비동기전송모드 교환기의 아이피씨(IPC)를 이용한 프로세서 경로 시험 방법에 관한 것이다.
종래의 한빛 ACE256 교환시스템(ATM 교환기)의 스위치경로 시험 기능은 정합 스위치(ASW : Access Switch)와 연결된 가입자 인터페이스 모듈(SIM : Subscriber Interface Module) 또는 트렁크 인터페이스 모듈(TIM : Trunk Interface Module)로의 경로와 중앙 스위치(CSW : Central Switch)로의 경로를 시험할 수 있었다. 스위치 경로 시험 기능에서는 호 연결 제어 프로세서 (CCCP : Call & Connection Control Processor)에서 프로세서간 통신(IPC: Inter Processor Communication) 셀(cell)을 발생시켜 시험대상 경로로 전송하고, 송신했던 셀이 경로를 통과하여 CCCP로 수신되면 수신한 셀을 송신했던 셀과 비교분석하여 손실 셀수, 에러 셀수 등을 측정하여 해당 경로의 연결상태와 통신상태를 판단할 수 있게 된다.
그러나, 이러한 스위치 경로 시험은 종래의 한빛 ACE64 또는 256 시스템에서는 꼭 필요한 작업이었지만, 새로 개발된 ACE2000시스템은 한 시스템에 유니트 카드가 active/standby로 실장되는 구조이므로 시스템이 안정적이어서 스위치간의 경로시험이나 로컬 경로 시험이 꼭 수행하지 않아도 된다. 이와 같은 이유로 SMC(System Management Module), MGC(Media Gateway Module), ACC(ATM Call controller), AMC(Access Multiplex Controller)등의 프로세서들과 SFM(Switch Fabric Module) 간에 IPC(Inter-Processor Communication)가 끊어질 경우 장애 상태를 파악할 수 없게 되는 문제점이 발생한다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 초고속 비동기전송모드 교환기에서 각 프로세서와 스위치 모듈간의 IPC 응답 이상 유무를 운용자가 확인하고자 하는 경우 운용자가 명령어만 입력하기만 해도 간단하게 IPC 이상 유무가 확인되도록 하는 초고속 비동기전송모드 교환기의 아이피씨(IPC)를 이용한 프로세서 경로 시험 방법을 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명에 따른 초고속 비동기전송모드 교환기의 아이피씨를 이용한 프로세서 경로 시험 방법은 운용자가 스위치 포트 경로 대상 시험 명령어를 입력하는 단계; 프로세서 상태 라이브러리를 검색하여 시험하고자 하는 대상에 대한 처리 블록 리소스가 생성되는지를 비교판단하는 단계; 처리 블록 리소스가 없으면 에러로 처리하여 운용자에게 출력해주는 단계; 해당 리소스가 있으면 경로 시험 처리 절차에 따라 운용자가 입력한 경로 대상에 대한 IPC 이상 유무에 대한 결과를 요구하는 단계; IPC 이상 유무에 대한 결과에 대한 응답이 완료되면 정상상태로 처리하여 운용자에게 출력해주는 단계; 및 IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해주는 단계로 이루어진다.
상기 IPC 이상 유무에 대한 결과에 대한 응답이 없는 경우, 1회 더 IPC 이상 유무에 대한 결과를 요구하는 단계; IPC 이상 유무에 대한 결과에 대한 응답이 완 료되면 정상상태로 처리하여 운용자에게 출력해주는 단계; 및 IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해주는 단계를 더 포함하여 이루어지는 특징이 있다.
이하, 본 발명이 속하는 분야에 통상의 지식을 지닌자가 본 발명을 용이하게 실시할 수 있도록 본 발명의 바람직한 실시 예를 첨부된 도면을 참조하여 상세히 설명한다.
도 1은 프로세서와 스위치 보드간의 이중화된 IPC 경로에 대한 블록도이고, 도 2는 본 발명의 바람직한 실시예에 따른 IPC를 이용한 프로세서 경로 시험 방법에 대한 흐름도이다.
도 1에 도시된 바와 같이, 보드(20)에 탑재된 모든 프로세서들{SMC( System Management Module:11), ACC/AMC(ATM Call controller/Access Multiplex Controller:12), MSC(13), MGC(Media Gateway Module:14)}은 스위치 보드(SFM : Swith Fabric Module:40)와 상호 통신 가능한 연결 경로(AIM:30)를 가지고 있으며, 이때 프로세서와 스위치간의 IPC 경로는 이중화 되어 있다.
위와 같은 연결 채널 상태에서 IPC 응답 시험 기능은 스위치 보드를 경유한 루프백된 신호를 감지하여 IPC 채널의 이상 유무에 대한 정보를 가지게 된다.
이미 감지되어 있는 IPC 채널의 이상 유무는 운용자가 시스템의 이상 유무에 대한 정보 요구시 워크 스테이션 디스플레이 상에 디스플레이 해준다.
도 2에 도시된 바와 같이, 먼저 운용자가 워크스테이션에서 MMC(Man Machine Communication)로 TEST-SWPT-PATH를 입력한다(S10).
프로세서 상태 라이브러리를 검색하여 시험하고자 하는 대상에 대한 처리 블록 리소스가 생성되는지를 판단하여(S20), 처리 블록 리소스가 없으면 에러로 처리하여 운용자에게 출력해준다(S40).
그러나, 해당 리소스가 있으면 경로 시험 처리 절차에 따라 운용자가 입력한 경로 대상에 대한 IPC 이상 유무에 대한 결과를 요구하여(S30), 그 결과 값이 IPC 이상 유무에 대한 결과에 대한 응답이 완료된 상태인지를 판단한다(S31).
S31에서 응답이 완료된 상태이면 정상상태로 처리하여 운용자에게 출력해주고(S32), IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해준다(S33).
실제 IPC 의 이상 유무를 요구할 경우 두 번에 걸쳐서 요구하게 되며, 만일 한번 요구시 응답이 없을 경우 다시 한번 응답을 요구하는 작업을 수행한다.
상기와 같은 방법에 따라 운용자의 MMC 처리 절차는 다음과 같이 이루어진다.
먼저 운용자가 DIS-MP-STS를 입력하면, 현재 시스템에 실장되어 있는 프로세서들이 보인다.
그 실예는 다음과 같다.
[ hmi2:/atm$ ] DIS-MP-STS
M7100 DISPLAY MAIN PROCESSOR STATE
RESULT = OK
INF : MP = MPALL
MP ACT A_STS B_STS LDNG_STS
ACC00 A_SIDE PRC_NORMAL PRC_NORMAL (LD_CMPLT)
SMC A_SIDE PRC_NORMAL PRC_ABNORMAL (LD_CMPLT)
AMC00 A_SIDE PRC_NORMAL PRC_ABNORMAL (LD_CMPLT)
MGC00 A_SIDE PRC_NORMAL PRC_ABNORMAL (LD_CMPLT)
COMPLETED
상기와 같이 프로세서들(ACC, SMA, AMC, MGC)이 보이면 운용자는 TEST-SWPT-PATH 와 파라미터값을 입력하여 현재 각 프로세서들과 스위치간의 IPC 이상 유무를 즉각적으로 파악할 수 있다. 그 실예는 다음과 같다.
1. SMC의 경우
운용자가 TEST-SWPT-PATH SMC,0을 입력하면 워크스테이션 모니터에 다음과 같이 디스플레이된다.
[ hmi2:/atm$ ] TEST-SWPT-PATH SMC,0
2001-11-28 14:19:25 Wed
M7240 TEST SWITCH PORT PATH [ SMC,0 ]
RESULT = OK
MP_TYPE = SMC
MP_NO = 0
NO STATUS NO STATUS
0 NOR 1 ALM
2 ALM 3 ALM
COMPLETED
2. ACC의 경우
운용자가 TEST-SWPT-PATH ACC,0을 입력하면 워크스테이션 모니터에 다음과 같이 디스플레이된다.
[ hmi2:/atm$ ] TEST-SWPT-PATH ACC,0
2001-11-28 14:20:19 Wed
M7240 TEST SWITCH PORT PATH [ ACC,0 ]
RESULT = OK
MP_TYPE = ACC
MP_NO = 0
NO STATUS NO STATUS
0 NOR 1 ALM
2 ALM 3 ALM
COMPLETED
3. AMC의 경우 및 MGC 의 경우도 동일한 방식으로 이루어진다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술되었지만, 본 발명이 속 하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구 범위에 정의된 본 발명의 정신 및 범위를 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
이상 설명한 바와 같이, 본 발명에 따르면 운용자는 MMC 명령어를 통해서 언제든지 손쉽게 상위 프로세서들과 스위치 보드간의 IPC 이상 유무상태를 즉각적으로 확인할 수 있게 되어 시스템을 안정적으로 운용할 수 있도록 도와주는 효과가 있다.

Claims (2)

  1. 운용자로부터 스위치 포트 경로 대상 시험 명령어가 입력되면, 프로세서 상태 라이브러리를 검색하여 시험하고자 하는 대상에 대한 처리 블록 리소스가 생성되는지를 비교판단하는 단계;
    처리 블록 리소스가 없으면 에러로 처리하여 운용자에게 출력하고, 해당 리소스가 있으면 경로 시험 처리 절차에 따라 운용자가 입력한 경로 대상에 대한 IPC 이상 유무에 대한 결과를 요구하는 단계;
    IPC 이상 유무에 대한 결과에 대한 응답이 완료되면 정상상태로 처리하여 운용자에게 출력해주는 단계; 및
    IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해주는 단계로 이루어지는 것을 특징으로 하는 초고속 비동기전송모드 교환기의 아이피씨를 이용한 프로세서 경로 시험 방법.
  2. 제 1항에 있어서, IPC 이상 유무에 대한 결과에 대한 응답이 없는 경우 IPC 이상 유무에 대한 결과를 일정 횟수 요구하는 단계;
    IPC 이상 유무에 대한 결과에 대한 응답이 완료되면 정상상태로 처리하여 운용자에게 출력해주는 단계; 및
    IPC 이상 유무에 대한 결과에 대한 응답이 없을 경우 장애가 발생된 것으로 처리하여 운용자에게 출력해주는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 초고속 비동기전송모드 교환기의 아이피씨를 이용한 프로세서 경로 시험 방법.
KR1020020000482A 2002-01-04 2002-01-04 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법 KR100793341B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020000482A KR100793341B1 (ko) 2002-01-04 2002-01-04 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020000482A KR100793341B1 (ko) 2002-01-04 2002-01-04 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법

Publications (2)

Publication Number Publication Date
KR20030059735A KR20030059735A (ko) 2003-07-10
KR100793341B1 true KR100793341B1 (ko) 2008-01-11

Family

ID=32216985

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020000482A KR100793341B1 (ko) 2002-01-04 2002-01-04 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법

Country Status (1)

Country Link
KR (1) KR100793341B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010058737A (ko) * 1999-12-30 2001-07-06 서평원 운용자 명령어 처리기의 운용자 명령어 다중 제어방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010058737A (ko) * 1999-12-30 2001-07-06 서평원 운용자 명령어 처리기의 운용자 명령어 다중 제어방법

Also Published As

Publication number Publication date
KR20030059735A (ko) 2003-07-10

Similar Documents

Publication Publication Date Title
KR100793341B1 (ko) 초고속 비동기전송모드 교환기의 아이피씨를 이용한프로세서 경로 시험 방법
CN111654547B (zh) 数据传输方法、装置、设备及存储介质
CN100490343C (zh) 一种通讯设备中主备用单元倒换的实现方法和装置
KR100930126B1 (ko) 계측 제어 시스템 및 그 제어 방법
KR960009918B1 (ko) 전전자 교환기의 프로세서간 통신(ipc)을 위한 하드웨어(h/w)경로확인 시험방법
KR100216573B1 (ko) 비동기전달모드 교환기에서의 동적 감시 주기를 이용한 다중 프로세서 상태 관리방법
KR100247423B1 (ko) 입출력 포트 시험 방법
CN112636944B (zh) Olt设备脱网智能诊断方法及系统
KR100258038B1 (ko) 통신망을 이용한 교환기의 원격운용방법
KR100277830B1 (ko) 이동통신 시스템에서 기지국의 이중화 관리 장치 및 그 동작 변경 방법
KR100208268B1 (ko) 전전자 교환기에 있어서 오류 정보 출력 방법
KR20000028319A (ko) 망 관리 시스템에서의 연결관리 시뮬레이션 방법
KR100225735B1 (ko) 전전자교환기의 아이들메시지(idle message) 표시에 의한 테스트제어방법
KR100249859B1 (ko) 차세대지능망 지능형정보제공시스템 지능망응용프로토콜 시험장치
KR100277133B1 (ko) 교환시스템의 중계선 및 루트 정보 검색 방법
KR19980051679A (ko) 전전자 교환기의 공간분할 스위치 경로 시험 장치
KR100323766B1 (ko) 듀얼에이티엠의에이티엠포트운용방법
CN116054934A (zh) 一种利用光路控制olt稳定性自动检测系统、方法及平台
KR100307312B1 (ko) 회선분배장치용통합운용시스템및그방법
KR20000044470A (ko) 에이티엠 교환시스템의 다중 노드간 시험 방법
KR20000020171A (ko) 비동기전달모드 교환시스템에서의 호 자원 및호 처리 데이터감사 방법
KR20000056408A (ko) 통신관리 네트워크 에이전트의 상태 감시 관리 프로세서 및 방법
KR19980050440A (ko) 통신관리망 환경에서 교환기의 보드 탈장/실장 경보 처리 방법
KR20000033346A (ko) 루프백 시험을 이용한 스위치 링크의 장애 메시지 출력 방법
KR20010028126A (ko) 교환기의 프로세서 보드별 크로스 이중화 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131230

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141223

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151229

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161228

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee