KR100791440B1 - 데이터 처리 시스템과 제 1 타입 혹은 제 2 타입의대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법과컴퓨터 판독가능 기록 매체 - Google Patents

데이터 처리 시스템과 제 1 타입 혹은 제 2 타입의대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법과컴퓨터 판독가능 기록 매체 Download PDF

Info

Publication number
KR100791440B1
KR100791440B1 KR1020057009134A KR20057009134A KR100791440B1 KR 100791440 B1 KR100791440 B1 KR 100791440B1 KR 1020057009134 A KR1020057009134 A KR 1020057009134A KR 20057009134 A KR20057009134 A KR 20057009134A KR 100791440 B1 KR100791440 B1 KR 100791440B1
Authority
KR
South Korea
Prior art keywords
hardware unit
type
replaceable hardware
identifier
data processing
Prior art date
Application number
KR1020057009134A
Other languages
English (en)
Other versions
KR20050088294A (ko
Inventor
찰스 에이치 밀리간
유르겐 닥터 프롭스트
Original Assignee
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 인터내셔널 비지네스 머신즈 코포레이션
Publication of KR20050088294A publication Critical patent/KR20050088294A/ko
Application granted granted Critical
Publication of KR100791440B1 publication Critical patent/KR100791440B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Storage Device Security (AREA)
  • Hardware Redundancy (AREA)
  • Stored Programmes (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은 데이터 처리 시스템에서 제 1 타입 혹은 제 2 타입의 대체가능 하드웨어 유닛을 택일적으로 동작시켜 사전결정된 세트의 기능 케이퍼빌리티를 제공하는 방법 및 시스템을 제공하는 것으로, 상기 데이터 처리 시스템은 상기 기능 케이퍼빌리티의 적어도 하나의 서브세트의 인에이블을 선택적이고 전자적으로 가능하게 하도록 구성된다. 먼저, 대체가능 하드웨어 유닛은 데이터 처리 시스템에 제공된다. 다음, 제공된 하드웨어 유닛의 타입이 결정된다. 다음에, 만약 상기 제공된 대체가능 하드웨어 유닛이 제 1 타입이라면, 전자적으로 인에이블될 상기 기능 케이퍼빌리티의 서브세트가 결정되며, 그 후 인에이블된다. 대안으로서, 만약 상기 제공된 대체가능 하드웨어 유닛이 제 2 타입이라면, 상기 제공된 대체가능 하드웨어 유닛의 전체 기능 케이퍼빌리티가 대신 인에이블된다.

Description

데이터 처리 시스템과 제 1 타입 혹은 제 2 타입의 대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법과 컴퓨터 판독가능 기록 매체{METHOD AND SYSTEM FOR ALTERNATIVELY ACTIVATING A REPLACEABLE HARDWARE UNIT}
본 발명은 전반적으로 구성가능한 데이터 처리 시스템에 관한 것이다. 보다 구체적으로 본 발명은 제 1 타입 혹은 제 2 타입의 대체가능 하드웨어 유닛을 택일적으로 동작시켜 데이터 처리 시스템에 사전 결정된 세트의 기능 케이퍼빌리티(functional capabilities)를 제공하는 방법 및 시스템에 관한 것으로, 상기 데이터 처리 시스템은 상기 기능 케이퍼빌리티의 적어도 하나의 서브세트의 인에이블을 선택적이고 전자적으로 가능하게 하도록 구성된다.
현대 컴퓨터의 다수의 모델, 변형물 및 케이퍼빌리티가 고객에게 폭넓은 선택을 제공하지만, 그러한 컴퓨터의 다수의 변형물과 모델을 제조하여 보급할 부수적인 요건은 컴퓨터 제조업자에게는 상당한 부담을 제공하게 된다. 컴퓨터의 기존 모델, 변형가능한 기능적 특성 또는 케이퍼빌리티는 고객의 만족을 유지하기 위해 제조되고 보급되어야만 하는 대량의 상이한 시스템, 세분 조립체(subassembly) 및 컴포넌트를 제공한다. 단일의 컴퓨터 시스템 내에 폭넓은 기능적 특성을 구현하기 위해서 그러한 컴퓨터 시스템 내에서 기능적 특성의 변화가 제안되었는데, 그것은 컴퓨터 시스템을 물리적으로 혹은 기계적으로 조작할 필요가 없도록 하는 것이다. 1995년 3월 7일 출원되고 1996년 9월 3일에 특허등록된 Frank A. Almquist 등에 의한 미국 뉴욕주 아몬크 소재의 인터내셔널 비지네스 머신즈 코포레이션의 미국 특허 제 5,553,144호의 "Method and system for selectively altering data processing system functional characteristics without mechanical manipulation"은 데이터 처리 시스템의 기능적 특성을 물리적 혹은 기계적 조작없이도 선택적으로 변경하는 방법 및 시스템을 개시하고 있다. 데이터 처리 시스템은 먼저 사전 결정된 세트의 기능적 특성을 갖도록 제조된다. 다음에, 기능적 특성 정의를 포함하는 변경가능한 멀티비트 코드는, 먼저 기존의 버스 혹은 로딩이 완료된 이후에 개방될 수도 있는 가용성 링크(fusible link)를 사용하여 데이터 처리 시스템 내의 물리적으로 안전한 비휘발성 메모리 내에 로딩된다. 이 기능적 특성 정의는 전원이 데이터 처리 시스템에 인가될 때마다 비휘발성 메모리로부터 제어 로직 회로의 안전한 부분 내의 넌스캐너블 레지스터(nonscannable register) 내로 로딩되며, 그 후 이 정의는 단지 선택된 하나의 기능적 특성만을 인에이블하도록 사용된다. 다수의 사전로딩된 코드들과 인코딩된 대체의 기능적 특성 정의 중의 하나와 정합하는 보안 코드를 입력하게 되면 대체의 기능적 특성을 선택적으로 인에이블시킬 수 있다. 대체의 기능적 특성 정의는 단 한번의, 요금 별납의 혹은 정규의 스케쥴된 기초로 인에이블될 수 있으며, 가변적인 케이퍼빌리티 데이터 처리 시스템은 이러한 방식으로 다수의 데이터 처리 시스템 모델을 제조하여 보급할 필요없이 단일의 제조된 시스템을 사용하여 구현될 수 있다.
1995년 8월 11일 출원되고 1999년 11월 9일에 등록된 Jurgen Probst에 의한 미국 뉴욕주 아몬크 소재의 인터내셔널 비지네스 머신즈 코포레이션의 미국 특허 제 5,982,899호의 "Method for verifying the configuration the computer system"은 컴퓨터 시스템의 구성을 표현하는 구성 데이터의 검증 방법을 교시한다. 구성 데이터가 저장된 컴퓨터 시스템은 컴퓨터 시스템을 고유하게 식별하는 식별자를 포함한다. 저장된 구성 데이터의 사본은 인코딩 방법을 통해 인코딩되며, 이 인코딩 방법은 식별자를 사용하며, 상기 인코딩된 구성 데이터는 비밀키를 사용하는 암호화 방법을 통해 암호화된다. 이어서, 암호화된 구성 데이터는 공개키를 사용하는 암호해독 방법을 통해 암호해독되어 암호해독된 결과를 생성한다. 암호해독된 결과는 식별자 및 저장된 구성 데이터와 비교하여 디코딩되거나 대안으로서 상기 저장된 구성 데이터는 상기 식별자 및 암호해독된 결과를 비교하여 인코딩될 것이다.
기능적 특성을 변형하기 위해 컴퓨터 시스템의 물리적 혹은 기계적 조작의 필요성을 생략하는 이러한 방법은 I/O 카드, 메모리 카드 및 그래픽 카드와 같은 대체가능 하드웨어 유닛과 관련한 호환성 문제를 초래할 수도 있다.
따라서, 본 발명의 목적은 상이한 타입의 대체가능 하드웨어 유닛을 택일적으로 동작시키는 개선된 방법 및 시스템을 제공하는 것이다.
이러한 본 발명의 목적은 독립 청구항에 개시되는 방법 및 시스템에 의해 달성된다. 본 발명의 다른 이로운 실시예들은 종속 청구항에서 기술되며 아래의 상세한 설명에서 교시된다.
본 발명에 의하면, 데이터 처리 시스템에서 제 1 타입 혹은 제 2 타입의 대체가능 하드웨어 유닛을 택일적으로 동작시켜 사전 결정된 세트의 기능 케이퍼빌리티를 제공하는 방법 및 시스템이 제공되는데, 상기 데이터 처리 시스템은 상기 기능 케이퍼빌리티의 적어도 하나의 서브세트의 인에이블을 선택적이고 전자적으로 가능하도록 구성된다. 최초, 대체가능 하드웨어 유닛은 데이터 처리 시스템에 제공된다. 다음에, 제공되는 대체가능 하드웨어 유닛의 타입이 결정된다. 다음에, 만약 제공되는 대체가능 하드웨어 유닛이 제 1 타입이라면, 전자적으로 인에이블될 기능 케이퍼빌리티의 서브세트가 결정되고 이어서 인에이블된다. 대안으로서, 만약 상기 제공되는 대체가능 하드웨어 유닛이 제 2 타입이라면, 대신에 상기 제공되는 대체가능 하드웨어 유닛의 전체의 기능 케이퍼빌리티가 인에이블된다.
바람직하게도, 상기 제공되는 대체가능 하드웨어 유닛과 상기 타입을 결정하기 위해 기준값과의 비교로부터 식별자가 검색될 수 있다. 그 식별자는 상기 제공되는 대체가능 하드웨어 유닛으로부터 검색되는 특정의 신호 패턴에 의해 형성될 수 있다.
바람직한 실시예에서, 상기 데이터 처리 시스템은 스마트 칩(smart chip)을 비교하며, 전자적으로 인에이블될 상기 서브세트의 기능 케이퍼빌리티를 결정하는 단계는 상기 스마트 칩을 사용하여 수행된다. 대안으로서, 상기 데이터 처리 시스템은 인코딩되고 암호화된 구성 데이터를 포함하며, 전자적으로 인에이블될 상기 서브세트의 기능 케이퍼빌리티는 상기 구성 데이터를 사용하여 수행된다.
본 발명의 전술한 것 뿐만 아니라 부가적인 목적, 특징 및 이점은 아래에서 기술되는 상세한 설명으로부터 명백할 것이다.
본 발명의 신규한 특징은 첨부된 청구범위에 기재된다. 그러나 본 발명은 그 자체뿐만 아니라 바람직한 사용 모드, 다른 목적 및 이점들이 첨부되는 도면과 관련하여 판독될 때 예시적인 실시예의 아래의 상세한 설명을 참조하여 최선으로 이해될 것이다.
도 1은 본 발명에 따른 대체가능 하드웨어 유닛을 포함하는 데이터 처리 시스템을 도시한 개략적인 블럭도로서, 이는 본 발명의 방법을 구현하는데 이용될 수 있다.
도 2는 본 발명의 대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법을 설명하는 플로우챠트이다.
도 1을 참조하면, 본 발명에 따른 대체가능 하드웨어 유닛을 포함하는 데이터 처리 시스템을 도시한 개략적인 블럭도가 개시되는데, 이는 본 발명의 방법을 구현하는데 이용될 수 있다. 이 경우에, 메모리 카드는 대체가능 하드웨어 유닛을 구성한다.
도시된 바와 같이, 데이터 처리 시스템(100)은 당해 분야에서 널리 알려진 방식으로 조작 콘솔(106)에 연결된 컴퓨터(104)를 포함한다. 컴퓨터(104) 내의 수많은 하이 레벨의 컴포넌트는 도 1에 도시되는데, 이는 컴퓨터(104) 내의 메인 전자 저장장치로서 기능하는 메모리 카드를 수용하기 위한 슬롯과 같이 대체가능 하드웨어 유닛(110)을 수용하는 수용부(108)를 포함하며, 또한 중앙 전자장치 복합부(112)가 도시된다. 본 명세서에서 상세하게 설명되는 바와 같이, 중앙 전자장치 복합부(112)는 그의 다양한 기능을 수행하도록 기능하는 다수의 멀티칩 모듈을 포함하거나 혹은 대안으로서 중앙 전자장치 복합부(112)는 수 백만개의 트랜지스터에 해당하는 집적 회로 장치를 포함하는 단일의 고밀도 회로를 포함할 수도 있다. 서비스 프로세서(114)가 제공되며 이는 바람직하게는 조작 콘솔(106)과 중앙 전자장치 복합부(112) 사이에 연결되어 그의 기능부 및 회로에 대한 액세스를 제공한다. 전원 공급부(116) 및 입력/출력 채널(118)은 전형적으로 당업자가 알고 있듯이 그러한 컴퓨터 시스템 내에 제공되기도 한다. 입력/출력 채널(118)은 바람직하게는 다양한 직접 액세스 저장 장치(DASD)(가령, 디스켓 혹은 테이프 저장 장치), 혹은 프린터, 터미널 혹은 유사 장치에 액세스하는데 사용될 수 있다.
다시, 도 1을 참조하면, 중앙 전자장치 복합부(112)의 하이 레벨 세그먼트가 도시된다. 인터내셔널 비지네스 머신즈 코포레이션 시스템/390과 같은 현대의 메인 프레임 컴퓨터에서, 중앙 전자장치 복합부는 전형적으로 4개 이상의 멀티칩 모듈을 포함하는데, 이는 중앙 전자장치 복합부 내의 다양한 기능부를 어드레싱하는 기능을 행한다. 도 1에 도시된 바와 같이, 중앙 전자 장치 복합부(112)는 SC 모듈(122)을 포함하는데, 이는 바람직하게도 컴퓨터(104) 내의 대체가능 유닛(110) 상에서 구현되는 메인 저장장치, 입력/출력 모듈(124) 및 다양한 프로세서들 사이에서 데이터의 흐름을 버퍼링하고 제어하는 기능을 수행한다. 입력/출력 모듈(124)은 바람직하게도 입력/출력 채널(118)과 메인 저장장치 간의 데이터를 당해 기술분야에서 잘 알려진 방식으로 제어하고 버퍼링하는 기능을 행한다. 마찬가지로, B 모듈(126)은 프로세서에 대한 인스트럭션 및 데이터를 버퍼링하고 제어하기 위해 제공되며, CP 모듈(128)은 컴퓨터(104) 내의 인스트럭션을 실행하는 기능을 한다. 당업자가 알고 있듯이, 이러한 멀티칩 모듈(122, 124, 126, 및 128)의 각각은 수천 혹은 수백만개의 트랜지스터를 각기 갖는 수 백개의 집적 회로를 포함할 수 있는 매우 복잡한 전자장치 모듈을 구성한다.
컴퓨터(104)의 메인 저장장치를 형성하는 본 구현예에서의 대체가능 하드웨어 유닛은 제공된 대체가능 하드웨어 유닛의 타입을 결정하기 위한 제어 유닛으로서 기능하기도 하는 서비스 프로세서(114)에 의해 판독될 수 있는 식별자(130)를 유지하기 위한 저장부(storage place)를 포함한다. 식별자(130)는 메모리 카드 상에 제공되는 메모리 제어기 칩의 부분으로서 저장될 수 있다. 대안으로서, 식별자(130)는 중앙 전자장치 복합부(112)로부터 직접 기능적 경로를 통해 검색될 수 있다.
상이한 카드들, 가령 상이한 제조사로부터의 카드들은 상이한 식별자를 가질 수 있다. 본 발명을 구현하기 위해, 카드들, 가령, 동일한 제조사로부터의 카드들 중의 하나의 타입은 바람직하게도 동일한 식별자를 가질 수 있다는 것이 확인된다. 제어 유닛, 즉 서비스 프로세서(114)는 상기 식별자를 판독할 수가 있다. 보다 높은 보안을 제공하기 위해, 상기 제어 유닛은 대안으로서 중앙 전자장치 복합부 내에 구현될 수 있으며, 상기 식별자는 기능적 경로를 통해 판독될 수 있다.
대체가능 하드웨어 유닛(110)은 각각의 하드웨어 유닛(110)이 특히 상기 특징을 제공하도록 채택된다면, 택일적으로 그리고 전자적으로 인에이블될 수 있는 다수의 기능 케이퍼빌리티, 즉 제 1 기능 케이퍼빌리티(132)와 제 2 기능 케이퍼빌리티(134)를 포함할 수 있다. 그러나, 본 발명은 바람직하게도 컴퓨터(104)와 함께 사용하기에 호환가능한 대체가능 하드웨어 유닛을 사용가능하게 하지만, 대체가능 하드웨어 유닛들에는 부분적으로 인에이블되는 기능 케이퍼빌리티의 특징부가 탑재되지는 않는다. 기능 케이퍼빌리티는, 메모리 카드의 경우에 개별적으로 동작될 수 있는 다수의 메모리 부분에 의해 형성될 수 있다. 환언하면, 제 1 기능 케이퍼빌리티(132)는 제 1 메모리 부분을 구현할 수 있으며, 제 2 기능 케이퍼빌리티(134)는 제 2 메모리 부분을 구현할 수 있는데 이들은 독립적으로 동작될 수 있다.
대체가능 하드웨어 유닛의 제공된 기능 케이퍼빌리티를 정확하게 동작시키기 위해, 서비스 프로세서(114)에 의해 형성되는 제어 유닛은 구성 데이터(136)를 액세스하도록 구성된다. 이 구성 데이터(136)는 인코딩된 형태로 데이터 저장장치 내에 유지될 수 있다.
도 2를 참조하면, 본 발명에 따른 대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법을 블럭 200에서 개시하는 플로우챠트가 도시된다. 이상적으로는 대체가능 하드웨어 유닛이 제공된다(블럭 202). 즉, 메모리 카드는 컴퓨터 시스템의 각각의 메모리 카드 슬롯 내에 삽입될 수 있다. 컴퓨터 시스템의 기동시 혹은 그 동작 동안의 임의의 시점에, 하드웨어 유닛의 타입이 결정된다(블럭 204). 전술한 바와 같이, 대체가능 하드웨어 유닛의 타입은 그 유닛의 제조사 및/또는 다른 특징에 따라 달라질 수 있다.
대체가능 하드웨어 유닛의 타입은 그 유닛에 의해 제공되는 기능 케이퍼빌리티의 서브세트의 인에이블을 선택적이고 전자적으로 가능하게하는 제 1 타입과, 그러한 특징을 가능하게 하지 않는 대체가능 하드웨어 유닛의 제 2 타입을 구별할 수가 있다. 그러나, 상기 타입은 바람직하게도 식별자, 가령 상기 대체가능 하드웨어 유닛으로부터 검색되는 특정의 신호 패턴에 의해 형성되는 식별자를 판독함으로써 결정된다.
상기 타입의 추정(블럭 206)이 만약 제 2 타입의 대체가능 하드웨어 카드로 결정되었다면 블럭 208로 진행하고, 만약 제 1 타입의 대체가능 하드웨어 카드로 결정되었다면 블럭 210으로 진행한다. 제 1 그룹의 식별자는 제 1 타입에 대응하며, 제 1 그룹의 식별자와는 상이한 제 2 그룹의 식별자는 제 2 타입에 대응할 수 있다는 것이 확인된다.
제 2 타입의 모든 대체가능 하드웨어에 대해 전체의 기능을 인에이블시킨다(블럭 208). 그러나, 제 1 타입의 모든 대체가능 하드웨어에 대해서는 대체가능 하드웨어의 어떠한 기능 케이퍼빌리티가 인에이블될 것인지가 결정된다. 이것은 가령 본 명세서에서 참조로 인용되는 미국 특허 제 5,553,144호 혹은 제 5,982,899호에 기술되는 바와 같이 행해질 것이다.
미국 특허 제 5,553,144호에 의하면, 데이터 처리 시스템은 먼저 사전 결정된 세트의 기능 특성을 가지도록 제조된다. 기능적 특성 정의를 포함하는 멀티비트 변경가능 코드(multibit alterable code)는 최초에 기존의 버스, 혹은 로딩이 완료된 이후에 개방될 수 있는 가용성 링크를 사용함으로써 데이터 처리 시스템 내의 물리적으로 안전한 비휘발성 메모리에 로딩된다. 기능적 특성 정의는 전원이 데이터 처리 시스템으로 인가될 때마다 비휘발성 메모리로부터 중앙 로직 회로의 안전한 부분 내의 넌스캐너블 레지스터 내로 로딩되고 그 후에 상기 정의가 사용되어 선택된 기능적 특성만이 인에이블된다. 다수의 사전로딩된 코드들과 인코딩된 대체의 기능적 특성 정의 중의 하나와 정합하는 보안 코드를 입력하게 되면 대체의 기능적 특성을 선택적으로 인에이블시킬 수 있다. 대체의 기능적 특성 정의는 단 한번의, 요금 별납의 혹은 정규의 스케쥴된 기초로 인에이블될 수 있으며, 가변적인 케이퍼빌리티 데이터 처리 시스템은 이러한 방식으로 다수의 데이터 처리 시스템 모델을 제조하여 보급할 필요없이 단일의 제조된 시스템을 사용하여 구현될 수 있다.
대안으로서, 이러한 기능은 미국 특허 제 5,982,899호의 교시에 의해 구현될 수 있으며, 이에 의하면 컴퓨터 시스템의 구성의 표현이 되는 데이터는 컴퓨터 시스템의 제조시에 암호화된다. 제조시 컴퓨터 시스템 혹은 그의 컴포넌트에 할당 되는 식별자를 사용하여 이를 수행한다. 컴퓨터 시스템의 제조사는 단지 인코딩된 데이터의 암호화를 위해 사용되는 비밀키만을 알고 있다. RSA 암호체계는 바람직하게도 인코딩된 데이터의 암호화를 위해 사용된다. 식별자에 의한 그 데이터의 인코딩을 위해, 상기 식별자는 가령 간단히 상기 데이터에 부가될 수 있다. 디코딩을 위해 식별자는 나중에 인코딩된 데이터로부터 차감된다. 또한 DES 방법이 사용될 수 있으며, 이를 통해 컴퓨터 시스템의 식별자는 비밀키로서 사용된다.
암호화 데이터는 컴퓨터 시스템의 임의의 종류의 저장 장치, 가령 EPROM 혹은 디스켓 상에 저장될 수 있다. 암호화된 데이터는 제조시에 컴퓨터 시스템 내에 사전에 저장될 수 있다. 그러나, 컴퓨터 시스템이 이미 고객에 장착된 경우에 그 암화화된 데이터를 전화선, ISDN 혹은 통신 수단을 통해 컴퓨터 시스템으로 전송할 수가 있다.
일단 암호화된 데이터가 컴퓨터 시스템의 저장 장치 상에 저장된다면, 그 암호화된 데이터는 구성을 검증하기 위해 사용된다. 이러한 것은 컴퓨터 시스템을 허가받지 않은 구성 변경으로부터 보호하는 기능을 한다. 이러한 것은 기술적 이유에 대한 요건일 수 있거나 컴퓨터 시스템의 제조사에 대한 자산 보호로서 기능할 수 있다. 구성을 검증하는 제 1 단계는 암호화된 데이터를 수신하는 것이다. 이는 컴퓨터 시스템의 저장장치로부터 암호화된 데이터를 판독함으로써 달성되는데, 이 컴퓨터 시스템 상에서 암호화된 데이터는 제조시 혹은 제조사로부터 직접 통신 링크를 통해 암호화 데이터를 수신할 시에 저장되었다. 그 후, 암호화된 데이터는 바람직하게는 RSA 암호체계의 공개키를 사용하여 암호해독된다. 이러한 것은 디코딩된 데이터를 발생시키는데, 이는 식별자에 의해 인코딩된다. 이 식별자는 컴퓨터 시스템에서, 바람직하게는 전자적으로 판독가능한 형태로 이용가능하다.
또다른 식별자를 갖는 또다른 컴퓨터 시스템으로부터 컴퓨터 시스템의 클로닝(cloning)을 방지하기 위해, 상기 식별자는 불변해야 한다. 만약 비밀키 및 공개키가 정합하고 데이터의 인코딩 및 디코딩을 위해 동일한 식별자가 사용된다면, 이는 제조시에 저장된 컴퓨터 시스템의 구성을 표현하는 데이터를 산출한다. 컴퓨터 시스템의 구성 데이터는 또한 인코딩되지 않은 형태로 컴퓨터 시스템의 저장 장치 상에 저장된다. 이러한 구성 데이터는 디코딩된 데이터와 비교된다. 디코딩된 데이터와 인코딩되지 않은 구성 데이터 간에 정합이 존재한다면, 이는 고객이 컴퓨터 시스템의 구성을 사용할 권한을 부여받은 것을 의미한다.
바람직하게도, 이러한 구성을 검증하는 방법은 컴퓨터 시스템이 부팅될 때마다 마이크로코드로 수행된다. 대안으로서, 컴퓨터 시스템 내에 인코딩된 형태로 저장된 구성 데이터를 인코딩할 수 있으며 상기 인코딩된 데이터와 상기 인코딩된 구성 데이터를 비교할 수가 있다.
최종으로, 상기 방법이 종료하기 전에(블럭 214), 메모리 카드 상에 제공되는 메모리의 양과 같이 기능 케이퍼빌리티의 결정된 서브세트가 인에이블된다(블럭 212).
본 발명은 하드웨어, 소프트웨어, 혹은 이들의 조합으로 구현될 수 있다. 임의의 종류의 컴퓨터 시스템, 즉 본 명세서에 기술되는 방법을 수행하기 위해 채 택되는 다른 장치가 적합하다. 전형적인 하드웨어와 소프트웨어의 조합은 로딩되어 실행될 경우 본 발명의 방법을 수행하기 위해 컴퓨터 시스템을 제어하는 컴퓨터 프로그램을 갖는 범용의 컴퓨터 시스템일 수 있다. 본 발명은 컴퓨터 프로그램 제품으로 구현될 수 있으며, 이는 기술된 방법의 구현을 인에이블하는 모든 특징을 포함하며, 컴퓨터 시스템에 로딩될 경우 그 방법을 수행할 수가 있다.
본 발명의 문맥에서 컴퓨터 프로그램 수단 혹은 컴퓨터 프로그램은 정보 처리 기능을 갖는 시스템이 직접 특정의 기능을 수행하거나 다음의 즉 (a) 또다른 언어, 코드 혹은 표기로의 변환과 (b) 상이한 재료 형태의 재생의 모두 혹은 하나를 경과한 후에 특정의 기능을 수행하도록 하는 인스트럭션 세트의 임의의 언어, 코드 혹은 표기에서의 임의의 표현을 의미한다.

Claims (18)

  1. 데이터 처리 시스템 (100) 에서 제 1 타입 또는 제 2 타입의 대체가능 하드웨어 유닛 (110) 을 택일적으로 동작시키는 방법으로서,
    상기 제 1 타입 및 제 2 타입의 상기 하드웨어 유닛은 사전결정된 기능 케이퍼빌리티 (132, 134) 세트를 제공하고, 상기 데이터 처리 시스템은 상기 제 1 타입의 상기 기능 케이퍼빌리티의 적어도 하나의 서브세트를 인에이블시키고 상기 제 2 타입의 전체 기능을 인에이블시키는 것을 전자적이고 선택적으로 가능하게 하도록 구성되며, 상기 데이터 처리 시스템은 인코딩되고 암호화된 구성 데이터를 포함하고,
    상기 방법은,
    제공된 대체가능 하드웨어 유닛 (110) 으로부터 기능적 경로를 통하여 식별자를 검색하고 식별자와 기준값을 비교하므로써, 상기 제공된 대체가능 하드웨어 유닛 (110) 의 타입을 결정하는 단계로서, 상기 제 1 타입의 하드웨어 유닛에 포함된 상기 식별자는 불변하는, 대체가능 하드웨어 유닛의 타입을 결정하는 단계와,
    상기 제공된 대체가능 하드웨어 유닛이 상기 제 1 타입이라면, 상기 구성 데이터 (136) 을 이용하여 전자적으로 인에이블될 기능 케이퍼빌리티 (132, 134) 의 서브세트를 결정하고, 기능 케이퍼빌리티의 상기 결정된 서브세트를 전자적으로 인에이블시키는 단계와,
    상기 제공된 대체가능 하드웨어 유닛이 상기 제 2 타입이라면, 상기 제공된 대체가능 하드웨어 유닛 (110) 의 전체 기능 케이퍼빌리티 (132, 134) 를 인에이블시키는 단계를 포함하는,
    대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 식별자는 상기 제공된 대체가능 하드웨어 유닛으로부터 검색된 특정 신호 패턴에 의해 형성되는,
    대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법.
  4. 제 1 항 또는 제 3 항에 있어서,
    상기 대체가능 하드웨어 유닛 (100) 은 메모리 카드에 의해 형성되는,
    대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법.
  5. 제 4 항에 있어서,
    상기 메모리 카드는 메모리 제어기 칩을 포함하며,
    상기 식별자는 서비스 프로세서에 의해 판독되는,
    대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법.
  6. 삭제
  7. 삭제
  8. 사전 결정된 기능 케이퍼빌리티 (132, 134) 세트를 제공하는 제 1 타입 및 제 2 타입의 하드웨어 유닛 (110) 을 구비하는 데이터 처리 시스템으로서,
    상기 데이터 처리 시스템은 상기 제 1 타입의 상기 기능 케이퍼빌리티의 적어도 하나의 서브세트를 인에이블시키고 상기 제 2 타입의 상기 기능 케이퍼빌리티를 전체적으로 인에이블시키는 것을 전자적이고 선택적으로 가능하게 하도록 구성되며,
    상기 시스템은,
    인코딩되고 암호화된 구성 데이터 (136) 를 포함하는 저장 장치와,
    제공된 대체가능 하드웨어 유닛으로부터 기능적 경로를 통하여 식별자를 검색하고 식별자와 기준값을 비교하므로써, 상기 제공된 대체가능 하드웨어 유닛의 타입을 결정하는 제어 유닛 (114) 을 포함하며,
    상기 제 1 타입의 하드웨어 유닛에 포함된 상기 식별자는 불변하며,
    상기 제어 유닛은, 상기 제공된 대체가능 하드웨어 유닛이 상기 제 1 타입이라면, 상기 저장 장치에 저장된 상기 구성 데이터를 이용하여 전자적으로 인에이블될 기능 케이퍼빌리티의 서브세트를 결정하고, 기능 케이퍼빌리티의 상기 결정된 서브세트를 전자적으로 인에이블시키고, 상기 제공된 대체가능 하드웨어 유닛이 상기 제 2 타입이라면, 상기 제공된 대체가능 하드웨어 유닛 (110) 의 전체 기능 케이퍼빌리티 (132, 134) 를 인에이블시키는,
    데이터 처리 시스템.
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 제 1 항 또는 제 3 항의 방법을 컴퓨터가 수행하도록 하는 컴퓨터 프로그램을 구비한 컴퓨터 판독가능 기록 매체.
  16. 제 8 항에 있어서,
    상기 식별자는 특정 신호 패턴에 의해 형성되는,
    데이터 처리 시스템.
  17. 제 8 항 또는 제 16 항에 있어서,
    대체가능 하드웨어 유닛을 수용하는 부분은 메모리 카드를 수용하는 슬롯에 의해 형성되는,
    데이터 처리 시스템.
  18. 제 8 항에 있어서,
    상기 제어 유닛은 외부 메모리 카드 상에 위치하는 메모리 제어 칩과 통신하도록 구성되며, 상기 외부 메모리 카드는 수용부에 존재하여 상기 식별자를 수신하는,
    데이터 처리 시스템.
KR1020057009134A 2002-12-20 2003-11-21 데이터 처리 시스템과 제 1 타입 혹은 제 2 타입의대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법과컴퓨터 판독가능 기록 매체 KR100791440B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02102851.9 2002-12-20
EP02102851 2002-12-20

Publications (2)

Publication Number Publication Date
KR20050088294A KR20050088294A (ko) 2005-09-05
KR100791440B1 true KR100791440B1 (ko) 2008-01-04

Family

ID=32668893

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057009134A KR100791440B1 (ko) 2002-12-20 2003-11-21 데이터 처리 시스템과 제 1 타입 혹은 제 2 타입의대체가능 하드웨어 유닛을 택일적으로 동작시키는 방법과컴퓨터 판독가능 기록 매체

Country Status (11)

Country Link
US (1) US8041938B2 (ko)
JP (1) JP4478580B2 (ko)
KR (1) KR100791440B1 (ko)
CN (1) CN1332317C (ko)
AT (1) ATE372549T1 (ko)
AU (1) AU2003292065A1 (ko)
BR (1) BR0317588A (ko)
CA (1) CA2505606C (ko)
DE (1) DE60316183T2 (ko)
IL (1) IL169261A0 (ko)
WO (1) WO2004057477A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1573552B1 (en) 2002-12-20 2007-09-05 International Business Machines Corporation Method and system for alternatively activating a replaceable hardware unit
WO2004057477A1 (en) 2002-12-20 2004-07-08 International Business Machines Corporation Method and system for alternatively activating a replaceable hardware unit
CN101223508B (zh) 2005-07-12 2010-05-26 国际商业机器公司 数据处理系统中重新配置功能性能力的方法和系统
US8104296B2 (en) 2007-03-02 2012-01-31 Westport Power Inc. Storage tank for a cryogenic fluid with a partitioned cryogen space
CN109318911B (zh) * 2017-12-20 2020-05-29 中车长春轨道客车股份有限公司 一种列车双控制单元之间的轮换方法、系统及列车

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5553144A (en) * 1993-03-11 1996-09-03 International Business Machines Corporation Method and system for selectively altering data processing system functional characteristics without mechanical manipulation
US5598577A (en) * 1991-12-26 1997-01-28 Dell Usa, L.P. Computer system with automatic drive model ID recognition and drive type adaptation

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5982899A (en) * 1995-08-11 1999-11-09 International Business Machines Corporation Method for verifying the configuration the computer system
US6721817B1 (en) * 1997-01-21 2004-04-13 Dell Usa, L.P. Original equipment manufacturer identification for configurable electronic hardware
US6820157B1 (en) * 1998-06-30 2004-11-16 International Business Machines Corporation Apparatus, program product and method of replacing failed hardware device through concurrent maintenance operation
JP2000238688A (ja) 1999-02-19 2000-09-05 Yamaha Motor Co Ltd 雪上車
US6725346B1 (en) * 2000-04-04 2004-04-20 Motorola, Inc. Method and apparatus for overlaying memory in a data processing system
JP3927761B2 (ja) * 2000-07-31 2007-06-13 株式会社ソニー・コンピュータエンタテインメント 電子機器通信システム、および電子機器の通信方法
US20020108009A1 (en) * 2000-12-29 2002-08-08 Michele Borgatti Electronic system having modular expansion function facilities
JP4370063B2 (ja) * 2001-06-27 2009-11-25 富士通マイクロエレクトロニクス株式会社 半導体記憶装置の制御装置および半導体記憶装置の制御方法
US6965949B1 (en) * 2001-09-06 2005-11-15 Dell Products L.P. Computing system and method for accessing a computer-readable medium device
US6993643B2 (en) * 2001-12-03 2006-01-31 International Business Machines Corporation Method and system of dynamic video driver selection on a bootable CD via symbolic links
WO2004057477A1 (en) 2002-12-20 2004-07-08 International Business Machines Corporation Method and system for alternatively activating a replaceable hardware unit
EP1573552B1 (en) * 2002-12-20 2007-09-05 International Business Machines Corporation Method and system for alternatively activating a replaceable hardware unit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5598577A (en) * 1991-12-26 1997-01-28 Dell Usa, L.P. Computer system with automatic drive model ID recognition and drive type adaptation
US5553144A (en) * 1993-03-11 1996-09-03 International Business Machines Corporation Method and system for selectively altering data processing system functional characteristics without mechanical manipulation

Also Published As

Publication number Publication date
US8041938B2 (en) 2011-10-18
KR20050088294A (ko) 2005-09-05
DE60316183T2 (de) 2008-06-05
AU2003292065A1 (en) 2004-07-14
ATE372549T1 (de) 2007-09-15
CN1692337A (zh) 2005-11-02
DE60316183D1 (de) 2007-10-18
CN1332317C (zh) 2007-08-15
CA2505606A1 (en) 2004-07-08
US20090094480A1 (en) 2009-04-09
CA2505606C (en) 2009-07-07
WO2004057477A1 (en) 2004-07-08
JP2006510971A (ja) 2006-03-30
BR0317588A (pt) 2005-11-22
IL169261A0 (en) 2007-07-04
JP4478580B2 (ja) 2010-06-09

Similar Documents

Publication Publication Date Title
US5982899A (en) Method for verifying the configuration the computer system
US5365587A (en) Self modifying access code for altering capabilities
US9117095B2 (en) Data security for digital data storage
US7861094B2 (en) Data security for digital data storage
EP0821508B1 (en) Cryptographic unit touch point logic
US20020099950A1 (en) Method of maintaining integrity of an instruction or data set
US20080082828A1 (en) Circuit arrangement and method for starting up a circuit arrangement
US20060289658A1 (en) Processor circuit and method of allocating a logic chip to a memory chip
JP2010134933A (ja) Icカードのための鍵配送ユニット
WO1999038078A1 (en) Storage device, encrypting/decrypting device, and method for accessing nonvolatile memory
EP2115655A1 (en) Virtual secure on-chip one time programming
CN102105883A (zh) 电子装置以及电子装置的软件或固件更新的方法
JP2004104539A (ja) メモリカード
JP2001513929A (ja) 電子的なデータ処理装置およびシステム
EP3721577A1 (en) Improvements in and relating to remote authentication devices
US8041938B2 (en) Alternatively activating a replaceable hardware unit
US7464260B2 (en) Method for alternatively activating a replaceable hardware unit
US20100077230A1 (en) Protecting a programmable memory against unauthorized modification
US7299366B2 (en) Secure software customization for smartcard
CN101465726B (zh) 用于秘钥的反破解方法及执行此方法的控制器与储存装置
US20220317184A1 (en) Secured debug
KR100852199B1 (ko) 운영시스템의 불법 복제를 방지할 수 있는 낸드 플래시 모듈의 제조 방법 및 낸드 플래시 모듈을 포함하는 컴퓨터 시스템
EP2334005A1 (en) Integrated circuit and method of producing same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20101109

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee