KR100761830B1 - 이중 차동 전송 시스템 및 방법 - Google Patents

이중 차동 전송 시스템 및 방법 Download PDF

Info

Publication number
KR100761830B1
KR100761830B1 KR1020050131887A KR20050131887A KR100761830B1 KR 100761830 B1 KR100761830 B1 KR 100761830B1 KR 1020050131887 A KR1020050131887 A KR 1020050131887A KR 20050131887 A KR20050131887 A KR 20050131887A KR 100761830 B1 KR100761830 B1 KR 100761830B1
Authority
KR
South Korea
Prior art keywords
transmission line
voltage
level
transmission
state
Prior art date
Application number
KR1020050131887A
Other languages
English (en)
Other versions
KR20070069586A (ko
Inventor
김종훈
장영찬
이재준
박광수
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050131887A priority Critical patent/KR100761830B1/ko
Priority to US11/645,605 priority patent/US7671632B2/en
Priority to CNA2006101567236A priority patent/CN1992545A/zh
Publication of KR20070069586A publication Critical patent/KR20070069586A/ko
Application granted granted Critical
Publication of KR100761830B1 publication Critical patent/KR100761830B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Dc Digital Transmission (AREA)

Abstract

이중 차동 전송 시스템 및 방법이 개시된다. 본 발명의 실시예에 따른 전송 시스템는 2비트 데이터를 전송하며, 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비한다. 상기 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송한다. 본 발명의 실시예에 따른 전송 시스템는 적은 수의 전송선을 사용하여 차동 신호를 전송하므로, 동일한 공간에서 더 많은 신호를 전송 할 수 있는 장점이 있다.
이중 차동, 전송선

Description

이중 차동 전송 시스템 및 방법{Double differential transmission device and method therefore}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 단일 전송 방식의 전송선 구조와 구동회로를 나타내는 도면이다.
도 2는 차동 전송 방식의 전송선 구조와 구동회로를 나타내는 도면이다.
도 3은 본 발명의 실시예에 따른 이중 차동 전송 시스템에 사용되는 전송선의 구조를 나타내는 도면이다.
도 4는 본 발명의 실시예에 따른 이중 차동 전송 시스템을 나타내는 도면이다.
도 5는 도 4의 수신부로 사용될 수 있는 다른 회로를 나타내는 도면이다.
도 6은 가드 선이 포함되는 경우 단일 전송 방식 및 차동 전송 방식의 전송선 구조와 본 발명의 실시예에 따른 전송선 구조를 비교하기 위한 도면이다.
도 7은 10 비트의 데이터를 전송하는 경우, 차동 전송 방식과 본 발명의 실시예에 따른 전송 방식을 비교하기 위한 도면이다.
신호 전송 시스템 및 방법에 관한 것으로서, 특히 전송선들 사이의 전압 차이에 따른 전계 방향을 이용하여 차동 신호를 전송하는 시스템 및 방법에 관한 것이다.
반도체 시스템 등의 내부 회로 블록들 또는 로직 블록들 사이에서는 정보의 통신이 이루어지며, 정보의 통신은 복수의 데이터들 또는 복수의 비트들이 동시에 전송됨으로써 수행된다.
복수의 데이터 또는 복수의 비트들을 전송하는 경우, 전송선 또한 복수개가 필요하다. 복수의 전송선을 이용하여 복수의 데이터를 전송하는 방식으로 단일 전송 방식과 차동 전송 방식이 있다.
도 1의 (a)는 단일 전송 방식의 전송선 구조이고, 도 1의 (b)는 단일전송 방식의 구동회로의 일 실시예이다. 도 1의 (a)에 도시된 바와 같이, 단일 전송 방식은 하나의 전송선(110)을 이용하여 하나의 데이터를 전송한다. 예를 들어, 2 비트의 데이터를 전송하는 경우, 단일 전송 방식에서는 2 개의 전송선이 필요하다.
단일 전송 방식의 전송선 구조(100)는 전송선(110) 아래에 접지선(130)을 더 구비할 수 있다. 한편, 도 1의 (b)에 도시된 바와 같이 단일 전송 방식의 구동회로는 인버터를 사용할 수 있다.
반도체 시스템 등의 성능이 향상됨에 따라 회로 블록들 사이에서 고주파 신호들이 전송되는데, 단일 전송 방식은 고주파 신호의 전송 특성이 상대적으로 저하되는 문제점이 있다. 따라서 현재에는 고주파 신호의 전송 특성이 상대적으로 우수 한 차동 전송 방식이 널리 이용된다.
도 2의 (a)는 차동 전송 방식의 전송선 구조이고, 도 2의 (b)는 차동 전송 방식의 구동회로의 일 실시예이다. 도 2의 (a)에 도시된 바와 같이, 차동 전송 방식은 2개의 전송선들(211, 213)을 이용하여 하나의 데이터를 전송한다. 예를 들어, 2 비트의 데이터를 전송하는 경우, 차동 전송 방식에서는 4 개의 전송선이 필요하다.
차동 전송 방식의 전송선 구조(200)는 전송선들(211, 213) 아래에 접지선(230)을 더 구비할 수 있다. 한편, 도 2의 (b)에 도시된 바와 같이 차동 전송 방식의 구동회로는 차동 증폭 회로를 사용할 수 있다.
차동 전송 방식은 고주파 신호의 전송 특성이 우수한 장점이 있으나, 전송되는 신호의 수의 2배의 전송선을 사용하기 때문에 공간을 많이 차지하는 문제점이 있다.
따라서 고주파 신호의 전송 특성이 우수하면서 공간을 비교적 적게 차지하는 전송 방식, 즉 전송선을 적게 사용하면서 차동 신호를 전송할 수 있는 방식이 제안될 필요가 있다. 예를 들어, 차동 전송 방식을 사용하면서도 2 개의 신호를 3개의 전송선을 이용하여 전송하는 방식이 제안된다면, 동일한 공간에서 고주파 신호 전송 특성이 우수한 차동 신호를 더 많이 전송할 수 있을 것이다.
본 발명이 이루고자하는 기술적 과제는 전송선들 사이의 전압 차이에 따른 전계 방향을 이용하여 차동 신호를 전송하는 시스템을 제공하는데 있다.
본 발명이 이루고자하는 기술적 과제는 전송선들 사이의 전압 차이에 따른 전계 방향을 이용하여 차동 신호를 전송하는 방법을 제공하는데 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 전송 시스템은 2비트 데이터를 전송하며, 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비한다. 상기 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송한다.
상기 2비트 데이터는 제 1 상태, 제 2 상태, 제 3 상태 및 제 4 상태를 가지며, 상기 제 1 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 상기 제 2 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이고, 상기 제 3 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 그리고 상기 제 4 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이다.
상기 제 1 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 2 레벨, 및 제 3 레벨이고, 상기 제 2 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 3 레벨, 및 제 1 레벨이고, 상기 제 3 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 1 레벨, 및 제 3 레벨이고, 그리고 상기 제 4 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 2 레벨, 및 제 1 레벨이다.
본 발명의 실시예에 따른 전송 시스템은 드라이빙부 및 수신부를 더 구비할 수 있다. 드라이빙부는 상기 2 비트 데이터에 응답하여 상기 제 1 내지 제 3 전압신호를 발생하고 상기 제 1 내지 제 3 전압신호를 제 1 내지 제 3 전송선으로 전송한다. 수신부는 상기 제 1 내지 제 3 전송선으로 전송된 상기 제 1 내지 제 3 전압신호를 수신하여 상기 2 비트 데이터를 발생한다.
상기 드라이빙부는 제 1 차동증폭부 및 제 2 차동증폭부를 구비한다. 제 1 차동증폭부는 상기 2비트 데이터 중 한 비트와 소정의 기준전압을 차동증폭한다. 제 2 차동증폭부는 상기 2비트 데이터 중 다른 한 비트와 상기 기준전압을 차동증폭한다. 상기 제 1 전압신호는 상기 제 1 차동증폭부의 제 1 출력이고, 상기 제 2 전압신호는 상기 제 1 차동증폭부의 제 2 출력과 상기 제 2 차동증폭부의 제 1 출력이 결합되어 분배된 값이고, 그리고 상기 제 3 전압신호는 상기 제 2 차동증폭부의 제 2 출력이다.
상기 수신부는 제 3 차동증폭부 및 제 4 차동증폭부를 구비한다. 제 3 차동증폭부는 상기 수신된 제 1 전압신호와 상기 수신된 제 2 전압신호를 차동증폭한다. 제 4 차동증폭부는 상기 수신된 제 2 전압신호와 상기 수신된 제 3 전압신호를 차동증폭한다. 상기 제 3 차동증폭부의 제 2 입력단과 상기 제 4 차동증폭부의 제 1 입력단은 연결되고, 상기 발생된 2비트 데이터 중 한 비트는 상기 제 3 차동증폭부의 출력이고, 상기 발생된 2비트 데이터 중 다른 한 비트는 상기 제 4 차동증폭부의 출력이다.
한편, 상기 수신부는 제 5 차동증폭부, 제 6 차동증폭부 및 기준레벨 설정부를 구비할 수도 있다. 제 5 차동증폭부는 상기 수신된 제 1 전압신호와 상기 수신된 제 2 전압신호를 차동증폭한다. 제 6 차동증폭부는 상기 수신된 제 2 전압신호와 상기 수신된 제 3 전압신호를 차동증폭한다. 기준전압 설정부는 상기 제 5 차동증폭부의 제 2 출력과 상기 제 6 차동증폭부의 제 1 출력을 소정의 기준전압으로 설정한다. 이 때, 상기 발생된 2비트 데이터 중 한 비트는 상기 제 5 차동증폭부의 제 1 출력이고, 상기 발생된 2비트 데이터 중 다른 한 비트는 상기 제 6 차동증폭부의 제 2 출력이다.
상기 기준전압 설정부는 제 1 내지 제 4 저항을 구비한다. 제 1 저항은 제 1 전압에 일단이 연결된다. 제 2 저항은 상기 제 1 저항의 타단에 일단이 연결되고 제 2 전압에 타단이 연결된다. 제 3 저항은 상기 제 1 저항의 타단에 일단이 연결되고 상기 제 5 증폭부의 제 2 출력에 타단이 연결된다. 제 4 저항은 상기 제 1 저항의 타단에 일단이 연결되고 상기 제 6 증폭부의 제 1 출력에 타단이 연결된다.
본 발명의 실시예에 따른 전송 시스템은 제 1 반전부 및 제 2 반전부를 더 구비할 수 있다. 제 1 반전부는 상기 드라이빙부에서 발생된 각각의 제 1 내지 제 3 전압신호를 반전하여 상기 제 1 내지 제 3 전송선으로 각각 전송한다. 제 2 반전 부는 상기 제 1 내지 제 3 전송선으로 전송된 상기 반전된 제 1 내지 제 3 전압신호를 각각 수신하여 반전한 후 상기 수신부로 각각 출력한다.
본 발명의 실시예에 따른 전송 시스템에서, 상기 제 1 내지 제 3 전송선으로 전송되는 데이터는 2중 차동 신호일 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 또 다른 실시예에 따른 전송 시스템은 2비트 데이터를 전송하며, 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비한다. 상기 제 1 및 제 2 전송선 사이의 제 1 필드와 상기 제 2 및 제 3 전송선 사이의 제 2 필드가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전류량, 제 2 전류량, 및 제 3 전류량 중 어느 하나의 전류량을 갖는 제 1 전류신호, 제 2 전류신호, 및 제 3 전류신호를 각각 전송한다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 전송 시스템은, 각각이 2 비트 데이터를 전송하는 복수의 전송선 세트를 이용하여 복수 비트의 데이터를 전송하며, 각각의 상기 전송선 세트는 차려로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비한다. 상기 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송한다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 전송 방법 은 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비하는 전송 시스템에서 2비트 데이터를 전송하며, 상기 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 발생하는 단계, 상기 발생된 제 1 내지 제 3 전압신호를 상기 제 1 내지 제 3 전송선으로 각각 전송하는 단계, 및 상기 제 1 내지 제 3 전송선으로 전송된 상기 제 1 내지 제 3 전압신호를 수신하여 상기 2 비트 데이터를 발생하는 단계를 구비한다.
상기 2비트 데이터는 제 1 상태, 제 2 상태, 제 3 상태 및 제 4 상태를 가지며, 상기 제 1 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 상기 제 2 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이고, 상기 제 3 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 그리고 상기 제 4 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이다.
상기 제 1 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 2 레벨, 및 제 3 레벨이고, 상기 제 2 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 3 레벨, 및 제 1 레벨이고, 상기 제 3 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 1 레벨, 및 제 3 레벨이고, 그리고 상기 제 4 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 2 레벨, 및 제 1 레벨이다.
상기 전송하는 단계는, 상기 발생된 각각의 제 1 내지 제 3 전압신호를 반전하여 상기 제 1 내지 제 3 전송선으로 각각 전송하는 단계, 및 상기 제 1 내지 제 3 전송선으로 전송된 상기 반전된 제 1 내지 제 3 전압신호를 각각 수신하여 반전한 후 각각 출력하는 단계를 더 구비할 수 있다.
본 발명의 실시예에 따른 전송 방법에서, 상기 제 1 내지 제 3 전송선으로 전송되는 데이터는 2중 차동 신호일 수 있다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명의 실시예에 따른 이중 차동 전송 시스템에 사용되는 전송선의 구조를 나타내는 도면이다. 도 3의 (a) 전송선 구조(300A)는 접지선이 없는 구조이며, 도 3의 (b) 전송선 구조(300B)는 접지선(330)이 있는 구조이다.
전송선 구조(300A)는 차례로 배열되는 제 1 전송선(311), 제 2 전송선(313), 및 제 3 전송선(315)을 구비하며, 전송선 구조(300B)는 제 1 내지 제 3 전송선(311 내지 315) 이외에 접지선(330)을 더 구비한다. 접지선(330)은 접지전압을 제공하며 제 1 내지 제 3 전송선(311 내지 315)을 보호하는 역할을 한다. 따라서 제 1 내지 제 3 전송선(311 내지 315)을 통해 신호를 전송되는 점에 있어서, 전송선 구조(300A)와 전송선 구조(300B)는 실질적으로 동일한 기능을 수행한다. 이하에서는 제 1 내지 제 3 전송선(311 내지 315)에 의해 신호가 전송되는 동작을 중심으로 본 발명을 설명한다.
본 발명의 실시예에 따른 전송선 구조(300A 또는 300B)는 3개의 전송선(311 내지 315)을 통해 2비트 데이터, 바람직하게는 이중 차동 데이터를 전송한다. 그리고, 본 발명의 실시예에서는 각각의 전송선 사이에서의 전계 방향과 같은 필드 방향의 조합을 이용하여 이중 차동 데이터를 전송한다. 이하에서 좀 더 상세히 설명한다.
상기 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송한다.
전송되는 2비트 데이터는 00, 01, 10 그리고 11의 4가지 상태를 가질 수 있으며, 전송되는 2비트 데이터가 가질 수 있는 상태를 각각 제 1 상태, 제 2 상태, 제 3 상태 및 제 4 상태로 정의할 수 있다. 예를 들어, 00은 제 1 상태로, 01은 제 2 상태로, 10은 제 3 상태로, 그리고 11은 제 4 상태로 정의될 수 있으며, 다른 정 의들도 가능할 것이다.
한편, 각각의 전송선 사이의 전계 방향의 조합도 4가지가 있을 수 있다. 제 1 전송선(311)에서 제 2 전송선(313) 사이의 전계를 제 1 전계, 제 2 전송선(313)과 제 3 전송선(315) 사이의 전계를 제 2 전계라 가정하면, 전송선 사이의 전계 방향의 조합은 다음과 같은 4가지 조합이 가능하다.
제 1 조합: 제 1 전계는 제 1 전송선(311)에서 제 2 전송선(313) 방향이고 제 2 전계는 제 2 전송선(313)에서 제 3 전송선(315) 방향
제 2 조합: 제 1 전계는 제 1 전송선(311)에서 제 2 전송선(313) 방향이고 제 2 전계는 제 3 전송선(315)에서 제 2 전송선(313) 방향
제 3 조합: 제 1 전계는 제 2 전송선(313)에서 제 1 전송선(311) 방향이고 제 2 전계는 제 2 전송선(313)에서 제 3 전송선(315) 방향
제 4 조합: 제 1 전계는 제 2 전송선(313)에서 제 1 전송선(311) 방향이고 제 2 전계는 제 3 전송선(315)에서 제 2 전송선(313) 방향
상술한 제 1 내지 제 4 조합은 2비트 데이터의 4가지 상태에 각각 대응될 수 있다. 가장 간단하게 제 1 내지 제 4 상태는 제 1 내지 제 4 조합에 각각 대응될 수 있으며, 다른 대응도 가능하다. 이하에서는 제 1 내지 제 4 조합이 각각 제 1 내지 제 4 상태에 대응되는 것으로 설명할 것이나, 본 발명이 이러한 대응에 한정되지 않음은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 알 수 있을 것이다.
이러한 전송선 사이의 전계 방향의 조합을 만들기 위해서는 소정의 전압 레 벨을 갖는 전압신호들이 제 1 내지 제 3 전송선(311 내지 315)을 통해 전송되어야 할 것이다. 제 1 내지 제 3 전송선(311 내지 315)을 통해 전송되는 전압신호를 각각 제 1 내지 제 3 전압신호라 가정한다.
본 발명의 실시예에서는, 제 1 상태에서 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 2 레벨, 및 제 3 레벨이고, 제 2 상태에서 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 3 레벨, 및 제 1 레벨이고, 제 3 상태에서 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 1 레벨, 및 제 3 레벨이고, 그리고 제 4 상태에서 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 2 레벨, 및 제 1 레벨일 수 있다.
상술한 제 1 내지 제 4 조합의 전계 방향을 만족하기 위해서, 제 1 레벨은 제 2 레벨보다 더 높은 레벨이고, 제 2 레벨은 제 3 레벨보다 더 높은 레벨이다. 제 1 내지 제 3 레벨은 같은 부호(예를 들어, 각각 (3, 2, 1) 또는 (5, 3, 1), 등)일 수도 있으며, 다른 부호(예를 들어, (3, 1, -1), (1, 0, -1), 등)일 수도 있다. 본 발명의 실시예에서는 제 1 레벨과 제 3 레벨은 절대값이 같은 다른 부호의 값이고 제 2 레벨은 0인 것이 바람직하다(예를 들어, 1, 0, -1).
[표 1]은 전송될 2비트 데이터의 상태에 대응하는 각각의 전송선 사이의 전계 방향의 조합, 그리고 각각의 조합에 대응하여 각각의 전송선에 흐르는 신호의 전압 관계를 나타내는 예이다.
Figure 112005077301197-pat00001
[표 1]에서 State는 2비트 데이터의 상태로서 State0은 제 1 상태, State1은 제 2 상태, State2는 제 3 상태, 그리고 State3은 제 4 상태를 나타내며, T1 내지 T3은 제 1 내지 제 3 전송선(311 내지 313)을 통해 흐르는 제 1 내지 제 3 전압신호의 전압레벨을, 그리고 방향은 순서대로 제 1 전계 방향과 제 2 전계 방향을 나타낸다. 그리고 제 1 내지 제 3 전압신호가 가질 수 있는 제 1 내지 제 3 전압 레벨은 각각 대, 0, 소로 나타내었다.
도 4는 본 발명의 실시예에 따른 이중 차동 전송 시스템을 나타내는 도면이다. 전송 시스템(400)은 도 3의 전송선 구조(300A 또는 300B)와 이를 이용하여 이중 차동 데이터를 전송하는 상술한 방법을 이용한다.
전송 시스템(400)은 도 3의 전송선 구조(300A 또는 300B), 즉 제 1 내지 제 3 전송선(311 내지 315), 그리고 드라이빙부(410) 수신부(470)를 구비하며, 제 1 및 제 2 반전부(430 및 450)를 더 구비할 수 있다.
2비트 데이터를 전송하는 전송 시스템(400)에서 드라이빙부(410)는 2비트 데이터를 각각의 상태에 따라 3개의 전송선을 구동하므로, 전송 시스템(400)의 드라이빙부(410)는 2비트 데이터를 입력받아 3개의 전송선을 구동하는 이중 차동 구동기일 수 있다.
한편, 전송 시스템(400)에서 2개의 차동 신호는 제 1 내지 제 3 전송선(311 내지 315)의 3개의 전송선을 통해 전송되므로, 전송 시스템(400)의 전송선은 이중 차동 전송선일 수 있다.
또한, 수신부(470)는 3개의 전송선(311 내지 315)으로부터의 수신되는 2개의 차동 신호를 이용하여 2비트 데이터를 발생하므로, 전송 시스템(400)의 수신부(470)는 이중 차동 수신기일 수 있다. 즉, 전송 시스템(400)은 이중 차동 구동기, 이중 차동 전송선, 그리고 이중 차동 수신기가 결합된 시스템일 수 있다.
이하에서 전송 시스템(400)의 구조 및 동작에 대해 상세히 설명한다. 이하의 본 발명의 실시예에서, 2비트 데이터 01은 제 1 상태에, 00은 제 2 상태에, 11은 제 3 상태에, 그리고 10은 제 4 상태에 각각 대응되는 것으로 하여 설명하나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 이러한 대응에 한정되는 것이 아님을 알 것이다.
드라이빙부(410)는 2 비트 데이터에 응답하여, 즉 2비트 데이터의 상태에 따라 제 1 내지 제 3 전송선(311 내지 315)으로 전송될 제 1 내지 제 3 전압신호를 발생한 후, 발생된 제 1 내지 제 3 전압신호를 제 1 내지 제 3 전송선(311 내지 315)으로 전송한다.
[표 2]는 입력되는 2비트 데이터의 상태에 따라 드라이빙부(410)에서 발생되는 제 1 내지 제 3 전압신호의 레벨을 나타낸다.
Figure 112005077301197-pat00002
[표 2]에서 I1, I2는 입력되는 2비트 데이터, O1, O2, O3은 각각 드라이빙부(410)에서 발생되는 제 1 내지 제 3 전압신호의 전압레벨을 나타낸다. 즉, 제 1 상태의 2비트 데이터(LH=01)에 대해 드라이빙부(410)는 각각 제 1 레벨, 제 2 레벨, 제 3 레벨을 갖는 제 1 내지 제 3 전압신호를 발생한 후 제 1 내지 제 3 전송선(311 내지 315)으로 전송한다.
유사하게 드라이빙부(410)는 제 2 상태의 2비트 데이터(LL=00)에 대해 각각 제 1 레벨, 제 3 레벨, 제 1 레벨, 제 3 상태의 2비트 데이터(HH=11)에 대해 제 3 레벨 제 1 레벨, 제 3 레벨, 그리고 제 4 상태의 2비트 데이터(HL=10)에 대해 제 3 레벨, 제 2 레벨, 제 1 레벨의 제 1 내지 제 3 전압신호를 각각 발생하여 제 1 내지 제 3 전송선(311 내지 315)으로 각각 전송한다.
제 1 내지 제 3 전압신호를 발생하기 위해, 드라이빙부(410)는 제 1 차동증폭부(411) 및 제 2 차동증폭부(413)를 구비한다. 제 1 차동증폭부(411)는 2비트 데이터 중 한 비트(A)와 소정의 기준전압(VREF)을 차동증폭한다. 제 2 차동증폭부(413)는 2비트 데이터 중 다른 한 비트(B)와 기준전압(VREF)을 차동증폭한다.
제 1 차동증폭부(411)에 의해 증폭된 제 1 출력은 제 1 전압신호(D)로서 출력되고, 제 2 차동증폭부(413)에 의해 증폭된 제 2 출력은 제 3 전압신호(F)로서 출력된다. 한편, 제 1 차동증폭부(411)에 의해 증폭된 제 2 출력과 제 2 차동증폭부(413)에 의해 증폭된 제 1 출력은 각각 저항(R3)와 저항(R4)를 통해 결합되어 소정의 전압레벨로 분배됨으로써 제 2 전압신호(E)가 된다.
이 때, 결합되고 분배되어 소정의 전압레벨은 제 2 전압신호(E)가 제 1 차동증폭부(411)의 제 1 출력(D)과도 차동 관계에 있으며, 제 2 차동증폭부(413)의 제 2 출력(F)과도 차동관계에 있도록 하는 레벨이다. 이렇게 제 1 차동증폭부(411)의 제 2 출력과 제 2 차동증폭부(413)의 제 1 출력은 결합되어 소정의 전압레벨로 분배됨으로써 이중 차동 신호가 발생된다.
수신부(470)는 제 1 내지 제 3 전송선으로 전송된 제 1 내지 제 3 전압신호를 수신하여 2 비트 데이터(J, K)를 발생한다. 전송선에 서 왜곡되지 않는 한, 수신된 제 1 내지 제 3 전압신호의 전압레벨 관계는 전송된 제 1 내지 제 3 전압신호(D, E, F)와 동일한 관계를 가지며, 발생된 2비트 데이터(J, K)는 2비트 데이터(A, B)와 같은 값이다.
[표 3]은 수신된 제 1 내지 제 3 전압신호의 전압레벨에 따라 수신부(470)에서 발생되는 2비트 데이터를 나타낸다.
Figure 112005077301197-pat00003
[표 3]에서 I1, I2, I3은 수신된 제 1 내지 제 3 전압신호의 전압레벨, O1, O2는 수신부(470)에서 발생되는 2비트 데이터를 나타낸다. 즉, 제 1 레벨, 제 2 레벨, 제 3 레벨로 수신된 제 1 내지 제 3 전압신호에 대해 수신부(470)는 제 1 상태의 2비트 데이터(LH=01)를 발생한다.
유사하게 수신부(470)는 제 1 레벨, 제 3 레벨, 제 1 레벨로 수신된 제 1 내지 제 3 전압신호에 대해 제 2 상태의 2비트 데이터(LL=00)를, 제 3 레벨, 제 1 레벨, 제 3 레벨로 수신된 제 1 내지 제 3 전압신호에 대해 제 3 상태의 2비트 데이터(HH=11)를, 그리고 제 3 레벨, 제 2 레벨, 제 1 레벨로 수신된 제 1 내지 제 3 전압신호에 대해 제 4 상태의 2비트 데이터(HL=10)를 발생한다.
2비트 데이터(J, K)를 발생하기 위해서, 수신부(470)는 제 3 차동증폭부(471) 및 제 4 차동증폭부(473)를 구비한다. 제 3 차동증폭부(471)는 수신된 제 1 전압신호와 수신된 제 2 전압신호를 차동증폭한다. 제 4 차동증폭부(473)는 수신된 제 2 전압신호와 수신된 제 3 전압신호를 차동증폭한다. 따라서 도 4에 도시된 바와 같이 제 2 전압신호가 입력되는 제 3 차동증폭부(471)의 입력단과 제 4 차동증폭부(473)의 입력단은 연결된다.
수신된 제 1 전압신호와 수신된 제 2 전압신호는 차동 관계에 있으므로, 제 3 차동증폭부(471)에 의해 증폭된 출력은 2비트 데이터 중 한 비트(A)의 값을 가진다. 또한, 수신된 제 2 전압신호와 수신된 제 3 전압신호도 차동 관계에 있으므로, 제 4 차동증폭부(473)에 의해 증폭된 출력 또한 2비트 데이터 중 다른 한 비트(B)의 값을 가진다.
한편, 전송 시스템(400)은 제 1 반전부(430) 및 제 2 반전부(450)를 더 구비할 수 있다. 즉, 본 발명의 실시예에 따른 전송 시스템에서는 드라이빙부(410)에서 발생된 제 1 내지 제 3 전압신호를 제 1 내지 제 3 전송선(311 내지 315)으로 직접 전송할 수도 있으나, 제 1 내지 제 3 전압신호(D, E, F)를 반전하여 전송선을 통해 전송하고, 전송된 신호를 다시 반전하여 수신부(470)로 출력함으로써 전송효율을 높일 수 있다.
제 1 반전부(430)는 드라이빙부(410)에서 발생된 각각의 제 1 내지 제 3 전압신호(D, E, F)를 반전하여 제 1 내지 제 3 전송선(311 내지 315)으로 각각 전송한다. 제 2 반전부(450)는 제 1 내지 제 3 전송선으로 전송된 상기 반전된 제 1 내지 제 3 전압신호를 각각 수신하고, 수신된 반전된 제 1 내지 제 3 전압신호(G, H, I)를 반전하여 수신부(470)로 각각 출력한다.
상술한 바와 같이, 제 1 및 제 2 반전부(430 및 450)는 전송선(311 내지 315)에서의 전송효율을 향상시키기 위한 것으로, 제 1 반전부(430)는 드라이빙부(410)에서 발생된 제 1 내지 제 3 전압신호(D, E, F)를 반전함과 동시에 전송선(311 내지 315)에서의 잡음 등의 영향을 최소화할 수 있도록 제 1 내지 제 3 전압신호(D, E, F)를 증폭하는 역할도 수행한다. 또한, 제 2 반전부(450)는 전송선으로부터 수신된 신호를 반전함과 동시에 전송선을 통해 전송되는 도중에 약해진 신호를 증폭하여 수신부(470)로 출력하는 역할도 수행한다.
본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 제 1 반전부(430)와 제 2 반전부(450)가 도 4에 도시된 회로구조 이외에 입력 데이터를 반전시키는 임의의 회로구조로 구현될 수도 있음을 알 수 있을 것이다. 따라서 제 1 반전부(430)와 제 2 반전부(450)는 도 4에 도시된 바와 같이 서로 동일한 회로구조를 가질 수도 있으며, 입력 데이터를 반전시키는 기능을 수행하는 서로 다른 구조로 구현될 수도 있을 것이다.
[표 4]는 제 1 반전부 또는 제 2 반전부(430 또는 450)에 입력되는 신호의 전압레벨과 출력되는 전압레벨을 나타낸다.
Figure 112005077301197-pat00004
[표 4]에서 I1, I2, I3은 입력되는 신호의 전압레벨, O1, O2, O3는 제 1 반전부 또는 제 2 반전부(450)에 의해 반전된 신호의 전압레벨을 나타낸다. 표 4에 나타난 바와 같이, 제 1 레벨의 입력은 제 3 레벨로 반전되는 반면 제 2 레벨의 입력은 그대로 제 2 레벨로 유지됨을 알 수 있다. 제 1 반전부(430) 또는 제 2 반전부(450)는 제 1 상태를 제 4 상태로, 제 2 상태를 제 3 상태로 제 3 상태를 제 2 상태로, 그리고 제 4 상태를 제 1 상태로 각각 반전시킴을 알 수 있다.
[표 5]는 전송 시스템(400)에서 전송되는 신호의 전압 레벨 관계를 나타낸다.
Figure 112005077301197-pat00005
[표 5]에 나타난 바와 같이, 전송될 2비트 데이터(A, B)는 드라이빙부(410)에 의해 제 1 내지 제 3 전압신호(D, E, F)로 바뀌고, 제 1 내지 제 3 전압신호(D, E, F)는 제 1 반전부(430)에 의해 신호 G, E, F로 반전되어 전송선(311 내지 315)을 통해 전송된다. 전송된 신호는 수신부(470)에 의해 수신되어 2비트 데이터(J, K)로 복원된다.
도 5는 도 4의 수신부로 사용될 수 있는 다른 회로를 나타내는 도면이다. 수신부(400)와 비교하여, 수신부(500)는 차동증폭부들(510, 530) 이외에 기준전압 설정부(550)를 더 구비하는 점에서 차이가 있다. 즉, 수신부(500)는 제 5 차동증폭부(510)와 제 6 차동증폭부(530), 그리고 기준전압 설정부(550)를 구비한다. 이하 도 4와 도 5를 참조하여 수신부(500)의 구조 및 동작에 대해 설명한다.
제 5 차동증폭부(510)의 제 2 출력과 제 6 차동증폭부(530)의 제 1 출력이 기준전압 설정부(550)에 의해 설정되는 소정의 전압레벨로 고정되는 점을 제외하고 제 5 차동증폭부(510)와 제 6 차동증폭부(530)의 동작은 도 4의 제 3 차동증폭부(471)와 제 4 차동증폭부(473)의 동작과 동일하다. 따라서 발생된 2비트 데이터 중 한 비트(J)는 제 5 차동증폭부(510)의 제 1 출력이고, 발생된 2비트 데이터 중 다른 한 비트(K)는 제 6 차동증폭부(530)의 제 2 출력이다. 따라서 이하에서는 기준전압 설정부(550)의 동작을 중심으로 설명한다.
기준전압 설정부(550)는 제 1 내지 제 4 저항(R3, R4, R5 및 R6)을 구비한다. 제 1 저항(R4)은 제 1 전압(VDD)에 일단이 연결된다. 제 2 저항(R5)은 제 1 저항(R4)의 타단에 일단이 연결되고 제 2 전압(VSS)에 타단이 연결된다. 제 3 저항(R3)은 제 1 저항(R4)의 타단에 일단이 연결되고 제 5 증폭부(510)의 제 2 출력에 타단이 연결된다. 제 4 저항(R6)은 제 1 저항(R4)의 타단에 일단이 연결되고 제 6 차동증폭부(530)의 제 1 출력에 타단이 연결된다. 한편, 본 발명의 실시예에서 제 1 전압(VDD)은 전원전압이고 제 2 전압(VSS)은 접지전압인 것이 바람직하다.
상술한 바와 같이, 기준전압 설정부(550)에 구비되는 제 1 내지 제 4 저항에 의해 소정의 기준전압을 설정됨으로써 제 5 차동증폭부(510)의 제 2 출력과 제 6 차동증폭부(530)의 제 1 출력은 소정의 전압레벨로 고정된다.
이상의 실시예에서는 제 1 내지 제 3 전송선 각각의 사이에 형성되는 전계 방향의 조합을 이용하여 이중 차동 신호를 전송하는 방법에 대해 설명하였다. 그러나, 본 발명은 제 1 내지 제 3 전송선 간에 형성되는 전계 방향뿐만 아니라 제 1 내지 제 3 전송선 각각의 사이에 형성되는 임의의 필드 방향의 조합을 이용해서도 이중 차동 신호를 전송할 수 있다.
예를 들어, 본 발명의 또 다른 실시예에 따른 전송 시스템은 제 1 내지 제 3 전송선 각각을 통해 전송되는 신호의 전류량의 조합(바람직하게는 전류 방향의 조합)에 대응하는 필드 방향의 조합을 이용하여 2비트 데이터를 전송할 수도 있다. 이러한 실시예에서는, 제 1 내지 제 3 전송선(311 내지 315)이 제 1 전류량, 제 2 전류량(예를 들어, 기준 전류량), 및 제 3 전류량 중 어느 하나의 전류량을 갖는 제 1 전류신호, 제 2 전류신호, 및 제 3 전류신호를 각각 전송한다.
예를 들어, 제 1 상태에서 제 1 전류신호는 제 1 전류량, 제 2 전류신호는 제 2 전류량, 제 3 전류신호는 제 3 전류량을 가지고, 제 2 상태에서 제 1 전류신호는 제 1 전류량, 제 2 전류신호는 제 2 전류량, 제 3 전류신호는 제 1 전류량을 가지고, 제 3 상태에서 제 1 전류신호는 제 3 전류량, 제 2 전류신호는 제 2 전류량, 제 3 전류신호는 제 1 전류량을 가지고, 그리고 제 4 상태에서 제 1 전류신호는 제 3 전류량, 제 2 전류신호는 제 2 전류량, 제 3 전류신호는 제 3 전류량을 가질 수 있다.
여기서, 제 1 전류량과 제 3 전류량은 절대값이 같고 부호가 반대인 것, 즉 같은 전류량을 갖는 반대 방향의 전류신호인 것이 바람직하다. 한편, 제 2 전류량은 제 1 전류신호와 제 3 전류신호가 서로 다른 방향인 경우 0인 것이 바람직하고, 제 1 전류신호와 제 3 전류신호가 서로 같은 방향인 경우 제 1 전류신호의 전류량의 2배인 것이 바람직하다.
한편, 2비트 데이터를 이중 차동 전송하는 본 발명의 실시예를 확장하면, 복수 비트의 데이터를 이중 차동 전송하는 시스템을 구현할 수 있다. 즉, 복수 비트의 데이터를 이중 차동 전송하는 시스템은 각각이 2 비트 데이터를 이중 차동 전송하는 복수의 전송선 세트를 이용한다.
각각의 전송선 세트는 상술한 본 발명의 실시예에 따른 2비트 데이터를 차동 전송하는 시스템이다. 즉, 각각의 전송선 세트는 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비한다.
그리고 제 1 및 제 2 전송선 사이의 제 1 전계와 상기 제 2 및 제 3 전송선 사이의 제 2 전계가 상기 2비트 데이터의 논리상태에 따라 다른 조합을 갖도록, 상기 제 1 내지 제 3 전송선이 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송한다.
도 6은 가드 선이 포함되는 경우 단일 전송 방식 및 차동 전송 방식의 전송선 구조와 본 발명의 실시예에 따른 전송선 구조를 비교하기 위한 도면이다. 도 6은 전송선(S) 이외에 전송선을 보호하는 가드선(G)도 함께 구현된 구조를 나타낸다.
도 6의 (a)는 단일 전송 방식에서의 전송선 구조이고, 도 6의 (b)는 차동 전송 방식에서의 전송선 구조이고, 도 6의 (c)는 본 발명의 실시예에 따른 이중 차동 전송 방식에서의 전송선 구조이다.
도 6에 도시된 바와 같이, 가드선(G)과 함께 구현되는 전송선 구조를 이용하여 2비트 데이터를 전송하기 위해서, 단일 전송 방식은 4개의 전송선이 필요하고, 차동 전송 방식은 6개의 전송선이 필요하다. 반면, 본 발명의 실시예에 따른 이중 차동 전송 방식에서는 4개의 전송선이 필요함을 알 수 있다.
[표 6]은 1비트 데이터와 2비트 데이터를 전송하는 경우의 상태 수와 필요한 전송선의 수를 각각의 전송 방식에 대해 비교한 표이다.
Figure 112005077301197-pat00006
[표 6]에 나타난 바와 같이, 1비트 데이터를 전송하는 경우 상태 수는 2이고, 단일 전송 방식에서는 1개의 전송선이 필요한 반면 차동 전송 방식에서는 2개의 전송선이 필요하다. 한편, 본 발명의 실시예에 따른 이중 차동 전송 방식에서는 1비트 데이터를 전송하는 경우나 2비트 데이터를 전송하는 경우에 모두 3개의 전송선이 사용된다. 그러나 복수의 비트들이 전송되는 반도체 장치의 구조를 고려할 때 1비트의 데이터가 전송되는 경우를 비교하는 것에 그리 큰 의미가 있는 것은 아닐 것이다.
2비트 데이터를 전송하는 경우 상태 수는 4이며, 단일 전송 방식에서는 2개의 전송선이 필요하고 차동 전송 방식에서는 4개의 전송선이 필요하다. 반면, 본 발명의 실시예에 따른 이중 차동 전송 방식에서는 3개의 전송선이 필요하다. 즉, 본 발명의 실시예에서는 고주파 신호의 전송에 효율적인 차동 전송 방식을 이용하는 동시에 필요한 전송선의 수를 줄일 수 있음을 알 수 있다.
도 7은 10 비트의 데이터를 전송하는 경우, 차동 전송 방식과 본 발명의 실시예에 따른 전송 방식을 비교하기 위한 도면이다. 도 6과 마찬가지로, 도 7 또한 전송선(S) 이외에 전송선을 보호하는 가드선(G)도 함께 구현된 구조를 나타낸다.
도 7의 (a)는 차동 전송 방식에서의 전송선 구조이고, 도 7의 (b)는 본 발명의 실시예에 따른 이중 차동 전송 방식에서의 전송선 구조이다. 도 7에 도시된 바와 같이, 차동 전송 방식에서 10비트 데이터를 전송하기 위해서는 31개의 전송선이 필요한 반면, 이중 차동 전송 방식에서 10비트 데이터를 전송하기 위해서는 21개의 전송선이 필요함을 알 수 있다. 즉 10비트 데이터를 전송하는 경우 본 발명의 실시예에 따른 이중 차동 전송 방식을 이용하는 경우 차동 전송 방식에 비해 신호선이 32% 감소함을 알 수 있다. 즉, 동일한 공간에서의 신호 전송을 고려할 때 본 발명의 실시예에 따른 이중 차동 전송 방식을 이용하면 차동 전송 방식에 비해 48%의 데이터가 더 전송될 수 있음을 의미한다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명의 실시예에 따른 이중 차동 전송 시스템는 적은 수의 전송선을 사용하여 차동 신호를 전송하므로, 동일한 공간에서 더 많은 신호를 전송할 수 있는 장점이 있다.

Claims (17)

  1. 2비트 데이터를 전송하는 시스템에 있어서,
    제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송하는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비하고,
    상기 각각의 제 1 내지 제 3 전압 신호는,
    상기 제 1 및 제 2 전송선 사이의 제 1 전계 방향과 상기 제 2 및 제 3 전송선 사이의 제 2 전계 방향이 상기 2비트 데이터의 논리상태에 대응하는 조합을 갖도록 상기 제 1 내지 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 것을 특징으로 하는 전송 시스템.
  2. 제 1 항에 있어서,
    상기 2비트 데이터는 제 1 상태, 제 2 상태, 제 3 상태 및 제 4 상태를 가지며,
    상기 제 1 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고,
    상기 제 2 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이고,
    상기 제 3 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 그리고
    상기 제 4 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향인 것을 특징으로 하는 전송 시스템.
  3. 제 2 항에 있어서,
    상기 제 1 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 2 레벨, 및 제 3 레벨이고,
    상기 제 2 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 3 레벨, 및 제 1 레벨이고,
    상기 제 3 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 1 레벨, 및 제 3 레벨이고, 그리고
    상기 제 4 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 2 레벨, 및 제 1 레벨인 것을 특징으로 하는 전송 시스템.
  4. 제 1 항에 있어서,
    상기 2 비트 데이터에 응답하여 상기 제 1 내지 제 3 전압신호를 발생하고 상기 제 1 내지 제 3 전압신호를 제 1 내지 제 3 전송선으로 전송하는 드라이빙부; 및
    상기 제 1 내지 제 3 전송선으로 전송된 상기 제 1 내지 제 3 전압신호를 수신하여 상기 2 비트 데이터를 발생하는 수신부를 더 구비하는 것을 특징으로 하는 전송 시스템.
  5. 제 4 항에 있어서, 상기 드라이빙부는,
    상기 2비트 데이터 중 한 비트와 소정의 기준전압을 차동증폭하는 제 1 차동증폭부; 및
    상기 2비트 데이터 중 다른 한 비트와 상기 기준전압을 차동증폭하는 제 2 차동증폭부를 구비하며,
    상기 제 1 전압신호는 상기 제 1 차동증폭부의 제 1 출력이고, 상기 제 2 전압신호는 상기 제 1 차동증폭부의 제 2 출력과 상기 제 2 차동증폭부의 제 1 출력이 결합되어 분배된 값이고, 그리고 상기 제 3 전압신호는 상기 제 2 차동증폭부의 제 2 출력인 것을 특징으로 하는 전송 시스템.
  6. 제 4 항에 있어서, 상기 수신부는,
    상기 수신된 제 1 전압신호와 상기 수신된 제 2 전압신호를 차동증폭하는 제 3 차동증폭부; 및
    상기 수신된 제 2 전압신호와 상기 수신된 제 3 전압신호를 차동증폭하는 제 4 차동증폭부를 구비하며,
    상기 제 2 전압신호가 입력되는 상기 제 3 차동증폭부의 입력단과 상기 제 4 차동증폭부의 입력단은 서로 연결되며,
    상기 발생된 2비트 데이터 중 한 비트는 상기 제 3 차동증폭부의 출력이고, 상기 발생된 2비트 데이터 중 다른 한 비트는 상기 제 4 차동증폭부의 출력인 것을 특징으로 하는 전송 시스템.
  7. 제 4 항에 있어서, 상기 수신부는,
    상기 수신된 제 1 전압신호와 상기 수신된 제 2 전압신호를 차동증폭하는 제 5 차동증폭부;
    상기 수신된 제 2 전압신호와 상기 수신된 제 3 전압신호를 차동증폭하는 제 6 차동증폭부; 및
    소정의 기준전압을 설정하여 상기 제 5 차동증폭부의 제 2 출력과 상기 제 6 차동증폭부의 제 1 출력의 출력 레벨을 고정시키는 기준전압 설정부를 구비하며,
    상기 제 2 전압신호가 입력되는 상기 제 5 차동증폭부의 입력단과 상기 제 6 차동증폭부의 입력단은 서로 연결되며, 상기 발생된 2비트 데이터 중 한 비트는 상기 제 5 차동증폭부의 제 1 출력이고, 상기 발생된 2비트 데이터 중 다른 한 비트는 상기 제 6 차동증폭부의 제 2 출력인 것을 특징으로 하는 전송 시스템.
  8. 제 7 항에 있어서, 상기 기준전압 설정부는,
    제 1 전압에 일단이 연결되는 제 1 저항;
    상기 제 1 저항의 타단에 일단이 연결되고 제 2 전압에 타단이 연결되는 제 2 저항;
    상기 제 1 저항의 타단에 일단이 연결되고 상기 제 5 증폭부의 제 2 출력에 타단이 연결되는 제 3 저항; 및
    상기 제 1 저항의 타단에 일단이 연결되고 상기 제 6 증폭부의 제 1 출력에 타단이 연결되는 제 4 저항을 구비하는 것을 특징으로 하는 전송 시스템.
  9. 제 4 항에 있어서,
    상기 드라이빙부에서 발생된 각각의 제 1 내지 제 3 전압신호를 반전하여 상기 제 1 내지 제 3 전송선으로 각각 전송하는 제 1 반전부; 및
    상기 제 1 내지 제 3 전송선으로 전송된 상기 반전된 제 1 내지 제 3 전압신호를 각각 수신하여 반전한 후 상기 수신부로 각각 출력하는 제 2 반전부를 더 구비하는 것을 특징으로 하는 전송 시스템.
  10. 제 1 항에 있어서,
    상기 제 1 내지 제 3 전송선으로 전송되는 데이터는 2중 차동 신호인 것을 특징으로 하는 전송 시스템.
  11. 차례로 배열되는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비하는 전송 시스템에서 2비트 데이터를 전송하는 방법에 있어서,
    상기 제 1 및 제 2 전송선 사이의 제 1 전계 방향과 상기 제 2 및 제 3 전송선 사이의 제 2 전계 방향이 상기 2비트 데이터의 논리상태에 대응하는 조합을 갖도록, 제 1 전압레벨, 제 2 전압레벨 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 발생하는 단계;
    상기 발생된 제 1 내지 제 3 전압신호를 상기 제 1 내지 제 3 전송선으로 각각 전송하는 단계; 및
    상기 제 1 내지 제 3 전송선으로 전송된 상기 제 1 내지 제 3 전압신호를 수신하여 상기 2 비트 데이터를 발생하는 단계를 구비하는 것을 특징으로 하는 전송 방법.
  12. 제 11 항에 있어서,
    상기 2비트 데이터는 제 1 상태, 제 2 상태, 제 3 상태 및 제 4 상태를 가지며,
    상기 제 1 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고,
    상기 제 2 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 1 전송선에서 상기 제 2 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향이고,
    상기 제 3 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 2 전송선에서 상기 제 3 전송선의 방향이고, 그리고
    상기 제 4 상태에서, 상기 제 1 및 제 2 전계는 각각 상기 제 2 전송선에서 상기 제 1 전송선의 방향 및 상기 제 3 전송선에서 상기 제 2 전송선의 방향인 것을 특징으로 하는 전송 방법.
  13. 제 12 항에 있어서,
    상기 제 1 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 2 레벨, 및 제 3 레벨이고,
    상기 제 2 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 1 레벨, 제 3 레벨, 및 제 1 레벨이고,
    상기 제 3 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 1 레벨, 및 제 3 레벨이고, 그리고
    상기 제 4 상태에서, 상기 제 1 내지 제 3 전압신호는 각각 제 3 레벨, 제 2 레벨, 및 제 1 레벨인 것을 특징으로 하는 전송 방법.
  14. 제 11 항에 있어서, 상기 전송하는 단계는,
    상기 발생된 각각의 제 1 내지 제 3 전압신호를 반전하여 상기 제 1 내지 제 3 전송선으로 각각 전송하는 단계; 및
    상기 제 1 내지 제 3 전송선으로 전송된 상기 반전된 제 1 내지 제 3 전압신호를 각각 수신하여 반전한 후 각각 출력하는 단계를 구비하는 것을 특징으로 하는 전송 방법.
  15. 제 11 항에 있어서,
    상기 제 1 내지 제 3 전송선으로 전송되는 데이터는 2중 차동 신호인 것을 특징으로 하는 전송 방법.
  16. 각각이 2 비트 데이터를 전송하는 복수의 전송선 세트를 이용하여 복수 비트의 데이터를 전송하는 전송 시스템에 있어서,
    각각의 상기 전송선 세트는 제 1 전압레벨, 제 2 전압레벨, 및 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 제 1 전압신호, 제 2 전압신호, 및 제 3 전압신호를 각각 전송하는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비하고,
    상기 각각의 제 1 내지 제 3 전압 신호는,
    상기 제 1 및 제 2 전송선 사이의 제 1 전계 방향과 상기 제 2 및 제 3 전송선 사이의 제 2 전계 방향이 상기 2비트 데이터의 논리상태에 대응하는 조합을 갖도록 상기 제 1 내지 제 3 전압레벨 중 어느 하나의 전압레벨을 갖는 것을 특징으로 하는 전송 시스템.
  17. 2비트 데이터를 전송하는 시스템에 있어서,
    제 1 전류량, 제 2 전류량, 및 제 3 전류량 중 어느 하나의 전류량을 갖는 제 1 전류신호, 제 2 전류신호, 및 제 3 전류신호를 각각 전송하는 제 1 전송선, 제 2 전송선, 및 제 3 전송선을 구비하고,
    상기 각각의 제 1 내지 제 3 전류 신호는,
    상기 제 1 및 제 2 전송선 사이의 제 1 필드 방향과 상기 제 2 및 제 3 전송선 사이의 제 2 필드 방향이 상기 2비트 데이터의 논리상태에 대응하는 조합을 갖도록 상기 제 1 내지 제 3 전류레벨 중 어느 하나의 전류레벨을 갖는 것을 특징으로 하는 전송 시스템.
KR1020050131887A 2005-12-28 2005-12-28 이중 차동 전송 시스템 및 방법 KR100761830B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050131887A KR100761830B1 (ko) 2005-12-28 2005-12-28 이중 차동 전송 시스템 및 방법
US11/645,605 US7671632B2 (en) 2005-12-28 2006-12-27 Transmission system and method
CNA2006101567236A CN1992545A (zh) 2005-12-28 2006-12-28 传输系统和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050131887A KR100761830B1 (ko) 2005-12-28 2005-12-28 이중 차동 전송 시스템 및 방법

Publications (2)

Publication Number Publication Date
KR20070069586A KR20070069586A (ko) 2007-07-03
KR100761830B1 true KR100761830B1 (ko) 2007-09-28

Family

ID=38192962

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050131887A KR100761830B1 (ko) 2005-12-28 2005-12-28 이중 차동 전송 시스템 및 방법

Country Status (3)

Country Link
US (1) US7671632B2 (ko)
KR (1) KR100761830B1 (ko)
CN (1) CN1992545A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9722822B1 (en) * 2016-03-04 2017-08-01 Inphi Corporation Method and system using driver equalization in transmission line channels with power or ground terminations
US10523272B2 (en) 2017-05-26 2019-12-31 Qualcomm Incorporated Distributed differential interconnect

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5166956A (en) 1990-05-21 1992-11-24 North American Philips Corporation Data transmission system and apparatus providing multi-level differential signal transmission
US6038260A (en) 1996-01-05 2000-03-14 International Business Machines Corporation Method and apparatus for transposing differential signals onto a set of binary signals to increase the information-carrying capacity of the original set of signals
US6111437A (en) 1998-05-29 2000-08-29 Lucent Technologies Inc. Wide common-mode differential receiver with precision input referred offset
KR20040087351A (ko) * 2003-04-07 2004-10-14 주식회사 티엘아이 한조 3개 전송선의 차동신호 전송장치 및 이를 이용한차동신호전송방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3484066B2 (ja) 1998-02-10 2004-01-06 松下電器産業株式会社 データ伝送システム
JP3507687B2 (ja) 1998-02-10 2004-03-15 松下電器産業株式会社 データ伝送システム
US6317465B1 (en) * 1998-02-10 2001-11-13 Matsushita Electric Industrial Co., Ltd. Data transmission system
KR100629675B1 (ko) * 2004-07-16 2006-09-28 학교법인 포항공과대학교 4개 신호선을 이용한 3개 데이터의 전류모드 차동 전송방법 및 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5166956A (en) 1990-05-21 1992-11-24 North American Philips Corporation Data transmission system and apparatus providing multi-level differential signal transmission
US6038260A (en) 1996-01-05 2000-03-14 International Business Machines Corporation Method and apparatus for transposing differential signals onto a set of binary signals to increase the information-carrying capacity of the original set of signals
US6111437A (en) 1998-05-29 2000-08-29 Lucent Technologies Inc. Wide common-mode differential receiver with precision input referred offset
KR20040087351A (ko) * 2003-04-07 2004-10-14 주식회사 티엘아이 한조 3개 전송선의 차동신호 전송장치 및 이를 이용한차동신호전송방법

Also Published As

Publication number Publication date
US7671632B2 (en) 2010-03-02
CN1992545A (zh) 2007-07-04
KR20070069586A (ko) 2007-07-03
US20070146175A1 (en) 2007-06-28

Similar Documents

Publication Publication Date Title
US7697628B2 (en) Data signal transmission devices and methods for ternary-line differential signaling
US6452420B1 (en) Multi-dimensional differential signaling (MDDS)
JP3039439B2 (ja) 識別レベル制御回路
JP4528819B2 (ja) 多入力演算増幅回路、それを用いたデジタル/アナログ変換器、及びそれを用いた表示装置の駆動回路
CN101207771B (zh) 用于调制共模电压的电流模式电路
CN108694962B (zh) 放大器及使用其的半导体装置
US7782131B2 (en) Balanced amplifier and electronic circuit
US7342418B2 (en) Low voltage differential signal receiver
KR20130126528A (ko) 오디오 시스템 및 그 안에 클래스 d 증폭기를 가지는 집적 회로 칩
KR20170035027A (ko) 데이터 송신장치, 데이터 수신장치, 데이터 송수신 시스템
KR100761830B1 (ko) 이중 차동 전송 시스템 및 방법
JPH0752870B2 (ja) 通信装置
JP2010258405A (ja) レーザダイオード駆動回路及び光送信器
US20020168024A1 (en) Digital line driver circuit
CN104333384A (zh) 一种采用失调平均和内插共享电阻网络的折叠内插模数转换器
KR100780942B1 (ko) 신호 전송 장치 및 신호 전송 방법
US9559872B2 (en) Signal transmission system
CN107172537B (zh) 一种信号放大电路及功放设备
JP2010193258A (ja) Ask変調器
US8258865B2 (en) Signal generating apparatus and method thereof
CN107196639B (zh) 多路并行的双向电平转换电路
US20210028810A1 (en) High-speed data transmitting/receiving system and method of removing simultaneous switching noise and inter-symbol interference
US7952384B2 (en) Data transmitter and related semiconductor device
CN111865290A (zh) 驱动器装置
JP6902068B2 (ja) ドライバ装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20120831

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150831

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180831

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190830

Year of fee payment: 13