KR100760076B1 - Automatic tuning circuit for rc filter - Google Patents

Automatic tuning circuit for rc filter Download PDF

Info

Publication number
KR100760076B1
KR100760076B1 KR1020060031521A KR20060031521A KR100760076B1 KR 100760076 B1 KR100760076 B1 KR 100760076B1 KR 1020060031521 A KR1020060031521 A KR 1020060031521A KR 20060031521 A KR20060031521 A KR 20060031521A KR 100760076 B1 KR100760076 B1 KR 100760076B1
Authority
KR
South Korea
Prior art keywords
filter
unit
output
signal
slave
Prior art date
Application number
KR1020060031521A
Other languages
Korean (ko)
Inventor
류기현
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060031521A priority Critical patent/KR100760076B1/en
Application granted granted Critical
Publication of KR100760076B1 publication Critical patent/KR100760076B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1075Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F10/00Apparatus for measuring unknown time intervals by electric means
    • G04F10/005Time-to-digital converters [TDC]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0814Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Networks Using Active Elements (AREA)

Abstract

An automatic tuning circuit for an RC filter is provided to reduce the time for tuning by finding the cut-off frequency of the main RC filter with the direct method not the sequential method and to output control signal for adjusting resistance values of a slave RC filter and a main RC filter. An automatic tuning circuit for an RC filter includes a comparer, a time-to-digital converting unit(140), and a decoder. The comparator compares an output signal of a slave RC filter with the pre-set reference voltage. The time-to-digital converting unit(140) converts an input signal inputted from outside according to the signal outputted into a digital signal by the comparator to output the digital signal. The decoder outputs a control signal to adjust the resistance value of the main RC filter and the slave RC filter by responding to the digital signal outputted in the time-to-digital converting unit(140). The time-to-digital converting unit(140) includes a delay line unit(142) and a latch unit(144). The delay line unit(142) consists of a plurality of unit delay cells. The latch unit is connected at the output terminal of each unit delay cell and latches the digital signal inputted from each unit delay cell by responding the rising edge signal outputted in the comparer through a clock terminal. The detecting unit(146) detects edge of the digital signal outputted in the latch unit.

Description

RC 필터를 위한 자동 튜닝 회로{Automatic tuning circuit for RC filter}Automatic tuning circuit for RC filter

도 1은 종래 디지털 DLL 기반의 RC 필터를 위한 자동 튜닝 회로,1 is an automatic tuning circuit for a conventional digital DLL-based RC filter,

도 2는 도 1에 도시된 디지털 DLL 기반의 RC 필터를 위한 자동 튜닝 회로의 동작을 설명하기 위해 도시한 타임 다이어그램,FIG. 2 is a time diagram illustrating the operation of an autotuning circuit for the digital DLL based RC filter shown in FIG. 1;

도 3은 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로에 대한 개략적인 블록도,3 is a schematic block diagram of an automatic tuning circuit for an RC filter in accordance with the present invention;

도 4는 도 3에 도시된 TDC의 내부 구성을 도시한 도면, 그리고, 4 is a diagram illustrating an internal configuration of a TDC shown in FIG. 3, and

도 5는 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로의 동작을 설명하기 위해 도시한 타임 다이어그램이다.5 is a time diagram illustrating the operation of the automatic tuning circuit for the RC filter according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

110 : 메인 RC 필터 120 : 슬레이브 RC 필터110: main RC filter 120: slave RC filter

130 : 비교기 140 : TDC130: comparator 140: TDC

142 : 지연 라인부 144 : 래치부142: delay line portion 144: latch portion

146 : 에지 검출부 150 : 디코더146: edge detector 150: decoder

본 발명은 RC 필터를 위한 자동 튜닝 회로에 관한 것으로, 보다 상세하게는, 튜닝 시간을 단축시킬 수 있는 RC 필터를 위한 자동 튜닝 회로에 관한 것이다.The present invention relates to an automatic tuning circuit for an RC filter, and more particularly, to an automatic tuning circuit for an RC filter that can shorten the tuning time.

도 1은 종래 디지털 DLL 기반의 RC 필터를 위한 자동 튜닝 회로이다.1 is an automatic tuning circuit for a conventional digital DLL based RC filter.

도 1에 도시된 바와 같이, 종래 디지털 DLL 기반의 RC 필터를 위한 자동 튜닝 회로는 지연신호 발생부(10), 슬레이브 RC 필터(12), 메인 RC 필터(13), 비교기(14), 래치(15) 및 업/다운 카운터(16)를 포함하여 구성되어 있다. 이때 슬레이브 RC 필터(12)와 메인 RC 필터(13)는 동일한 주파수 출력 특성을 갖도록 동일한 사양으로 설계된 것을 특징으로 한다.As shown in FIG. 1, the automatic tuning circuit for a conventional digital DLL-based RC filter includes a delay signal generator 10, a slave RC filter 12, a main RC filter 13, a comparator 14, and a latch ( 15) and an up / down counter 16. In this case, the slave RC filter 12 and the main RC filter 13 are designed with the same specifications to have the same frequency output characteristics.

상기 RC 필터를 위한 자동 튜닝 회로는 슬레이브 RC 필터(12)가 메인 RC 필터(13)의 공정변화에 따라 변화된다는 가정 하에 슬레이브 RC 필터(12)의 저항값(Rref)을 기준 클럭(Ref_CLK)에 맞추게 되면 메인 RC 필터(13)의 컷-오프(Cut-Off) 주파수가 자동으로 맞춰지는 방식을 채용한 것이다.The automatic tuning circuit for the RC filter is configured to transfer the resistance value Rref of the slave RC filter 12 to the reference clock Ref_CLK under the assumption that the slave RC filter 12 changes according to the process change of the main RC filter 13. In this case, the cut-off frequency of the main RC filter 13 is automatically adjusted.

도 2는 도 1에 도시된 디지털 DLL 기반의 RC 필터를 위한 자동 튜닝 회로의 동작을 설명하기 위해 도시한 타임 다이어그램이다.FIG. 2 is a time diagram illustrating the operation of an autotuning circuit for the digital DLL based RC filter shown in FIG. 1.

도 2에 도시된 바와 같이, 외부로부터 입력되는 기준 클럭(Ref_CLK)은 분주기(11)에 의해 8분주되어 슬레이브 RC 필터(12)로 입력되고, 슬레이브 RC 필터(12) 의 출력(VOUT)은 비교기(14)로 입력된다. As shown in FIG. 2, the reference clock Ref_CLK input from the outside is divided into eight by the divider 11 and input to the slave RC filter 12, and the output VOUT of the slave RC filter 12 is It is input to the comparator 14.

슬레이브 RC 필터(12)의 출력(VOUT)은 비교기(14)의 비교전압(1/2*VDD)과 비교되어 래치(15)로 입력된다. 래치(15)는 지연신호 발생부(10)에서 출력되는 래치 클럭(LATCH_CLK)에 응답하여 비교기(14)의 출력을 래치 시킨다. 이때 비교기(14)의 비교전압을 1/2*VDD로 설정하면, 비교기(14)의 출력(D)은 T1만큼의 신호 지연이 발생하게 된다. 여기서 T1은 슬레이브 RC 필터(12)의 저항값(Rref)이 공정변화에 영향을 받아 발생하는 시간 지연이다.The output VOUT of the slave RC filter 12 is input to the latch 15 in comparison with the comparison voltage 1/2 * VDD of the comparator 14. The latch 15 latches the output of the comparator 14 in response to the latch clock LATCH_CLK output from the delay signal generator 10. At this time, if the comparison voltage of the comparator 14 is set to 1/2 * VDD, the signal delay of the output D of the comparator 14 is generated by T1. Here, T1 is a time delay caused by the resistance value Rref of the slave RC filter 12 affected by the process change.

반면에, 지연신호 발생부(10)의 내부는 분주기와 논리 게이트로 구성되기 때문에 공정에 영향을 받지 않는 지연신호 T2를 발생시키게 된다. 이때의 T2는 기준 클럭(Ref_CLK)의 반주기 만큼에 해당한다. On the other hand, since the interior of the delay signal generator 10 is composed of a divider and a logic gate, the delay signal generator 10 generates a delay signal T2 which is not affected by the process. At this time, T2 corresponds to half a period of the reference clock Ref_CLK.

업/다운 카운터(16)는 래치(15)에서 출력되는 신호에 따라 업 카운팅 또는 다운 카운팅 동작을 수행한다. 예를 들어, 업/다운 카운터(16)는 래치(15)에서 출력되는 신호가 하이(High)인 경우 업 카운팅을 수행하고, 래치(15)에서 출력되는 신호가 로우(Low)인 경우 다운 카운팅을 수행한다. The up / down counter 16 performs an up counting or down counting operation according to the signal output from the latch 15. For example, the up / down counter 16 performs up counting when the signal output from the latch 15 is high, and down counts when the signal output from the latch 15 is low. Do this.

한편, 슬레이브 RC 필터(12)의 초기 저항값(Rref)과 커패시터값(Cref)을 Rref*Cref=1/freq가 되도록 설정해 둔다. 이렇게 되면 T1이 T2와 동일해 지도록 하는 저항값을 찾아내면 자동튜닝이 완성되는 것이다.On the other hand, the initial resistance value Rref and the capacitor value Cref of the slave RC filter 12 are set to be Rref * Cref = 1 / freq. This completes the autotuning by finding the resistance that makes T1 equal to T2.

그런데, 종래 방식의 경우 슬레이브 RC 필터(12)의 저항값(Rref)을 순차적으로 변화시키면서 T1과 T2가 동일해지는 저항값, 즉 메인 RC 필터(12)의 컷-오프 주파수를 찾아야 하므로 튜닝 동작을 위해 많은 시간이 소요되는 문제점이 발생한다. 예를 들면, 슬레이브 RC 필터(13)의 저항 초기치가 최소값이고 목표치가 최대값인 경우, 목표치를 맞추기 위해 필요한 시간은 2N*Tcnt이다. 여기서, Tcnt는 한 번의 튜닝 동작을 위해 필요한 시간이다. However, in the conventional method, since the resistance value Rref of the slave RC filter 12 is sequentially changed, the resistance value T1 and T2 are equal, that is, the cut-off frequency of the main RC filter 12 needs to be found. This takes a long time to solve the problem. For example, when the initial resistance of the slave RC filter 13 is the minimum value and the target value is the maximum value, the time required to meet the target value is 2N * Tcnt. Where Tcnt is the time required for one tuning operation.

따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 창작된 것으로서, 본 발명의 목적은 튜닝 시간을 단축시킬 수 있는 RC 필터를 위한 자동 튜닝 회로를 제공하는 데 있다. Accordingly, the present invention has been made to solve the above problems, and an object of the present invention is to provide an automatic tuning circuit for an RC filter that can shorten the tuning time.

상기와 같은 기술적 과제를 해결하기 위한, 본 발명에 따른 슬레이브 RC 필터의 저항값을 조절하여 메인 RC 필터의 컷-오프 주파수를 튜닝하는 RC 필터를 위한 자동 튜닝 회로에 있어서, 상기 슬레이브 RC 필터의 출력신호와 기 설정된 기준전압 신호를 비교하는 비교기; 상기 비교기에서 출력되는 신호에 따라 외부로부터 입력되는 입력 신호를 디지털 신호로 변환시켜 출력하는 시간-투-디지털 변환부; 및 상기 시간-투-디지털 변환부에서 출력되는 디지털 신호에 대응하여 상기 메인 RC 필터와 슬레이브 RC 필터의 저항값을 조절하기 위한 제어신호를 출력하는 디코더를 포함하여 이루어진 것을 특징으로 한다.In the automatic tuning circuit for the RC filter for tuning the cut-off frequency of the main RC filter by adjusting the resistance value of the slave RC filter according to the present invention, to solve the above technical problem, the output of the slave RC filter A comparator for comparing the signal with a preset reference voltage signal; A time-to-digital converter for converting an input signal input from the outside into a digital signal according to the signal output from the comparator; And a decoder configured to output a control signal for adjusting resistance values of the main RC filter and the slave RC filter in response to the digital signal output from the time-to-digital converter.

상기 시간-투 디지털 변환부는, 복수의 단위 지연 셀로 구성된 지연 라인부; 상기 각 단위 지연 셀의 출력단에 접속되어 클럭단자를 통해 상기 비교기에서 출력되는 라이징 에지 신호에 응답하여 상기 각 단위 지연 셀으로부터 입력되는 디지털 신호를 래치하는 래치부; 및 상기 래치부에서 출력되는 디지털 신호의 에지를 검출하는 에지 검출부를 포함하여 구성된 것을 특징으로 한다.The time-to-digital converter may include a delay line unit including a plurality of unit delay cells; A latch unit connected to an output terminal of each unit delay cell and latching a digital signal input from each unit delay cell in response to a rising edge signal output from the comparator through a clock terminal; And an edge detector configured to detect an edge of the digital signal output from the latch unit.

상기 래치부는 복수의 D 플립플롭(Flip-Flop)으로 구성된 것을 특징으로 한다.The latch unit may include a plurality of D flip-flops.

상기 에지 검출부는 상기 래치에서 출력되는 디지털 신호의 상승 에지(Rising Edge) 또는 하강 에지(Falling Edge)를 검출하는 것을 특징으로 한다.The edge detector may detect a rising edge or a falling edge of the digital signal output from the latch.

상기 디코더는 상기 에기 검출부에서 출력되는 값에 대응하여 상기 메인 RC 필터와 슬레이브 RC 필터의 저항값을 조절하기 위한 제어신호를 출력하는 것을 특징으로 한다.The decoder outputs a control signal for adjusting the resistance of the main RC filter and the slave RC filter in response to the value output from the edge detection unit.

이하에서는 첨부된 도면들을 참조하여 본 발명을 보다 상세히 설명한다. 다만, 본 발명을 설명함에 있어, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그에 대한 상세한 설명은 생략한다.Hereinafter, with reference to the accompanying drawings will be described the present invention in more detail. However, in describing the present invention, when it is determined that a detailed description of a related known function or configuration may unnecessarily obscure the subject matter of the present invention, a detailed description thereof will be omitted.

도 3은 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로에 대한 개략적인 블록도이다.3 is a schematic block diagram of an automatic tuning circuit for an RC filter according to the present invention.

도 3에 도시된 바와 같이, 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로는 메인 RC 필터(110), 슬레이브 RC 필터(120), 비교기(130), 타임-투-디지털 변환 부(Time-to-Digital Converter, 이하 'TDC'라 칭함)(140) 및 디코더(150)를 포함하여 구성되어 있다.As shown in FIG. 3, the automatic tuning circuit for the RC filter according to the present invention includes a main RC filter 110, a slave RC filter 120, a comparator 130, and a time-to-digital converter. -Digital Converter (hereinafter referred to as 'TDC') 140 and the decoder 150 is configured.

먼저, 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로는 슬레이브 RC 필터(120)가 메인 RC 필터(110)의 공정변화에 따라 변화된다는 가정 하에 슬레이브 RC 필터(12)의 저항값(Rref)을 기준 클럭(Ref_CLK)에 맞추게 되면 메인 RC 필터(13)의 컷-오프(Cut-Off) 주파수가 자동으로 맞춰지는 방식을 채용한 것이다.First, the automatic tuning circuit for the RC filter according to the present invention refers to the resistance value Rref of the slave RC filter 12 under the assumption that the slave RC filter 120 is changed according to the process change of the main RC filter 110. When the clock Ref_CLK is set, the cut-off frequency of the main RC filter 13 is automatically adjusted.

상기 메인 RC 필터(110)와 슬레이브 RC 필터(120)는 각각 N-bit 저항(Rref), 커패시터(Cref)로 구성되어 있으며, 동일한 주파수 출력 특성을 갖도록 동일한 사양으로 구성되어 있는 것을 특징으로 한다.The main RC filter 110 and the slave RC filter 120 are each composed of an N-bit resistor (Rref) and a capacitor (Cref), characterized in that the same specifications to have the same frequency output characteristics.

비교기(130)는 상기 슬레이브 RC 필터(120)의 출력단에 연결되어, 슬레이브 RC 필터(120)에서 출력되는 신호(VOUT)와 기 설정된 기준전압(Vref=1/2 VDD)을 비교하여 출력한다. 비교기(130)의 출력신호(D)는 TDC(140)로 입력된다.The comparator 130 is connected to an output terminal of the slave RC filter 120 and compares the signal VOUT output from the slave RC filter 120 with a preset reference voltage Vref = 1/2 VDD. The output signal D of the comparator 130 is input to the TDC 140.

TDC(140)는 상기 비교기(130)에서 출력되는 신호(D)에 따라 외부로부터 입력되는 입력 신호(VIN)를 디지털 신호로 변환시켜 출력하는 역할을 수행한다.The TDC 140 converts an input signal VIN input from the outside into a digital signal according to the signal D output from the comparator 130 and outputs the digital signal.

도 4는 본 발명에 따른 TDC(140)의 내부 구성을 도시한 도면이다.4 is a diagram illustrating an internal configuration of the TDC 140 according to the present invention.

도 4에 도시된 바와 같이, TDC(140)는 지연 라인부(142), 래치부(144), 및 에지 검출부(146)를 포함하여 구성되어 있다.As shown in FIG. 4, the TDC 140 includes a delay line unit 142, a latch unit 144, and an edge detector 146.

상기 지연 라인부(142)는 복수의 단위 지연 셀로 구성되어 있다. 상기 복수의 단위 지연 셀은 직렬 체인 형태로 연결되어 있으며, 외부로부터 입력되는 입력 신호(VIN)를 소정 시간 지연시켜 출력한다. 상기 각 단위 지연 셀에 의해 지연된 신호(D1 내지 Dn)는 래치부(144)로 입력된다.The delay line unit 142 is composed of a plurality of unit delay cells. The plurality of unit delay cells are connected in a series chain form, and output the delayed input signal VIN by a predetermined time. The signals D1 to Dn delayed by the unit delay cells are input to the latch unit 144.

상기 래치부(144)는 복수의 D 플립플롭(D Flip-Flop)으로 구성되어 있다. 상기 각 D 플립플롭은 상기 각 단위 지연 셀의 출력단에 접속되어 있으며, 클럭단자를 통해 비교기(130)에서 출력되는 라이징 에지(Rising Edge) 신호에 응답하여 상기 각 단위 지연 셀로부터 입력되는 신호를 래치 한다. The latch unit 144 is composed of a plurality of D flip-flops. Each D flip-flop is connected to an output terminal of each unit delay cell, and latches a signal input from each unit delay cell in response to a rising edge signal output from the comparator 130 through a clock terminal. do.

상기 래치부(144)를 구성하는 복수의 D 플립플롭 중 홀수 번째에 해당하는 D 플립플롭들은 래치된 출력신호를 반전 출력단자로 출력하도록 구성되어 있으며, 짝수 번째에 해당하는 D 플립플롭들은 래치된 신호를 비반전 출력단자로 출력하도록 구성되어 있다. 상기 각 D 플립플롭에서 출력되는 신호는 에지 검출부(146)로 입력된다.The odd-numbered D flip-flops among the plurality of D flip-flops constituting the latch unit 144 are configured to output the latched output signal to the inverted output terminal, and the even-numbered D flip-flops are latched. It is configured to output the signal to the non-inverting output terminal. The signal output from each of the D flip-flops is input to the edge detector 146.

에지 검출부(146)는 상기 래치부(144)에서 출력되는 복수의 디지털 신호의 에지를 검출하는 역할을 수행한다. The edge detector 146 detects edges of a plurality of digital signals output from the latch unit 144.

이때 상기 에지 검출부(146)는 상기 래치부(144)에서 출력되는 복수의 디지털 신호가 0에서 1로 변화는 상승 에지(Rising Edge)에 대해 검출하거나, 반대로 1에서 0으로 변화는 하강 에지(Falling Edge)에 대해 검출하도록 구현할 수 있다.In this case, the edge detector 146 detects a rising edge in which a plurality of digital signals output from the latch unit 144 is changed from 0 to 1, or conversely, a falling edge is changed from 1 to 0. Can be implemented for detection.

디코더(150)는 상기 TDC(140)의 에지 검출부(146)에서 출력되는 값에 대응하여 상기 메인 RC 필터(110)와 슬레이브 RC 필터(120)의 저항값(Rref)을 조절하기 위한 제어신호를 출력한다. The decoder 150 controls a control signal for adjusting the resistance value Rref of the main RC filter 110 and the slave RC filter 120 in response to the value output from the edge detector 146 of the TDC 140. Output

상기 디코더(150)는 상기 에지 검출부(146)에서 출력되는 값에 따라 외부로부터 입력되는 입력 신호(VIN)와 비교기(130)로부터 입력되는 신호(D)의 상대적인 신호 지연치가 단위 지연 셀 몇 개에 해당하는지를 알 수 있다. The decoder 150 has a relative signal delay between the input signal VIN input from the outside and the signal D input from the comparator 130 according to the value output from the edge detector 146. You can tell if it is.

그러므로, 메인 RC 필터(110)의 컷-오프 주파수를 순차적인 방법인 아닌 직접적인 방법으로 찾을 수 있다. Therefore, the cut-off frequency of the main RC filter 110 can be found in a direct manner rather than in a sequential manner.

한편, 도 5는 본 발명에 따른 RC 필터를 위한 자동 튜닝 회로의 동작을 설명하기 위해 도시한 타임 다이어그램이다.On the other hand, Figure 5 is a time diagram for explaining the operation of the automatic tuning circuit for the RC filter according to the present invention.

도 5에 도시된 바와 같이, 지연 라인부(142)가 입력 신호(VIN)의 한 주기를 8등분 하도록 구성되고, 비교기(130)의 출력신호(D)에 라이징 에지가 발생된 시점을 6과 7 사이라고 하자. 그러면 래치부(144)의 출력(Q(1:10))은 '0011110000'이 된다.As shown in FIG. 5, the delay line unit 142 is configured to divide one period of the input signal VIN into eight equal parts, and the time at which the rising edge is generated in the output signal D of the comparator 130 is 6 and 6. Let's say between seven. The output Q (1:10) of the latch unit 144 then becomes '0011110000'.

그리고 에지 검출부(146)가 라이징 에지를 검출하도록 구성된 경우라 가정하면, 이때의 에지 검출부(146)의 출력은 6이 된다. Assuming that the edge detector 146 is configured to detect the rising edge, the output of the edge detector 146 at this time is six.

디코더(150)는 상기 에지 검출부(146)에서 출력되는 값을 기초로 외부로부터 입력되는 입력 신호(VIN)와 비교기(130)로부터 입력되는 신호(D)의 상대적인 신호 지연치가 단위 지연 셀 몇 개에 해당하는지를 알 수 있다. 즉, 상기의 경우 비교기(130)에서 출력되는 신호(D)가 입력 신호(VIN)의 6/8이 됨을 알 수 있다. The decoder 150 has a relative signal delay value of the input signal VIN input from the outside and the signal D input from the comparator 130 based on the value output from the edge detector 146. You can tell if it is. That is, in this case, it can be seen that the signal D output from the comparator 130 becomes 6/8 of the input signal VIN.

이로써 디코더(150)는 상기 에지 검출부(146)에서 출력되는 값을 기초로 메인 RC 필터(110) 및 슬레이브 RC 필터(120)의 저항값(Rref)을 조절하면 된다. Accordingly, the decoder 150 may adjust the resistance value Rref of the main RC filter 110 and the slave RC filter 120 based on the value output from the edge detector 146.

상기 메인 RC 필터(110) 및 슬레이브 RC 필터(120)의 저항값(Rref)은 상기 N-bit 저항에 연결된 스위치를 온(ON) 또는 오프(OFF) 시킴으로써 조절할 수 있다.The resistance value Rref of the main RC filter 110 and the slave RC filter 120 may be adjusted by turning on or off a switch connected to the N-bit resistor.

그러므로 상술한 바와 같이 본 발명에 따르면 메인 RC 필터(110)의 컷-오프 주파수를 순차적인 방법인 아닌 직접적인 방법으로 찾을 수 있으므로, 튜닝 시간을 단축시킬 수 있다. Therefore, as described above, according to the present invention, the cut-off frequency of the main RC filter 110 can be found by a direct method rather than a sequential method, thereby reducing the tuning time.

한편, 이상에서 대표적인 실시 예를 통하여 본 발명에 대하여 상세하게 설명하였으나, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 상술한 실시 예에 대하여 본 발명의 범주에서 벗어나지 않는 한도 내에서 다양한 변형이 가능함을 이해할 것이다. 그러므로 본 발명의 권리범위는 설명된 실시 예에 국한되어 정해져서는 안 되며, 후술하는 특허청구범위 뿐만 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.On the other hand, the present invention has been described in detail through a representative embodiment, but those skilled in the art to which the present invention pertains various modifications within the scope of the present invention without departing from the scope of the present invention. I will understand what is possible. Therefore, the scope of the present invention should not be limited to the described embodiments, but should be defined by the claims below and equivalents thereof.

지금까지 설명한 바와 같이, 본 발명에 따른 TDC의 지연 라인부가 외부로부터 입력되는 입력 신호(VIN)를 소정 시간 지연시켜 출력하면, 래치부가 비교기에서 출력되는 라이징 에지 신호에 응답하여 지연 라인부에서 출력되는 신호를 래치 한다. 에지 검출부가 래치부에서 출력되는 신호의 에지를 검출하여 디코더에 출력한다. 그러면, 디코더는 에지 검출부에서 출력되는 값에 대응하여 메인 RC 필터와 슬레이브 RC 필터의 저항값을 조절하기 위한 제어신호를 출력한다. As described above, when the delay line portion of the TDC according to the present invention outputs the input signal VIN inputted from the outside for a predetermined time, the latch portion is output from the delay line portion in response to the rising edge signal output from the comparator. Latch the signal. The edge detector detects the edge of the signal output from the latch unit and outputs the edge to the decoder. Then, the decoder outputs a control signal for adjusting the resistance of the main RC filter and the slave RC filter corresponding to the value output from the edge detector.

이와 같이, 본 발명에 따르면 메인 RC 필터의 컷-오프 주파수를 순차적인 방법인 아닌 직접적인 방법으로 찾을 수 있으므로, 튜닝 시간을 단축시킬 수 있다. As described above, according to the present invention, the cut-off frequency of the main RC filter can be found by a direct method rather than a sequential method, thereby reducing the tuning time.

Claims (5)

삭제delete 슬레이브 RC 필터의 저항값을 조절하여 메인 RC 필터의 컷-오프 주파수를 튜닝하는 RC 필터를 위한 자동 튜닝 회로에 있어서, An automatic tuning circuit for an RC filter that tunes the cut-off frequency of the main RC filter by adjusting the resistance of the slave RC filter, 상기 슬레이브 RC 필터의 출력신호와 기 설정된 기준전압 신호를 비교하는 비교기;A comparator for comparing the output signal of the slave RC filter with a preset reference voltage signal; 상기 비교기에서 출력되는 신호에 따라 외부로부터 입력되는 입력 신호를 디지털 신호로 변환시켜 출력하는 시간-투-디지털 변환부; 및A time-to-digital converter for converting an input signal input from the outside into a digital signal according to the signal output from the comparator; And 상기 시간-투-디지털 변환부에서 출력되는 디지털 신호에 대응하여 상기 메인 RC 필터와 슬레이브 RC 필터의 저항값을 조절하기 위한 제어신호를 출력하는 디코더;를 포함하고,And a decoder configured to output a control signal for adjusting resistance values of the main RC filter and the slave RC filter in response to the digital signal output from the time-to-digital converter. 상기 시간-투 디지털 변환부는, The time-to-digital conversion unit, 복수의 단위 지연 셀로 구성된 지연 라인부;A delay line unit including a plurality of unit delay cells; 상기 각 단위 지연 셀의 출력단에 접속되어 클럭단자를 통해 상기 비교기에서 출력되는 라이징 에지(Rising Edge) 신호에 응답하여 상기 각 단위 지연 셀으로부터 입력되는 디지털 신호를 래치하는 래치부; 및A latch unit connected to an output terminal of each unit delay cell and latching a digital signal input from each unit delay cell in response to a rising edge signal output from the comparator through a clock terminal; And 상기 래치부에서 출력되는 디지털 신호의 에지를 검출하는 에지 검출부;로 구성되는 것을 특징으로 하는 RC 필터를 위한 자동 튜닝 회로.And an edge detector configured to detect an edge of the digital signal output from the latch unit. 제 2항에 있어서,The method of claim 2, 상기 래치부는 복수의 D 플립플롭(Flip-Flop)으로 구성된 것을 특징으로 하는 RC 필터를 위한 자동 튜닝 회로.And the latch unit comprises a plurality of D flip-flops. 제 2항에 있어서,The method of claim 2, 상기 에지 검출부는 상기 래치부에서 출력되는 디지털 신호의 상승 에지(Rising Edge) 또는 하강 에지(Falling Edge)를 검출하는 것을 특징으로 하는 RC 필터를 위한 자동 튜닝 회로.And the edge detector detects a rising edge or a falling edge of the digital signal output from the latch unit. 제 2항에 있어서,The method of claim 2, 상기 디코더는 상기 에기 검출부에서 출력되는 값에 대응하여 상기 메인 RC 필터와 슬레이브 RC 필터의 저항값을 조절하기 위한 제어신호를 출력하는 것을 특징으로 하는 RC 필터를 위한 자동 튜닝 회로.And the decoder outputs a control signal for adjusting a resistance value of the main RC filter and the slave RC filter in response to a value output from the edge detection unit.
KR1020060031521A 2006-04-06 2006-04-06 Automatic tuning circuit for rc filter KR100760076B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060031521A KR100760076B1 (en) 2006-04-06 2006-04-06 Automatic tuning circuit for rc filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060031521A KR100760076B1 (en) 2006-04-06 2006-04-06 Automatic tuning circuit for rc filter

Publications (1)

Publication Number Publication Date
KR100760076B1 true KR100760076B1 (en) 2007-09-18

Family

ID=38738285

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060031521A KR100760076B1 (en) 2006-04-06 2006-04-06 Automatic tuning circuit for rc filter

Country Status (1)

Country Link
KR (1) KR100760076B1 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990042341A (en) * 1997-11-26 1999-06-15 윤종용 Delay Synchronous Loop (DL) Combined with Clock Synchronous Delay Circuit
JP2003037478A (en) * 2001-07-25 2003-02-07 Nec Yamagata Ltd Band variable rc filter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990042341A (en) * 1997-11-26 1999-06-15 윤종용 Delay Synchronous Loop (DL) Combined with Clock Synchronous Delay Circuit
JP2003037478A (en) * 2001-07-25 2003-02-07 Nec Yamagata Ltd Band variable rc filter

Similar Documents

Publication Publication Date Title
US10707854B2 (en) Clock screening with programmable counter-based clock interface and time-to-digital converter with high resolution and wide range operation
US8456434B2 (en) Touch sensor and operating method thereof
JP4850473B2 (en) Digital phase detector
KR101082415B1 (en) Hierarchical Time to Digital Converter
CN110249534B (en) Asynchronous SAR ADC with slew rate control feedback loop
US9529336B2 (en) Analog to digital converter compatible with image sensor readout
US8981974B2 (en) Time-to-digital converter and control method
US10868562B1 (en) Loop gain auto calibration using loop gain detector
KR20100062893A (en) Time-to-digital convertoer and all-digital phase locked loop
JP6594420B2 (en) Time-to-digital converter and digital phase-locked loop
US6897691B2 (en) Phase locked loop with low steady state phase errors and calibration circuit for the same
US8686768B2 (en) Phase locked loop
CN106301357B (en) All-digital phase-locked loop
JP5945582B2 (en) HOLD TIME OPTIMIZING CIRCUIT AND ITS RECEIVER
WO2006059414A1 (en) Filter adjusting circuit
EP3512096B1 (en) Clock delay circuit
EP3566309B1 (en) Delay element circuit for ring oscillator and stall detection in self-clocked sar adc
KR100760076B1 (en) Automatic tuning circuit for rc filter
US9455724B2 (en) Readout system
US8368431B2 (en) Pulse edge selection circuit, and pulse generation circuit, sample-hold circuit, and solid-state image sensor using the same
US10890548B2 (en) Resistive gas sensor and gas sensing method therefor
KR100576827B1 (en) Frequency measuring circuit and semiconductor memory device using the same
WO2022110235A1 (en) Chip and clock detection method
CN111722520B (en) Time-to-digital converter and phase difference detection method
CN114301460A (en) Clock generation circuit and clock calibration method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee