KR100742331B1 - 에러를 검출하는 전자장치 및 그 방법 - Google Patents

에러를 검출하는 전자장치 및 그 방법 Download PDF

Info

Publication number
KR100742331B1
KR100742331B1 KR1020060003136A KR20060003136A KR100742331B1 KR 100742331 B1 KR100742331 B1 KR 100742331B1 KR 1020060003136 A KR1020060003136 A KR 1020060003136A KR 20060003136 A KR20060003136 A KR 20060003136A KR 100742331 B1 KR100742331 B1 KR 100742331B1
Authority
KR
South Korea
Prior art keywords
slave
data
ics
electronic device
information
Prior art date
Application number
KR1020060003136A
Other languages
English (en)
Other versions
KR20070074956A (ko
Inventor
김종환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060003136A priority Critical patent/KR100742331B1/ko
Publication of KR20070074956A publication Critical patent/KR20070074956A/ko
Application granted granted Critical
Publication of KR100742331B1 publication Critical patent/KR100742331B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

외부 테스터기와 연결가능한 전자장치가 개시된다. 본 전자장치는 각각 소정의 기능을 수행하는 복수 개의 슬레이브(slave)IC, 복수 개의 슬레이브IC 각각의 동작 여부를 판단하는 제어부, 제어부의 판단에 따라 오동작하는 슬레이브IC의 ID정보를 포함하는 데이터를 생성하는 데이터생성부, 및 생성된 ID정보를 외부 테스터기로 전송하는 데이터전송부를 포함한다. 이에 따라, 슬레이브IC의 동작여부를 일일이 검사하지 않고도 간단하게 오동작하는 슬레이브IC를 알 수 있다. 따라서, 오동작 여부를 검사하는 시간을 줄여 사용자(A/S기사)의 편의를 도모한다.
PCB(Printed Circuit Board), 슬레이브(slave)IC, 에러검출.

Description

에러를 검출하는 전자장치 및 그 방법{Electronic apparatus for detecting Error and method thereof}
도 1은 본 발명의 일 실시 예에 따른 전자장치의 구성을 나타내는 블럭도,
도 2는 도 1의 테스트신호(200) 구성의 일 예를 나타내는 모식도,
도 3은 도 1의 오동작하는 슬레이브IC를 알리기 위한 데이터,
도 4는 도 3의 생성된 데이터를 전송하는 모식도,
도 5는 본 발명의 일 실시 예에 따른 에러검출방법을 설명하는 흐름도, 그리고,
도 6은 도 5의 오동작판단을 설명하기 위한 흐름도이다.
* 도면 주요 부분에 대한 부호의 설명 *
110-1 : 제1 슬레이브IC 120 : 전원부
130 : 제어부 140 : 데이터생성부
150 : 데이터전송부
본 발명은 에러를 검출하는 전자장치 및 그 방법에 관한 것으로, 보다 상세 하게는 인쇄회로기판 (Printed Circuit Board;PCB)상에 있는 복수 개의 슬레이브IC 중 오동작하는 슬레이브IC의 정보를 담은 소정의 데이터를 외부 테스터기로 전송함으로써, 오동작하는 슬레이브IC를 검출할 수 있는 전자장치 및 그 방법에 관한 것이다.
일반적으로 모든 전자 제품에는 그 제품을 구동시키기 위한 복수 개의 슬레이브IC 등의 회로소자들이 필요하게 되고 회로소자들이 상호 간에 결합 또는 분리시킬 수 있도록 회로패턴이 디자인된 인쇄회로기판(Printed Circuit Board; 이하, "PCB"라 한다)을 제작하게 된다.
한편, PCB 상에 각각의 기능을 가진 슬레이브IC가 제대로 동작하는지를 판단하기 위해 에러검출장치가 필요하다. 종래에는 PCB상의 소정의 슬레이브IC의 오동작으로 전자 제품에 이상이 생겼을 때, 오동작하는 슬레이브IC를 찾기 위해 테스터를 사용하여 일일이 회로소자 각각의 이상 여부를 확인해야 하는 불편함이 있었다. 또한, 숙련된 기술이 요구되며, 시간이 많이 소비되고, 사용자(A/S기사)의 실수로 인해 신뢰도가 떨어진다는 문제점이 있었다.
본 발명은 상기한 문제점을 해결하기 위한 것으로서, 인쇄회로기판(PCB)상에 슬레이브IC의 동작여부를 판단하여 오동작하는 슬레이브IC의 ID정보를 포함한 소정의 데이터를 외부 테스터기에 표시되도록 전송하는 전자장치 및 그 방법을 제공함에 있다.
이상과 같은 목적을 달성하기 위한 본 발명의 일 실시 예에 따르면, 외부 테스터기와 연결가능한 전자장치는 각각 소정의 기능을 수행하는 복수 개의 슬레이브(slave)IC, 상기 복수 개의 슬레이브IC 각각의 동작 여부를 판단하는 제어부, 상기 제어부의 판단에 따라 오동작하는 슬레이브IC의 ID정보를 포함하는 데이터를 생성하는 데이터생성부, 및 상기 생성된 ID정보를 상기 외부 테스터기로 전송하는 데이터전송부를 포함할 수 있다.
바람직하게는, 상기 제어부는 상기 복수 개의 슬레이브IC 각각의 동작 여부를 테스트하기 위한 테스트 신호를 각각의 슬레이브IC로 전송하며, 슬레이브IC로부터 ACK를 응답받으면 동작하는 것으로 판단하고, NAK를 응답받으면 오동작하는 것으로 판단할 수 있다.
보다 바람직하게는, 전원을 공급하는 전원부를 더 포함하며, 상기 제어부가 상기 전원 공급시 슬레이브IC의 동작여부를 판단할 수 있다.
한편, 본 발명의 일 실시 예에 따른 복수 개의 슬레이브IC를 구비한 전자장치의 에러검출방법은 (a)상기 전자장치가 턴-온(turn-on) 되면, 상기 복수 개의 슬레이브IC 각각의 동작 여부를 판단하는 단계, (b)상기 판단에 따라 오동작하는 슬레이브IC의 ID정보를 생성하는 단계, 및 (c)상기 생성된 데이터를 상기 전자장치에 연결된 외부 테스터기로 전송하는 단계를 포함한다.
보다 바람직하게는, 상기 (a)단계는 상기 복수 개의 슬레이브IC 각각에 동작 여부를 테스트하기 위한 테스트신호를 전송하여 ACK를 응답받으면 동작하는 것으로 판단하고, NAK를 응답받으면 오동작하는 것으로 판단하는 단계를 더 포함할 수 있 다.
이하에서, 첨부된 도면을 참조하여 본 발명에 대하여 자세하게 설명한다.
도 1은 본 발명의 일 실시 예에 따른 전자장치의 구성을 나타내는 블럭도이다. 전자장치(100)는 전원부(110), 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4), 제어부(130), 데이터 생성부(140), 데이터 전송부(150)를 포함한다.
전원부(100)는 소정의 전원을 공급한다. 전원부(100)의 공급에 따라 제어부(130) 및 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)가 동작하게 된다.
제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)는 전원이 공급되면 각각 소정의 기능을 수행한다. 또한, 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)는 각각의 ID, 내부 주소, 로케이션 넘버 등의 슬레이브IC 정보를 갖고 있다. 도 1에서는 슬레이브IC(120-1 내지 120-4)를 4개로 도시하였지만 이에 한정하지 않으며, 기능에 따라 슬레이브IC를 추가하여 연결할 수 있다.
제어부(130)는 전원부(100)로부터 전원을 공급받으면, 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)가 동작하도록 제어하며, 하드웨어 장치에서 잘못된 부분, 즉 버그를 찾아서 수정하거나 또는 에러를 피하게 하는 디버깅을 수행한다.
또한, 각각의 슬레이브IC의 동작 여부를 판단한다. 제어부(130)는 I2C버스 방식을 이용하여 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)를 제어한다.
I2C버스 방식은 클럭라인(SCL), 데이터라인(SDA)의 2라인만을 사용하여 병렬로 복수 개의 슬레이브IC를 컨트롤할 수 있는 양방향 직렬버스규격이다.
제어부(130)는 I2C규격에 따라, 슬레이브IC의 동작 여부를 판단하기 위해 소정의 테스트신호를 전송하고, 슬레이브IC의 동작여부를 응답받는다. 이에 대한, 구체적인 설명은 도 2를 통해서 설명하도록 한다.
도 2는 제1 슬레이브IC 내지 제4 슬레이브IC(120-1 내지 120-4)로 전송하는 테스트신호(200)의 구성의 일 예를 나타내는 모식도이다.
테스트신호(200) 상에서, [s]는 시작비트로 I2C의 시작, [Addr]은 슬레이브IC의 주소, [R/W]는 읽기/쓰기, [A]는 데이터를 잘 받았는지 응답, [Data]는 슬레이브IC에 전송할 데이터, [P]는 종료비트로 I2C의 종료를 의미한다. [A]는 응답을 재확인할 수 있도록 2개이상의 비트로 구현될 수 있다.
제어부(130)에서 각각의 슬레이브IC의 주소로 데이터(200)를 전송하면, 슬레이브IC에서 응답을 보낸다. 이때, [A]는 데이터를 잘 받았으면 ACK인 "0", 받지 못했으면 NAK인 "1"을 기록하여 응답한다. 제어부(130)는 슬레이브IC에서 응답한 값을 읽어 슬레이브IC의 동작여부를 판단하게 된다. 제어부(130)는 소정 시간동안 응답이 없으면 NAK로 인식한다.
제어부(130)는 NAK를 전송한 슬레이브IC는 오동작 상태로 인식한다. 이에 따라, 오동작 슬레이브 IC의 주소, ID, 로케이션 넘버 등의 정보를 이용하여 데이터생성부(140)에서 소정의 데이터를 만들도록 제어한다.
데이터생성부(140)는 오동작하는 슬레이브IC의 정보가 제어부(130)에서 검출 되면, 검출된 정보를 이용하여 소정의 전송데이터를 생성한다. [start], [stop]사이에 오동작하는 슬레이브IC의 ID, 주소, 로케이션 넘버 등의 정보를 실어서 데이터전송부(150)를 통해 전송한다.
데이터전송부(150)는 데이터생성부(140)에서 생성된 데이터를 외부 테스터기(10)로 전송한다. 여기에서, 외부 테스터기는 오동작하는 슬레이브IC의 정보를 표시할 수 있는 LCD창이 구비되어 있어야 한다.
데이터전송부(150)는 전자장치(100)의 RS-232C포트(미도시)에 외부 테스터기(10)가 연결되었을 때, RS-232C전송 규격에 따라 오동작하는 슬레이브IC의 정보를 전송한다.
RS-232C는 비동기식 통신제어장치에서 나오는 디지털신호를 외부 테스터기와 인터페이스시키는 신호방식이다. RS-232C포트는 전자장치(100)를 디버깅할 때 사용된다.
외부 테스터기(10)는 RS-232C포트를 통해 생성된 데이터를 전송받으면, 수신한 데이터를 LCD화면상에 표시하여 사용자(A/S기사)에게 오류가 있는 슬레이브IC의 정보를 제공한다. 이에 따라, 사용자(A/S기사)는 오동작하는 슬레이브IC를 쉽게 찾아 교체할 수 있게 된다.
도 3은 도 1의 오동작하는 슬레이브IC를 알리기 위한 데이터이다. 도 3의 데이터(300)는 오동작하는 슬레이브IC의 정보를 검출하여 생성된다.
도 3에서, [S]는 시작비트, [ID]는 오동작 슬레이브IC의 ID, [Addr]는 오동작 슬레이브IC주소, [Location Number] 및, [P] 종료비트로 구성될 수 있다. 인쇄 회로기판(PCB)상에 오동작하는 슬레이브IC의 위치를 알 수 있는 정보들이 포함된다.
도 4는 도 3의 생성된 데이터를 전송하는 모식도이다.
전자장치(100)의 RS-232C포트(30)와 외부 테스터기(10)의 RS-232C포트가 연결되면 데이터생성부(140)에서 생성된 도 3의 데이터(300)를 RS-232C포트를 통해 외부 테스터기(10)로 전송한다.
외부 테스터기(10)는 데이터를 수신하면, 수신된 데이터를 화면(11)상에 표시하여 사용자(A/S기사)에게 알린다. 도 4에서는 전송된 데이터(300) 중 슬레이브IC의 ID만을 표시하도록 설정되어 있지만, 다른 슬레이브IC의 정보도 볼 수 있다.도 4를 통해 복수 개의 슬레이브IC 중에서 "IC700" ID를 갖는 슬레이브IC가 오동작하는 것을 알 수 있다.
도 5는 본 발명의 일 실시 예에 따른 에러검출방법을 설명하는 흐름도이다. 도 4에 따르면, 전원이 공급되면(S510), 각각의 기능을 갖는 복수 개의 슬레이브IC가 동작한다(S520). 또한, 전원이 공급되면 슬레이브IC가 각각의 기능을 제대로 수행하고 있는지 확인을 한다. 오동작하는 슬레이브IC가 있다면(S530), 오동작하는 슬레이브IC의 ID, 주소, 로케이션 넘버 등을 포함한 데이터를 생성한다(S540). 전자장치가 외부 테스터기에 연결이 되어있다면(S550), 생성된 데이터를 RS232C전송규격에 맞춰 외부 테스터기로 전송한다(S560). 전송된 데이터는 외부 테스터기의 화면상에 표시되어 사용자(A/S기사)가 오동작하는 슬레이브IC를 쉽게 찾을 수 있다.
도 6는 도 5의 오동작판단을 설명하기 위한 흐름도이다. 슬레이브IC의 오동작을 판단하기 위해 각각의 슬레이브IC의 주소로 동작여부를 묻는 테스터신호를 전송한다(S610). 일정시간 후에 각각의 슬레이브IC로부터 데이터수신에 대한 응답을 수신받게된다(S620).
ACK를 수신받으면(S630), ACK를 응답한 슬레이브IC가 정상동작하는 것으로 판단하며(S650), NAK를 수신, 판단하면 오동작상태로 판단한다(S640).
이상 설명한 바와 같이, 본 발명에 따르면 인쇄회로기판(PCB)상에 있는 슬레이브IC의 오동작을 I2C버스 방식을 이용하여 검출하고, 검출된 슬레이브IC의 ID정보를 포함하는 소정의 데이터를 외부 테스터기에 전송함으로써 오동작 슬레이브IC를 알 수 있다. 이에 따라, 사용자(A/S기사)가 일일이 슬레이브IC의 동작여부를 검사하지 않고도 간단하게 오동작하는 슬레이브IC를 알 수 있다. 따라서, 오동작 여부를 검사하는 시간을 줄여 사용자(A/S기사)의 편의를 도모한다.
또한, 이상에서는 본 발명의 바람직한 실시 예에 대하여 도시하고 설명하였지만, 본 발명은 상술한 특정의 실시 예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진자에 의해 다양한 변형실시가 가능한 것은 물론이고, 이러한 변형실시들은 본 발명의 기술적 사상이나 전망으로부터 개별적으로 이해되어 져 서는 안될 것이다.

Claims (5)

  1. 외부 테스터기와 연결가능한 전자장치에 있어서,
    각각 소정의 기능을 수행하는 복수 개의 슬레이브(slave)IC;
    상기 복수 개의 슬레이브IC 각각의 동작 여부를 판단하는 제어부;
    상기 제어부의 판단에 따라 오동작하는 슬레이브IC의 ID정보를 포함하는 데이터를 생성하는 데이터생성부; 및
    상기 생성된 ID정보를 상기 외부 테스터기로 전송하는 데이터전송부;를 포함하는 것을 특징으로 하는 전자장치.
  2. 제 1항에 있어서,
    상기 제어부는,
    상기 복수 개의 슬레이브IC 각각의 동작 여부를 테스트하기 위한 테스트 신호를 각각의 슬레이브IC로 전송하며, 슬레이브IC로부터 ACK를 응답받으면 동작하는 것으로 판단하고, NAK를 응답받으면 오동작하는 것으로 판단하는 것을 특징으로 하는 전자장치.
  3. 제 1항 또는 제 2항에 있어서,
    전원을 공급하는 전원부;를 더 포함하며,
    상기 제어부가 상기 전원 공급시 슬레이브IC의 동작여부를 판단하는 것을 특 징으로 하는 전자장치.
  4. 복수 개의 슬레이브IC를 구비한 전자장치의 에러검출방법에 있어서,
    (a)상기 전자장치가 턴-온(turn-on) 되면, 상기 복수 개의 슬레이브IC 각각의 동작 여부를 판단하는 단계;
    (b)상기 판단에 따라 오동작하는 슬레이브IC의 ID정보를 생성하는 단계; 및
    (c)상기 생성된 데이터를 상기 전자장치에 연결된 외부 테스터기로 전송하는 단계;를 포함하는 것을 특징으로 하는 에러검출방법.
  5. 제 4항에 있어서,
    상기 (a)단계는,
    상기 복수 개의 슬레이브IC 각각에 동작 여부를 테스트하기 위한 테스트신호를 전송하여 ACK를 응답받으면 동작하는 것으로 판단하고, NAK를 응답받으면 오동작하는 것으로 판단하는 것을 특징으로 하는 에러검출방법.
KR1020060003136A 2006-01-11 2006-01-11 에러를 검출하는 전자장치 및 그 방법 KR100742331B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060003136A KR100742331B1 (ko) 2006-01-11 2006-01-11 에러를 검출하는 전자장치 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060003136A KR100742331B1 (ko) 2006-01-11 2006-01-11 에러를 검출하는 전자장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20070074956A KR20070074956A (ko) 2007-07-18
KR100742331B1 true KR100742331B1 (ko) 2007-07-26

Family

ID=38500176

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060003136A KR100742331B1 (ko) 2006-01-11 2006-01-11 에러를 검출하는 전자장치 및 그 방법

Country Status (1)

Country Link
KR (1) KR100742331B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100884986B1 (ko) 2007-07-26 2009-02-23 주식회사 동부하이텍 반도체 소자와 그의 제조방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990053956A (ko) * 1997-12-24 1999-07-15 윤종용 아이씨 칩 테스트 장치
KR20050046932A (ko) * 2003-11-14 2005-05-19 삼성전자주식회사 i2C 버스를 이용한 슬레이브 장치들의 상태 검사 시스템

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990053956A (ko) * 1997-12-24 1999-07-15 윤종용 아이씨 칩 테스트 장치
KR20050046932A (ko) * 2003-11-14 2005-05-19 삼성전자주식회사 i2C 버스를 이용한 슬레이브 장치들의 상태 검사 시스템

Also Published As

Publication number Publication date
KR20070074956A (ko) 2007-07-18

Similar Documents

Publication Publication Date Title
US6839055B1 (en) Video data error detection
US20060290365A1 (en) System and method for testing a processor
CN104572385B (zh) 存储器故障检测系统及方法
CN100468075C (zh) 芯片测试系统及测试方法
CN100426274C (zh) 避免i2c总线锁定的方法与装置
KR20120062397A (ko) 타이밍 제어부의 복구 방법 및 이를 수행하기 위한 구동 장치
KR100742331B1 (ko) 에러를 검출하는 전자장치 및 그 방법
CN110310586B (zh) 一种tconless板的硬件调试方法
TWI449926B (zh) 傳輸介面及判斷傳輸訊號之方法
US11934282B2 (en) Error detection device and error detection method
US7970569B2 (en) Apparatus and method for connection test on printed circuit board
JP2006301784A (ja) プログラマブルロジックコントローラ
US6530048B1 (en) I2C test single chip
CN105425137A (zh) 61580芯片测试底板
CN102377614A (zh) Pci-e切换开关测试系统及方法
KR100834699B1 (ko) 자동차의 캔 통신 라인의 에러 진단 장치
CN104753613A (zh) 一种串口通信测试设备及测试方法
CN218974555U (zh) 一种线路检测电路
KR101066791B1 (ko) 인쇄회로기판 상호간의 결합상태 검출방법 및 장치
CN210181591U (zh) 上电时序检测装置
JP2004178230A (ja) 擬似障害発生装置及び擬似障害発生方法
CN111324495B (zh) 主机开机检测方法及其系统
JP5278267B2 (ja) エンドカバー、これを備えたプログラマブルロジックコントローラ装置、エンドカバー装着有無確認方法、及びプログラマブルロジックコントローラ装置の故障診断方法
KR20080067207A (ko) 디스플레이 고장진단 장치
KR20050056476A (ko) 전자 기기의 이상 상태 표시 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130627

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140627

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee