KR100741734B1 - Cmos형 이미지 센서의 리셋 전압 클램프 회로 - Google Patents
Cmos형 이미지 센서의 리셋 전압 클램프 회로 Download PDFInfo
- Publication number
- KR100741734B1 KR100741734B1 KR1020050128567A KR20050128567A KR100741734B1 KR 100741734 B1 KR100741734 B1 KR 100741734B1 KR 1020050128567 A KR1020050128567 A KR 1020050128567A KR 20050128567 A KR20050128567 A KR 20050128567A KR 100741734 B1 KR100741734 B1 KR 100741734B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- terminal
- reset
- clamping
- output
- Prior art date
Links
- 238000012546 transfer Methods 0.000 claims abstract description 17
- 230000008859 change Effects 0.000 claims abstract description 5
- 230000004044 response Effects 0.000 claims abstract description 4
- 238000000034 method Methods 0.000 claims description 15
- 230000005540 biological transmission Effects 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 238000009792 diffusion process Methods 0.000 description 8
- 230000003287 optical effect Effects 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000003760 hair shine Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/65—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to reset noise, e.g. KTC noise related to CMOS structures by techniques other than CDS
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
Description
Claims (9)
- CMOS형 이미지 센서의 리셋 전압을 클램핑하는 클램프 회로(clamp circuit)에 있어서,상기 CMOS형 이미지 센서의 단위 픽셀들로부터 리셋 전압을 독출하는 리셋 전압 독출부;상기 리셋 전압 독출부로부터 인가되는 상기 리셋 전압의 변화량에 상응하여 클램핑 전압의 크기를 조절하는 클램핑 전압 생성부;상기 리셋 전압과 상기 클램핑 전압을 비교하는 비교기; 및상기 비교기의 출력에 응답하여 상기 리셋 전압 또는 상기 클램핑 전압을 출력 전압으로 전달하는 전송부를 포함하되,상기 전송부는 상기 클램핑 전압이 상기 리셋 전압 이상인 경우 상기 클램핑 전압을 상기 출력 전압으로 전달하고, 상기 클램핑 전압이 상기 리셋 전압 미만인 경우 상기 리셋 전압을 상기 출력 전압으로 전달하는 클램프 회로.
- 제1항에 있어서,상기 클램핑 전압 생성부는인가된 전압이 소정 전압 이하인 경우에 턴온되는 입력 트랜지스터;상기 입력 트랜지스터가 턴온되어 인가되는 제1 전류에 비례하는 제2 전류를 생성하는 전류 미러; 및상기 제2 전류를 상기 클램핑 전압으로 변환하는 전류-전압 변환기를 포함하는 클램프 회로.
- 제2항에 있어서,상기 입력 트랜지스터는 P형 트랜지스터이고,게이트 단자는 상기 리셋 전압 독출부로부터 상기 리셋 전압이 인가되고, 제1 단자는 전원 전압부와 연결되고, 제2 단자는 상기 전류 미러와 연결되는 클램프 회로.
- 제3항에 있어서,상기 전류 미러는게이트 단자와 제3 단자가 연결되고, 상기 제3 단자는 상기 제2 단자와 연결되며, 제4 단자는 그라운드와 연결되는 제1 미러 트랜지스터; 및게이트 단자는 상기 제1 미러 트랜지스터의 게이트 단자와 연결되고, 제5 단자는 상기 전류-전압 변환기와 연결되며, 제6 단자는 그라운드와 연결되는 제2 미러 트랜지스터를 포함하는 클램프 회로.
- 삭제
- 제1항에 있어서,상기 비교기는 포지티브(+) 입력 단자가 상기 클램핑 전압 생성부에 연결되고, 네거티브(-) 입력 단자가 상기 리셋 전압 독출부에 연결되며, 상기 포지티브 입력 단자에 입력된 전압이 상기 네거티브 입력 단자에 입력된 전압 이상인 경우에 하이(high) 신호를 출력 단자로 출력하고, 미만인 경우에 로우(low) 신호를 상기 출력 단자로 출력하는 클램프 회로.
- 제6항에 있어서,상기 전송부는상기 클램핑 전압을 출력 전압으로 전달하는 제1 스위치; 및상기 리셋 전압을 출력 전압으로 전달하는 제2 스위치를 포함하는 클램프 회로.
- 제7항에 있어서,상기 제1 스위치는 게이트 단자가 상기 비교기의 출력 단자에 연결되고 제1 단자는 상기 클램핑 전압 생성부로부터 상기 클램핑 전압을 인가받는 트랜지스터이고,상기 제2 스위치는 게이트 단자가 인버터를 통해 상기 비교기의 출력 단자에 연결되고 제2 단자는 상기 리셋 전압 독출부로부터 상기 리셋 전압을 인가받는 트랜지스터인 클램프 회로.
- 제1항에 있어서,상기 이미지 센서는 m×n개의 상기 단위 픽셀로 구성되는 픽셀 어레이-여기서, m은 행의 수이고, n은 열의 수이며, m, n은 자연수임-를 포함하되,상기 픽셀 어레이의 행 또는 열 별로 하나씩 구비되는 클램프 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050128567A KR100741734B1 (ko) | 2005-12-23 | 2005-12-23 | Cmos형 이미지 센서의 리셋 전압 클램프 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050128567A KR100741734B1 (ko) | 2005-12-23 | 2005-12-23 | Cmos형 이미지 센서의 리셋 전압 클램프 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070067349A KR20070067349A (ko) | 2007-06-28 |
KR100741734B1 true KR100741734B1 (ko) | 2007-07-23 |
Family
ID=38366023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050128567A KR100741734B1 (ko) | 2005-12-23 | 2005-12-23 | Cmos형 이미지 센서의 리셋 전압 클램프 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100741734B1 (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030073509A (ko) * | 2002-03-12 | 2003-09-19 | 주식회사 하이닉스반도체 | 자동으로 리셋 전압을 제한하는 기능을 갖는 이미지센서및 이미지센서의 리셋 전압 자동 제어 방법 |
-
2005
- 2005-12-23 KR KR1020050128567A patent/KR100741734B1/ko active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030073509A (ko) * | 2002-03-12 | 2003-09-19 | 주식회사 하이닉스반도체 | 자동으로 리셋 전압을 제한하는 기능을 갖는 이미지센서및 이미지센서의 리셋 전압 자동 제어 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20070067349A (ko) | 2007-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10574925B2 (en) | Solid-state imaging device, method for driving solid-state imaging device, and electronic apparatus | |
KR101807439B1 (ko) | 정전압 바이어싱된 광다이오드를 갖는 픽셀 회로 및 관련 이미징 방법 | |
JP4937380B2 (ja) | Cmosイメージセンサー | |
US8493489B2 (en) | Solid-state imaging device, method for driving solid-state imaging device, and electronic apparatus | |
US8520108B2 (en) | Method for driving a photoelectric conversion device with isolation switches arranged between signal lines and amplifiers | |
US6963371B2 (en) | Image pickup apparatus including a plurality of pixels, each having a photoelectric conversion element and an amplifier whose output is prevented from falling below a predetermined level | |
JP4363390B2 (ja) | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 | |
US7889247B2 (en) | Solid-state imaging device, method of driving solid-state imaging device, and imaging apparatus | |
KR100574891B1 (ko) | 클램프 회로를 갖는 이미지센서 | |
US8089532B2 (en) | Method and apparatus providing pixel-wise noise correction | |
US7804052B2 (en) | Methods and apparatuses for pixel testing | |
US9876971B2 (en) | Solid-state imaging device | |
CN108337457B (zh) | 图像传感器 | |
KR20030007139A (ko) | 촬상장치 | |
WO2016006153A1 (en) | Image pickup device, electronic apparatus, radiation detection apparatus and method for an image pickup device | |
US9426391B2 (en) | Solid-state imaging apparatus, method of controlling the same, and imaging system | |
JP3664035B2 (ja) | 固体撮像装置 | |
CN108063905B (zh) | 像素感应电路及其驱动方法、图像传感器、电子设备 | |
US9609249B2 (en) | Solid-state imaging device, imaging apparatus, and electronic apparatus with negative feedback circuit | |
US7889256B2 (en) | Method and apparatus for reducing temporal row-wise noise in imagers | |
KR100809680B1 (ko) | Cmos 이미지 센서의 클램프 회로 | |
JP4300654B2 (ja) | 固体撮像装置 | |
KR100741734B1 (ko) | Cmos형 이미지 센서의 리셋 전압 클램프 회로 | |
CN112805994A (zh) | 图像传感器及搭载图像传感器的成像装置 | |
KR101029619B1 (ko) | Cmos 이미지 센서 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130626 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140701 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150629 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160630 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20180627 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20190625 Year of fee payment: 13 |