KR100710109B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100710109B1
KR100710109B1 KR1020050050244A KR20050050244A KR100710109B1 KR 100710109 B1 KR100710109 B1 KR 100710109B1 KR 1020050050244 A KR1020050050244 A KR 1020050050244A KR 20050050244 A KR20050050244 A KR 20050050244A KR 100710109 B1 KR100710109 B1 KR 100710109B1
Authority
KR
South Korea
Prior art keywords
electrodes
discharge
substrate
electrode
layer
Prior art date
Application number
KR1020050050244A
Other languages
English (en)
Other versions
KR20060129649A (ko
Inventor
허민
김준연
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050050244A priority Critical patent/KR100710109B1/ko
Priority to US11/448,642 priority patent/US20070007886A1/en
Publication of KR20060129649A publication Critical patent/KR20060129649A/ko
Application granted granted Critical
Publication of KR100710109B1 publication Critical patent/KR100710109B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 리셋방전과 어드레스 방전 및 유지방전을 수행하는 스캔전극의 폭 또는 두께를 유지전극의 폭 또는 두께보다 크게 형성하여 스캔전극의 임피던스를 상대적으로 감소시킴으로써 유지방전 기간동안에 스캔전극과 유지전극에 동일한 구동 파형이 인가되어 발광효율을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널, 스캔전극, 임피던스

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리사시도를 나타낸다.
도 2는 도 1의 A-A 수직단면도를 나타낸다.
<도면의 주요 부분에 대한 부호의 설명>
10 - 배면기판 20 - 전면기판
30 - 배면격벽층 35 - 전면격벽층
40 - 제1전극 50 - 제2전극
60 - 어드레스전극 70 - 형광체층
72 - 제1형광체층 74 - 제2형광체층
80 - 방전공간 82 - 배면방전공간
84 - 전면방전공간
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 리셋방전과 어드레스 방전 및 유지방전을 수행하는 스캔전극의 폭 또는 두께를 유지전극의 폭 또는 두께보다 크게 형성하여 스캔전극의 임피던스를 상대적으로 감소시킴으로써 유지방전 기간동안에 스캔전극과 유지전극에 동일한 구동 파형이 인가되어 발광효율을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel)은 대향하는 두 개의 기판 사이에 형성되는 방전공간에 방전가스를 주입한 상태에서 기체방전을 실시하여 얻어지는 플라즈마로부터 발생되는 자외선에 의하여 여기되는 형광체가 방출하는 가시광선을 이용하여 영상을 구현하는 패널로서 평판 표시장치(Flat Display Device)의 하나인 플라즈마 표시장치에 사용되는 패널을 의미한다. 이러한 플라즈마 디스플레이 패널은 구조와 구동원리에 따라 직류형과 교류형 및 혼합형으로 구분될 수 있다. 또한, 플라즈마 디스플레이 패널은 방전구조에 따라 면방전 방식과 대향방전 방식으로 구분될 수 있으며, 최근에는 고정세화를 위하여 대향방전 방식 플라즈마 패널에 대한 연구가 많이 진행되고 있다.
일반적인 면방전형 플라즈마 디스플레이 패널은 전면기판과 전면기판에 대향하는 후면기판 및 방전에 필요한 전극을 구비하여 형성된다.
상기 전면기판은 형광체층에서 발생되는 가시광이 투과되도록 투명한 소다유리 등으로 구성된 대략 2.8mm 두께의 유리기판으로서 그 하면에는 유지 방전이 발생되는 X전극과 Y전극이 한 쌍을 이루어 배치된다. 이러한 투명전극은 ITO(Indium Tin Oxide)로 형성되는 투명한 전극으로 형성된다. 투명전극의 하부에는 버스전극이 형성된다. 이러한 버스전극은 투명전극에 비하여 좁은 폭을 가지며 투명전극의 라인 저항을 보상하는 기능을 하게 된다. 전방패널은 투명전극들이 매립되어 노출 되지 않도록 전면기판의 하면에 유전체층이 형성되며, 유전체층을 보호하기 위한 보호막이 형성된다.
상기 후면기판은 전면기판과 대향되는 상면에는 어드레스전극이 전면기판의 투명전극과 교차하도록 배치된다. 또한, 전면기판과 마찬가지로 어드레스 전극이 노출되지 않도록 후면기판의 상면에 유전체층이 형성된다. 후면기판의 상면에는 방전거리를 유지하고 방전셀간의 전기적 광학적 크로스토크(cross-talk)를 방지하기 위한 격벽이 형성된다. 이러한 격벽은 전면기판과 후면기판 사이에 형성되어 방전을 일으키는 공간으로서 플라즈마 디스플레이 패널의 화상을 구현하는 기본 단위인 화소의 최소 구성요소인 방전셀을 한정한다. 방전셀을 형성하는 격벽의 양측면과 격벽이 형성되지 않은 후면기판의 유전체층 상면에는 레드, 그린, 블루의 형광체가 도포되어 단위화소를 형성하게 된다.
그러나, 3전극 면방전 방식은 스캔전극과 어드레스전극 사이의 거리가 크기 때문에 상대적으로 큰 방전전압이 필요하게 되며, 두 개의 전극 사이가 가장 가까운 영역- 대략 방전셀 중심부분-에서 방전이 개시되며, 그 후 방전은 전극의 가장자리 영역으로 이동한다. 방전이 중심영역에서 일어나는 이유는 이 영역에서의 방전개시 전압이 낮기 때문이다. 일단 방전이 개시되면 공간전하의 형성으로 방전개시전압보다 낮은 전압 하에서 방전이 유지되며, 두 개의 전극 사이에 걸리는 전압은 시간에 따라 점점 낮아진다. 방전이 개시된 후에는 중심영역에 이온과 전자가 쌓임에 따라서 전기장의 세기는 약해지며 이 영역에서 방전은 사라지게 된다. 즉, 두 전극사이에서 걸리는 전압은 시간에 따라서 감소되기 때문에 방전셀 중심영역( 발광효율이 낮은 구조)에서는 강 방전이 일어나고, 방전셀 가장자리 부근(발광효율이 높은 구조)에서는 약방전이 일어나게 된다. 이와 같은 원리로 3전극 면방전 구조는 입력에너지 중에서 전자를 가열하는데 사용되는 비율이 낮게 되며, 결과적으로 발광효율도 낮게 된다.
최근에는 3전극 방전 방식의 단점을 개선하기 위해서 대향방전 방식의 플라즈마 디스플레이 패널에 대한 개발이 진행되고 있다. 이러한 대향방전 방식은 스캔전극과 유지전극이 전면기판과 후면기판 사이의 공간에서 서로 대향되도록 형성되며, 어드레스 전극은 스캔전극과 유지전극에 교차되어 하부 또는 상부에 형성된다. 따라서, 이러한 대향방전 방식에서는 스캔전극과 유지전극의 형성에 필요한 면적이 면방전 방식에 비하여 상대적으로 줄게 되어 플라즈마 디스플레이 패널의 고정세화가 가능하게 된다. 또한, 상기 스캔전극과 유지전극은 서로 대향하고 있으므로 대향 면적과 이에 따른 방전 공간이 증가되어 방전 효율이 면방전 방식에 비하여 향상된다.
그러나, 상기 대향방전 방식 플라즈마 디스플레이 패널에서 상기 스캔전극은 유지전극과 달리 방전모드 중에서 리셋방전과 스캔방전 및 유지방전을 모두 수행하게된다. 따라서, 상기 스캔전극을 구동하는 스캔전극 구동보드(Driving Board)는 리셋 파형과 스캔 파형 및 유지 파형을 발생하는 각각의 펄스 제너레이터(pulse generator)를 포함하며, 유지 파형을 인가하기 위한 회로부 외에 MOSFETs와 스캔 구동 소자(scan driver IC)의 구동을 위한 스위치 소자 등을 포함하게 된다. 이에 반하여 유지전극 구동보드는 유지 파형을 발생하는 펄스 제너레이터만을 포함하게 되므로 상대적으로 적은 소자를 포함하여 단순하게 이루어진다. 따라서, 스캔전극 구동보드는 그 임피던스(impedance)가 유지전극 구동보드의 임피던스보다 크게 된다. 이러한 구동 보드간의 임피던스 차이는 스캔전극과 유지전극에 인가되는 각각의 전압 파형의 차이를 유발하게된다. 즉, 스캔전극과 유지전극에 방전 전압이 인가될 때, 각 구동보드와 전극의 임피던스 때문에 인가되는 방전 전압의 파형이 부분적으로 왜곡(distorted)된다. 특히, 스캔 구동보드는 상대적으로 임피던스가 크기 때문에, 스캔전극의 파형에서 왜곡이 상대적으로 크게 된다. 상기 스캔전극에 인가되는 전압 파형이 상대적으로 크게 왜곡되어 유지전극에 인가되는 전압 파형과 다르게 되면, 최종적으로 유지 방전 기간에 발생되는 가시광의 휘도 차이를 유발하게 된다. 이러한 현상은 유지 파형의 수에 의하여 화면의 밝기가 결정되는 플라즈마 디스플레이 패널에서 미세한 밝기 조정을 어렵게 한다. 또한, 이러한 현상은 대향 방전 방식에서 전극 배열이 유지전극-스캔전극-유지전극-스캔전극으로 형성되는 경우에 화면의 줄무늬 발생을 발생시키는 문제가 있다.
상기와 같은 문제는 대향방전 방식 플라즈마 디스플레이 패널뿐만 아니라 면방전 방식 플라즈마 디스플레이 패널에서 발생하게 된다.
상기와 같은 문제점을 해결하기 위한 본 발명은 리셋방전과 어드레스 방전 및 유지방전을 수행하는 스캔전극의 폭 또는 두께를 유지전극의 폭 또는 두께보다 크게 형성하여 스캔전극의 임피던스를 상대적으로 감소시킴으로써 유지방전 기간동안에 스캔전극과 유지전극에 동일한 구동 파형이 인가되어 발광효율을 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
상기와 같은 과제를 해결하기 위해서 안출된 본 발명의 플라즈마 디스플레이 패널은 제1기판 및 상기 제1기판과 대향하는 제2기판과, 상기 제1기판의 상면에 인접하여 일방향을 따라 평행하게 배치되는 제1격벽들 및 상기 제1격벽들과 교차하는 방향으로 배치되는 제2격벽들을 포함하면서 다수의 배면방전공간을 구획하는 배면격벽층과, 상기 방전셀 내부에 형성되는 형광체층과, 상기 제1격벽과 평행한 방향으로 상기 제1격벽의 상부에 형성되며, 상기 방전셀을 중심으로 서로 교호적으로 배치되는 제1전극들과 제2전극들과 상기 제1전극들 및 제2전극들과 교차되며, 상기 제1기판 상에 평행하게 배치되는 다수의 어드레스전극을 포함하며, 상기 제1전극들의 폭은 상기 제2전극들의 폭보다 크게 되도록 형성되는 것을 특징으로 한다.
또한, 본 발명에서 상기 제2기판은 하면에 대략 상기 배면격벽층에 대응되는 형상으로 형성되며 다수의 전면방전공간을 구획하는 전면격벽층들을 포함할 수 있다. 이때, 상기 형광체층은 배면방전공간들 내부에 형성되는 반사형 형광체층과 상기 전면방전공간들 내부에 형성되는 투과형 형광체층을 포함할 수 있다.
또한, 본 발명에서 상기 제1전극들과 제2전극들은 금속 전극으로 형성될 수 있으며, 상기 제1전극들은 스캔전극으로 형성되고 제2전극들은 유지전극으로 형성될 수 있다. 또한, 상기 제1전극들과 제2전극들은 양측벽에 각각 제1유전체층과 제2유전체층이 형성될 수 있으며, 상기 제1유전체층과 제2유전체층은 양측벽에 MgO 보호층이 형성될 수 있다.
또한, 상기 배면격벽층은 상기 제2격벽들 상부에 제2격벽들과 평행한 방향으로 소정 높이로 형성되는 보조격벽들을 더 포함할 수 있다. 이때, 상기 보조격벽들은 상기 제1유전체층과 동일한 높이로 형성되는 것이 바람직하다.
또한, 본 발명에서 상기 어드레스전극들은 대략 상기 배면방전공간의 하부 중앙영역에 배치되도록 형성되며, 상기 제1기판은 상면에 상기 어드레스전극들은 덮는 제3유전체층이 형성될 수 있다.
이하에서, 첨부된 도면과 실시예들을 통하여 본 발명에 따른 플라즈마 디스플레이 패널을 보다 상세히 설명한다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리사시도를 나타낸다. 도 2는 도 1의 A-A 수직단면도를 나타낸다.
본 발명의 실시예에 따른 플라즈마 디스플레이 패널은, 도 1과 도 2를 참조하면, 제1기판(이하 "배면기판"이라 한다)(10)과 제2기판(이하 "전면기판"이라 한다)(20)과 배면격벽층(30)과 제1전극(40)들과 제2전극(50)들과 어드레스전극(60)들 및 형광체층을 포함하여 형성된다. 상기 전면기판(20)은 하면에 전면격벽층(35)을 구비하여 형성될 수 있다. 상기 제1전극(40)들과 제2전극(50)들은 각각 어드레스 방전과 표시방전을 일으키는 스캔전극과 상기 스캔전극과 함께 표시방전을 일으키는 유지전극으로 형성된다. 따라서, 이하에서는 상기 제1전극(40)은 스캔전극으로, 제2전극은 유지전극으로 형성된 경우를 기준으로 설명한다. 다만, 제1전극(40)과 제2전극(50)이 반대로 형성될 수 있음은 물론이다. 상기 제1전극(40)은 그 폭이 제 2전극(50)들의 폭보다 크게 형성되며, 제1전극(40)들의 전체적인 임피던스가 상대적으로 작게 형성된다.
상기 배면기판(10)과 전면기판(20)은 소정 간격으로 서로 대향되며, 배면기판(10)과 전면기판(20) 사이의 공간에는 배면격벽층(30)에 의하여 다수의 방전공간(80)이 구획되어 형성된다. 상기 방전공간(80)은 상기 배면격벽층(30)에 의하여 형성되는 배면방전공간(82)과 상기 제1전극(40)들과 제2전극(50)들에 의하여 구획되는 공간에 의하여 하나의 방전셀로 형성된다. 또한, 상기 전면격벽층(35)이 형성되는 경우에 상기 방전공간(80)은 전면격벽층(35)에 의하여 형성되는 전면방전공간(84)을 포함하여 형성된다. 상기 방전공간(80)은 내부의 소정영역에 도포되며 진공자외선을 흡수하여 가시광을 방출하는 형광체층(70)을 구비하며, 플라즈마 방전에 의하여 진공자외선을 발생시키는 방전가스가 충전되어 있다. 상기 형광체층(70)은 배면기판에 형성되는 반사형 형광체층(72)과 전면기판에 형성되는 투과형 형광체층(74)를 포함하여 형성될 수 있다.
상기 배면기판(10)은 소정 두께의 유리와 같은 재질로 형성되어 전면기판(20)과 함께 플라즈마 디스플레이 패널을 형성하게 된다. 상기 배면기판(10)은 전면기판(20)과 대향하는 상면(10a)에 일방향으로 배치되는 어드레스전극(60)들과 상기 어드레스전극(60)들을 덮도록 도포되는 제2유전체층(62)이 형성되며, 상기 제2유전체층(62) 상부에 배면격벽층(30)이 형성된다. 이하에서는 전면기판(20) 방향(도 1에서 +Z 방향)을 향하는 구성요소의 평면을 상면으로, 배면기판(10) 방향(도 1에서 -Z 방향)을 향하는 구성요소의 평면을 하면으로 구분하여 설명한다.
상기 전면기판(20)은 소다 유리와 같은 투명한 소재로 형성되며 상기 배면기판(10)과 대향되어 형성된다. 또한, 상기 전면기판(20)은 상기 배면기판(10)과 대향하는 하면(20a)에 전면격벽층(35)을 포함하여 형성될 수 있다.
상기 배면격벽층(30)은 일방향(도 1에서 y 방향)으로 나란히 형성되는 제1격벽(32)과 상기 제1격벽(32)들과 서로 교차되는 방향(도 1에서 x 방향)으로 형성되는 제2격벽(34)들을 포함하여 형성된다. 또한, 상기 배면격벽층(30)은 제2격벽(34)의 상부에 보조격벽(36)들을 포함하여 형성될 수 있다. 따라서, 상기 배면격벽층(30)은 배면기판(10)과 전면기판(20) 사이에서 방전을 일으키는 공간인 다수의 방전공간(80)의 일부인 배면방전공간(82)을 구획하게 된다. 상기 배면격벽층(30)은 Pb, B, Si, Al 및 O등과 같은 원소를 포함하는 유리성분으로 형성될 수 있다.
상기 보조격벽(35)들은 제2격벽(34)들의 상부에서 제2격벽(34)들과 평행한 방향으로 소정 높이로 형성되며, 바람직하게는 제1유전체층(47)과 제2유전체층(57)과 동일한 높이로 형성될 수 있다. 또한, 상기 보조격벽(35)들은 제1전극(40)과 제2전극(50)과 교차되도록 형성되며, 하기에서 설명되는 제1전극(40)들과 제2전극(50)들의 외부에 형성되는 제1유전체층(47)과 제2유전체층(57)과 연결되어 형성된다. 따라서, 상기 보조격벽(35)들은 그 높이에 따라 배면격벽층(30)과 제1유전체층(47) 및 제2유전체층(57)과 함께 방전공간(80)이 한정하게 되며, 이웃하는 방전공간과 cross talk가 발생되는 것을 방지하게 된다. 상기 보조격벽(35)들은 배면격벽층(30)과 동일한 재질로 형성될 수 있으며, 상기 제1유전체층(47)과 제2유전체층(57)들과 같이 유전체로 형성될 수 있다.
상기 전면격벽층(36)은 배면기판(10)의 상부에 형성되는 배면격벽층(30)에 대응되는 형상으로 형성된다. 즉, 상기 전면격벽층(36)은 배면격벽층(30)의 제1격벽(32)에 대응되는 제3격벽(37)과 배면격벽층(30)의 제2격벽(34)에 대응되는 제4격벽(38)을 포함하여 형성된다. 따라서, 상기 전면격벽층(36)은 하부에 배면격벽층(30)과 마찬가지로 전면방전공간(84)을 형성하게 된다. 따라서, 상기 방전공간(80)은 배면방전공간(84)과 전면방전공간(84)을 포함하여 이루어지게 된다. 상기 전면격벽층(36)은 유리 재질로 형성되며, 배면격벽층(30)과 동일한 재질로 형성될 수 있다.
상기 제1전극(40)들과 제2전극(50)들은 상기 배면격벽층(30)의 제1격벽(32)들의 상부에서 제1격벽(32)들과 평행하게 배치된다. 또한 상기 제1전극(40)들과 제2전극(50)들은 방전공간(80)을 중심으로 서로 교호적으로 배치되어 각각 인접하는 방전공간(80)에 각각 공유된다. 또한, 상기 제1전극(40)들과 제2전극(50)들은 바람직하게는 길이 방향에 수직하게 절단하였을 때 수평 방향의 길이인 폭이 수직 방향의 길이인 높이보다 작게 되도록 형성된다. 따라서, 상기 제1전극(40)들과 제2전극(50)들은 보다 넓은 면적에서 대향방전이 진행되어 보다 강한 자외선을 형성하고 강한 자외선은 방전공간(80)의 형광체층(70)에 충돌되어 가시광의 발광량을 증가시키게 된다. 또한, 상기 제1전극(40)은 후술하는 바와 같이 보다 넓은 면적에서 상기 어드레스전극(60)들과 어드레스 방전을 일으키게 되어 어드레스 방전이 효율적으로 진행될 수 있다.
상기 제1전극(40)들은, 상기에서 언급한 바와 같이, 그 폭(W1)에 있어서 제2 전극(50)의 폭(W2)보다 크게 형성된다. 상기에서 설명한 바와 같이 일반적으로 스캔전극으로 사용되는 전극들은 플라즈마 디스플레이 패널의 방전 과정에서 리셋방전과 스캔방전 및 유지방전을 진행하게 되므로, 제1전극의 구동보드(도면에 표시하지 않음)이에 필요한 회로부와 MOSFETs과 드라이버(driver) 구동을 위한 스위치(switch)들이 연결된다. 따라서, 스캔전극은 구동보드의 임피던스 때문에 전체적으로 임피던스가 증가하게 되며, 유지전극에 비하여 임피던스가 상대적으로 크게 된다. 따라서, 상기 제1전극(40)은 상대적으로 유지전극으로 사용되는 제2전극(50)에 비하여 그 폭이 크게 형성된다. 따라서, 상기 제1전극(40)들은 제2전극(50)들의 대략 동일한 높이로 형성될 때, 제2전극(50)들에 비하여 단면적과 전체 체적이 상대적으로 크게 되어 임피던스가 작게 된다. 제1전극(40)들은 자체 임피던스가 감소되어 구동보드에서의 임피던스 증가를 상쇄하게 되므로 제2전극(50)의 임피던스와 유사하게 되어 제2전극(50)에 인가되는 방전전압의 파형과의 차이를 줄일 수 있게 된다. 상기 제1전극(40)들의 폭은 제2전극(50)들의 임피던스와의 차이를 고려하여 소정 폭으로 형성된다. 상기 제1전극(40)들과 제2전극(50)들의 임피던스는 소정의 측정장치를 사용하여 측정할 수 있으며, 이러한 측정 결과를 토대로 제1전극(40)들과 제2전극(50)들의 폭을 결정할 수 있게 된다. 다만, 상기 제1전극(40)들의 폭이 제2전극(50)들의 폭에 비하여 너무 크게 되면, 역으로 제2전극(50)들의 임피던스가 상대적으로 크게 되어 반대현상이 나타날 수 있게 된다.
상기 제1전극(40)들과 제2전극(50)들은 제1격벽(32)의 상부에 배치되어 방전공간의 전면을 가리지 않게 되므로 투명성을 요하지 않게 된다. 따라서, 상기 제1 전극(40)들과 제2전극(50)들은 면방전 방식의 투명전극과 달리 일반적인 도전성 금속의 금속 전극으로 이루어질 수 있다. 상기 제1전극(40)들과 제2전극(50)들은 바람직하게는 Ag 또는 Al 또는 Cu 등의 도전성이 우수하고 저항이 낮은 금속 재료로 형성되며, 방전에 따른 응답속도가 빠르고, 신호가 왜곡되지 않으며 유지 방전에 필요한 소비전력을 줄일 수 있게 되어 여러 가지 장점이 있다. 다만, 여기서 제1전극(40)들과 제2전극(50)들의 재질을 한정하는 것은 아니며, 도전성이 우수하고 저항이 낮은 다양한 금속이 사용될 수 있음은 물론이다.
상기 제1전극(40)들과 제2전극(50)들은 외면에 각각 절연층인 제1유전체층(47)과 제2유전체층(57)이 형성될 수 있다. 상기 제1유전체층(47)과 제2유전체층(57)은 유전체로 형성된다. 즉, 상기 제1유전체층(47)과 제2유전체층(57)들은 Pb, B, Si, Al 및 O등과 같은 원소를 포함하는 유리성분으로 형성되며, 바람직하게는 ZrO2, TiO2, Al2O3과 같은 필러(filler)와 Cr, Cu, Co, Fe 등과 같은 안료가 포함되는 유전체로 형성된다. 다만, 여기서 상기 배면격벽층(30)의 성분을 한정하는 것은 아니며, 다양한 유전체로 형성될 수 있음은 물론이다. 상기 배면격벽층(30)은 내부에 배치되는 전극들의 방전이 용이하게 진행될 수 있도록 하며, 방전시 가속되는 하전입자의 충돌에 의하여 내부에 배치되는 전극들이 손상되는 것을 방지하게 된다. 한편 여기서, 상기 제1유전체층(47)과 제2유전체층(57)의 재질을 한정하는 것은 아니며, 다양한 재질의 유전체로 형성될 수 있음은 물론이다.
또한, 상기 제1유전체층(47)과 제2유전체층(57)은 외측벽에 보호층(49, 59) 이 형성될 수 있으며, 바람직하게는 MgO를 포함하는 MgO 보호층으로 형성된다. 상기 MgO 보호층(49, 59)은 방전시 상기 제1유전체층(47)과 제2유전체층(57)이 손상되는 것을 방지하게 된다.
상기 어드레스전극(60)들은 제1전극(40)들 및 제2전극(50)들과 절연되어 교차되며, 상기 제1기판(10)의 상에 평행하게 배치되며, 바람직하게는 방전공간(80)의 대략 하부 중심을 지나도록 배치된다. 또한, 상기 어드레스전극(60)들은 상기 배면기판(10)의 상면(10a)에서 상기 방전공간(80)의 간격에 대응되는 간격으로 평행하게 배치된다. 또한, 상기 어드레스전극(60)들은 제3유전체층(62)에 의하여 전체적으로 덮여진다. 즉, 상기 배면기판(10)의 상면(10)에는 어드레스전극(60)들을 덮는 제3유전체층(62)이 전체적으로 형성된다. 상기 제3유전체층(62)은 배면기판(10)의 상면에 배치되는 어드레스전극(60)들의 방전이 용이하게 진행될 수 있도록 하며, 방전시 가속되는 하전입자의 충돌에 의하여 어드레스전극(60)들이 손상되는 것을 방지하게 된다.
상기 형광체층(70)은 방전공간(80) 내부에서 배면방전공간(82)의 내부에 형성되는 제1형광체층(72)과 전면방전공간(84)의 내부에 형성되는 제2형광체층(74)을 포함하여 형성된다. 한편, 상기 형광체층(70)은 배면방전공간(82)의 내부에 형성되는 제1형광체층(72)으로만 형성될 수 있음은 물론이다. 상기 제1형광체층(72)은 바람직하게는 배면방전공간(82) 내부에서 배면격벽층(30)의 내부 측면과 배면기판(10)의 상면에 도포되어 형성되며, 바람직하게는 반사형 형광체층으로 형성된다. 따라서, 상기 제1형광체층(72)은 진공자외선을 흡수하여 가시광을 발생시키며 전면 기판(20) 방향으로 반사시키게 된다. 상기 제2형광체층(74)은 전면방전공간(84) 내부에서 전면격벽층(36)의 내부 측면과 전면기판(20)의 하면에 도포되어 형성되며, 바람직하게는 투과형 형광체층으로 형성된다. 따라서, 상기 제2형광체층(74)은 진공자외선을 흡수하여 가시광을 전면기판(20) 방향으로 투과시키게 된다. 상기 형광체층(70)은 전면기판(20)으로 투과되는 가시광의 투과율을 높이기 위해 투과형 형광체층인 제2형광체층(74)의 두께를 반사형 형광체층인 제1형광체층(72)의 두께보다 얇게 형성하는 것이 바람직하다. 즉, 상기 제2형광체층(74)에서 가시광의 투과율은 형광체층의 두께에 대략 비례하게 되므로, 제2형광체층(74)은 방전셀의 발광효율 등을 고려하여 적정한 두께로 형성된다. 그러나, 제1형광체층(72)은 가시광을 반사시키므로 방전셀의 발광효율을 고려하여 충분한 두께로 형성된다.
상기 형광체층(70)은 자외선을 받아 가시광선을 발생하는 성분을 가지는데, 적색 발광 방전셀에 형성된 적색 형광체층은 Y(V,P)O4:Eu 등과 같은 형광체를 포함하고, 녹색 발광 방전셀에 형성된 녹색 형광체층은 Zn2SiO4:Mn 등과 같은 형광체를 포함하며, 청색 발광 방전셀에 형성된 청색 형광체층은 BAM:Eu 등과 같은 형광체를 포함하여 형성될 수 있다. 따라서, 상기 형광체층(70)은 적색발광, 녹색발광, 청색발광 형광체층으로 구분되어 인접하는 각각의 방전공간(80) 내부에 형성되며, 적색발광, 녹색발광, 청색발광 형광체층이 형성된 서로 인접하는 방전공간(80)이 조합되어 칼라 화상을 구현하는 단위화소를 형성하게 된다. 또한, 제2형광체층(74)은 상기 전면격벽층(36)과 전면기판(20)에 형성될 때 제2격벽 방향으로는 적색발광, 녹색발광, 청색발광 형광체층 중 어느 하나만으로 형성된다. 따라서, 상기 배면격 벽층(30)에 형성되는 제1형광체층(72)도 제2형광체층(74)에 대응되는 색상의 형광체층으로 형성된다.
상기 방전공간(80)은 배면방전공간(82)과 제1유전체층(47)이 도포된 제1전극(40)과 제2유전체층(57)이 도포된 제2전극(50)에 의하여 한정되어 형성된다. 또한, 상기 전면기판(20)의 하부에 전면격벽층(36)이 형성된 경우에는 전면방전공간(84)도 방전공간(80)을 한정하게 된다. 또한, 상기 제2격벽(34)들의 상부에 보조격벽(35)들이 형성된 경우에는 보조격벽(35)들로 방전공간을 한정하게 된다. 상기 방전공간(80)은 내부에 플라즈마 방전을 일으킬 수 있도록 방전가스(예를 들면, 제논(Xe), 네온(Ne)등을 포함한 혼합가스)가 충전되어 있다. 또한, 상기 방전공간(80)은 상기에서 설명한 바와 같이 내부에 자외선을 흡수하여 가시광을 방출하는 형광체층(70)이 소정 영역에 형성된다. 상기 방전공간(80)은 각 형광체의 발광 효율에 따라 폭이나 길이가 다를 수 있다. 또한 상기 방전공간(80)은 하부에 어드레스 방전과 유지 방전이 진행되는 전극들이 배치되며, 상부에 형광체층이 형성되므로 발광 효율이 향상된다.
한편 상기에서는 대향방전 방식의 플라즈마 디스플레이 패널에 대하여 설명하였으나, 면방전 방식의 플라즈마 디스플레이 패널에 대하여도 동일하게 적용될 수 있음은 물론이다. 즉, 면방전 방식의 플라즈마 디스플레이 패널에서 표시방전을 일으키는 스캔전극과 유지전극은 각각 소정 폭과 높이로 형성되는 투명전극과 버스전극으로 이루어지며, 스캔전극을 구성하는 버스전극이 유지전극을 구성하는 버스 전극보다 소정 폭 넓게 형성될 수 있다. 또한, 상기 스캔전극을 구성하는 투명전극이 유지전극을 구성하는 투명전극보다 소정 폭 넓게 형성될 수 있다.
이상 설명한 바와 같이, 본 발명은 상술한 특정의 바람직한 실시예에 한정되지 아니하며, 특허청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형의 실시가 가능한 것은 물론이고, 그와 같은 변경은 특허청구범위 기재의 범위 내에 있게 된다.
본 발명에 따른 플라즈마 디스플레이 패널에 의하면 스캔전극의 폭이 유지전극의 폭보다 크기 형성되므로 스캔전극의 임피던스가 감소되어 유지방전시 스캔전극에 인가되는 전압의 파형은 왜곡되는 것이 방지되며, 유지전극에 인가되는 방전 전압의 파형과 대략 동일하게 인가되오 방전효율이 향상되는 효과가 있다.

Claims (11)

  1. 제1기판 및 상기 제1기판과 대향하는 제2기판;
    상기 제1기판의 상면에 인접하여 일방향을 따라 평행하게 배치되는 제1격벽들 및 상기 제1격벽들과 교차하는 방향으로 배치되는 제2격벽들을 포함하면서 다수의 배면방전공간을 구획하는 배면격벽층;
    상기 방전셀 내부에 형성되는 형광체층;
    상기 제1격벽과 평행한 방향으로 상기 제1격벽의 상부에 형성되며, 상기 방전셀을 중심으로 서로 교호적으로 배치되는 제1전극들과 제2전극들;
    상기 제1전극들 및 제2전극들과 교차되며, 상기 제1기판 상에 평행하게 배치되는 다수의 어드레스전극을 포함하며,
    상기 제1전극들의 폭은 상기 제2전극들의 폭보다 크게 되도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1항에 있어서,
    상기 제2기판은 하면에 상기 배면격벽층에 대응되는 형상으로 형성되며 다수의 전면방전공간을 구획하는 전면격벽층들을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2항에 있어서,
    상기 배면방전공간들은 내부에 반사형 형광체층이 형성되며, 상기 전면방전공간들은 내부에 투과형 형광체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1항에 있어서,
    상기 제1전극들과 제2전극들은 금속 전극으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1항에 있어서,
    상기 제1전극들은 스캔전극으로 형성되며, 제2전극들은 유지전극으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1항에 있어서,
    상기 제1전극들과 제2전극들은 상기 제1전극들과 제2전극들의 양측벽에 각각 제1유전체층과 제2유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 6항에 있어서,
    상기 제1유전체층과 제2유전체층은 상기 제1유전체층과 제2유전체층의 양측벽에 각각 MgO 보호층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1항에 있어서,
    상기 배면격벽층은 제2격벽들 상부에 제2격벽들과 평행한 방향으로 형성되는 보조격벽들을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 8항에 있어서,
    상기 보조격벽들은 상기 제1유전체층과 동일한 높이로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 1항에 있어서,
    상기 어드레스전극들은 상기 배면방전공간의 하부 중앙영역에 배치되도록 형성되는 것을 플라즈마 디스플레이 패널.
  11. 제 1항에 있어서,
    상기 제1기판은 상면에 상기 어드레스전극들은 덮는 제3유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050050244A 2005-06-13 2005-06-13 플라즈마 디스플레이 패널 KR100710109B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020050050244A KR100710109B1 (ko) 2005-06-13 2005-06-13 플라즈마 디스플레이 패널
US11/448,642 US20070007886A1 (en) 2005-06-13 2006-06-07 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050050244A KR100710109B1 (ko) 2005-06-13 2005-06-13 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060129649A KR20060129649A (ko) 2006-12-18
KR100710109B1 true KR100710109B1 (ko) 2007-04-23

Family

ID=37617686

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050050244A KR100710109B1 (ko) 2005-06-13 2005-06-13 플라즈마 디스플레이 패널

Country Status (2)

Country Link
US (1) US20070007886A1 (ko)
KR (1) KR100710109B1 (ko)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7329990B2 (en) * 2002-12-27 2008-02-12 Lg Electronics Inc. Plasma display panel having different sized electrodes and/or gaps between electrodes
KR100612333B1 (ko) * 2003-10-31 2006-08-16 삼성에스디아이 주식회사 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 장치 및구동 방법
KR20050049861A (ko) * 2003-11-24 2005-05-27 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100581907B1 (ko) * 2004-04-09 2006-05-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20060129649A (ko) 2006-12-18
US20070007886A1 (en) 2007-01-11

Similar Documents

Publication Publication Date Title
KR100635754B1 (ko) 플라즈마 디스플레이 패널
KR100710109B1 (ko) 플라즈마 디스플레이 패널
KR20110032843A (ko) 플라즈마 디스플레이 패널
KR100659879B1 (ko) 플라즈마 디스플레이 패널
KR100914111B1 (ko) 플라즈마 디스플레이 패널
KR100731460B1 (ko) 플라즈마 디스플레이 패널
KR20070014642A (ko) 플라즈마 디스플레이 패널
KR100731423B1 (ko) 플라즈마 디스플레이 패널
KR100686836B1 (ko) 플라즈마 디스플레이 패널
KR20050108756A (ko) 플라즈마 디스플레이 패널
KR100830993B1 (ko) 플라즈마 디스플레이 패널
KR100670317B1 (ko) 플라즈마 디스플레이 패널
KR20070107868A (ko) 플라즈마 디스플레이 패널
KR100670314B1 (ko) 플라즈마 디스플레이 패널
KR100581955B1 (ko) 플라즈마 디스플레이 패널
KR100649228B1 (ko) 플라즈마 디스플레이 패널
KR100592271B1 (ko) 플라즈마 디스플레이 패널
KR100739990B1 (ko) 대향방전 전극을 갖는 플라즈마 디스플레이 패널의구동방법
KR100696804B1 (ko) 대향방전 전극을 갖는 플라즈마 디스플레이 패널의구동방법
KR100889775B1 (ko) 플라즈마 디스플레이 패널
KR100741130B1 (ko) 플라즈마 디스플레이 패널
KR100670290B1 (ko) 플라즈마 디스플레이 패널
KR100879470B1 (ko) 플라즈마 디스플레이 패널
KR100626067B1 (ko) 플라즈마 디스플레이 패널
KR100768198B1 (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100326

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee