KR100676822B1 - 동시화면 기능을 가진 영상처리장치 - Google Patents
동시화면 기능을 가진 영상처리장치 Download PDFInfo
- Publication number
- KR100676822B1 KR100676822B1 KR1020050044211A KR20050044211A KR100676822B1 KR 100676822 B1 KR100676822 B1 KR 100676822B1 KR 1020050044211 A KR1020050044211 A KR 1020050044211A KR 20050044211 A KR20050044211 A KR 20050044211A KR 100676822 B1 KR100676822 B1 KR 100676822B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- input
- signals
- video signals
- output
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/45—Management operations performed by the client for facilitating the reception of or the interaction with the content or administrating data related to the end-user or to the client device itself, e.g. learning user preferences for recommending movies, resolving scheduling conflicts
- H04N21/462—Content or additional data management, e.g. creating a master electronic program guide from data received from the Internet and a Head-end, controlling the complexity of a video stream by scaling the resolution or bit-rate based on the client capabilities
- H04N21/4621—Controlling the complexity of the content stream or additional data, e.g. lowering the resolution or bit-rate of the video stream for a mobile client with a small screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/46—Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Databases & Information Systems (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명은 표시부를 구비하는 영상처리장치에 관한 것으로서, 상기 영상처리장치는, 복수의 영상신호를 입력 받는 신호입력부; 상기 입력된 영상신호를 디코딩하는 디코딩부; 상기 디코딩된 복수의 영상신호 중에서 2이상의 신호를 선택하여 출력하는 신호선택부; 상기 선택된 2이상의 신호에 각각 대응하는 2이상의 화면이 상기 표시부에 동시에 표시되도록 상기 신호들을 처리하는 스케일러; 및 상기 복수의 영상신호 중에서 사용자에 의해 설정된 신호가 선택되도록 상기 신호선택부를 제어하는 제어부를 포함한다. 이에 의하여, 입력되는 영상신호에 수에 대한 제한없이 동시화면기능을 구현함으로써, 사용자의 만족도를 상승시키며, 제조비용의 효율성을 향상시킬 수 있다.
영상, 처리, PIP, 스케일러
Description
도 1은 동시화면 기능을 가진 종래의 영상처리장치의 주요 구성을 개략적으로 도시한 블록도이며,
도 2는 본 발명의 일실시예에 의한 영상처리장치의 주요구성을 도시한 블록도이며,
도 3은 본 실시예의 신호선택부의 내부 구성을 도시한 블록도이며,
도 4는 본 실시예의 신호선택부를 구현한 CPLD 프로그램의 일부를 도시한 도면이다.
*도면의 주요 부분에 대한 부호의 설명
100: 영상처리장치 110: 신호입력부
120: 디코딩부 130: 신호선택부
140: 스케일러 150: 표시부
160: 제어부 170: 입력부
본 발명은 영상처리장치에 관한 것이다. 더욱 상세하게는, 본 발명은 입력되는 영 상신호에 수에 대한 제한없이 동시화면기능을 구현할 수 있는 영상처리장치에 관한 것이다.
TV와 같은 영상처리장치는 방송국으로부터 디지털TV방송, 케이블TV방송 등의 방송신호를 수신하여 수신한 신호에 대하여 영상처리를 수행하여 화상과 음성을 출력한다.
이러한 영상처리장치는 하나 이상의 방송신호에 각각 대응하는 화면을 동시에 디스플레이할 수 있으며, 이러한 기능을 이른바 동시화면(Picture In Picture, 이하 "PIP"라고도 함) 기능이라 한다. 이러한 동시화면 기능을 가진 종래의 영상처리장치(1)의 주요 구성을 도 1에 개략적으로 도시하였다.
도 1의 영상처리장치(1)는 RF, VIDEO 등의 영상신호를 입력하는 신호입력부(11), 입력된 영상신호에 대하여 디코딩을 수행하는 디코딩부(13), 디코딩된 영상신호를 입력 받아 이에 대하여 스케일링을 수행하는 스케일러(15) 및 스케일링된 신호에 기초하여 화면을 디스플레이하는 표시부(17)를 구비한다. 영상처리장치(1)는, 마이컴(도시 안됨)의 제어에 의해, 사용자에 의해 주화면 및 부화면으로 설정된 신호를 선택할 수 있으며, 스케일러(15)를 이용하여 이에 대응하는 두 신호에 대하여 적절한 신호처리를 수행하여 표시부(17)에 두 신호의 화면을 동시에 표시함으로써 동시화면 기능을 수행할 수 있다.
스케일러(15)는 IC 등에 의해 구현되며, 도 1의 영상처리장치(1)와 같이, 3개 정도의 입력포트를 가지므로, RF, VIDEO 등의 다양한 입력신호들은 스케일러(15)의 3개의 입력포트 수에 대응하도록, 제한된 수의 신호형태로 통합되어 동일한 신호라인 을 통하여 입력된다.
예컨대, VIDEO, S-VIDEO 등의 신호들은 이들끼리 동일한 신호형태로 처리되어 스케일러(15)의 어느 지정된 하나의 입력포트에 입력되며, COMPONENT, DTV 등의 신호들은 YPbPr과 같은 신호로서 마찬가지로 동일한 신호형태로 처리되어 스케일러(15)의 또 다른 지정된 하나의 입력포트에 입력된다.
이 경우, 스케일러(15)의 각각 다른 입력포트에 입력된 영상신호들에 대하여는 동시화면 기능을 수행하는데 문제가 없지만, 스케일러(15)의 동일한 입력포트에 입력되는 2이상의 신호들에 대하여는 동시화면 기능을 수행함에 있어서 문제가 있었다.
예를 들어, 사용자가 주화면을 COMPONENT로 설정하고 부화면을 DTV로 하고자 하는 경우, 스케일러(15)에는 이들에 대응하는 두 영상신호가 동일한 입력포트에 입력되므로, 둘 중의 어느 하나의 신호에 대하여는 스케일링을 수행하는 것이 불가능하였다.
특히, 최근 영상처리장치(1)의 개발이 다양하게 이루어지고 이와 더불어 영상신호의 소스(source)의 측면에서도 다양한 영상신호의 소스들이 개발되고 있는 실정이며, 이에 따라 영상신호의 종류는 계속하여 늘어나는 추세이다. 이러한 추세에 대응하여, 동시화면 기능의 구현을 위하여 이러한 다양한 영상신호의 종류에 일일이 대응하는 복수의 입력포트를 가진 스케일러(15)를 영상처리장치(1)에 사용하는 것은 제조비용의 효율성 측면에서 바람직하지 않다.
본 발명은 상기 문제점을 해결하기 위한 것으로서, 본 발명은 입력되는 영상신호에 수에 대한 제한없이 동시화면기능을 구현할 수 있는 영상처리장치를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위하여, 본 발명은, 표시부를 구비하는 영상처리장치에 있어서, 복수의 영상신호를 입력 받는 신호입력부; 상기 입력된 영상신호를 디코딩하는 디코딩부; 상기 디코딩된 복수의 영상신호 중에서 2이상의 신호를 선택하여 출력하는 신호선택부; 상기 선택된 2이상의 신호에 각각 대응하는 2이상의 화면이 상기 표시부에 동시에 표시되도록 상기 신호들을 처리하는 스케일러; 및 상기 복수의 영상신호 중에서 사용자에 의해 설정된 신호가 선택되도록 상기 신호선택부를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치를 제공한다.
상기 신호선택부는, 상기 디코딩된 복수의 영상신호 중에서 각각 하나씩의 신호를 선택하여 출력하는 주멀티플렉서 및 부멀티플렉서를 포함하며, 상기 제어부는 사용자에 의해 상기 복수의 영상신호 중에서 주화면 및 부화면으로 설정된 두 개의 신호를 각각 선택하여 출력하도록 상기 주멀티플렉서 및 부멀티플렉서를 제어하며, 상기 스케일러는 상기 표시부에 상기 부화면이 상기 주화면 상에 겹쳐 표시되도록 대응하는 상기 영상신호를 처리할 수 있다. 이에 의하여, 주화면 및 부화면으로 구성되는 동시화면 기능을 구현할 수 있다.
상기 신호선택부는, 상기 입력된 복수의 영상신호 각각에 대하여 레지스터 및 식별정보를 설정하는 입력신호설정부; 상기 주멀티플렉서에 의해 출력되는 주화면에 대응하는 신호를 상기 스케일러에 출력하는 주화면신호출력부; 및 상기 부멀티플렉서 에 의해 출력되는 부화면에 대응하는 신호를 상기 스케일러에 출력하는 부화면신호출력부를 더 포함할 수 있다. 이에 의하여, 상기 신호선택부를 CPLD(Complex Programmable Logic Device) 등을 이용하여 구현하는 것이 가능하며, 이 경우 복수의 하드웨어 멀티플렉서를 이용하는 경우에 비하여 회로의 공간을 감소시킬 수 있으며 제조비용의 효율성을 높일 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 관하여 상세히 설명한다. 도 2는 본 발명의 일실시예에 의한 영상처리장치(100)의 주요구성을 도시한 블록도이다. 본 발명의 영상처리장치(100)는 아날로그방송, 디지털방송 등의 영상신호를 수신하여 수신한 신호에 대하여 영상처리를 수행하여 영상과 음성을 출력하는 PDP(Plasma Display Panel) TV 등으로 구현될 수 있으며, 복수의 영상신호를 입력하여 이들 중에서 2이상의 영상신호에 대한 화면을 동시에 표시하는, 이른바 동시화면기능을 가진다. 특히, 본 발명의 영상처리장치(100)는 이러한 동시화면기능에 있어서, 입력되는 다양한 영상신호의 수에 대한 제한없이 동시화면기능을 구현할 수 있다.
본 실시예의 영상처리장치(100)는, 도 2에 도시된 바와 같이, 신호입력부(110), 디코딩부(120), 신호선택부(130), 스케일러(140), 표시부(150), 입력부(170) 및 제어부(160)를 포함할 수 있다. 신호입력부(110)는, 도 2에 도시된 바와 같이, RF, VIDEO, COMPONENT, DVI 등과 같이 복수의 영상신호를 입력한다.
디코딩부(120)는 신호입력부(110)를 통하여 입력된 각 신호에 대하여 그 신호에 적합한 디코딩을 수행하여 당해 영상신호를 복원하여 적절한 신호형태로 변환한다. 본 실시예의 디코딩부(120)는 신호입력부(110)를 통하여 입력되는 모든 신호에 대응하는 디코딩을 수행하여 각 신호를 출력할 수 있다. 다시 말하면, 디코딩부(120)는 신호입력부(110)를 통하여 입력되는 영상신호의 수에 대응하는 입력포트와 동일한 수의 출력포트를 가질 수 있다.
신호선택부(130)는 디코딩부(120)에 의해 디코딩된 복수의 영상신호를 입력받으며, 제어부(160)의 제어신호에 의해 이들 복수의 영상신호 중에서 2이상의 신호를 선택하여 출력할 수 있다. 신호선택부(130)는 디코딩부(120)에 의해 디코딩된 복수의 영상신호의 수에 대응하는 입력포트와 선택된 수에 대응하는 영상신호가 출력되는 출력포트를 가질 수 있다.
스케일러(140)는 신호선택부(130)에 의해 선택되어 출력되는 영상신호를 각각 입력 받으며, 이들에 대하여 영상처리를 수행하여 표시부(150)에 출력한다. 스케일러(140)는 입력된 영상신호가 동시에 표시부(150)에 표시될 수 있도록 신호처리를 수행한다. 스케일러(140)는 신호선택부(130)에 의해 선택되어 출력되는 영상신호의 수만큼의 입력포트를 가질 수 있다. 표시부(150)는 플라즈마 디스플레이패널 등으로 구현될 수 있다.
제어부(160)는 리모컨 등과 같은 입력부(170)를 통하여 사용자로부터 동시화면에 대한 설정을 입력 받아, 이러한 설정에 대응하는 영상신호가 선택될 수 있도록 하는 제어신호를 신호선택부(130)에 전송한다. 본 실시예의 제어부(160)는 마이크로프로세서(도시 안됨)에 의해 실행되는 컴퓨터프로그램으로 구현될 수 있다. 이 경우 상기 컴퓨터프로그램은 플래쉬메모리(도시 안됨)와 같은 메모리에 저장될 수 있 다. 이러한 컴퓨터프로그램은 상기한 제어부(160)의 동작을 수행할 수 있도록 마이크로프로세서에 적합한 언어로 프로그래밍된다.
도 3은 본 실시예의 신호선택부(130)의 내부 구성을 도시한 블록도이다. 본 실시예의 신호선택부(130)는 디코딩부(120)에 의해 디코딩된 복수의 영상신호 중에서 각각 하나씩의 신호를 선택하여 출력하는 주멀티플렉서(131) 및 부멀티플렉서(132)를 포함한다.
이 경우, 제어부(160)는 동시화면으로서 주화면 및 부화면이 표시되도록, 입력부(170)를 통하여 사용자부터 복수의 영상신호 중에서 주화면 및 부화면에 대응하는 두 신호에 대한 설정을 입력 받을 수 있다. 제어부(160)는 주멀티플렉서(131) 및 부멀티플렉서(132)가 사용자에 의해 설정된 두 개의 신호를 각각 선택하여 출력하도록 주멀티플렉서(131) 및 부멀티플렉서(132)에 제어신호를 전송할 수 있다. 스케일러(140)는 표시부(150)에 부화면이 주화면 상에 겹쳐 표시되도록 대응하는 두 영상신호를 처리할 수 있다.
본 실시예의 신호선택부(130)는 CPLD(Complex Programmable Logic Device) 등과 같은 논리회로에 의해 구현될 수 있다. 이 경우, 신호선택부(130)는 디코딩부(120)로부터 복수의 영상신호를 입력 받으며, 입력된 복수의 영상신호 각각에 대하여 레지스터를 설정하고, 또한 각 영상신호의 이름(DATA NAME) 등의 식별정보를 설정하는 입력신호설정부(133)를 더 구비할 수 있다.
신호선택부(130)는 주멀티플렉서(131)에 의해 출력되는 주화면에 대응하는 신호를 스케일러(140)에 출력하는 주화면신호출력부(134) 및 부멀티플렉서(132)에 의해 출 력되는 부화면에 대응하는 신호를 스케일러(140)에 출력하는 부화면신호출력부(135)를 더 포함할 수 있다. 즉, 주화면신호출력부(134) 및 부화면신호출력부(135)는 주멀티플렉서(131) 및 부멀티플렉서(132)로부터 출력된 주화면 및 부화면에 대한 영상신호가 대응하는 스케일러(140)의 입력포트에 적절히 전송되도록 한다.
도 4는 신호선택부(130)를 구현한 CPLD 프로그램의 일부를 도시한 도면이다. 도 4에서, rcb_m, gy_m 등(204)은 주화면용 출력신호를 나타내며, TVP_M_Y 등(202)은 입력신호를 나타낸다. 참조번호 206은, "001"인 경우 입력신호에 대응하여 주화면용 출력신호를 대응시켜 입력소스 별로 데이터를 스위칭하는 것을 나타낸다. 한편, rcb_s, gy_s 등(204)은 부화면용 출력신호를 나타낸다.
신호선택부(130)는 CPLD IC의 입력 및 출력 핀을 입력소스 별로 할당하고, 각 핀에 대하여 CPLD IC의 내부적으로 인식할 이름을 부여한다. 신호선택부(130)는 입력가능한 모든 경우의 수에 대하여 입력신호 별로 블록화한 후, 넘버링(numbering)을 수행한다. 신호선택부(130)는 블록화된 것을 다시 주화면 및 부화면 각각에 대하여 두 종류의 프로세스로 블록화한다. 신호선택부(130)는 사용자에 의해 선택된 주화면 또는 부화면의 신호블록을 CPLD IC의 예컨대, I2C 라인을 이용하여 선택할 수 있다. 신호선택부(130)는 사용자가 주화면에서 신호를 선택하면 주화면 프로세스에서 원하는 신호를 선택하여 주화면 출력포트를 통하여 스케일러(140)로 입력하며, 부화면에서 신호를 선택하면 부화면 프로세스에서 원하는 신호를 선택하여 부화면 출력포트를 통하여 스케일러(140)로 입력할 수 있다.
이상, 바람직한 실시예를 통하여 본 발명에 관하여 상세히 설명하였으나, 본 발명은 이에 한정되는 것은 아니며 특허청구범위 내에서 다양하게 실시될 수 있다.
상기한 바와 같이, 본 발명에 의하면, 입력되는 영상신호에 수에 대한 제한없이 동시화면기능을 구현함으로써, 사용자의 만족도를 상승시키며, 제조비용의 효율성을 향상시킬 수 있는 영상처리장치를 제공할 수 있다.
Claims (3)
- 표시부를 구비하는 영상처리장치에 있어서,복수의 영상신호를 입력 받는 신호입력부;상기 입력된 영상신호를 디코딩하는 디코딩부;상기 디코딩된 복수의 영상신호를 각각 입력 받는 복수의 제1입력포트와, 입력된 상기 복수의 영상신호 중에서 선택된 2이상의 영상신호를 각각 출력하는 2이상의 출력포트를 구비하는 신호선택부;상기 2이상의 출력포트로부터 상기 2이상의 영상신호를 각각 입력 받는 2이상의 제2입력포트를 구비하며, 상기 제2입력포트를 통해 입력된 상기 2이상의 영상신호에 대응하는 2이상의 화면이 상기 표시부에 동시에 표시되도록 상기 2이상의 영상신호를 처리하는 스케일러; 및상기 복수의 제1입력포트에 입력되는 복수의 영상신호 중에서 사용자에 의해 선택된 영상신호가 상기 출력포트를 통해 출력되도록 상기 신호선택부를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치.
- 제1항에 있어서,상기 신호선택부는,상기 디코딩된 복수의 영상신호 중에서 각각 하나씩의 신호를 선택하여 출력하는 주멀티플렉서 및 부멀티플렉서를 포함하며,상기 제어부는 사용자에 의해 상기 복수의 영상신호 중에서 주화면 및 부화면으로 설정된 두 개의 신호를 각각 선택하여 출력하도록 상기 주멀티플렉서 및 부멀티플렉서를 제어하며,상기 스케일러는 상기 표시부에 상기 부화면이 상기 주화면 상에 겹쳐 표시되도록 대응하는 상기 영상신호를 처리하는 것을 특징으로 하는 영상처리장치.
- 제2항에 있어서,상기 신호선택부는,상기 입력된 복수의 영상신호 각각에 대하여 레지스터 및 식별정보를 설정하는 입력신호설정부;상기 주멀티플렉서에 의해 출력되는 주화면에 대응하는 신호를 상기 스케일러에 출력하는 주화면신호출력부; 및상기 부멀티플렉서에 의해 출력되는 부화면에 대응하는 신호를 상기 스케일러에 출력하는 부화면신호출력부를 더 포함하는 것을 특징으로 하는 영상처리장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050044211A KR100676822B1 (ko) | 2005-05-25 | 2005-05-25 | 동시화면 기능을 가진 영상처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050044211A KR100676822B1 (ko) | 2005-05-25 | 2005-05-25 | 동시화면 기능을 가진 영상처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060122169A KR20060122169A (ko) | 2006-11-30 |
KR100676822B1 true KR100676822B1 (ko) | 2007-02-01 |
Family
ID=37707546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050044211A KR100676822B1 (ko) | 2005-05-25 | 2005-05-25 | 동시화면 기능을 가진 영상처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100676822B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101492980B1 (ko) * | 2008-10-20 | 2015-02-12 | 동부대우전자 주식회사 | 다시점 화상 처리 장치 및 방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990050412A (ko) * | 1997-12-17 | 1999-07-05 | 이계철 | 디지털 멀티미디어 시스템의 다수 입력, 단일 출력을 위한 고화질 동영상 복호화 장치 |
KR20020078256A (ko) * | 2001-04-06 | 2002-10-18 | 엘지전자 주식회사 | 디지털 티브이의 다중화면 처리 장치 |
-
2005
- 2005-05-25 KR KR1020050044211A patent/KR100676822B1/ko not_active IP Right Cessation
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990050412A (ko) * | 1997-12-17 | 1999-07-05 | 이계철 | 디지털 멀티미디어 시스템의 다수 입력, 단일 출력을 위한 고화질 동영상 복호화 장치 |
KR20020078256A (ko) * | 2001-04-06 | 2002-10-18 | 엘지전자 주식회사 | 디지털 티브이의 다중화면 처리 장치 |
Non-Patent Citations (2)
Title |
---|
1019990050412 |
1020020078256 * |
Also Published As
Publication number | Publication date |
---|---|
KR20060122169A (ko) | 2006-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7586546B2 (en) | Video signal processing circuit having a bypass mode and display apparatus comprising the same | |
KR100699091B1 (ko) | 디스플레이장치 및 그 제어방법 | |
KR100702241B1 (ko) | 디스플레이장치 및 그 제어방법 | |
US20060203004A1 (en) | Display apparatus | |
KR20040089298A (ko) | 영상표시기기의 pip 처리장치 및 방법 | |
US20100271286A1 (en) | Method for providing a video playback device with a television wall function, and associated video playback device and associated integrated circuit | |
KR100558198B1 (ko) | 디스플레이장치 및 그 제어방법 | |
KR100471089B1 (ko) | 디스플레이장치 및 그 화상처리방법 | |
KR100676822B1 (ko) | 동시화면 기능을 가진 영상처리장치 | |
KR100763949B1 (ko) | 디스플레이장치 및 그 제어방법 | |
KR100720339B1 (ko) | 영상처리장치 | |
KR100598396B1 (ko) | 디스플레이장치 및 그 제어방법 | |
US20100118000A1 (en) | Display apparatus and control method thereof | |
KR20140004490A (ko) | 디스플레이장치 및 그 제어방법 | |
JP2005215557A (ja) | 表示装置及び表示方法 | |
KR20070012102A (ko) | 디스플레이 세그먼트 제어 장치 및 그 방법 | |
KR100677751B1 (ko) | 다중 이미지 프로세서를 사용하는 디스플레이장치를 위한osd 구현장치 및 그 방법 | |
KR101260316B1 (ko) | 디스플레이장치 및 그 제어방법 | |
US9113136B2 (en) | Video processing apparatus and method for simultaneously displaying a plurality of video signals on display device | |
KR100713228B1 (ko) | 디스플레이장치 및 그 제어방법 | |
KR20070037890A (ko) | 디스플레이장치 및 그 제어방법 | |
JPH0638130A (ja) | 2画面表示テレビジョン受信機 | |
KR100460978B1 (ko) | Pip 기능을 가지는 텔레비전과 그것의 영상 표시 방법 | |
JP2010117612A (ja) | 表示装置及び表示方法 | |
KR19980028850U (ko) | 죠그 셔틀을 이용한 영상표시 장치의 기능 조정장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121228 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20131230 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141223 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151229 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |