KR100663563B1 - Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission - Google Patents

Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission Download PDF

Info

Publication number
KR100663563B1
KR100663563B1 KR1020000047787A KR20000047787A KR100663563B1 KR 100663563 B1 KR100663563 B1 KR 100663563B1 KR 1020000047787 A KR1020000047787 A KR 1020000047787A KR 20000047787 A KR20000047787 A KR 20000047787A KR 100663563 B1 KR100663563 B1 KR 100663563B1
Authority
KR
South Korea
Prior art keywords
multiplexing
ring mode
optical transmission
drop
signal
Prior art date
Application number
KR1020000047787A
Other languages
Korean (ko)
Other versions
KR20020014471A (en
Inventor
이재준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020000047787A priority Critical patent/KR100663563B1/en
Publication of KR20020014471A publication Critical patent/KR20020014471A/en
Application granted granted Critical
Publication of KR100663563B1 publication Critical patent/KR100663563B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/08Intermediate station arrangements, e.g. for branching, for tapping-off
    • H04J3/085Intermediate station arrangements, e.g. for branching, for tapping-off for ring networks, e.g. SDH/SONET rings, self-healing rings, meashed SDH/SONET networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0028Local loop
    • H04J2203/0039Topology
    • H04J2203/0042Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0057Operations, administration and maintenance [OAM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0089Multiplexing, e.g. coding, scrambling, SONET

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Optical Communication System (AREA)
  • Small-Scale Networks (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 에드드롭 다중화 링 모드를 지원하는 동기식디지탈계위 전송장비에 관한 것이다. 종래의 광전송장비는 최대 2개 방향에 대해서 에드드롭 다중화링 모드를 지원하였으나 본 발명은 다방향에 대하여 에드드롭 다중화링 모드의 지원이 가능하여 셀프 설치 면적과 유지보수 비용을 절감할 수 있다. 즉, 본 발명은 적어도 4개 이상 방향에 대하여 에드드롭 다중화링 모드의 지원이 가능하도록 적어도 두 쌍 이상의 다중화 및 역다중화 유니트 및, 상기 다중화 및 역다중화 유니트쌍들 간의 신호흐름을 제어하기 위한 주제어부를 포함하는 것을 특징으로 하는 에드드롭 다중화링 모드 동기식디지탈계위 전송장치 등에 관한 것이다.The present invention relates to a synchronous digital hierarchy transmission equipment supporting the drop multiplexing ring mode. Conventional optical transmission equipment supports the drop multiplexing ring mode for up to two directions, but the present invention can support the drop multiplexing ring mode for multiple directions, thereby reducing self installation area and maintenance cost. That is, the present invention provides at least two pairs of multiplexing and demultiplexing units and a main control unit for controlling signal flows between the pairs of multiplexing and demultiplexing units so as to support the drop multiplexing ring mode for at least four directions. The present invention relates to a drop multiplexing ring mode synchronous digital hierarchy transmission apparatus, comprising: a.

SDH, 광전송장비, ADMR(Add-Drop Multiplexed Ring SDH, Optical Transmission Equipment, Add-Drop Multiplexed Ring

Description

다방향 에드드롭 다중화 링 모드 동기식디지털계위 전송장치 {APPARATUS FOR SUPPORTING MULTI DIRECTIONAL ADD DROP MULTIPLEXED RING MODE IN SYNCHRONOUS DIGITAL HIERARCHY TRANSMISSION}Multi-Directional Drop Multiplexing Ring Mode Synchronous Digital Threshold Transmitter {APPARATUS FOR SUPPORTING MULTI DIRECTIONAL ADD DROP MULTIPLEXED RING MODE IN SYNCHRONOUS DIGITAL HIERARCHY TRANSMISSION}

도 1은 종래 기술에 따른 시스템의 ADMR(Add Drop Multiplexed Ring)모드 구성을 설명하기 위한 블록도,1 is a block diagram illustrating a configuration of an Add Drop Multiplexed Ring (ADMR) mode of a system according to the prior art;

도 2는 본 발명의 실시 예에 따른 시스템의 다방향 ADMR모드 구성을 설명하기 위한 블록도, 2 is a block diagram illustrating a multi-directional ADMR mode configuration of a system according to an embodiment of the present invention;

도 3은 본 발명의 실시 예에 따른 셀프(shelf) 구조도,3 is a shelf (shelf) structure diagram according to an embodiment of the present invention,

도 4는 본 발명의 실시 예에 따른 ADMR모드 하드웨어 및 소프트웨어 구성도.
4 is a block diagram of hardware and software configuration of ADMR mode according to an embodiment of the present invention.

본 발명은 동기식디지털계위(Synchronous Digital Hierarchy: 이하 "SDH"라 칭함) 전송장비에 관한 것으로, 특히 에드 드롭 다중화 링(Add-Drop Multiplexed Ring: 이하 "ADMR"이라 칭함) 모드 SDH 전송장치에 관한 것이다. The present invention relates to a synchronous digital hierarchy (hereinafter referred to as "SDH") transmission equipment, and more particularly to an Add-Drop Multiplexed Ring (hereinafter referred to as "ADMR") mode SDH transmission apparatus. .

ITU-T(International Telecommunication Union - Telecommunication sector) G.707 권고안에서는 SDH 전송 시스템에 채용되는 다중화 구조를 개시하고 있다. 이러한 다중화 구조를 가지는 SDH전송 시스템은 자신과 대향하는 각 교환기에 대응하는 광전송장비가 1:1로 대응 연결되고 상호 신호 흐름이 제공되는 예컨대 TM(Terminal Multiplex)모드 방식과, 자신과 대향하는 각 교환기(exchange station)에 대응된 광전송장비가 최대 1:2로 대응 연결되고 상호 신호 흐름이 제공되는 예컨대 ADMR모드 방식 등을 수용하고 있다. International Telecommunication Union-Telecommunication sector (ITU-T) G.707 recommends a multiplexing structure employed in SDH transmission systems. The SDH transmission system having such a multiplexing structure includes, for example, a TM (terminal multiplex) mode in which optical transmission equipment corresponding to each exchange facing each other is connected in a 1: 1 connection, and mutual signal flow is provided, and each exchange facing each other. The optical transmission equipment corresponding to an exchange station accommodates, for example, an ADMR mode scheme in which a maximum of 1: 2 are connected in correspondence and mutual signal flow is provided.

도 1에서는 종래 기술에 따른 SDH 전송 시스템의 ADMR모드 구성을 설명하기 위한 블록도이다. 도 1을 참조하면, 국사들 각각에는 대응 광전송장비들(2,4,6)이 각각 존재하고, 각 광전송장비들(2,4,6) 각각은 예컨대, 50Mbps(또는 155Mbps)급 광신호를 전송하는 광선로가 연결되어 있다. 각 국사의 광전송장비들(2,4,6)은 ADMR모드 방식에 따라 링(ring) 형태로 연결되어 있다. 즉 하나의 광전송장비는 2개의 대향하는 방향들 즉 W(West)방향과 E(East)방향으로 타 광전송장비와 연결된다. 광전송장비(2)는 대향하는 광전송장비 (4)와 (6)에 각각 연결되어 있고, 광전송장비(4)는 대향하는 광전송장비 (2)와 (6)에 각각 연결되어 있으며, 광전송장비(6)는 대향하는 광전송장비 (2)와 (4)에 각각 연결되어 있다. 광전송장비(2,4,6)들 각각은 ADM(Add Drop Multiplex)기능을 수행한다. 상기 ADM은 2개의 대향하는 광전송장비들 간에 DS1/DS1E - 51Mpbs(or 155Mbps) ↔DS1/DS1E - 51Mpbs(or 155Mbps)로 이루어지는 신호 흐름을 가지게 한다. 상기 DS1/DS1E(Digital Signal level 1)는 북미방식의 1.544Mbps 신호 및 유럽방식의 2.048Mbps신호이다. 1 is a block diagram illustrating an ADMR mode configuration of a conventional SDH transmission system. Referring to FIG. 1, each of the stations has corresponding optical transmission devices 2, 4, and 6, and each of the optical transmission devices 2, 4, 6 provides a 50 Mbps (or 155 Mbps) optical signal, for example. The transmitting optical path is connected. Optical transmission equipment (2, 4, 6) of each country is connected in a ring form according to the ADMR mode. That is, one optical transmission device is connected to other optical transmission devices in two opposing directions, namely, the W (West) direction and the E (East) direction. The optical transmission equipment 2 is connected to the opposing optical transmission equipment 4 and 6, respectively, and the optical transmission equipment 4 is connected to the opposing optical transmission equipment 2 and 6, respectively, and the optical transmission equipment 6 Are connected to opposing optical transmission equipment (2) and (4), respectively. Each of the optical transmission devices 2, 4, and 6 performs an ADM (Add Drop Multiplex) function. The ADM allows a signal flow between DS1 / DS1E-51Mpbs (or 155Mbps) ↔ DS1 / DS1E-51Mpbs (or 155Mbps) between two opposing optical transmission equipment. The DS1 / DS1E (Digital Signal level 1) is a 1.544 Mbps signal in North America and a 2.048 Mbps signal in Europe.

도 1에 도시된 각 광전송장비들(2,4,6)은 각 유니트들을 각 셀프들(shelf)(8,10,12)에 실장하고 있다. 셀프들(8,10,12)은 51Mbps(155Mbps) 광신호 →DS1/DS1E급 신호로의 역다중화를 담당하는 역다중화 유니트와 그 반대로의 기능(즉 다중화)을 담당하는 다중화 유니트가 한 쌍을 이루어 실장 되어 있으며, 또한 상기 한 쌍의 다중화 및 역다중화 유니트를 제어하기 위한 MCU(Main Control Unit)도 실장 되어 있다. 이러한 사항은 ITU-T 권고안에서 권고하고 있다. Each of the optical transmission devices 2, 4, 6 shown in FIG. 1 mounts the units on the shelves 8, 10, 12. FIG. The pairs 8, 10, and 12 are paired by a demultiplexing unit that is responsible for demultiplexing a 51Mbps (155Mbps) optical signal to a DS1 / DS1E signal and a vice versa. In addition, a MCU (Main Control Unit) for controlling the pair of multiplexing and demultiplexing units is also mounted. This is recommended in the ITU-T Recommendation.

상술한 바와 같은 종래 기술은 한 개의 셀프는 하나의 광전송장비로 구현되고, 1개의 광전송장비는 대향되는 지점으로 갈 수 있도록 하는 방향은 최대 2방향밖에 제공하지 않으므로 대향되는 지점들을 많이 할 필요성이 있을 경우에는 여러 셀프들을 설치해야만 한다. 그에 따라 셀프 설치 면적이 늘어 남게 됨은 물론이고 장비에서의 전력 소모도 많다. 그리고 장비의 유지 및 보수 비용도 크다. In the prior art as described above, one self is implemented as one optical transmission device, and one optical transmission device provides only a maximum of two directions for allowing the optical transmission device to go to the opposite point. In this case, you have to install several shelves. This results in increased self-installation area and higher power consumption on the machine. In addition, maintenance and repair costs are high.

따라서 본 발명의 목적은 셀프 설치 면적을 최소화하면서도 소모전력 극소화 및 유지 보수 비용을 줄일 수 있는 에드드롭 다중화 링 모드 동기식디지털계위 전송장치를 제공하는데 있다. Accordingly, it is an object of the present invention to provide an drop multiplexing ring mode synchronous digital phase transmission apparatus capable of minimizing self installation area and minimizing power consumption and maintenance cost.

상기한 목적에 따라, 본 발명은, 에드드롭 다중화 링 모드 동기식디지털계위 전송장치에 있어서, 각 교환기들에 대응된 동기식디지털계위 전송장비들 각각이 적어도 2쌍 이상의 대향하는 방향들에 대하여 광선로와 연결되고 상기 광선로에 대응하여 에드드롭 다중화 링 모드 지원이 가능하도록 상기 방향들에 상응하는 개수만큼의 광다중화 및 역다중화 유니트쌍들 및 상기 광다중화 및 역다중화 유니트 쌍들을 제어하는 제어장치를 포함하는 동기식디지털계위 전송장비를 특징으로 한다. In accordance with the above object, the present invention, in the drop multiplexing ring mode synchronous digital phase transmission apparatus, each of the synchronous digital phase transmission equipment corresponding to each switch is connected to the optical path with respect to at least two pairs of opposite directions And a control device for controlling the number of optical multiplexing and demultiplexing unit pairs corresponding to the directions and the optical multiplexing and demultiplexing unit pairs so as to support the drop multiplexing ring mode corresponding to the optical path. It features a digital-level transmission device.

이하 본 발명의 바람직한 실시 예들을 첨부한 도면을 참조하여 상세히 설명한다. 도면들 중 동일한 구성요소들은 가능한 한 어느 곳에서든지 동일한 부호들로 나타내고 있음에 유의해야 한다. 또한 본 발명의 요지를 불필요하게 흐릴 수 있는 공지 기능 및 구성에 대한 상세한 설명은 생략한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. It should be noted that the same elements in the figures are represented by the same numerals wherever possible. In addition, detailed descriptions of well-known functions and configurations that may unnecessarily obscure the subject matter of the present invention will be omitted.

본 발명의 실시 예에서는 적어도 광전송장비들 각각이 적어도 4방향 이상의 ADMR모드를 지원한다. 특히 하기에서는 8방향의 ADMR모드를 지원하는 일 예가 설명될 것이다. In an embodiment of the present invention, at least each of the optical transmission devices supports an ADMR mode in at least four directions. In particular, an example of supporting the 8-direction ADMR mode will be described below.

도 2는 본 발명의 실시 예에 따른 광전송장비의 다방향 ADMR모드 구성을 설명하기 위한 블록도이고, 도 3은 본 발명의 실시 예에 따른 셀프(shelf) 구조도이다. 교환기들 각각에는 도 3에 도시된 바와 같은 대응 광전송장비들(20,24,28,32,36,40,44)이 각각 존재한다. 본 발명의 실시 예에 따른 일 예의 광전송장비들(20,24,28,32,36,40,44) 각각은 8방향 ADMR을 구성 가능케 구현되어 있다. 즉 도 3에 도시된 바와 같이 광전송장비들(20,24,28,32,36,40,44)의 E방향과 W방향에 각각 8개의 51M(155M) 광선로들 ① ∼ ⑧이 구비된다. 이를 위해 상기 광전송장비들(20,24,28,32,36,40,44)에 대응되는 셀프들(22,26,30,34,38,42,46) 각각에는 도 3에 도시된 바와 같이, 8쌍의 다중화 및 역다중화 유니트들(80)이 실장 되어 있고, 상기 8쌍의 다중화 및 역다중화 유니트들(80)을 제어하기 위한 MCU(Main Control Unit)(48)도 함께 실장 되어 있다. 8쌍의 다중화 및 역다중화 유니트들(80)의 각 쌍은 51Mbps(155Mbps) 광신호 →DS1/DS1E급 신호로의 역다중화를 담당하는 역다중화 유니트(도 3에서 W로 표시한 유니트)와 DS1/DS1E급 신호 →51Mbps(155Mbps) 광신호로의 다중화를 담당하는 다중화 유니트(도 3에서 E로 표시한 유니트)로 구성된다. 상기 8쌍의 다중화 및 역다중화 유니트들(80)에 의해서 광전송장비들(20,24,28,32,36,40,44) 각각에는 E방향과 W방향으로 각각 8개의 광선로들 ① ∼ ⑧이 제공된다. FIG. 2 is a block diagram illustrating a multi-directional ADMR mode configuration of an optical transmission apparatus according to an embodiment of the present invention, and FIG. 3 is a schematic diagram of a shelf structure according to an embodiment of the present invention. In each of the exchanges there are corresponding optical transmission equipment 20, 24, 28, 32, 36, 40, 44 as shown in FIG. Each of the example optical transmission equipment 20, 24, 28, 32, 36, 40, 44 according to an embodiment of the present invention is implemented to configure an eight-way ADMR. That is, as shown in FIG. 3, eight 51M (155M) optical paths ① to ⑧ are provided in the E direction and the W direction of the optical transmission devices 20, 24, 28, 32, 36, 40, and 44, respectively. To this end, each of the shelves 22, 26, 30, 34, 38, 42, and 46 corresponding to the optical transmission devices 20, 24, 28, 32, 36, 40, 44 is shown in FIG. Eight pairs of multiplexing and demultiplexing units 80 are mounted, and a MCU (Main Control Unit) 48 for controlling the eight pairs of multiplexing and demultiplexing units 80 is also mounted. Each pair of eight pairs of multiplexing and demultiplexing units 80 is a demultiplexing unit (unit indicated by W in FIG. 3) and DS1 in charge of demultiplexing into 51 Mbps (155 Mbps) optical signal → DS1 / DS1E class signal. / DS1E class signal → It consists of a multiplexing unit (unit indicated by E in FIG. 3) for multiplexing into a 51 Mbps (155 Mbps) optical signal. Each of the eight pairs of multiplexing and demultiplexing units 80, each of the optical transmission equipment 20, 24, 28, 32, 36, 40, 44 has eight optical paths ① to ⑧ in the E and W directions, respectively. Is provided.

본 발명의 실시 예에서는 도 3과 같은 구조에 의해서 광전송장비들(20,24,28,32,36,40,44)은 E방향 및 W방향으로 각각 구비된 8개의 광선로들 ① ∼ ⑧을 이용해서 8개의 ADMR모드를 지원한다. 도 2를 참조하면, 제1광전송장비(20)는 8개의 광선로들중 하나를 이용해서 제2 및 제3 광전송장비(24,28)와 함께 ADMR 즉 1번째 링을 구성할 수 있다. 또한 상기 제1광전송장비(20)는 8개의 광선로들중 1번째 링 구성에 사용되지 않은 다른 광선로 하나를 이용해서 제4 및 제5 광전송장비(32,36)와 함께 2번째 ADMR 즉 1번째 링을 구성할 수 있다. 또한 상기 제1광전송장비(20)는 8개의 광선로들중 1번째 및 2번째 링 구성에 사용되지 않은 다른 광선로 하나를 이용해서 제N-1 및 제N 광전송장비(32,36) 함께 M번째 ADMR 즉 M번째 링을 구성할 수 있다. In the embodiment of the present invention, the optical transmission equipment 20, 24, 28, 32, 36, 40, 44 by the structure as shown in Figure 3 uses the eight optical paths ① ~ ⑧ respectively provided in the E direction and W direction 8 ADMR modes are supported. Referring to FIG. 2, the first optical transmission apparatus 20 may configure an ADMR, that is, a first ring, together with the second and third optical transmission apparatuses 24 and 28 using one of eight optical paths. In addition, the first optical transmission device 20 uses the other optical path that is not used in the first ring configuration among the eight optical paths, and together with the fourth and fifth optical transmission devices 32 and 36, the second ADMR, that is, the first The ring can be configured. In addition, the first optical transmission equipment 20 is the Mth together with the N-1 and Nth optical transmission equipment (32, 36) by using one of the other optical paths not used in the first and second ring configuration of the eight optical paths ADMR, or M-th ring can be configured.                     

도 4는 본 발명의 실시 예에 따른 다방향 ADMR모드를 지원하는 하드웨어 및 소프트웨어 구성도이다. 도 4의 구성에서 주제어부(48)는 도 3의 셀프에서 MCU(48)에 해당하고, 나머지 구성요소들은 도 3의 8쌍의 다중화 및 역다중화 유니트들(80) 등에 구비되어 있다. 4 is a hardware and software block diagram for supporting a multidirectional ADMR mode according to an embodiment of the present invention. In the configuration of FIG. 4, the main controller 48 corresponds to the MCU 48 in the self of FIG. 3, and the remaining components are provided in the eight pairs of the multiplexing and demultiplexing units 80 of FIG. 3.

도 4를 참조하면, 데이터 통신부(68)는 LAN(Local Area Network) 인터페이스를 수행하며, 클럭 발생 제어부(70)는 동기원에 필요한 각종 클럭들을 제공한다. 그리고, TSI부(72)는 STM-N(예컨대, 10Mbps(155Mbps))광 ↔ DS1/DS1E의 타임슬롯 상호 교환을 수행한다. 여기서, STM-N신호 제어 및 인터페이스부(74)는 STM-N신호 제어 및 인터페이스를 수행하고, DS1/DS1E 신호 제어 및 인터페이스부(76)는 DS1/DS1E 신호 제어 및 인터페이스를 수행한다. I/O제어부(78)는 RS-232C 및 RS-422 등의 인터페이스를 수행한다. Referring to FIG. 4, the data communication unit 68 performs a local area network (LAN) interface, and the clock generation control unit 70 provides various clocks required for synchronization. The TSI unit 72 performs time slot interchange between STM-N (eg, 10 Mbps (155 Mbps)) light ↔ DS1 / DS1E. Here, the STM-N signal control and interface unit 74 performs the STM-N signal control and interface, and the DS1 / DS1E signal control and interface unit 76 performs the DS1 / DS1E signal control and interface. The I / O controller 78 performs interfaces such as RS-232C and RS-422.

주제어부(48)는 CPU(Central Processing Unit)코아(50), EPROM(Erasable Programmable Read Only Memory)(52), DRAM(Dynamic Random Access Memory)(54), SRAM(Static Random Access Memory)(56), NVRAM(Non-Volatile Random Access Memory)(58), FROM(Flash Read Only Memory)(60)을 포함하고 있다. CPU코아(50)는 데이터통신제어, LAN제어, 본 발명의 실시 예에 따른 다방향 ADMR모드 제어 등 전반적인 제어를 수행한다. EPROM(52)은 스타트 업(start-up)시 부트용 데이터 RTOS(Real Time Operating System)를 탑재하고 있으며, DRAM(54)은 전체 데이터 저장을 위한 용도로 사용되며, SRAM(56)은 고속처리에 필요한 데이터 저장을 위한 용도로 사용된다. NVRAM(58)은 필요한 데이터 백업용으로 사용된다. 그리고, FROM(60)은 각종 소프트웨어 패키지가 탑재되어 있다. 즉 각 칩 전체 제어를 위한 소프트웨어, STM-N신호제어부를 위한 소프트웨어, DS1/DS1E신호 제어부를 위한 소프트웨어, 클럭발생 제어부를 위한 소프트웨어, OAM & P(Operation Administration Maintenance & Provision)기능의 소프트웨어를 탑재하고 있다. 본 발명의 실시 예에 따른 OAM & P기능 소프트웨어는 시스템 내장(system embedded) RTOS, 경보 감시 및 제어, 프로비젼(provision; 초기치 설정), 각 장치의 운용 중 모드 설정 및 해제를 위한 제어, 통신모듈(RS232C, RS422, TCP/IP 등), 디바이스 구동, 각 데이터 베이스 관리 등이 있다. 또 도 4에는 전송장비에서 전원부(62), 버퍼/게이트 IC(64), 및 워치독(watch dog) 회로(66)를 구비하고 있다. The main controller 48 includes a central processing unit (CPU) core 50, an erasable programmable read only memory (EPROM) 52, a dynamic random access memory (DRAM) 54, and a static random access memory (SRAM) 56. Non-Volatile Random Access Memory (NVRAM) 58 and Flash Read Only Memory (FROM) 60 are included. The CPU core 50 performs overall control such as data communication control, LAN control, and multidirectional ADMR mode control according to an embodiment of the present invention. EPROM 52 is equipped with a data RTOS (Real Time Operating System) for booting at start-up, DRAM 54 is used for the entire data storage, SRAM 56 is a high-speed processing It is used for storing data necessary for. NVRAM 58 is used for necessary data backup. The FROM 60 is equipped with various software packages. In other words, software for the control of each chip, software for the STM-N signal controller, software for the DS1 / DS1E signal controller, software for the clock generation controller, and software for OAM & P (Operation Administration Maintenance & Provision) have. OAM & P function software according to an embodiment of the present invention is a system embedded RTOS, alarm monitoring and control, provision (initial setting), control for setting and canceling modes during operation of each device, communication module (RS232C, RS422, TCP / IP, etc.), device driving, and database management. 4 includes a power supply 62, a buffer / gate IC 64, and a watch dog circuit 66 in the transmission equipment.

상기와 같은 구성의 광전송장비가 정상적으로 관련신호를 전송하려면, 먼저 전원부(62)에 의해서 각각의 하드웨어에 전원이 공급되고 EPROM(52)이 부팅 모드로 셋업을 완료하고, CPU코아(50), FROM(60), DRAM(54), SRAM(56) 등의 데이터에 대해 정상적인 제어가 가능한 수준에 도달하여야 한다. 즉 EPROM(52)이 초기화되고 FROM(60)에 저장된 OAM & P 기능 소프트웨어가 DRAM(54)에 옮겨진다. DRAM(54)에서 소프트웨어가 수행되어지면 OAM&P기능에 의해 고속 처리를 필요로 하는 데이터는 SRAM(56)에 옮겨지고 파워 온/오프 시에도 저장될 필요가 있는 데이터는 NVRAM(58)에 저장되게 한다. 이러한 전반적인 제어는 FROM(40)에 저장된 소프트웨어에 의해서 수행된다. In order for the optical transmission device having the above configuration to transmit the related signal normally, power is supplied to each hardware by the power supply unit 62, and the EPROM 52 completes the setup in the boot mode, and the CPU core 50 and the FROM are installed. 60, the DRAM 54, the SRAM 56 and the like should reach a level at which normal control is possible. In other words, the EPROM 52 is initialized and the OAM & P function software stored in the FROM 60 is transferred to the DRAM 54. When software is executed in the DRAM 54, data requiring high-speed processing by the OAM & P function is transferred to the SRAM 56, and data that needs to be stored even at power on / off is stored in the NVRAM 58. . This overall control is performed by software stored in the FROM 40.

상기와 같이 광전송장비가 정상적으로 동작되어 질 수 있는 상태가 되면 도 3에 도시된 8쌍의 유니트들 즉 16개의 유니트들의 상태가 OAM&P기능에 나열된 대로 운용된다. 그에 따라 광전송장비들(20,24,28,32,36,40,44) 각각은 8방향의 ADMR모드를 지원하게 된다. When the optical transmission equipment can be normally operated as described above, the state of the eight pairs of units shown in FIG. 3, that is, 16 units, is operated as listed in the OAM & P function. Accordingly, each of the optical transmission devices 20, 24, 28, 32, 36, 40, 44 supports the 8-direction ADMR mode.

상술한 본 발명의 설명에서는 구체적인 실시 예에 관해 설명하였으나, 여러 가지 변형이 본 발명의 범위에서 벗어나지 않고 실시할 수 있다. 따라서 본 발명의 범위는 설명된 실시 예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위의 균등한 것에 의해 정해 져야 한다.
In the above description of the present invention, specific embodiments have been described, but various modifications may be made without departing from the scope of the present invention. Therefore, the scope of the present invention should not be defined by the described embodiments, but should be determined by the equivalent of claims and claims.

상술한 바와 같이 본 발명은 각 교환기에 대응된 광전송장비 각각이 적어도 4개 이상의 방향의 ADMR모드를 수행할 수 있게 구현되므로, 셀프 설치 면적을 최소화하면서도 소모전력 극소화 및 유지 보수 비용을 줄일 수 있다. As described above, the present invention is implemented so that each of the optical transmission equipment corresponding to each exchanger can perform the ADMR mode in at least four directions, thereby minimizing the self installation area and minimizing power consumption and maintenance costs.

Claims (3)

에드드롭 다중화링 모드를 지원하는 동기식디지탈계위 전송장치에 있어서, In the synchronous digital hierarchy transmitter supporting the drop-multiplexing ring mode, 상기 전송장치에 대향하는 방향으로 다방향의 광선로와 연결된 단일의 셀프 내에서, 상기 연결된 다수의 광선로에 대응하여 에드드롭 다중화링 모드를 지원하기 위한, 적어도 두 쌍 이상의 다중화 및 역다중화 유니트 및,At least two pairs of multiplexing and demultiplexing units for supporting an drop multiplexing ring mode corresponding to the plurality of connected optical paths in a single shelf connected to a multi-directional optical path in a direction opposite to the transmission device; 상기 다중화 및 역다중화 유니트쌍들 간의 신호흐름을 제어하기 위한 주제어부를 포함하는 것을 특징으로 하는 에드드롭 다중화링 모드 동기식디지탈계위 전송장치.And a main control unit for controlling the signal flow between the multiplexing and demultiplexing unit pairs. 제1항에 있어서, The method of claim 1, 상기 다수의 에드드롭 다중화 링 모드는 8개 에드 드롭 다중화 링 모드임을 특징으로 하는 에드드롭 다중화 링 모드 동기식디지털계위 전송장치.And a plurality of the drop multiplexing ring modes are eight drop multiplexing ring modes. 제 1 항에 있어서, The method of claim 1, 상기 주제어부는 STM-N 광신호와 DS1/DS1E 신호와의 상호 교환을 수행하는 TSI 부와, The main control unit is a TSI unit for performing the interchange of the STM-N optical signal and DS1 / DS1E signal, 상기 STM-N광신호의 제어 및 인터페이스를 수행하는 STM-N신호제어 및 인터페이스부와,An STM-N signal control and interface unit for controlling and interfacing the STM-N optical signal; 상기 DS1/DS1E 신호의 제어 및 인터페이스를 수행하는 DS1/DS1E 신호제어 및 인터페이스부를 포함하는 것을 특징으로 하는 에드드롭 다중화링 모드 동기식디지털계위 전송장치.And a multiplexing ring mode synchronous digital hierarchy transmission system comprising: a DS1 / DS1E signal control and interface unit for controlling and interfacing the DS1 / DS1E signal.
KR1020000047787A 2000-08-18 2000-08-18 Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission KR100663563B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000047787A KR100663563B1 (en) 2000-08-18 2000-08-18 Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000047787A KR100663563B1 (en) 2000-08-18 2000-08-18 Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission

Publications (2)

Publication Number Publication Date
KR20020014471A KR20020014471A (en) 2002-02-25
KR100663563B1 true KR100663563B1 (en) 2007-01-02

Family

ID=19683757

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000047787A KR100663563B1 (en) 2000-08-18 2000-08-18 Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission

Country Status (1)

Country Link
KR (1) KR100663563B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000046373A (en) * 1998-12-31 2000-07-25 강병호 Apparatus for generating au-4 signals from e1 signals

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000046373A (en) * 1998-12-31 2000-07-25 강병호 Apparatus for generating au-4 signals from e1 signals

Also Published As

Publication number Publication date
KR20020014471A (en) 2002-02-25

Similar Documents

Publication Publication Date Title
US6219336B1 (en) Terminal multiplexer and method of constructing the terminal multiplexer
CA1327084C (en) System for switching from working units to stand-by units
US8019220B2 (en) PON system, station side device and redundant method used for the same
NZ245918A (en) Network cross-connect and multiserver element
JP3721039B2 (en) Transmission system and its traffic control method and transmission apparatus
US7130263B1 (en) Heterogeneous connections on a bi-directional line switched ring
KR100663563B1 (en) Apparatus for supporting multi directional add drop multiplexed ring mode in synchronous digital hierarchy transmission
IE50756B1 (en) Improved frame aligner for digital telecommunications exchange system
CN101741681B (en) Node apparatus
EP1080565A2 (en) Multiplexing in a pdh telecommunications network
JP5233569B2 (en) Cross-connect method and cross-connect device
US8582597B2 (en) Time slot interchanger
KR100443014B1 (en) Apparatus for data transmission between different clock using dual-port RAM
KR100313576B1 (en) Matrix time switching device in full electric exchange
KR100258240B1 (en) No7 network management distributed control method
KR100312227B1 (en) Method for controlling sdh transmission equipment
KR20020014214A (en) Method for controlling for multi-direction point to point mode synchronous digital hierarchy transmission units
KR100464480B1 (en) Apparatus for signal termination in synchronous digital hierarchy system
US6642770B2 (en) Multi-layer control interface for clock switching in a communications element
KR19990002949A (en) How to Configure Control System in ATM Switching System
KR100197421B1 (en) Clock selector for data link processor
KR0155331B1 (en) Interconnection network manager in cdma mobile system
Thalmann et al. A single-chip solution for an ADM-1/TMX-1 SDH telecommunication node element
JP3534630B2 (en) Information management method in ring network
KR100606346B1 (en) Apparatus and initialization control method for switch in ATM system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121129

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131128

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141127

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151127

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161129

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee