KR100654743B1 - 음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치 - Google Patents

음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치 Download PDF

Info

Publication number
KR100654743B1
KR100654743B1 KR1020017003464A KR20017003464A KR100654743B1 KR 100654743 B1 KR100654743 B1 KR 100654743B1 KR 1020017003464 A KR1020017003464 A KR 1020017003464A KR 20017003464 A KR20017003464 A KR 20017003464A KR 100654743 B1 KR100654743 B1 KR 100654743B1
Authority
KR
South Korea
Prior art keywords
power supply
circuit
high voltage
cathode
video display
Prior art date
Application number
KR1020017003464A
Other languages
English (en)
Other versions
KR20010090728A (ko
Inventor
데이비드 로스 잭슨
달 프랑크 그리펜트록
Original Assignee
톰슨 라이센싱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 filed Critical 톰슨 라이센싱
Publication of KR20010090728A publication Critical patent/KR20010090728A/ko
Application granted granted Critical
Publication of KR100654743B1 publication Critical patent/KR100654743B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/20Prevention of damage to cathode-ray tubes in the event of failure of scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Cathode-Ray Tubes And Fluorescent Screens For Display (AREA)
  • Details Of Television Scanning (AREA)

Abstract

비디오 디스플레이 디바이스를 보호하는 장치 및 방법으로서, 과도한 빔 전류 상태를 대비하여, 양극(anode) 및 음극(cathode)을 갖추고 있다. 특히, 본 발명은 디바이스의 제로-바이어싱(zero-biasing)에 대비하며 비디오 디스플레이 디바이스를 보호하며, 여기서 상기 음극 구동 회로에는 복수의 전원(power supplies)이 제공되며, 상기 전원 중 어느 하나의 손실은 음극의 제로-바이어싱을 초래한다. 본 발명은 디스플레이 디바이스에서 빔(beam) 전류를 생성하고 제어하는 양극(112) 및 음극(102)을 갖춘 비디오 디스플레이 디바이스(100) 내에 보호 회로를 제공하며, 상기 보호 회로는 비디오 신호원(36); 상기 비디오 신호원과 음극(102)에 연결되고, 구동 회로 전원 (+ 12V, +215V)에 연결되며, 비디오 신호와 구동 회로 전원에 따라 음극 전압이 음극에서 생성되게 하는 구동 회로; 디스플레이 디바이스에 고전압 가속 전위를 공급하는 양극(112)에 연결되는 고전압 전원(X1); 만약 구동 회로 전원 전압이 임계 레벨 아래로 감소하면, 고전압 전원을 디스에이블하게 하고, 구동 회로 전원 및 고전압 전원과 연결된 차단(shutdown) 회로(44)를 포함한다.

Description

음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치{VIDEO DISPLAY PROTECTION CIRCUIT FOR PROTECTING A CATHODE RAY TUBE AND VIDEO DISPLAY APPARATUS}
본 발명은 비디오 디스플레이 보호 장치 및 방법에 관한 것으로, 특히, 고(high) 빔(beam) 전류 상태로부터 음극선관(cathode ray tube)을 보호하는 비디오 디스플레이 보호 회로에 관한 것이다.
음극선관(CRT)을 포함하는 비디오 디스플레이 디바이스에서, 빔 전류는 비디오 신호에 따라 생성되고, 가속 전위(potential)에 의해 가속되어 상기 빔이 형광체로 코팅된 스크린을 때리도록 해준다. 그러한 디스플레이 디바이스에서, 상기 빔 전류를 생성하고, 상기 빔을 집속시켜 스크린 쪽으로 빔을 가속시키기 위해 몇 개의 다른 전압이 요구된다. 이들 전압에는 필라멘트(filament) 여기(excitation) 전압, 변조된(modulated) 음극(cathode) 전압, 그리드(grid) 1 전압, 스크린 그리드 2 전압, 집속(focus) 그리드 전압과 최종 양극(anode) 전압이 포함된다.
필라멘트 전압(공칭 6.3V)은 필라멘트를 여기시켜 자유 전자를 생성하여 CRT 내에 전자빔을 공급한다. 음극 전압은 각각의 R, G 및 B 음극 위에서 생성되며, CRT 내에서 나타나는 빔 전류의 양을 제어한다. 집속(focus) 그리드 전압은 전기장을 생성하며, 이는 빔을 그 궤도 중앙으로 집속시키기 위해 렌즈와 유사한 방식의 기능을 한다. 최종 양극 전압은 공칭 30-32 KV로서, 빔을 가속시키며, 전자 빔 전 류는 최종 양극 전압이 없을 시, 음극에서 양극으로 흐르지 않을 것이다.
빔 전류는 음극 전압, 그리드 1 전압 및 컷오프(cutoff) 전압의 함수이다. 더 구체적으로, 상기 빔 전류는 Vc-(Vk-Vg1)에 대응하며, 여기서 Vc는 컷오프 전압, Vk는 음극 전압 및 Vg1은 그리드 1 전압이다. 상기 컷오프 전압은 CRT 특성에 기초하고, 상기 스크린 그리드 전압을 고려하여 세팅된다. 빔 전류는 일반적으로 상기 그리드 1 전압을 변조시키는 대신, 음극을 변조시킴으로써 제어되며, 빔 전류는 제어 전압의 지수 함수이므로, 본 논의는 물리 이론과 부호가 반대인 표기법을 쓴다. 따라서, 본 논의의 목적을 위해, 스크린 그리드 전압의 증가는 증가된 Vc를 초래한다.
만약 그리드 1 전압이 대략 제로(zero)이고, Vc는 약 +215Vdc인 수상관(kinescope) 구동(driver) 전원 보다 약간 작게 세팅된다면, 음극 전압 Vk 내의 변동(variation)은 CRT 내에서 흐르는 빔 전류의 양을 제어한다. Vc와 가까운 음극 전압 Vk에 대해, 빔 전류는 무시해도 좋으며, 반면에 작은 Vk에 대해서는, 상당한 빔 전류가 결과로서 생길 수도 있다.
음극 전압은 전형적으로, 다단(multi-stage) 증폭 회로를 포함하는 수상관 구동 회로에 의해 비디오 신호에 따라 생성된다. 다단 증폭 회로는 대개, 적어도 하나의 저전압 전원과 고전압 전원에 연결된다. 다단 증폭 회로는 집적 회로의 형태로 구현될 수도 있는데, 예를 들면, 캘리포니아의 서니베일의 필립스 반도체(Philips Semiconductors of Sunnyvale, California)가 제작한 TDA6120Q가 있다. 고화질 비디오 모니터에 TDA6120Q와 같은 IC들을 사용하는 것은 이점이 있으 며, 그 이유는 상대적으로 고대역폭과 비교적 고전압을 다루는 능력 때문이다.
그러나, 몇 가지 경우에 있어서, 특히 수상관 구동 회로가 TDA6120Q와 같은 IC의 형태로 구현될 때, 수상관 구동 회로로의 저전압 전원 또는 고전압 전원 중 하나의 손실은 음극 전압의 손실을 초래할 수도 있다. 음극 전압의 손실은 CRT의 "제로-바이어싱(zero-biasing)"을 초래하며, 이는 극도로 높은 빔 전류를 초래한다. 고 음극 전류는 상대적으로 고 빔 전류에서 이미 작동하는 비디오 디스플레이 모니터에서 특별히 문제가 된다. 고 빔 전류는 디스플레이의 휘도(brightness)를 높여, 그로 인해 화상의 주관적(subjective) 품질을 개선하는데 바람직하다. 그러나, 수상관 구동 회로 전원의 장애는, 디스플레이 스크린 위의 형광체를 영구히 손상시킬 수 있는 고 빔 전류를 용이하게 이끌어낼 수 있다. 덧붙여 말하건대, 수상관 구동 회로 전원의 장애는 다양한 서로 다른 원인에 기인하여 발생할 수도 있으며, 여기에는 제조 및/또는 선적 중 와이어 파손(break)과, 다양한 전자 구성 부품의 산화가 포함되나, 이에 한정하지는 않는다.
현재, 안전(safety) 회로는 만약 양극 전압 레벨이 미리 결정된 레벨을 초과하면, 양극 전압 전원을 차단하며, 이는 과도한 x-방사선 레벨을 막기 위함이다. 그러나, 그러한 안전 회로는 양극 전압 전원의 전압 레벨에 따르지만, 수상관 구동(driver) 회로에 전원의 장애로 기인되는 CRT 제로-바이어스 상태에는 응하지 않는다.
따라서, 비디오 디스플레이 디바이스 내의 과도한 빔 전류를 초래하는, 복수 의 전원 중 어느 하나의 손실에 기인하는 제로-바이어스 상태에 대비하여, 비디오 디스플레이 디바이스를 보호하는 장치 및 방법을 제공하는 것이 바람직하다.
특히, 복수의 수상관 구동 회로 중 어느 하나와 관련된 복수의 전원 중 어느 하나의 손실로 기인하는 제로-바이어스 상태에 대비하여, 비디오 디스플레이 모니터를 보호하는 장치 및 방법을 제공하는 것이 바람직하다.
또한, 수상관 구동 회로로의 전력(power)의 손실로 기인하는 제로-바이어스 상태에 대비하여, 비디오 디스플레이 모니터를 보호하는 장치 및 방법을 제공하는 것이 바람직하며, 여기서, 상기 수상관 구동 회로는 집적 회로의 형태로 구현된다.
또한, 음극 전압의 손실에 대비하여 비디오 디스플레이 모니터를 보호하는 장치 및 방법을 제공하는 것이 바람직하며, 상기 장치 및 방법은 자기-래칭(self-latching)을 하며, 장애가 제거될 때까지 리세트(reset)하지 않는다.
또한, 복수의 구동 회로 전원 중 어느 하나에서 장애가 검출될 때, 고전압 전원을 디스에이블(disable)하게 하는 비디오 디스플레이 장치 및 방법을 제공하는 것이 바람직하다.
예시적인 실시예에서, 본 발명은 수상관 구동 회로로의 전원의 손실에 따라 양극 전원을 차단하는 보호 회로를 포함한다. 특히, 본 발명은 보호 회로를 제공하고, 상기 보호 회로는, 비디오 신호원; 상기 비디오 신호원과 음극에 연결되고, 구동 회로 전원에 연결되며, 상기 비디오 신호와 구동 회로 전원에 따라 음극에서 음극 전압이 생성되게 하는 구동 회로; 디스플레이 디바이스에 고 전압 가속 전위를 공급하는 양극과 연결된 고전압 전원; 및 상기 구동 회로 전원과 고전압 전원에 연결되고, 만약 구동 회로 전원의 출력이 임계 레벨 아래로 감소되면, 고전압 전원을 디스에이블하게 하는 차단 회로를 포함한다.
본 발명은 첨부된 도면을 참조하여 설명될 것이다.
도 1은 본 발명에 따른 비디오 디스플레이 보호 회로의 블록도.
도 2는 본 발명에 따라, 저전압을 위한 가산(summing) 노드 및 고전압 음극 전원을 포함하는 개략도.
도 3은 본 발명에 따른 고전압 전원 및 차단 회로의 개략도.
도 1은 본 발명에 따라 보호 회로를 포함하는 비디오 디스플레이 장치의 블록도를 도시한다. 상기 장치는 커넥터(connector) 케이블(31, 32, 35 및 45)을 거쳐, 입력/출력(I/O:Input/Output) 보드(24)와 수상관 구동 보드(20)에 연결된 전원 보드(22)를 포함한다. 전원 보드(22)는 +12V 전원(25), +215V 전원(27)과 고전압 전원(26)과 관련된 회로를 포함한다. +12V 전원(25)과 +215V 전원(27)은 아래에 추가로 설명되는 바와 같이 음극 전압 Vk를 생성하는데 사용된다. 고전압 전원(26)은 양극에 연결되며, 가속 전위를 공급한다.
CRT(100)는 수상관 구동 보드(20)로부터의 구동 신호와 전원 보드(22)로부터의 고전압에 따라 비디오 디스플레이를 제공한다. CRT(100)의 각 음극은 수상관 구동 보드(20)로부터의 각각의 출력에 의해 구동되며, 비록 각 음극에 대해 커넥터가 필요할 수도 있으나, 여기서는 커넥터(34)로써 나타내었다. 고전압 전원(26)은 커 넥터 케이블(33)을 거쳐, CRT(100)에 연결된다.
I/O 보드(24)는 일반적으로, 사용자가 CRT에 다양한 신호원을 접속시키게 해주는 연결 디바이스를 포함한다. 본 실시예에서, +12V 전원(25)은 편의상, I/O 보드(24)를 거쳐 수상관 구동 보드(20)로 접속된다. 그러나, +12V 전원은 원하는 어떤 방식으로라도 수상관 구동 보드(20)에 연결될 수 있음이 분명하다.
수상관 구동 보드(20)는 비디오 신호와, 저전압 전원 및 고전압 전원을 수신하며, 비디오 신호와 관련된 각 음극에 대해 음극 전압을 생성시킨다. +12V 전원(25)은 커넥터 케이블(31), I/O 보드(24) 및 커넥터 케이블(32)을 거쳐 수상관 구동 보드(20)로 연결된다. +215V 전원(27)은 커넥터 케이블(35)을 거쳐 수상관 구동 보드(20)로 연결된다. 수상관 구동 보드(20) 내에서는, 다양한 전원들이 각각의 저항기(R1과 R2)를 거쳐, 합산 노드(30)에서 서로 연결된다. 합산 노드(30)에서의 전압은 다이오드(D1)와 저항기(R4)를 거쳐 전원 보드(22)로 연결된다. 다른 음극 구동 회로와 관련된 감지 노드는 다이오드(D2와 D3)를 거쳐 노드(43)로 연결된다. 아래에 추가로 설명하는 바와 같이, 본 보호 회로는 전원(25) 또는 전원(27) 중 어느 하나에서 장애가 검출되면, 합산 노드(30)와 커넥터 케이블(45)을 거쳐, 고전압 전원(26)이 차단 회로(44)에 의해 차단되도록 배열된다. 장애는 각각의 전원의 고장 또는 접속이 끊어지는 다양한 커넥터로부터 기인될 수도 있다.
도 2는 수상관 구동 보드(20)와, 보호 지연 회로(47)와 차단 회로(44)의 일부를 도시하는 개략도이다. 수상관 구동 보드(20)는 적색(red), 녹색(green) 및 청색(blue) 비디오 신호 각각에 대한 음극 구동(driver) IC들(40, 41 및 42)을 포함한다. 각 색성분에 대한 회로는 동일하며, 단지 적색 신호와 관련된 성분만을 설명할 것이다. 적합한 구동 IC에는 필립스 반도체가 제작한 TDA6120Q가 포함되나, 이에 한정하지는 않는다. 구동 IC(40)는 음극(102)으로의 출력을 제어하기 위해 사용되는 비디오 신호를 수신하는 신호원(36)에 연결된다. 구동 IC(40)는 그 안에 배치된 다단 증폭기를 포함하며, 핀(pin)(6)에서 +12V 전원이 연결되며, 핀(10)에서 +215V 전원이 연결된다. 구동 IC(40)의 출력은 핀(12)에서 제공되며, 적색(red) 음극 (102)의 음극 전압을 제어한다. 상술한 바와 같이, 음극 전압은 CRT(100) 내의 빔 전류를 제어한다.
+12V 전원은 또한, 저항기(R5 및 R2)를 거쳐 합산 노드(30)에 연결된다. +215V 전원은 저항기(R6 및 R1)를 거쳐 합산 노드(30)에 연결된다. 합산 노드(30)는 다이오드(D1)를 거쳐 결합된(combined) 감지 노드(43)에 연결된다. 구동 IC들(41 및 42)에 대한 각각의 감지 노드는 각각의 다이오드(D2 및 D3)를 거쳐 결합된 감지 노드(43)에 연결된다. 감지 노드(43)에서의 전압은 IC들(40, 41 및 42)로의 전원 중 임의의 것에 장애가 존재하는 지의 여부를 표시해준다. 감지 노드(43)는 차단 회로(44)의 Q2의 베이스(base)에 연결된다. 만약 IC들(40, 41 및 42) 중 임의의 것으로 +12V 전원 또는 +215V 전원 중 어느 하나가 임계값 아래에 있으면, 다이오드(D1, D2 또는 D3)는 도통할 것이다(conduct). 만약 다이오드(D1, D2 또는 D3) 중 어느 하나가 도통되면, 결합된 감지 노드(43)에서의 전압은 낮아지며, 아래에 추가로 설명되는 바와 같이, 차단 회로(44)로 하여금 고전압 구동 회로를 디스에이블하게 한다. 이 방식으로, IC들(40, 41 및 42) 중 임의의 것으로 저전압 전원 또는 고전압 전원 중 어느 하나의 장애는 양극에 고전압 전원이 차단되도록 하여준다. 지연 회로(47)는 개시(startup) 상황 중에 양극 고전압 전원의 차단을 막는다. IC들(40, 41 및 42)로의 전원은 시스템 개시 중, 특정의 한정된 시간의 양에 이를 때까지 그들의 정상 레벨에 도달하지 못할 수도 있으므로, Q1은 차단 회로(44)의 활성을 막기 위해 개시 중, 감지 노드(43) 위에서 필요한 전압을 유지시킨다.
또한, 상기 +12V 및 +215V 전원과 직렬인 저항기는 녹을 수 있으며 (fusable), 만약 IC들이 장애가 생겨 쇼트되면(shorted), 이는 개방(open)될 것이다. 그러한 장애는 CRT의 제로-바이어싱(zero biasing)과 과도한 빔 전류를 일으킬 것이다. 과도한 빔 전류는 차단 회로(44)의 출력에 따라, 고전압 양극을 차단시킴으로써 방지된다.
도 3은 차단 회로(44)와 양극 고전압 전원과 관련된 다양한 소자를 도시한다. 감지 노드(43)는 결선(connection)(45)과 노드(48)를 거쳐 차단 회로(44)의 트랜지스터(Q2)의 베이스로 접속된다. 차단 회로(44)는 트랜지스터(Q3 및 Q4)로 구성된 자기-바이어싱(self-biasing) 래치(latch)를 포함한다. 정상 작동 상황 중, 상기 +12V 및 +215V 전원이 구동 IC들(40, 41 및 42)에 필요한 전압을 제공할 때, 트랜지스터(Q2, Q3 및 Q4)는 OFF 상태에 있다. 합산 노드(30)의 어느 하나에서 장애가 검출되면, 결합된 감지 노드(43)에서의 전압은 미리 결정된 임계값 아래로 떨어지며, 그로 인해 노드(48)에서의 전압을 감소시키며, Q2를 ON 상태에 둔다. Q2가 ON 되면, 전류가 Q4의 베이스로 공급되며, Q4를 ON 상태에 둔다. Q4가 ON 되면, 전류가 Q3의 베이스로 공급되며, Q3을 ON 상태에 둔다. 이 작용은 Q3과 Q4를 ON 상태로 래칭시킨다.
정상 작동 상황 중에, 고전압 변압기(X1)는 양극(112)으로 고전압을 제공한다. 고전압 변압기(X1)의 작동은 위상 동기 루프(Phase Lock Loop)(46)에 의해 제어되며, 푸시풀(push-pull) 구동기는 트랜지스터(Q5 및 Q6)와, MOSFET(Q7)를 포함한다. 트랜지스터(Q5 및 Q6)는 대략 50/50 듀티 사이클(duty cycle)의 10V 구형파(square wave)를 생성하기 위해 위상 동기 루프(46)에 의해 구동된다. 상기 구형파는 고전압 발생기(generator) MOSFET(Q7)을 구동시키며, 이는 고전압 변압기(X1)에 전력을 공급한다. PLL(46)이 Q6을 ON 상태로 구동시키면, Q6의 Vcesat는 Q7의 게이트(gate)를, Q7이 도통하는데 필요한 임계 전압 아래에서 구동시키며, 그로 인해 Q7을 OFF 상태로 유지시킨다. PLL(46)이 Q6의 베이스를 높게 구동시키면, R28은 Q5로 베이스 전류를 공급하며, MOSFET(Q7)에 12V-Vcesat를 공급하고, MOSFET(Q7)을 포화시키며, 1차 고전압 변압기(X1)에 전류를 공급한다.
PLL(46)이 다시 Q6에게 구동(drive)을 제공하고, Q5로부터의 구동 전류를 제거하면, MOSFET(Q7)의 게이트에서의 전압은 임계 전압 아래로 떨어지며, 그로 인해 MOSFET(Q7)을 OFF 상태에 둔다. MOSFET(Q7)이 OFF되면, 1차 고전압 변압기(X1)에 의해 형성된 공명(resonant) 회로와 귀선 커패시터(retrace capacitor)(C10)는 1차 고전압 변압기(X1) 양단에(across), 대략 1000V의 공명 귀선 펄스를 나타낸다. 귀선 중에, 고전압 변압기(X1)의 코어(core) 안에 저장된 에너지는 대략 1차 펄스에 권선비(turns ratio)를 곱한 값으로 표현된 전압의 형태로, 고전압 권선, 즉 "3차"로 이송된다. 이는 제 3의 전하 전류를 야기하며, 이는 제 3의 다이오드가 순방향 바이어스되는(forward biased) 한, CRT(100)의 양극(112)에 전하를 제공한다.
1차 전원 전압, B+는 주파수와 부하 상태(load conditions)의 다양성을 위해 일정한 양극 전위를 유지하도록 조정된다. 다중 주파수 작동을 위해, 고전압 발생기의 스위칭은 PLL(46)에 의해 동기화되며, 이는 제 1 루프, 고전압 발생기를 수평 편향과 동기화시키고, 제 2 루프 오차 신호의 설정(establishment)을 위해 고전압 변압기(X1) 귀선 펄스를 샘플링한다.
수상관 구동 보드 전원의 손실을 초래하는 장애의 경우에, 이는 과도한 빔 전류를 일으킬 수도 있으며, 노드(48)에서 감지된 전압은 Q2가 ON 상태에 놓이도록 한다. Q2가 ON 상태로 될 때, Q3과 Q4로 구성된 자기-바이어싱 래치는 ON 상태가 되며, 그로 인해 전류를 Q5의 베이스로부터 멀리 끌어당긴다. 이것에 의해 MOSFET(Q7)의 게이트 전압은 MOSFET(Q7)를 ON 시키는데 필요한 임계 전압을 초과하기에는 불충분하게 된다. 그 결과, 고전압 변압기(X1)의 코어 안에는 에너지가 저장되지 않는다. 만약 임의의 빔 전류가 존재한다면, 3차 전하 전류가 없을 때, 양극은 신속히 방전된다. 양극이 방전되기 때문에, 빔 전류를 손상시키게(damaging) 하는 양극 가속 전위는 없다. Q3과 Q4로 구성된 자기-바이어싱 래치는 모든 전원이 제거되기까지, 양극에 고전압 전원을 제거한 후, 이어서 재축전되어 CRT를 손상 상태가 되지 않게 한다. 양극은 고전압 전원으로의 양극 전압의 네거티브 (negative) 피드백에서 저항 소자의 사용으로 인해 신속히 방전된다. 이는 매우 빠른 시상수 (time constant)를 초래한다.
본 보호 회로는 고전압 레벨에 따라 양극 전압을 차단하는데 사용될 수도 있 다. 만약 고전압이 미리 결정된 임계 레벨을 초과하면, 과도한 x-방사선이 생성되지 못하도록 양극 전압을 차단하는 것이 필요하다. 여기서, X-선 보호 감지 회로로부터의 출력은 Q8의 에미터(emitter)를 거쳐 Q4의 베이스로 연결된다. 그러한 것으로서, 만약 X-선 보호 감지 회로의 출력이 과도하게 높은 전압 상태를 표시한다면, Q8은 ON되며, 그로 인해 Q3과 Q4를 ON 상태로 래칭시키며, 상술한 바와 같이 차단 회로(44)를 활성화시킨다.
비록 본 발명을 예시적인 실시예로 설명하였지만, 본 발명의 본질을 벗어나지 않고서 변경 및 변화를 상기 개시된 실시예에 이룰 수 있음은 당업자에게는 분명해질 것이다. 따라서, 본 발명은 본 발명의 진정한 범주와 정신 안에 있는 모든 변경을 커버하도록 의도됨을 이해하게 될 것이다.

Claims (18)

  1. 디스플레이 디바이스에서 빔(beam) 전류를 생성하고 제어하는 양극(anode)(112)과 음극(cathode)(102)을 갖는 비디오 디스플레이 디바이스(100)에서, 음극선관(CRT)을 저(low) 구동 회로 전원(+12V, +215V) 조건에 기인하는 손상으로부터 보호하기 위한 비디오 디스플레이 보호 회로는:
    비디오 신호원(36)과,
    상기 비디오 신호원과 상기 음극(102)에 연결되고, 상기 구동(driver) 회로 전원 (+12V, +215V)에 연결되며, 상기 비디오 신호와 상기 구동 회로 전원에 따라 상기 음극에서 음극 전압이 생성되도록 하는 구동 회로(40)와,
    상기 디스플레이 디바이스 내에 고전압 가속 전위(potential)를 제공하는 상기 양극(112)에 연결된 고전압 전원(X1)과,
    상기 구동 회로 전원 및 상기 고전압 전원에 연결되며, 만약 상기 구동 회로 전원 전압이 임계 레벨 아래로 감소하면, 상기 고전압 전원을 디스에이블하게 하는 차단(shutdown) 회로(44)를
    포함하는, 비디오 디스플레이 보호 회로.
  2. 제 1 항에 있어서, 상기 구동 회로는 집적 회로(40) 위에 배치되며, 상기 구동 회로 전원은 적어도 + 215V를 공급하는, 비디오 디스플레이 보호 회로.
  3. 제 1 항에 있어서, 상기 구동 회로 전원 전압으로부터의 출력이 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는(latch) 자기-바이어싱 래치 회로(Q3, Q4)를 포함하는, 비디오 디스플레이 보호 회로.
  4. 제 1 항에 있어서, 상기 구동 회로 전원은 제 1 및 제 2 구동 회로 전원 (+12V, +215V)을 포함하며, 만약 상기 제 1 또는 제 2 전원 전압 중 어느 하나가 각각의 제 1 및 제 2 임계 레벨 아래로 감소하면, 상기 차단 회로는 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 보호 회로.
  5. 제 4 항에 있어서, 상기 제 1 및 제 2 구동 회로 전원에 따라 결합된 출력을 제공하는 결합된 감지 노드(43)를 더 포함하며, 만약 상기 결합된 출력이 제 2 임계 레벨 아래로 감소하면, 상기 차단 회로(44)는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 보호 회로.
  6. 제 4 항에 있어서, 상기 구동 회로는 복수의 구동 회로(40,41,42)를 포함하며, 상기 구동 회로 각각은 각각의 비디오 신호원(36,37,38) 및 각각의 음극과 관련되어 있으며, 만약 상기 복수의 구동 회로의 상기 제 1 및 제 2 전원(+12V, +215V) 중 어느 하나가 각각 제 1 및 제 2 임계 레벨 아래로 감소하면, 상기 차단 회로는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 보호 회로.
  7. 제 4 항에 있어서, 상기 구동 회로 전원 전압 중의 어느 하나가 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는 자기-바이어싱 래치 회로(Q3, Q4)를 포함하는, 비디오 디스플레이 보호 회로.
  8. 제 4 항에 있어서, 상기 구동 회로 전원은 제 1 회로 보드 위에 배치되고, 상기 구동 회로는 제 2 회로 보드 위에 배치되며, 상기 고전압 전원은 제 3 회로 보드 위에 배치되는, 비디오 디스플레이 보호 회로.
  9. 제 1 항에 있어서, 상기 차단 회로에 연결된 X-선 보호 센서(Q8)를 더 포함하며, 만약 상기 X-선 보호 센서의 출력이 제 2 임계 레벨을 초과하면, 상기 차단 회로는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 보호 회로.
  10. 제 9 항에 있어서, 상기 구동 회로 전원 전압이 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는 자기-바이어싱 래치 회로(Q3, Q4)를 포함하며, 상기 X-선 보호 센서는 상기 자기-바이어싱 래치로 연결되는, 비디오 디스플레이 보호 회로.
  11. 비디오 디스플레이 장치로서,
    빔 전류를 생성하고 제어하는 양극(112) 및 음극(102)과,
    비디오 신호원(36)과,
    상기 비디오 신호원과 상기 음극(102)에 연결되고, 구동 회로 전원(+12V, +215V)에 연결되며, 상기 비디오 신호와 상기 구동 회로 전원에 따라 상기 음극에서 음극 전압이 생성되도록 하는 구동 회로(40)와,
    디스플레이 디바이스 내에 고전압 가속 전위를 제공하는 상기 양극(112)에 연결된 고전압 전원(X1)과,
    상기 구동 회로 전원 및 상기 고전압 전원에 연결되고, 만약 상기 구동 회로 전원 전압이 임계 레벨 아래로 감소하면, 상기 고전압 전원을 디스에이블하게 하는 차단 회로(44)를
    포함하는, 비디오 디스플레이 장치.
  12. 제 11 항에 있어서, 상기 구동 회로는 집적 회로(40) 위에 배치되며, 상기 구동 회로 전원은 적어도 + 215V를 제공하는, 비디오 디스플레이 장치.
  13. 제 11 항에 있어서, 상기 구동 회로 전원 전압으로부터의 출력이 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는 자기-바이어싱 래치 회로(Q3, Q4)를 포함하는, 비디오 디스플레이 장치.
  14. 제 11 항에 있어서, 상기 구동 회로 전원은 제 1 및 제 2 구동 회로 전원 (+12V, +215V)을 포함하며, 만약 상기 제 1 또는 제 2 전원 전압 중 어느 하나가 각각의 제 1 및 제 2 임계 레벨 아래로 감소하면, 상기 차단 회로는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 장치.
  15. 제 14 항에 있어서, 상기 제 1 및 제 2 구동 회로 전원에 따라 결합된 출력을 제공하는 결합된 감지 노드(43)를 더 포함하며, 만약 상기 결합된 출력이 제 2 임계 레벨 아래로 감소하면, 상기 차단 회로(44)는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 장치.
  16. 제 14 항에 있어서, 상기 구동 회로 전원 전압 중 어느 하나가 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는 자기-바이어싱 래치 회로(Q3, Q4)를 포함하는, 비디오 디스플레이 장치.
  17. 제 11 항에 있어서, 상기 차단 회로에 연결된 X-선 보호 센서(Q8)를 더 포함하고, 만약 상기 X-선 보호 센서의 출력이 제 2 임계 레벨을 초과하면, 상기 차단 회로는 상기 고전압 전원을 디스에이블하게 하는, 비디오 디스플레이 장치.
  18. 제 11 항에 있어서, 상기 구동 회로 전원 전압이 상기 임계 레벨 아래로 감소할 때, 상기 차단 회로는 제 1 상태로 래치하는 자기-바이어싱 래치 회로(Q3, Q4)를 포함하며, 상기 X-선 보호 센서는 상기 자기-바이어싱 래치로 연결되는, 비디오 디스플레이 장치.
KR1020017003464A 1998-09-29 1999-09-29 음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치 KR100654743B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10221398P 1998-09-29 1998-09-29
US60/102,213 1998-09-29

Publications (2)

Publication Number Publication Date
KR20010090728A KR20010090728A (ko) 2001-10-19
KR100654743B1 true KR100654743B1 (ko) 2006-12-07

Family

ID=22288714

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017003464A KR100654743B1 (ko) 1998-09-29 1999-09-29 음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치

Country Status (7)

Country Link
EP (1) EP1118209B8 (ko)
JP (1) JP2002526990A (ko)
KR (1) KR100654743B1 (ko)
CN (1) CN1157935C (ko)
AU (1) AU6406099A (ko)
DE (1) DE69927279T2 (ko)
WO (1) WO2000019707A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1996692B (zh) * 2006-08-31 2010-04-14 深圳创维-Rgb电子有限公司 双电源场的保护其电路
CN105355161B (zh) * 2015-12-05 2018-06-15 中国航空工业集团公司洛阳电光设备研究所 一种平视显示器防亮点烧蚀保护方法和保护装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9113924D0 (en) * 1991-06-27 1991-08-14 Thomson Consumer Electronics Fault protection using microprocessor power up reset
KR0116710Y1 (ko) * 1994-09-30 1998-04-23 김광호 스포트 킬러 회로
KR0109586Y1 (en) * 1994-10-31 1997-11-19 Samsung Electronics Co Ltd Spot killer circuits

Also Published As

Publication number Publication date
WO2000019707A1 (en) 2000-04-06
DE69927279T2 (de) 2006-06-29
JP2002526990A (ja) 2002-08-20
KR20010090728A (ko) 2001-10-19
CN1320322A (zh) 2001-10-31
EP1118209B1 (en) 2005-09-14
AU6406099A (en) 2000-04-17
CN1157935C (zh) 2004-07-14
DE69927279D1 (de) 2006-01-26
EP1118209B8 (en) 2005-11-09
EP1118209A1 (en) 2001-07-25

Similar Documents

Publication Publication Date Title
US5130615A (en) Television apparatus having kinescope spot burn protection circuit with extended grid cut-off time constant
KR100233945B1 (ko) 키네스코프 스폿버언 보호기능을 가진 비디오 표시장치
US6847404B1 (en) Video display protection circuit
KR100654743B1 (ko) 음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치
KR0144781B1 (ko) 음극선관의 잔상제거회로
MXPA01003158A (en) Video display protection circuit
US4345275A (en) High voltage protection circuit for a television receiver
KR100224084B1 (ko) 음극선관을 갖는 영상표시장치의 수평출력 트랜지스타의 보호용 회로
US6137245A (en) Circuit for generating control grid voltage for cathode ray tube
KR100228732B1 (ko) 자동휘도제한 상태의 표시회로
JP3278293B2 (ja) 映像装置のx線発生防止回路
KR200179723Y1 (ko) 수평 안정화 회로
US6160364A (en) Circuit for limiting horizontal image size of display
KR100326918B1 (ko) 프로젝션 텔레비젼의 고압 상승 억제 보호회로
KR910000652Y1 (ko) X-레이 방지회로
KR100326561B1 (ko) 텔레비젼의 자동 소자회로
KR200168497Y1 (ko) 프로텍션 기능을 갖는 고압회로
KR970004895Y1 (ko) 모니터의 엑스레이차단회로
KR100648385B1 (ko) 비디오 디스플레이 보호 회로
KR100190110B1 (ko) 전원 오프시 화면 밝아짐 개선회로
JPH07212672A (ja) 自動輝度制限回路
KR20010073254A (ko) 영상표시기기의 과전류 보호회로
KR19980026019A (ko) 온도상승에 의한 열화를 방지한 자동 휘도제한(a.b.l)회로
KR20000010090A (ko) 모니터의 음극선관 보호회로
JPS598979B2 (ja) テレビジヨンジユゾウキ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee