KR100651796B1 - Chip module for IC card - Google Patents

Chip module for IC card Download PDF

Info

Publication number
KR100651796B1
KR100651796B1 KR1020000059728A KR20000059728A KR100651796B1 KR 100651796 B1 KR100651796 B1 KR 100651796B1 KR 1020000059728 A KR1020000059728 A KR 1020000059728A KR 20000059728 A KR20000059728 A KR 20000059728A KR 100651796 B1 KR100651796 B1 KR 100651796B1
Authority
KR
South Korea
Prior art keywords
chip module
insulating material
metal substrate
material layer
card
Prior art date
Application number
KR1020000059728A
Other languages
Korean (ko)
Other versions
KR20020028621A (en
Inventor
김영준
류재철
박경수
Original Assignee
삼성테크윈 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성테크윈 주식회사 filed Critical 삼성테크윈 주식회사
Priority to KR1020000059728A priority Critical patent/KR100651796B1/en
Publication of KR20020028621A publication Critical patent/KR20020028621A/en
Application granted granted Critical
Publication of KR100651796B1 publication Critical patent/KR100651796B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

아이씨 카드용 칩 모듈이 개시된다. 개시된 칩 모듈은, 상호 절연되도록 틈새가 형성된 복수의 단자와, 패드부를 포함하는 금속기판; 및 상기 금속기판의 상면에 형성되며 단자의 와이어 본딩부가 노출되도록 복수의 관통창이 형성되고, 상기 각 관통창을 포위하며 몰딩층의 형성시 수지의 넘침을 방지하는 것으로 내경선(r1)과 외경선(r)으로 이루어진 관통써클부가 구비된 절연물질층;을 포함하여 된 것을 특징으로 한다.A chip module for an IC card is disclosed. The disclosed chip module includes a metal substrate including a plurality of terminals and gaps formed therebetween to be insulated from each other; And and a plurality of through-window is formed so as to add the wire bonding of the terminal exposed is formed on the upper surface of the metal substrate, and the surrounding each through window, and in meridian as to prevent the overflow of a resin during the formation of the molded layer (r 1) and the outer It characterized in that it comprises a; insulating material layer provided with a through-circle portion made of a meridian (r).

Description

아이씨 카드용 칩 모듈{Chip module for IC card}Chip module for IC card {Chip module for IC card}

도 1은 일반적인 칩 모듈 및 이를 이용한 아이 씨 카드의 개략적인 사시도,1 is a schematic perspective view of a general chip module and IC card using the same;

도 2는 종래의 칩 모듈 및 이를 이용한 아이 씨 카드의 개략적인 단면도,2 is a schematic cross-sectional view of a conventional chip module and IC card using the same;

도 3은 도 2의 Ⅲ-Ⅲ 선을 따라 절단하여 본 개략적인 단면도,FIG. 3 is a schematic cross-sectional view taken along line III-III of FIG. 2;

도 4는 본 발명의 일 실시예에 따른 칩 모듈 및 이를 이용한 아이 씨 카드의 일 실시예를 도시한 개략적인 단면도,4 is a schematic cross-sectional view showing an embodiment of a chip module and an IC card using the same according to an embodiment of the present invention;

도 5는 도 4의 Ⅴ-Ⅴ 선을 따라 절단하여 본 개략적인 도면,FIG. 5 is a schematic view taken along line VV of FIG. 4;

<도면의 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

11...카드본체 12, 22...금속기판11 Card body 12, 22 Metal substrate

13, 43...반도체칩 17a, 27a...관통창13, 43 ... semiconductor chip 17a, 27a ... through window

18...댐 링(dam ring) 20, 33...몰딩층 18 Dam ring 20, 33 Molding layer

21, 31...골드와이어 22, 32...접착제 21, 31 ... gold wire 22, 32 ... adhesive

27b...관통써클부 30, 40...칩 모듈 Through-circuit section 30, 40 ... Chip module

67c...브릿지 67c ... bridge

본 발명은 아이씨 카드용 칩 모듈(Chip Module for IC card)에 관한 것으로, 특히 몰딩구조가 개선된 아이씨 카드용 칩 모듈에 관한 것이다.The present invention relates to a chip module for IC card, and more particularly, to an IC card chip module having an improved molding structure.

일반적으로 칩 모듈 및 이를 이용한 아이 씨 카드는 반도체 칩이 내장되어 전자 화폐, 신용 카드 등으로 사용될 수 있으며 개인 정보 예컨대 성명, 주소, 주민 등록 번호, 운전 면허 번호, 의료 보험 번호 등을 입력함으로써 전자 신분증으로 사용될 수 있다. In general, a chip module and IC card using the same can be used as electronic money or credit card with a semiconductor chip embedded therein, and enter personal information such as name, address, social security number, driver's license number, medical insurance number, etc. Can be used as

이러한 반도체 칩은 기억용량이 증대되고 보안성이 강화됨으로써 그 사용이 나날이 증대되고 있다. Such semiconductor chips are being used more and more each day due to increased storage capacity and enhanced security.

도 1 내지 도 3에는 일반적인 칩 모듈이 도시되어 있다.1 to 3 show a typical chip module.

도면을 참조하면, 일반적인 아이 씨 카드는 PVC 또는 ABS수지 등의 재질을 사용하며 카드형태로 이루어진 카드본체(11)와, 상기 카드본체(11)에 안착되며 이 카드본체(11)에 마련된 삽입부에, 접착제(2)로써 접착되는 칩 모듈(30)이 설치된다.Referring to the drawings, a typical IC card is made of a material such as PVC or ABS resin and the card body 11 made of a card form, and the insertion portion provided in the card body 11 is seated on the card body 11 The chip module 30 adhere | attached with the adhesive agent 2 is provided in this.

상기 칩 모듈(30)은 정보를 입출력하고 저장하는 반도체칩(13)과, 상기 반도체칩(13)이 접착되는 금속기판(12)과, 상기 금속기판(12)의 일 면에 접착되는 절연물질층(17)을 포함한다. 상기 금속기판(12)은 다수의 상호 절연된 복수개의 단자(12a)와 패드부(12b)를 포함한다.The chip module 30 includes a semiconductor chip 13 for inputting and storing information, a metal substrate 12 to which the semiconductor chip 13 is bonded, and an insulating material adhered to one surface of the metal substrate 12. Layer 17. The metal substrate 12 includes a plurality of mutually insulated terminals 12a and a pad portion 12b.

상기 절연물질층(17)에는 원형으로된 다수의 관통창(17a)이 방사형으로 배치되어 있다. 또한 상기 관통창(17a)에 의해 노출되는 단자(12a)와 반도체칩(13)의 전극단자(미도시)는 다수의 골드와이어(1)가 연결됨으로써 상호 전기적으로 통전된 다.In the insulating material layer 17, a plurality of circular through-holes 17a are arranged radially. In addition, the terminal 12a exposed by the through window 17a and the electrode terminal (not shown) of the semiconductor chip 13 are electrically connected to each other by connecting a plurality of gold wires 1.

또한 상기 칩 모듈(30)을 형성하는 모듈공정중 골드와이어(21)와 반도체칩(13) 및 금속기판(12)을 매립하기 위하여 소정높이의 원통형으로 둘러싸는 몰딩층(20)을 상기 금속기판(12) 상에 형성하는 경우, 유동되는 액체상태의 경화제용액의 넘쳐흐름(Overflow)을 방지하기 위하여 댐 링(Dam ring, 18)이 설치된다.In addition, the metal substrate includes a molding layer 20 enclosed in a cylindrical shape having a predetermined height in order to fill the gold wire 21, the semiconductor chip 13, and the metal substrate 12 during the module process of forming the chip module 30. In the case of forming on (12), a dam ring 18 is provided to prevent the overflow of the hardening solution in the liquid state flowing.

여기서, 상기 댐 링(18)은, 반도체칩(13)의 크기, 고부가가치 제품 여부에 따라 그 사용유무가 결정된다. 그러나 댐 링(18)을 사용하는 칩 모듈(30)의 경우, 공정이 복잡하고, 댐 링(18)용 원소재 비용이 부가되기 때문에 가격이 비싼 문제점이 있다. Here, the use of the dam ring 18 is determined according to the size of the semiconductor chip 13 and whether or not the high value-added product is used. However, in the case of the chip module 30 using the dam ring 18, the process is complicated, the cost of the raw material for the dam ring 18 is added, there is a problem that the price is expensive.

또한, 댐 링(18)을 사용하지 않는 칩 모듈(30)의 경우, 골드와이어(14)가 몰딩층(20) 표면으로 노출되어 코팅영역을 벗어나거나, 형상이 불규칙한 코팅으로 되는 등의 문제점이 있다.In addition, in the case of the chip module 30 that does not use the dam ring 18, there is a problem that the gold wire 14 is exposed to the surface of the molding layer 20 to leave the coating area, or the coating is irregular in shape. have.

상술한 일반적인 아이 씨 카드용 칩 모듈(30)은 카드본체(11)와 접착제(22)로서 접합된다.The above-described general IC card chip module 30 is bonded to the card body 11 and the adhesive 22.

본 발명은 상기와 같은 문제점을 감안하여 창출된 것으로서, 개선된 칩 모듈 을 제공하는데 그 목적이 있다. The present invention has been made in view of the above problems, and an object thereof is to provide an improved chip module.

상기와 같은 목적을 달성하기 위해 본 발명의 칩모듈은 상호 절연되도록 틈새가 형성된 복수의 단자와, 패드부를 포함하는 금속기판; 및 상기 금속기판의 상 면에 형성되며 단자의 와이어 본딩부가 노출되도록 복수의 관통창이 형성되고, 상기 각 관통창을 포위하며 몰딩층의 형성시 수지의 넘침을 방지하는 것으로 내경선(r1)과 외경선(r)으로 이루어진 관통써클부가 구비된 절연물질층;을 포함하여 된 것을 특징으로 한다. In order to achieve the above object, the chip module of the present invention includes a metal substrate including a plurality of terminals and pads formed with gaps to insulate each other; And and a plurality of through-window is formed so as to be formed and additional wire-bonding the terminals exposed on the surface of the metal substrate, and the surrounding each through window, and in meridian as to prevent the overflow of a resin during the formation of the molded layer (r 1) and And an insulating material layer having a through-circle portion formed of the outer diameter line r.

본 발명의 특징에 의하면, 상기 관통창은 부채꼴 형상으로 이루어진 것이 바람직하다.According to a feature of the invention, it is preferable that the through-window is formed in a fan shape.

이하 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 4 및 도 5는 본 발명의 일 실시예에 따른 칩모듈을 개략적으로 도시한 도면이다. 4 and 5 schematically illustrate a chip module according to an embodiment of the present invention.

도면을 참조하면, 본 발명의 일 실시예에 따른 칩 모듈(40)은 패드부(22b)와, 소정 회로 패턴으로서 다수의 상호 절연된 복수개의 단자(22a)가 형성된 평판형의 금속기판(22)과; 상기 금속기판(22)의 패드부(22b)에 형성되는 접착제층(25)과; 상기 접착제층(25)에 접착되는 것으로, 소정 정보를 저장 및 연산하기 위한 반도체칩(43)과; 상기 금속기판(22)에 접착되며 다수의 관통창(27a)이 형성된 절연물질층(27)과; 상기 반도체칩(43)의 단자(미도시)와 금속기판(22)을 이루는 단자(22a)가 상호 통전되도록 상기 관통창(27a)을 통과하여 연결시키는 골드와이어(31)를 포함한다. Referring to the drawings, the chip module 40 according to an embodiment of the present invention is a flat metal substrate 22 having a pad portion 22b and a plurality of mutually insulated terminals 22a as a predetermined circuit pattern. )and; An adhesive layer 25 formed on the pad portion 22b of the metal substrate 22; A semiconductor chip 43 attached to the adhesive layer 25 for storing and calculating predetermined information; An insulating material layer 27 bonded to the metal substrate 22 and having a plurality of through windows 27a formed thereon; And a gold wire 31 connected to the terminal (not shown) of the semiconductor chip 43 and the terminal 22a constituting the metal substrate 22 to pass through the through window 27a so as to conduct electricity with each other.

상기 절연물질층(27)은 유연성의 FR-4, 폴리이미드 필름 등의 절연성의 재질로 형성된 것이 바람직하다. The insulating material layer 27 is preferably formed of an insulating material, such as flexible FR-4, polyimide film.                     

또한 상기 절연물질층(27)에 형성되는 관통창(27a)은, 상기 절연물질층(27)이 상기 단자(22a)를 최소의 면적으로 덮도록 부채꼴 형태로 형성되어 방사형으로 배치되어 있다.In addition, the through window 27a formed in the insulating material layer 27 is formed in a fan shape so that the insulating material layer 27 covers the terminal 22a with a minimum area, and is disposed radially.

그리고 이들을 외부에서 둘러싸는 폐곡선 형태를 이루도록, 내경선(r1)과 외경선(r)이 경계선이 형성되어, 이 내경선(r1)과 외경선(r) 이 이루는 그 사이의 공간부인 관통써클부(27b)가 더 형성된다. The inner diameter line r 1 and the outer diameter line r form a boundary line so as to form a closed curve enclosing them from the outside, and the penetrating portion between the inner diameter line r 1 and the outer diameter line r is formed therethrough. The circle part 27b is further formed.

또한 상기 절연물질층(27)에 형성된 다수의 상호 인접한 관통창(27a) 사이에 형성되는 빗살부(27c)는, 인접한 단자(22a) 간 이루는 틈새(27d)를 덮도록 형성된다.In addition, the comb teeth 27c formed between the plurality of adjacent through windows 27a formed in the insulating material layer 27 are formed to cover the gap 27d formed between the adjacent terminals 22a.

이때 인접한 관통창(27a) 사이에 형성되는 빗살부(27c)의 폭은 이 틈새(27d)의 폭 보다 적어도 같거나, 그 이상이어야한다. 그리고 경화제용액으로 경화되어 형성되어 이루어지는 후술하는 몰딩층(33)과, 단자(22a) 간의 접착력을 향상하기 위해서는 그 접착면적을 최대화 하도록 관통창(27a)끼리의 간격인 빗살부(27c)의 폭은 작을 수록 바람직한 것은 물론이다. At this time, the width of the comb portion 27c formed between the adjacent through windows 27a should be at least equal to or greater than the width of the gap 27d. And in order to improve the adhesive force between the molding layer 33 to be described later formed by curing with a curing agent solution and the terminal 22a, the width of the comb portion 27c which is the distance between the through-window 27a to maximize the adhesion area. Of course, the smaller is, the more preferable.

상기 절연물질층(27)에는 절연물질층(27)에 형성된 관통써클부(27b)의 외경(r)을 경계로 하여, 중심측 방향의 내부로 소정두께의 몰딩층(33)이 형성되어 금속기판(27) 상에 구성된 부품을 안정적으로 고정하고 있다. In the insulating material layer 27, a molding layer 33 having a predetermined thickness is formed inside the center side direction with the outer diameter r of the through-circle portion 27b formed in the insulating material layer 27 as a boundary. The component constructed on the board | substrate 27 is fixed stably.

상술한 바와 같은 구성을 갖는 본 발명의 칩 모듈(40)은 PVC 또는 ABS수지 등의 재질로 이루어진 카드본체(41)에 형성된 삽입부에 그 저면이 삽입되어 접착제(32)로써 접착된다. 이 삽입부는 소정 정보의 저장 및 입, 출력이 이루어지는 칩 모듈(40)이 설치될 수 있도록 칩 모듈(40)의 저면 형상에 대응하여 마련된다. The chip module 40 of the present invention having the configuration as described above is inserted into the insertion portion formed in the card body 41 made of a material such as PVC or ABS resin, the bottom surface is inserted and bonded with the adhesive (32). The insertion part is provided corresponding to the shape of the bottom surface of the chip module 40 so that the chip module 40 for storing, inputting and outputting predetermined information can be installed.

본 발명의 일 특징은, 방사형으로 배치된 부채꼴 형태의 다수의 관통창(27a) 및 상기 다수의 관통창(27a)을 외곽에서 소정간격 이격되어, 포위하도록 관통써클부(27b)가 형성된 절연물질층(27)에 있다. According to an aspect of the present invention, an insulating material in which the through-circle portion 27b is formed to surround the plurality of through-holes 27a having a radial shape and a plurality of through-windows 27a spaced apart from the outside by a predetermined interval is disposed. Is in layer 27.

이를 좀 더 상세히 설명하면, 절연물질층(27) 위에 몰딩층(33)을 형성할 때, 절연물질층(27)의 두께조절과, 금속기판(22)을 이루는 단자(22a) 사이의 틈새(27d)를 미세간격으로 유지함으로써, 경화제용액의 흐름을 적절하게 조절 할 수 있으므로 정확한 두께의 몰딩층(33)을 형성할 수 있다.In more detail, when the molding layer 33 is formed on the insulating material layer 27, the gap between the terminal 22a constituting the metal substrate 22 and the thickness control of the insulating material layer 27 is formed. By keeping 27d) at a fine interval, the flow of the curing agent solution can be adjusted appropriately, so that the molding layer 33 of accurate thickness can be formed.

따라서 별도의 댐 링(도 2의 참조부호 16)을 제작하지 않아도, 정확한 몰딩층(33)을 갖는 칩 모듈(40)을 제작 할 수 있다.Therefore, even if a separate dam ring (reference numeral 16 of FIG. 2) is not manufactured, the chip module 40 having the correct molding layer 33 can be manufactured.

도 6에는 본 발명의 다른 실시예로서, 내경선(r1)과 외경선(r)의 차이가 큰 경우(rr1)에 사용되는 절연물질층(67)의 형상이 도시되어 있다.In FIG. 6, as another embodiment of the present invention, the shape of the insulating material layer 67 used when the difference between the inner diameter line r 1 and the outer diameter line r is large (r < r 1 ) is illustrated.

도면을 참조하면, 본 발명의 다른 실시예에 따른 칩 모듈은 다수의 상호 절연된 복수개의 단자(62a)가 형성된 평판형의 금속기판(62)과; 상기 금속기판(62)의 패드부(62b)에 접착제로 접착되는 것으로, 소정 정보를 저장 및 연산하기 위한 반도체칩(43)과; 상기 금속기판(62)에 접착되며 다수의 관통창(67a)이 형성된 절연물질층(67)과; 상기 반도체칩(43)의 단자(미도시)와 금속기판(62)을 이루는 단자(62a)가 상호 통전되도록 상기 관통창(67a)을 통과하여 연결시키는 골드와이어(31)를 포함한다. Referring to the drawings, a chip module according to another embodiment of the present invention includes a flat metal substrate 62 having a plurality of mutually insulated terminals 62a; A semiconductor chip (43) attached to the pad (62b) of the metal substrate (62) with an adhesive to store and calculate predetermined information; An insulating material layer 67 bonded to the metal substrate 62 and having a plurality of through- windows 67a formed thereon; And a gold wire 31 connected to the terminal (not shown) of the semiconductor chip 43 by passing through the through window 67a such that the terminal 62a constituting the metal substrate 62 is energized with each other.

본 발명의 다른 실시예의 특징으로서 내경선(r1)과 외경선(r)의 차이가 큰 경우, 예컨대 1 mm 이상이면 절연물질층(67)의 관통써클부위가 불연속되도록 후술하는 브릿지(Bridge, 67b)가 형성된다. 상기 브릿지(67b)는 인접한 각 단자(62a) 간의 간격인 틈새(67d)의 직상방에 위치된다. As a feature of another embodiment of the present invention, when the difference between the inner diameter line r 1 and the outer diameter line r is large, for example, 1 mm or more, a bridge to be described later such that the through-circle portion of the insulating material layer 67 is discontinuous 67b) is formed. The bridge 67b is located directly above the gap 67d which is a gap between the adjacent terminals 62a.

도시된 바와 같이, 내경선(r1)과 외경선(r)의 차이가 1 mm 이상(rr1 = 1 mm 이상) 즉, 간격이 넓은 경우, 몰딩액이 각 리드(62a)간 틈새(67d) 사이에서 흘러나올 수 있다. 따라서, 그림과 같이 종래의 댐링과 같은 구실을 하는 파단형관통써클부(67b)를 절연물질층(67) 상에 형성시킴으로써, 파단형관통써클부(67b)의 길이방향의 측면에는 브릿지부(67c)가 마련된다. 이 브릿지부(67c)는 절연물질층(67)과 같은 깊이의 공간으로 된 틈새(67d)의 상부를 브릿지부(67c)가 덮음으로써 경화제용액으로 몰딩시 이 틈새(67d)로 유출될 수 있는 몰딩액의 유출을 막는다.As shown, when the difference between the inner diameter line r 1 and the outer diameter line r is 1 mm or more (r < r 1 = 1 mm or more), that is, when the gap is wide, the molding liquid has a gap between the leads 62a. It can flow out between 67d. Therefore, as shown in the figure, by forming the break through circle portion 67b serving as a conventional damring on the insulating material layer 67, the bridge portion (b) is formed on the side surface in the longitudinal direction of the break through circle portion 67b. 67c) is provided. The bridge portion 67c covers the upper portion of the gap 67d, which is the same depth as the insulating material layer 67, so that the bridge portion 67c covers the upper portion of the gap 67d, which may leak into the gap 67d when molded into the curing agent solution. Prevents molding fluid from spilling.

그러나 도 5의 경우와 같이, 관통써클부(27b)를 이루는 경계선인 내경선(r1)과 외경선(r)의 차이가 좁은 경우 즉, rr1 = 1 mm 이하일 경우에는 몰딩시 몰딩액의 점성과 절연물질층(27)과의 표면장력에 의하여 몰딩액이 틈새(27d)에서 흘러나오지 않기 때문에 문제가 없다. However, as in the case of FIG. 5, when the difference between the inner diameter line r 1 and the outer diameter line r, which is the boundary line forming the through-circle portion 27b, that is, when r < r 1 = 1 mm or less, molding during molding There is no problem because the molding liquid does not flow out of the gap 27d due to the viscosity of the liquid and the surface tension with the insulating material layer 27.

본 발명의 바람직한 일 실시예에 따른 칩 모듈은 다음과 같이 제작된다.Chip module according to an embodiment of the present invention is manufactured as follows.

도 4 내지 도 5를 참조하여 보면, 먼저 부채꼴형상의 관통창(27a)과 이들을 외부에서 포위하여, 둘러싸는 폐곡선 형태를 이루는 관통써클부(27b)를 절연물질층(27)에 형성한다. 그리고 상기 절연물질층(27)을 금속기판(22)에 접착시킨다. 이어서 실장장비로써 반도체칩(Semiconductor Chip, 43)과 금속기판(22)의 단자(22a)를 골드와이어(31)를 이용하여 와이어 본딩시킨다. 이때 상기 골드와이어(31)는 절연물질층(27)에 형성된 관통창(27a)을 통과하여 단자(22a)의 본딩부에 와이어 본딩된다. 4 to 5, first, a fan-shaped through-window 27a and a through-circle portion 27b having a closed curve shape surrounding the outside are formed on the insulating material layer 27. The insulating material layer 27 is attached to the metal substrate 22. Subsequently, the semiconductor chip 43 and the terminal 22a of the metal substrate 22 are wire-bonded using the gold wire 31 as mounting equipment. At this time, the gold wire 31 is wire-bonded to the bonding portion of the terminal 22a by passing through the through window 27a formed in the insulating material layer 27.

이렇게 구성된 조립체에, 경화제용액을 외곽에서 시작하여 내부로 나선형으로 진행하면서 스퀴징한다. 이후 스퀴징된 경화제용액은 관통써클부(27b)의 가장자리 즉, 끝부분(Coating Line선상)인 외경선(r)에서 흐름이 멈춘다. 이때 경화제용액은 점성에 의하여 안정된 치수로 코팅 영역이 조절된다. 이렇게 코팅된 경화제용액은 경화되어 몰딩층(33)을 이루므로써 칩 모듈(40)이 완성된다. 상기 칩 모듈(40)은 카드본체(41)의 삽입부에 삽입되어, 접착제(32)로써 접착됨으로써 아이 씨 카드가 완성된다.In the assembly thus constructed, the curing agent solution is squeezed starting from the outer side and spiraling inward. Thereafter, the squeezed hardener solution stops flowing at the edge of the through-circle portion 27b, that is, the outer diameter line r, which is an end portion (coating line line). At this time, the curing agent solution is adjusted to the coating area to a stable dimension by the viscosity. The coated curing agent solution is cured to form the molding layer 33, thereby completing the chip module 40. The chip module 40 is inserted into the insertion portion of the card body 41, is bonded with the adhesive 32 to complete the IC card.

본 발명의 바람직한 다른 실시예에 따른 칩 모듈의 제작과정은 상술한 일 실시예와 유사하므로 설명을 생략한다.The fabrication process of the chip module according to another exemplary embodiment of the present invention is similar to that of the above-described embodiment, and thus description thereof is omitted.

본 발명에 따른 칩 모듈은 다음과 같은 효과를 갖는다.The chip module according to the present invention has the following effects.

첫째; 댐 링을 사용하지 않으므로 원가절감이 가능하다.first; Since no dam ring is used, cost savings are possible.

둘째; 치수 안정성을 높인다.second; Increase dimensional stability.

셋째; 조립시 수율을 향상시킨다. third; Improves yield during assembly                     

본 발명은 첨부된 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것이며, 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 실시 예가 가능하다는 점을 이해 할 수 있을 것이다. 따라서 본 발명의 진정한 보호범위는 첨부된 청구범위에 의해서만 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the accompanying drawings, this is exemplary and will be understood by those skilled in the art that various modifications and equivalent embodiments are possible. . Therefore, the true scope of protection of the present invention should be defined only by the appended claims.

Claims (4)

상호 절연되도록 틈새가 형성된 복수의 단자와, 패드부를 포함하는 금속기판; 및A metal substrate including a plurality of terminals formed with a gap to be insulated from each other, and a pad part; And 상기 금속기판의 상면에 형성되며 단자의 와이어 본딩부가 노출되도록 복수의 관통창이 형성되고, 상기 각 관통창을 포위하며 몰딩층의 형성시 수지의 넘침을 방지하는 것으로 내경선(r1)과 외경선(r)으로 이루어진 관통써클부가 구비된 절연물질층;을 포함하여 된 것을 특징으로 하는 아이씨 카드용 칩 모듈. A plurality of through- windows are formed on the upper surface of the metal substrate to expose the wire bonding portion of the terminal, and the inner diameter line r 1 and the outer diameter line surround the respective through windows and prevent the resin from overflowing when the molding layer is formed. and an insulating material layer provided with a through-circle portion made of (r). 제1항에 있어서,The method of claim 1, 상기 금속기판의 단자간의 틈새에는 절연물질층이 덮여지는 것을 특징으로 하는 아이씨 카드용 칩 모듈.IC card chip module, characterized in that the insulating material layer is covered in the gap between the terminals of the metal substrate. 제1항에 있어서,The method of claim 1, 상기 절연물질층은 부채꼴 형상의 관통창을 포함하여 이루어진 것을 특징으로 하는 아이씨 카드용 칩 모듈.The insulating material layer is IC card chip module, characterized in that it comprises a fan-shaped through-window. 제1항에 있어서,The method of claim 1, 상기 관통써클부위에는 브릿지가 형성되며, 상기 브릿지는 상기 틈새의 직상방에 위치되도록 형성된 절연물질층을 더 포함하는 것을 특징으로 하는 아이씨 카드용 칩모듈.A bridge is formed in the through-circle portion, and the bridge further comprises an insulating material layer formed to be located directly above the gap.
KR1020000059728A 2000-10-11 2000-10-11 Chip module for IC card KR100651796B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000059728A KR100651796B1 (en) 2000-10-11 2000-10-11 Chip module for IC card

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000059728A KR100651796B1 (en) 2000-10-11 2000-10-11 Chip module for IC card

Publications (2)

Publication Number Publication Date
KR20020028621A KR20020028621A (en) 2002-04-17
KR100651796B1 true KR100651796B1 (en) 2006-11-30

Family

ID=19692915

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000059728A KR100651796B1 (en) 2000-10-11 2000-10-11 Chip module for IC card

Country Status (1)

Country Link
KR (1) KR100651796B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7847380B2 (en) * 2007-09-20 2010-12-07 Samsung Electronics Co., Ltd. Tape substrate and semiconductor module for smart card, method of fabricating the same, and smart card

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100665262B1 (en) * 2005-10-20 2007-01-09 삼성전기주식회사 Light emitting diode package
KR101120905B1 (en) * 2010-03-11 2012-02-27 경북대학교 산학협력단 Semiconductor device and manufacturing method thereof
KR101523624B1 (en) * 2013-07-10 2015-06-01 (주)싱텍 IC chip having optically variable color and IC card using the same
KR200477069Y1 (en) * 2013-07-24 2015-05-04 (주)싱텍 IC card having IC chip designed by laser

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0418399A (en) * 1990-05-11 1992-01-22 Oki Electric Ind Co Ltd Ic module
JPH06278393A (en) * 1993-03-25 1994-10-04 Toshiba Corp Ic module and its production
JPH0745742A (en) * 1993-07-27 1995-02-14 Matsushita Electric Works Ltd Manufacture of chip carrier
JPH11195101A (en) * 1997-11-10 1999-07-21 Toppan Printing Co Ltd Ic module and ic card mounting the module
JPH11306310A (en) * 1998-04-16 1999-11-05 Totoku Electric Co Ltd Ic card

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0418399A (en) * 1990-05-11 1992-01-22 Oki Electric Ind Co Ltd Ic module
JPH06278393A (en) * 1993-03-25 1994-10-04 Toshiba Corp Ic module and its production
JPH0745742A (en) * 1993-07-27 1995-02-14 Matsushita Electric Works Ltd Manufacture of chip carrier
JPH11195101A (en) * 1997-11-10 1999-07-21 Toppan Printing Co Ltd Ic module and ic card mounting the module
JPH11306310A (en) * 1998-04-16 1999-11-05 Totoku Electric Co Ltd Ic card

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7847380B2 (en) * 2007-09-20 2010-12-07 Samsung Electronics Co., Ltd. Tape substrate and semiconductor module for smart card, method of fabricating the same, and smart card

Also Published As

Publication number Publication date
KR20020028621A (en) 2002-04-17

Similar Documents

Publication Publication Date Title
US4822989A (en) Semiconductor device and method of manufacturing thereof
USRE35109E (en) Semiconductor device and method for fabricating the same
US5055913A (en) Terminal arrangement for integrated circuit device
JP2676619B2 (en) Carrier element to be incorporated in an identification card
US5041395A (en) Method of encapsulating an integrated circuit using a punched metal grid attached to a perforated dielectric strip
US5352632A (en) Multichip packaged semiconductor device and method for manufacturing the same
US3885304A (en) Electric circuit arrangement and method of making the same
JP3222204B2 (en) Chip card and manufacturing method thereof
US4864383A (en) Method of fabrication of a chip carrier package, a flush-contact chip carrier package and an application to cards containing components
KR100604198B1 (en) Semiconductor device and process for manufacturing the same
KR19990067262A (en) Chip module
KR100651796B1 (en) Chip module for IC card
EP3255587B1 (en) Integrated circuit module with filled contact gaps
US6331452B1 (en) Method of fabricating integrated circuit package with opening allowing access to die
JPH06203225A (en) Memory device
JP2744923B2 (en) Device with electronic circuit
US6833607B2 (en) Resin-molded semiconductor device that includes at least one additional electronic part
JPH01106455A (en) Semiconductor integration circuit device
JP2002536733A (en) Integrated circuit device, electronic unit for smart card using the device, and method of manufacturing the device
JPH0262297A (en) Integrated circuit device and ic card using same
US6310389B1 (en) Semiconductor package
US20030122224A1 (en) Lead frame with dual thin film coated on inner lead terminal
US6166431A (en) Semiconductor device with a thickness of 1 MM or less
US10763203B1 (en) Conductive trace design for smart card
JP2510520B2 (en) IC card and IC module for IC card

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121031

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131030

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141106

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee