KR100640566B1 - A semiconductor device comprising an double pad layer and method for manufacturing the same - Google Patents
A semiconductor device comprising an double pad layer and method for manufacturing the same Download PDFInfo
- Publication number
- KR100640566B1 KR100640566B1 KR1020000004676A KR20000004676A KR100640566B1 KR 100640566 B1 KR100640566 B1 KR 100640566B1 KR 1020000004676 A KR1020000004676 A KR 1020000004676A KR 20000004676 A KR20000004676 A KR 20000004676A KR 100640566 B1 KR100640566 B1 KR 100640566B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- pad
- pad layer
- contact
- bit line
- Prior art date
Links
Images
Classifications
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B90/00—Instruments, implements or accessories specially adapted for surgery or diagnosis and not covered by any of the groups A61B1/00 - A61B50/00, e.g. for luxation treatment or for protecting wound edges
- A61B90/30—Devices for illuminating a surgical field, the devices having an interrelation with other surgical devices or with a surgical procedure
- A61B90/35—Supports therefor
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B50/00—Containers, covers, furniture or holders specially adapted for surgical or diagnostic appliances or instruments, e.g. sterile covers
- A61B50/10—Furniture specially adapted for surgical or diagnostic appliances or instruments
- A61B50/13—Trolleys, e.g. carts
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F21—LIGHTING
- F21V—FUNCTIONAL FEATURES OR DETAILS OF LIGHTING DEVICES OR SYSTEMS THEREOF; STRUCTURAL COMBINATIONS OF LIGHTING DEVICES WITH OTHER ARTICLES, NOT OTHERWISE PROVIDED FOR
- F21V33/00—Structural combinations of lighting devices with other articles, not otherwise provided for
- F21V33/0064—Health, life-saving or fire-fighting equipment
- F21V33/0068—Medical equipment
Landscapes
- Health & Medical Sciences (AREA)
- Surgery (AREA)
- Engineering & Computer Science (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biomedical Technology (AREA)
- Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
- Heart & Thoracic Surgery (AREA)
- Medical Informatics (AREA)
- Molecular Biology (AREA)
- Animal Behavior & Ethology (AREA)
- General Health & Medical Sciences (AREA)
- Public Health (AREA)
- Veterinary Medicine (AREA)
- Pathology (AREA)
- Oral & Maxillofacial Surgery (AREA)
- General Engineering & Computer Science (AREA)
- Semiconductor Memories (AREA)
Abstract
더블 패드층을 구비하는 반도체 소자 및 그 제조 방법에 관해 개시되어 있다. 여기서 본 발명은 기판과 비트라인 또는 하부전극 사이에 콘택을 이루기 위한 패드층을 구비하고 있는 반도체 소자에 있어서, 상기 패드층은 상기 기판과 접촉되는 하부층과 상기 비트라인 또는 하부전극과 접촉되는 상부층으로 이루어진 더블 패드층인 것을 특징으로 하는 반도체 소자를 제공한다. 따라서, 상기 상부층과 게이트 산화막의 접촉으로 유발될 수 있는 금속 이온 오염을 방지할 수 있고, 상기 패드층이 폴리 실리콘층으로만 구성됨으로써 유발될 수 있는 하부전극 또는 비트라인을 구성하는 물질과 패드층 간에 오믹 콘택층을 구성할 수 없는 문제점이 해결될 수 있다. 또한, 상기 더블 패드층은 그것이 형성되는 영역에 관계없이 동시에 형성할 수 있다. 따라서, 공정을 단축하여 반도체 소자의 생산성을 높일 수 있는 잇점이 있다.A semiconductor device having a double pad layer and a method of manufacturing the same are disclosed. The present invention is a semiconductor device having a pad layer for making a contact between a substrate and a bit line or a lower electrode, wherein the pad layer is a lower layer in contact with the substrate and an upper layer in contact with the bit line or lower electrode Provided is a double pad layer made of a semiconductor device. Therefore, it is possible to prevent metal ion contamination which may be caused by contact between the upper layer and the gate oxide layer, and the pad layer and the material forming the lower electrode or bit line, which may be caused by the pad layer being composed of only a polysilicon layer. The problem of not being able to form an ohmic contact layer can be solved. Further, the double pad layer can be formed at the same time regardless of the area where it is formed. Therefore, there is an advantage that the process can be shortened to increase the productivity of the semiconductor device.
Description
도 1은 종래 기술에 의한 패드층을 구비하는 반도체 소자의 단면도이다.1 is a cross-sectional view of a semiconductor device having a pad layer according to the prior art.
도 2는 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자의 단면도이다.2 is a cross-sectional view of a semiconductor device having a double pad layer according to an embodiment of the present invention.
도 3 내지 도 18은 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자의 제조 방법을 단계별로 나타낸 도면들이다.3 to 18 are diagrams illustrating step-by-step methods of manufacturing a semiconductor device having a double pad layer according to an embodiment of the present invention.
*도면의 주요 부분에 대한 부호설명** Description of Signs of Major Parts of Drawings *
40:기판. 42:게이트 절연막.40: substrate. 42: gate insulating film.
44:게이트 전극. 46:게이트 보호막.44: gate electrode. 46: gate protective film.
48:게이트 스페이서. 50:절연막48: gate spacer. 50: insulation film
58, 72, 76:제1 내지 제3 층간 절연막.58, 72, 76: First to third interlayer insulating films.
52:감광막 패턴. 54, 56, 64, 82:제1 내지 제4 도전막.52: Photosensitive film pattern. 54, 56, 64, 82: first to fourth conductive films.
54a:제1 패드층(또는 하부층). 56a:제2 패드층(또는 상부층).54a: first pad layer (or bottom layer). 56a: second pad layer (or top layer).
57:비트라인 콘택용 패드층. 57a:하부전극 콘택용 패드층.57: pad layer for bit line contact. 57a: Pad layer for bottom electrode contact.
62, 80:제1 및 제2 접촉홀. 66a:비트라인 보호막.62, 80: first and second contact holes. 66a: bit line protective film.
70:비트라인 스페이서. 64a:비트라인.70: bit line spacer. 64a: bit line.
74:식각저지층. 82a:하부전극.74: Etch stop layer. 82a: lower electrode.
본 발명은 반도체 소자 및 그 제조 방법에 관한 것으로서, 자세하게는 더블 패드층을 구비하는 반도체 소자 및 그 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device and a method for manufacturing the same, and more particularly, to a semiconductor device having a double pad layer and a method for manufacturing the same.
반도체 소자의 고집적화에 의한 커패시터 형성영역이 급격히 작아지고 있는 상황에서, 반도체 소자의 원활한 동작에 필요한 정전용량을 확보하기 위해 기존의 산화막이나 질화막에 비해 유전율이 수십에서 수백배 이상 큰 고유전막을 적용한 커패시터가 대안으로 제시되고 있다. 이와 함께, 고유전막을 사용함에 따른 폴리 실리콘 하부전극과 유전막 간의 부작용을 해소하기 위해 하부전극을 폴리 실리콘외의 다른 물질, 예컨대 TiN, WN, W등의 금속이나, Pt, Ru등의 귀금속을 사용하는 방안이 제시되고 있다.In the situation where the capacitor formation area is rapidly decreasing due to the high integration of semiconductor devices, a capacitor having a high dielectric constant of tens to hundreds of times higher than the conventional oxide or nitride film is used to secure the capacitance necessary for the smooth operation of the semiconductor device. Is proposed as an alternative. In addition, in order to solve the side effects between the polysilicon lower electrode and the dielectric layer due to the use of the high dielectric film, the lower electrode may be made of a material other than polysilicon such as metals such as TiN, WN, W, or precious metals such as Pt and Ru. The solution is being presented.
이와 같은 금속을 하부전극으로 사용하면, 폴리 실리콘을 하부전극으로 사용할 때 하부전극 상에 형성되는 공핍층의 형성을 방지할 수는 있으나, 하부전극과 접촉되는 하지막(기판, 또는 기판과 연결된 패드) 사이에 원활한 전기적 접촉을 이루기 위해 통상 오믹 콘택층이 형성된다. 오믹 콘택층은 하부전극 콘택에만 그치지 않고 비트라인 등 반도체 소자의 제조공정에 형성되는 거의 모든 배선 콘택에 사용된다.When the metal is used as the lower electrode, the formation of a depletion layer formed on the lower electrode when polysilicon is used as the lower electrode can be prevented, but the underlying film (substrate or pad connected to the substrate) is in contact with the lower electrode. An ohmic contact layer is usually formed in order to achieve a smooth electrical contact therebetween. The ohmic contact layer is used not only in the lower electrode contact but also in almost all wiring contacts formed in the manufacturing process of semiconductor devices such as bit lines.
이와 관련하여 종래 기술에 의한 오믹 콘택층을 구비하는 반도체 소자를 살펴본다.In this regard, a semiconductor device including an ohmic contact layer according to the related art will be described.
도 1을 참조하면, 반도체 기판(10) 상에 게이트 산화막(12), 게이트 전극(14) 및 게이트 상부 보호막(16)으로 구성되는 게이트 적층물이 형성되어 있고, 게이트 적층물의 측면에 게이트 스페이서(18)가 형성되어 있다. 다수의 게이트 적층물을 사이에 두고 패드 영역을 한정하는 절연막(20)이 형성되어 있다. 측면이 게이트 스페이서(18)로 둘러싸인 게이트 적층물 사이에 패드층(22, 22a)이 채워져 있다. 상기 패드층(22, 22a)은 폴리 실리콘층이다. 상기 패드층(22, 22a)과 게이트 상부 보호막(16) 및 절연막(20)으로 이루어진 평면 상에 층간 절연막(24)이 형성되어 있다. 패드층(22, 22a) 중에서 트랜지스터의 드레인 영역을 덮고 있는 패드층(22)을 노출시키는 접촉홀(26)이 층간 절연막(24)에 형성되어 있다. 접촉홀(26)을 통해서 노출되는 패드층(22)의 전면에 오믹 콘택층(27)이 형성되어 있다. 층간 절연막(24) 상에 접촉홀(26)을 채우고 오믹 콘택층(27)과 접촉된 비트라인(28)이 형성되어 있다. 비트라인(28)은 게이트 전극(14)과 수직하게 배열되나 편의 상 나란히 도시된 것이다. 비트라인(28) 상에 상부 절연막(30)이 구비되어 있고, 비트라인(28)과 상부 절연막(30)으로 이루어지는 비트라인 적층물(28, 30)의 측면에 비트라인 스페이서(32)가 형성되어 있다. 층간 절연막(24) 상에 비트라인 스페이서(32)로 둘러싸인 비트라인 적층물(28, 30)을 덮는 제2의 층간 절연막(34)이 형성되어 있다. 상기 제2의 층간 절연막(34) 상에 식각저지층(36)이 형성되어 있다. 식각저지층(36), 제2의 층간 절연막(34) 및 층간 절연막(24)으로 이루어진 적층물에 트랜지스터의 소오스 영역을 덮는 제2의 패드층(22a)을 노출시키는 제2의 접촉홀(37)이 형성되어 있다. 제2의 패드층(22a) 전면에 제2의 오믹 콘택층(38)이 형성되어 있다. 제2의 접촉홀(37)에 제2의 오믹 콘택층(38)과 접촉되고 식각저지층(36) 위로 돌출된 하부전극(39)이 채워져 있다. 하부전극(39)의 돌출된 부분의 전면에 유전막 및 상부 전극이 순차적으로 형성되어 커패시터가 형성된다.Referring to FIG. 1, a gate stack including a
상술한 종래 기술에 의한 오믹 콘택층을 구비하는 반도체 소자 및 그 제조방법은 다음과 같은 문제점을 갖고 있다.The semiconductor device having the ohmic contact layer according to the prior art and a method of manufacturing the same have the following problems.
즉, 종래 기술에 의한 오믹 콘택층을 구비하는 반도체 소자의 제조 방법은 상기 설명한 순서대로 형성된다. 따라서, 비트라인(28)과 패드층(22) 사이에 구비된 오믹 콘택층(27)과 하부전극(39)과 제2의 패드층(22a) 사이에 구비된 제2의 오믹 콘택층(38)의 형성순서가 다르다. 곧, 제2의 오믹 콘택층(38)이 오믹 콘택층(27)보다 늦게 형성된다. 이와 같이, 종래 기술을 이용할 경우, 동일 물질을 사용해서 오믹 콘택층을 형성함에도 불구하고 동일한 공정을 두 번 실시해야 하는 등 공정이 증가되는 문제가 있다. 또한, 하부전극(39)이 루테늄(Ru)인 경우와 비트라인(28)이 텅스텐층인 경우, 폴리 실리콘층으로 형성된 패드층과 하부전극 및 비트라인 사이에 오믹 콘택층이 형성되지 않는 문제가 있다. 더욱이, 패드층이 TiN인 경우, 게이트 산화막(12)과 TiN이 직접 접촉되어 게이트 산화막(12)에 대한 금속 이온 오염을 유발하는 문제도 있다.That is, the manufacturing method of the semiconductor element provided with the ohmic contact layer by a prior art is formed in order mentioned above. Therefore, the second
따라서, 본 발명이 이루고자하는 기술적 과제는 상술한 종래 기술이 갖는 문제점을 해소하기 위한 것으로써, 콘택별로 패드를 형성함에 있어서 게이트 산화막의 금속 이온 오염을 방지할 수 있고 오믹 콘택층을 용이하게 형성할 수 있는 콘택별로 동시에 형성된 이중 패드층을 구비하는 반도체 소자를 제공함에 있다.Therefore, the technical problem to be achieved by the present invention is to solve the problems of the prior art described above, it is possible to prevent metal ion contamination of the gate oxide film in forming the pad for each contact and to easily form an ohmic contact layer. A semiconductor device having a double pad layer formed at the same time for each contact can be provided.
본 발명이 이루고자 하는 다른 기술적 과제는 상기 반도체 소자의 제조 방법을 제공함에 있다.Another object of the present invention is to provide a method of manufacturing the semiconductor device.
상기 기술적 과제를 달성하기 위하여, 본 발명은 기판과 비트라인 및 하부전극 사이에 콘택을 이루기 위한 패드를 구비하고 있는 반도체 소자에 있어서,In order to achieve the above technical problem, the present invention is a semiconductor device having a pad for making a contact between the substrate, the bit line and the lower electrode,
상기 패드는 상기 기판과 접촉되는 하부층과 상기 비트라인 또는 하부전극과 접촉되는 상부층으로 이루어진 이중층인 것을 특징으로 하는 반도체 소자를 제공한다.The pad may be a double layer including a lower layer in contact with the substrate and an upper layer in contact with the bit line or the lower electrode.
여기서, 상기 패드의 상부층 및 하부층 사이에 오믹 콘택층이 구비되어 있다.Here, an ohmic contact layer is provided between the upper layer and the lower layer of the pad.
상기 패드의 상부층은 순수 금속층, 이원소로 구성된 내열성 금속 질화막, 3원소로 구성된 금속 질화막으로 이루어진 군중 선택된 어느 하나이다.The upper layer of the pad is any one selected from the group consisting of a pure metal layer, a heat resistant metal nitride film composed of two elements, and a metal nitride film composed of three elements.
상기 순수 금속층은 텅스텐(W), 몰리브데늄(Mo), 팔라듐(Pd) 또는 로듐(Rh)이고, 상기 이원소로 구성된 내열성 금속 질화막은 티타늄 질화막(TiN) 또는 텅스텐 질화막(WN)이며, 상기 3원소로 구성된 금속 질화막은 TiAlN, TiSiN 또는 TaSiN등이다. The pure metal layer is tungsten (W), molybdenum (Mo), palladium (Pd) or rhodium (Rh), and the heat resistant metal nitride film composed of the two elements is a titanium nitride film (TiN) or a tungsten nitride film (WN). The metal nitride film composed of elements is TiAlN, TiSiN, TaSiN, or the like.
상기 패드층의 하부층은 도전성이 있는 폴리 실리콘층이다.The lower layer of the pad layer is a conductive polysilicon layer.
상기 오믹 콘택층은 TiSi층이다.The ohmic contact layer is a TiSi layer.
상기 다른 기술적 과제를 달성하기 위하여, 본 발명은 기판 상에 측면에 스페이서를 구비하는 게이트 적층물을 형성하는 단계; 상기 게이트 적층물을 덮는 절연막을 형성하는 단계; 상기 절연막의 일부를 제거하여 하부전극 콘택 및 비트라인 콘택을 위한 패드층 형성영역을 확보하는 단계; 상기 절연막 상에 상기 확보된 패드층 형성영역을 채우는 제1 도전막을 형성하는 단계; 상기 제1 도전막이 형성된 결과물을 상기 게이트 적층물이 노출될 때 까지 평탄화하여 상기 게이트 적층물 사이를 채우는 제1 패드층을 형성하는 단계; 상기 제1 패드층을 리세싱(recessing)하여 상기 제1 패드층의 상부를 제거하는 단계; 상기 절연막 상에 상기 제1 패드층의 리세싱된 부분을 채우는 제2 도전막을 형성하는 단계; 및 상기 제2 도전막의 전면을 상기 게이트 적층물이 노출될 때 까지 평탄화하여 상기 제1 패드층의 리세싱 된 부분을 채우는 제2 패드층을 형성하는 단계를 포함하는 더블 패드층을 구비하는 반도체 소자의 제조 방법을 제공한다.In order to achieve the above another technical problem, the present invention comprises the steps of forming a gate stack having a spacer on the side on a substrate; Forming an insulating film covering the gate stack; Removing a portion of the insulating layer to secure a pad layer forming region for a lower electrode contact and a bit line contact; Forming a first conductive layer filling the pad layer forming region secured on the insulating layer; Forming a first pad layer to fill the gap between the gate stacks by planarizing the resultant material on which the first conductive film is formed until the gate stacks are exposed; Recessing the first pad layer to remove an upper portion of the first pad layer; Forming a second conductive layer on the insulating layer to fill the recessed portion of the first pad layer; And planarizing an entire surface of the second conductive layer until the gate stack is exposed to form a second pad layer filling the recessed portion of the first pad layer. It provides a method for producing.
상기 제1 도전막은 도전성 폴리 실리콘층으로 형성하는 것이 바람직하다.The first conductive film is preferably formed of a conductive polysilicon layer.
또한, 상기 제2 도전막은 순수 금속층, 이원소로 구성된 내열성 금속 질화막, 3원소로 구성된 금속 질화막으로 이루어진 군중 선택된 어느 하나로 형성하는 것이 바람직하다.In addition, the second conductive film is preferably formed of any one selected from the group consisting of a pure metal layer, a heat resistant metal nitride film composed of two elements, and a metal nitride film composed of three elements.
상기 절연막은 산화막으로 형성한다.The insulating film is formed of an oxide film.
상기 제1 및 제2 패드층 사이에 오믹 콘택층을 더 형성한다. 이때, 상기 오믹 콘택층은 상기 제2 패드층과 연계해서 형성하는 것이 바람직하다. 예컨대, 상기 제2 패드층이 티타늄 질화막인 경우, 상기 오믹 콘택층은 티타늄 실리사이드막(TiSi)으로 형성하는 것이 바람직하다.An ohmic contact layer is further formed between the first and second pad layers. In this case, the ohmic contact layer is preferably formed in association with the second pad layer. For example, when the second pad layer is a titanium nitride film, the ohmic contact layer is preferably formed of a titanium silicide film (TiSi).
상기 제1 패드층은 에피텍셜 성장법으로 형성한다.The first pad layer is formed by an epitaxial growth method.
상기 제2 패드층은 장벽층 역할을 겸한다.The second pad layer also serves as a barrier layer.
본 발명의 실시예에 의하면, 상기 제2 도전막은 텅스텐(W), 몰리브데늄(Mo), 팔라듐(Pd), 로듐(Rh), 티타늄 질화막(TiN), 텅스텐 질화막(WN), TiAlN, TiSiN 또는 TaSiN으로 형성하는 것이 바람직하다.According to an embodiment of the present invention, the second conductive film may include tungsten (W), molybdenum (Mo), palladium (Pd), rhodium (Rh), titanium nitride (TiN), tungsten nitride (WN), TiAlN, TiSiN. Or formed with TaSiN.
또한, 본 발명은 상기 절연막, 제2 패드층 및 게이트 적층물로 이루어진 결과물 상에 제1 층간 절연막을 형성하는 단계; 상기 제1 층간 절연막에 상기 제2 패드층을 노출시키는 제1 접촉홀을 형성하는 단계; 상기 제1 층간 절연막 상에 상기 제2 접촉홀을 통해서 상기 제2 패드층과 접촉되는 비트라인을 형성하는 단계; 및 상기 비트라인의 전면에 보호막을 형성하는 단계를 포함하는 비트라인 형성 방법을 제공하고,In addition, the present invention comprises the steps of forming a first interlayer insulating film on the resultant product consisting of the insulating film, the second pad layer and the gate stack; Forming a first contact hole exposing the second pad layer in the first interlayer insulating film; Forming a bit line on the first interlayer insulating layer to contact the second pad layer through the second contact hole; And forming a passivation layer on the entire surface of the bit line.
상기 제1 층간 절연막 상에 상기 비트라인의 보호막을 덮는 제2 층간 절연막을 형성하는 단계; 상기 제2 층간 절연막 상에 식각 저지층 및 제3 층간 절연막을 순차적으로 형성하는 단계; 상기 제1 내지 제3 층간 절연막 및 상기 식각저지층으로 이루어진 적층물에 상기 제2 패드층을 노출시키는 제2 접촉홀을 형성하는 단계; 상기 제2 접촉홀을 채우는 하부전극을 형성하는 단계; 상기 제3 층간 절연막을 제거하는 단계; 및 상기 제3 층간 절연막을 제거함으로써 노출되는 도전막의 노출된 부분의 전면에 유전막 및 상부 전극을 순차적으로 형성하는 단계를 포함하는 상기 커패시터 제조 방법을 제공한다.Forming a second interlayer insulating layer on the first interlayer insulating layer to cover the passivation layer of the bit line; Sequentially forming an etch stop layer and a third interlayer insulating layer on the second interlayer insulating layer; Forming a second contact hole exposing the second pad layer in a stack including the first to third interlayer insulating layers and the etch stop layer; Forming a lower electrode filling the second contact hole; Removing the third interlayer insulating film; And sequentially forming a dielectric film and an upper electrode on the entire surface of the exposed portion of the conductive film exposed by removing the third interlayer insulating film.
상기 다른 기술적 과제를 달성하기 위하여, 본 발명은 상기한 바와 같은 패드층 형성 방법을 제공하되, 상기 제1 패드층을 형성함에 있어서, 상기 제1 도전막을 에피텍셜법으로 성장시켜 형성하는 것을 특징으로 하는 패드층 형성 방법을 제공한다. In order to achieve the above another technical problem, the present invention provides a method for forming a pad layer as described above, wherein in forming the first pad layer, the first conductive film is grown by epitaxial growth. A pad layer forming method is provided.
이와 같이, 패드층은 하부층과 상부층으로 구성된 이중층이며 상기 하부층이 폴리 실리콘층으로 구성되어 상기 상부층과 게이트 산화막의 접촉으로 유발될 수 있는 금속 이온 오염을 방지할 수 있고, 상기 패드층이 폴리 실리콘층으로만 구성됨으로써 유발될 수 있는 하부전극 또는 비트라인을 구성하는 물질과 패드층 간에 오믹 콘택층을 구성할 수 없는 문제점이 해결될 수 있다.As such, the pad layer is a double layer composed of a lower layer and an upper layer, and the lower layer is formed of a polysilicon layer to prevent metal ion contamination that may be caused by contact between the upper layer and the gate oxide layer, and the pad layer is a polysilicon layer. The problem that the ohmic contact layer cannot be formed between the pad layer and the material constituting the lower electrode or the bit line, which may be caused by only being formed, may be solved.
무엇보다, 패드층이 형성되는 영역에 관계없이 동시에 형성할 수 있다. 예컨대, 비트라인 콘택용 패드층과 하부전극 콘택용 패드층을 동시에 형성할 수 있다. 따라서, 공정을 단축하여 반도체 소자의 생산성을 높일 수 있는 잇점이 있다.First of all, it can be formed simultaneously regardless of the region where the pad layer is formed. For example, the bit line contact pad layer and the bottom electrode contact pad layer may be simultaneously formed. Therefore, there is an advantage that the process can be shortened to increase the productivity of the semiconductor device.
이하, 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자 및 그 제조 방법을 첨부된 도면들을 참조하여 상세하게 설명한다.Hereinafter, a semiconductor device having a double pad layer and a method of manufacturing the same according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.
그러나 본 발명의 실시예는 여러 가지 다른 형태로 변형될 수 있으므로, 본 발명의 범위가 아래에서 상술하는 실시예들로 한정되는 것으로 해석되는 것은 바람직하지 않다. 본 발명의 실시예는 이 발명이 속하는 기술분야에서 평균적인 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위해서 제공되어지는 것이다. 이 과정에서 도면에 도시된 층이나 영역들의 두께는 명세서의 명확성을 위해 과장되게 도시된 것이다. 또한, 도면상에서 동일한 부호는 동일한 요소를 지칭한다.However, since the embodiments of the present invention can be modified in various other forms, it is not desirable to interpret the scope of the present invention to be limited to the embodiments described below. The embodiments of the present invention are provided to more completely explain the present invention to those skilled in the art. In this process, the thicknesses of layers or regions illustrated in the drawings are exaggerated for clarity. In the drawings, like reference numerals refer to like elements.
첨부된 도면들 중, 도 2는 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자의 단면도이고, 도 3 내지 도 18은 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자의 제조 방법을 단계별로 나타낸 도면들이다.Of the accompanying drawings, Figure 2 is a cross-sectional view of a semiconductor device having a double pad layer according to an embodiment of the present invention, Figures 3 to 18 is a semiconductor device having a double pad layer according to an embodiment of the present invention Figures show step by step the manufacturing method.
먼저, 본 발명의 실시예에 의한 더블 패드층을 구비하는 반도체 소자에 대해 설명한다.First, a semiconductor device including a double pad layer according to an embodiment of the present invention will be described.
도 2를 참조하면, 기판(40) 상에 게이트 절연막(42), 게이트 전극(44) 및 게이트 보호막(46)으로 구성된 게이트 적층물이 존재한다. 상기 기판(40)은 웨이퍼라 칭하는 실리콘 기판 또는 다른 종류의 반도체 기판이다. 예컨대 SOI(Silicon On Insulator)기판이다. 상기 게이트 전극(44)은 단층일 수도 있으나 실리사이드층을 포함하는 복수개의 층으로 이루어져 있다. 상기 게이트 보호막(46)은 나이트라이드막이다. 상기 게이트 적층물의 측면에 게이트 스페이서(48)가 구비되어 있다. 상기 게이트 스페이서(48)는 나이트라이드막이다. 상기 게이트 스페이서(48)로 측면이 둘러싸인 상기 게이트 적층물 사이에 제1 도전막 패턴(54a)과 제2 도전막 패턴(56a)으로 이루어진 패드층(57, 57a)이 존재한다. 상기 제1 도전막 패턴(54a)은 상기 패드층(57, 57a)의 하부층(또는 제1 패드층)이고, 상기 제2 도전막 패턴(56a)은 상기 제1 도전막 패턴(54a) 상에 형성된 상기 패드층(57, 57a)의 상부층(또는 제2 패드층)이다. 상기 패드층(57, 57a)은 비트라인 콘택용 패드층(57)과 하부전극 콘택용 패드층(57a)으로 구분된다. 상기 패드층(57, 57a)이 형성되는 영역은 상기 기판(40)의 여러 곳에 존재한다. 상기 각 영역들 사이에는 절연막 패턴(50a)이 존재한다. 따라서, 상기 패드층(57, 57a)이 형성되는 영역은 이웃한 다른 패드층 형성영역과 전기적으로 절연된다. 상기 패드층(57, 57a)의 각 하부층(54a)은 상기 게이트 적층물 사이의 기판의 전면과 접촉되어 있는 도전성이 있는 폴리 실리콘층이다. 따라서, 상기 패드층(57, 57a)의 각 상부층(56a)이 상기 기판(40)과 직접 적촉되는 것이 방지된다. 상기 상부층(56a)은 순수 금속층, 이원소로 구성된 내열성 금속 질화막, 3원소로 구성된 금속 질화막으로 이루어진 군중 선택된 어느 하나이다. 여기서, 상기 순수 금속층의 예로는 텅스텐(W), 몰리브데늄(Mo), 팔라듐(Pd) 또는 로듐(Rh)층이 될 수 있고, 상기 이원소로 구성된 내열성 금속 질화막의 예로는 티타늄 질화막(TiN) 또는 텅스텐 질화막(WN)이 될 수 있으며, 상기 3원소로 구성된 금속 질화막의 예로는 TiAlN, TiSiN 또는 TaSiN막등이 될 수 있다. 상기 절연막 패턴(50a), 게이트 보호막(46) 및 상기 상부층(56a)으로 이루어지는 결과물 상에 제1 접촉홀(62) 및 제2 접촉홀(80)을 포함하는 제1 층간 절연막 패턴(58a)이 존재한다. 상기 제1 및 제2 접촉홀(62, 80)을 통해서 상기 비트라인 콘택용 패드층(57) 및 하부전극 콘택용 패드층(57a)의 상부층(56a)이 노출된다. 상기 제1 층간 절연막 패턴(58a) 상에 상기 제1 접촉홀(62)을 통해서 상기 상부층(56a)과 접촉되는 제3 도전막 패턴(64a)이 존재한다. 상기 제3 도전막 패턴(64a)은 비트라인이다. 상기 비트라인(64a)의 재질은 텅스텐(W)이다. 상기 비트라인(64a)의 상부에 보호막 패턴(66a)이 존재한다. 상기 비트라인(64a)의 측면과 상기 보호막 패턴(66a)의 측면을 감싸는 비트라인 스페이서(70)가 구비되어 있다. 상기 제1 층간 절연막 패턴(58a) 상에 상기 보호막 패턴(66a) 및 비트라인 스페이서(70)를 덮고 상기 제2 접촉홀(80)을 상기 제1 층간 절연막 패턴(58a) 위로 연장시키는 제2 층간 절연막 패턴(72a) 및 식각 저지층 패턴(74a)이 순차적으로 형성되어 있다. 상기 제2 층간 절연막(72a)은 산화막이며, 상기 식각 저지층 패턴(74a)은 나이트라이드막이다. 상기 식각 저지층 패턴(74a) 위로 일부가 돌출된 상기 하부전극 콘택용 패드층(57a)의 상부층(56a)과 접촉되는 제4 도전막 패턴(82a)이 존재한다. 상기 제4 도전막 패턴(82a)은 하부전극이다. 상기 하부전극(82a)은 루테늄막(Ru)이다. 상기 하부전극(82a)의 종단은 식각 저지층 패턴(74a) 위로 돌출되어 있다. 돌출된 부분의 표면적이 넓을수록 커패시터의 커패시턴스는 증가된다.Referring to FIG. 2, a gate stack including a
계속해서, 도면으로 도시하지는 않았지만, 상기 하부전극(82a)의 돌출된 부분의 전면에 고유전막 및 상부전극이 순차적으로 존재한다. 또한, 상기 패드층(57, 57a)의 상부층(56a) 및 하부층(54a) 사이에 오믹 콘택층이 존재할 수 있다.Although not shown in the drawings, the high-k dielectric and the upper electrode are sequentially present on the front surface of the protruding portion of the
다음은 본 발명의 실시예에 의한 상기와 같은 구성을 갖는 반도체 소자의 제조 방법을 설명한다.Next, a method of manufacturing a semiconductor device having the configuration as described above according to an embodiment of the present invention.
도 3을 참조하면, 기판(40) 상에 순차적으로 형성된 게이트 절연막(42), 게이트 전극(44) 및 게이트 보호막(46)으로 구성되는 게이트 적층물을 형성한다. 상기 게이트 전극(44)은 단층 또는 실리사이드층을 포함하는 복수개의 도전막으로 형성한다. 상기 게이트 보호막(46)은 나이트라이드막, 예컨대 실리콘 나이트라이드막(Si3N4)으로 형성한다. 상기 게이트 적층물의 측면에 게이트 스페이서(48)를 형성한다. 상기 게이트 스페이서(48)는 나이트라이드막(예컨대, Si3N4)으로 형성한다. 상기 게이트 스페이서(48)가 형성된 결과물 전면에 절연막(50)을 형 성한다. 상기 절연막(50)은 산화막으로 형성한다. 상기 절연막(50) 상에 감광막(미도시)을 도포한다. 상기 감광막을 패터닝하여 패드층 형성영역, 예컨대 비트라인 및 하부전극 콘택용 패드층 형성 영역을 한정하는 감광막 패턴(52)을 형성한다. 상기 감광막 패턴(52)을 식각 마스크로 사용하여 상기 절연막(50)의 노출된 부분을 식각한다. 이후, 상기 감광막 패턴(52)을 제거한다. 이 결과, 도 4에 도시한 바와 같이, 패드층 형성영역 상에 형성된 게이트 적층물과 그 사이의 기판이 노출되면서 절연막 패턴(50a)이 형성된다. 노출된 게이트 적층물 사이로 노출되는 기판 영역이 패드층 형성영역이 된다. 상기 절연막 패턴(50a)은 상기 패드층 형성영역과 도면에 도시하지 않은 이웃한 다른 패드층 형성영역을 전기적으로 절연시키는 역할을 한다.Referring to FIG. 3, a gate stack including a
도 5를 참조하면, 상기 절연막 패턴(50a) 상에 상기 패드층 형성영역의 게이트 적층물을 덮고 그 사이를 채우는 제1 도전막(54)을 형성한다. 상기 제1 도전막(54)은 도전성이 있는 폴리 실리콘막으로 형성한다. 이어서, 상기 제1 도전막(54)의 전면을 에치 백(etch back) 또는 화학적 기계적 연마(Chemical Mechanical Polishing, 이하 CMP라 함)를 이용하여 평탄화하되, 상기 게이트 적층물이 노출될 때 까지 실시한다. 이 과정에서 상기 절연막 패턴(50a)이 노출되는데, 그 때는 상기 절연막 패턴(50a)도 함께 평탄화한다. 이 결과, 도 6에 도시한 바와 같이, 게이트 적층물에 의해 전기적으로 절연된 제1 도전막 패턴(54a)이 상기 게이트 적층물 사이에 채워진다. 상기 제1 도전막 패턴(54a)은 제1 패드층 또는 패드층의 하부층이 된다. 이하, 제1 패드층(54a)이라 한다.Referring to FIG. 5, a first
계속해서, 상기 제1 패드층(54a)의 전면을 리세싱(recessing)한다. 리세싱은 상기 게이트 보호막(46) 및 상기 게이트 스페이서(48)가 과도하게 손상되지 않는 범위내에서 실시하는 것이 바람직하며, 상기 제1 패드층(54a)를 상부층 및 하부층으로 나누었을 때, 상부층에 해당하는 부분이 제거될 때 까지 실시하는 것이 바람직하다. 이 결과, 도 7에 도시한 바와 같이, 상기 게이트 스페이서(48)의 상부가 노출되면서 리세스된 제1 패드층(54a)이 형성된다.Subsequently, the entire surface of the
도 8을 참조하면, 상기 절연막 패턴(50a) 상에 상기 제1 패드층(54a)의 리세스된 부분을 채우는 제2 도전막(56)을 형성한다. 상기 제2 도전막(56)은 순수 금속층, 이원소로 구성된 내열성 금속 질화막, 3원소로 구성된 금속 질화막으로 이루어진 군중 선택된 어느 하나로 형성하는 것이 바람직하다. 여기서, 상기 순수 금속층의 예로는 텅스텐(W), 몰리브데늄(Mo), 팔라듐(Pd) 또는 로듐(Rh)층이고, 상기 이원소로 구성된 내열성 금속 질화막의 예로는 티타늄 질화막(TiN) 또는 텅스텐 질화막(WN)이며, 상기 3원소로 구성된 금속 질화막의 예로는 TiAlN, TiSiN 또는 TaSiN막이다. 상기 제2 도전막(56)의 전면을 상기 게이트 적층물이 노출될 때 까지 평탄화하되, 에치 백 또는 CMP방식을 이용하여 평탄화한다. 이 결과, 도 9에 도시한 바와 같이, 상기 제1 패드층(54a)의 리세스된 부분을 채우는 제2 도전막 패턴(56a)이 형성된다. 상기 제2 도전막 패턴(56a)은 상기 게이트 적층물에 의해 이웃한 제2 도전막 패턴과 절연된다. 상기 제2 도전막 패턴(56a)은 상기 제1 패드층(54a) 상에 형성되는 제2 패드층 역할을 하면서 장벽층 역할도 한다. 이하, 상기 제2 도전막 패턴(56a)을 제2 패드층이라 한다. 이렇게 하여, 상기 제1 및 제2 패드층(54a, 56a)으로 구성되는 패드층(57, 57a)이 형성된다. 상기 패드층(57, 57a)은 더블 패드층이다. 따라서, 장벽층 역할을 하는 상기 제2 패드층(56a)이 상기 기판(40)과 직접 접촉되는 것을 방지할 수 있고 상기 제2 패드층(56a)으로만 패드층을 형성함에 따른 부작용을 해소할 수 있다. 상기 패드층(57, 57a)중 편의 상 "57"은 비트라인 콘택용 패드층이고, "57a"는 하부전극 콘택용 패드층이라 한다.Referring to FIG. 8, a second
도 10을 참조하면, 상기 절연막 패턴(50a), 상기 제2 패드층(56a) 및 상기 게이트 보호막(46)으로 이루어지는 결과면 상에 제1 층간 절연막(58)을 형성한다. 상기 제1 층간 절연막(58)은 산화막으로 형성하는 것이 바람직하다. 상기 제1 층간 절연막(58) 상에 감광막(미도시)을 도포한다. 상기 감광막을 패터닝하여 상기 제1 층간 절연막(58)의 상기 비트라인 콘택용 패드층(57)을 덮는 부분을 노출시키는 감광막 패턴(60a)을 형성한다. 상기 감광막 패턴(60a)을 식각마스크로 사용하여 상기 제1 층간 절연막(58)의 노출된 부분을 식각한다. 이후, 상기 감광막 패턴(60a)을 제거한다. 이 결과, 도 11에 도시한 바와 같이, 상기 비트라인 콘택용 패드층(57)이 노출되는 제1 접촉홀(62)과 함께 제1 층간 절연막 패턴(58a)이 형성된다.Referring to FIG. 10, a first
도 12를 참조하면, 상기 제1 층간 절연막 패턴(58a) 상에 상기 제1 접촉홀(62)을 채우는 제3 도전막(64)을 형성한다. 상기 제3 도전막(64)은 텅스텐막으로 형성한다. 상기 제3 도전막(64) 상에 보호막(66)을 형성한다. 상기 보호막(66)은 나이트라이드막, 예컨대 실리콘 나이트라이드막으로 형성하는 것이 바람직하다. 상기 보호막(66) 상에 비트라인을 한정하는 감광막 패턴(68)을 형성한다. 상기 감광막 패턴(68)을 식각마스크로 사용하여 상기 제3 도전막(64)의 전면을 식각한다. 식각은 상기 제1 층간 절연막 패턴(58a)의 계면이 노출될 때 까지 실시한다. 이후, 상기 감광막 패턴(68)을 제거한다. 이 결과, 도 13에 도시한 바와 같이 상기 제1 층간 절연막 패턴(58a) 상에 제3 도전막 패턴(64a)과 보호막 패턴(66a)이 형성된다. 이어서, 도시하지는 않았지만, 상기 제1 층간 절연막(58a) 상에 상기 제3 도전막 패턴(64a)과 상기 보호막 패턴(66a)을 덮는 질화막을 형성한 다음, 그 전면을 이방성식각하여 상기 제3 도전막 패턴(64a) 및 상기 보호막 패턴(66a)의 측면에 비트라인 스페이서(70)를 형성한다. 상기 제3 도전막 패턴(64a) 및 상기 보호막 패턴(66a)은 각각 비트라인 및 비트라인 보호막 역할을 한다. 이하, 상기 제3 도전막 패턴(64a) 및 상기 보호막 패턴(66a)을 각각 비트라인 및 비트라인 보호막이라 한다. 상기 비트라인(64a)은 실제로는 상기 게이트 적층물과 수직으로 배열되어 있으나, 편의 상, 배열의 방향은 무시한 것이다.Referring to FIG. 12, a third
도 14를 참조하면, 상기 제1 층간 절연막 패턴(58a) 상에 상기 비트라인 보호막(66a) 및 비트라인 스페이서(70)로 전면이 덮인 비트라인(64a)을 덮는 제2 층간 절연막(72)을 형성한다. 상기 제2 층간 절연막(72)은 산화막으로 형성한다. 상기 제2 층간 절연막(72) 상에 식각 저지층(74) 및 제3 층간 절연막(76)을 순차적으로 형성한다. 상기 제3 층간 절연막(76)의 두께는 하부전극의 표면적을 결정한다. 따라서, 상기 제3 층간 절연막(76)을 형성할 때는 커패시터의 적정 정전용량이 어느 정도인지를 고려하여 그 두께를 결정한 다음 형성하는 것이 바람직하다. 상기 식각 저지층(74)은 후속 공정에서 상기 제3 층간 절연막(76)을 제거하는 공정에서 하부막으로 식각이 진행되는 것을 방지하는 역할을 한다. 상기 식각 저지층(74)은 나이트라이드막으로 형성하는 것이 바람직하다. 예컨대, 상기 식각 저지층(74)은 실리콘 나이트라이드막으로 형성한다. 상기 제3 층간 절연막(76)은 산화막으로 형성하는 것이 바람직하다. 상기 제3 층간 절연막(76) 상에 감광막(미도시)을 도포한다. 상기 감광막을 패터닝하여 상기 제3 층간 절연막(76)의 상기 하부전극용 패드층(57a)을 덮는 부분을 노출시키는 감광막 패턴(78)을 형성한다. 상기 감광막 패턴(78)을 식각마스크로 사용하여 상기 제3 층간 절연막(76)의 노출된 부분과 이 부분에 대응하는 하부막들을 모두 식각한다. 식각은 상기 제2 패드층(56a)이 노출될 때 까지 실시한다. 이후, 상기 감광막 패턴(78)을 제거한다. 이 결과, 도 15에 도시한 바와 같이, 상기 하부전극 콘택용 패드층(57a)의 제2 패드층(56a)이 노출되는 제2 접촉홀(80)이 형성되고, 이 과정에서 제2 층간 절연막 패턴(72a), 식각 저지층 패턴(74a) 및 제3 층간 절연막 패턴(76a)이 형성된다. 상기 제2 접촉홀(80)을 형성하면서, 상기 제2 패드층(56a) 둘레의 게이트 보호막(46)이 일부 노출될 수 있다.Referring to FIG. 14, a second
도 16을 참조하면, 상기 제3 층간 절연막 패턴(76a) 상에 상기 제2 접촉홀(80)을 채우는 제4 도전막(82)을 형성한다. 상기 제4 도전막(82)은 루테늄막(Ru)으로 형성한다. 상기 제4 도전막(82)의 전면을 평탄화한다. 상기 평탄화는 에치 백 또는 CMP방식을 이용하여 상기 제3 층간 절연막 패턴(76a)의 계면이 노출될 때 까지 실시한다. 이 결과, 도 17에 도시한 바와 같이, 상기 제2 접촉홀(80)을 채우고 셀 별로 분리된 제4 도전막 패턴(82a)이 형성된다. 상기 제4 도전막 패턴(82a)은 하부전극이다. 따라서, 이하 하부전극이라 한다. 이어서, 상기 제3 층간 절연막 패턴(76a)을 습식식각한다. 이때, 그 아래의 적층물은 상기 식각 저지층 패턴(74a)에 의해 손상이 방지된다.Referring to FIG. 16, a fourth
도 18을 참조하면, 상기 제3 층간 절연막 패턴(76a)이 제거됨으로써, 그 두께에 해당하는 만큼 상기 하부전극(82a)의 종단이 돌출된다. 상기 하부 전극(82a)의 돌출된 부분의 표면은 커패시터의 정전 용량을 결정하는 한 요소가 된다. 계속해서, 상기 하부전극(82a)의 노출된 부분의 전면에 고유전막 및 상부전극이 순차적으로 형성함으로써 커패시터가 형성된다.Referring to FIG. 18, as the third interlayer insulating
상기한 설명에서 많은 사항이 구체적으로 기재되어 있으나, 그들은 발명의 범위를 한정하는 것이라기 보다, 바람직한 실시예의 예시로서 해석되어야 한다. 예들 들어 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 상기 하부전극(82a)의 돌출된 부분의 형태를 다양한 형태, 예컨대 실린더형으로 변형할 수 있을 것이며, 그 구성 물질도 루테늄외의 다른 물질, 예컨대 백금과 같은 귀금속 물질이나 그 산화물중 도전성이 있는 물질을 사용할 수 있을 것이다. 또한, 상기 제1 패드층(54a)과 상기 제2 패드층(56a) 사이에 오믹 콘택층을 더 형성할 수 있다. 이외에도 상기 제1 패드층(54a)을 형성함에 있어서, CVD나 스퍼터링 방식과 같은 증착법 대신 에피텍셜 성장법으로 상기 제1 도전막(54)을 상기 제1 패드층(54a) 만큼 성장시켜, 에치 백이나 CMP공정 없이 상기 제1 패드층(54a)을 형성할 수도 있다. 에피텍셜 성장법으로 성장되는 도전막이 상술한 실시예의 상기 제1 도전막(54) 처럼 게이트 적층물 사이를 채우고 남을 경우, 상술한 실시예에 따라 에치 백이나 CMP등을 실시하여 평탄화하고 리세싱한다.While many details are set forth in the foregoing description, they should be construed as illustrative of preferred embodiments, rather than to limit the scope of the invention. For example, one of ordinary skill in the art to which the present invention pertains may change the shape of the protruding portion of the
이러한 이유로, 본 발명의 범위는 설명된 실시예에 의하여 정하여 질 것이 아니고 특허 청구범위에 기재된 기술적 사상에 의해 정하여져야 한다.For this reason, the scope of the present invention should not be defined by the described embodiments, but should be determined by the technical spirit described in the claims.
상술한 바와 같이, 본 발명이 제공하는 비트라인 콘택 또는 하부전극 콘택용 패드층은 하부층과 상부층으로 구성된 더블 패드층이며 상기 하부층이 폴리 실리콘층으로 구성되어 상기 상부층과 게이트 산화막의 접촉으로 유발될 수 있는 금속 이온 오염을 방지할 수 있고, 상기 패드층이 폴리 실리콘층으로만 구성됨으로써 유발될 수 있는 하부전극 또는 비트라인을 구성하는 물질과 패드층 간에 오믹 콘택층을 구성할 수 없는 문제점이 해결될 수 있다.As described above, the pad layer for the bit line contact or the lower electrode contact provided by the present invention is a double pad layer composed of a lower layer and an upper layer, and the lower layer is formed of a polysilicon layer, which may be caused by contact between the upper layer and the gate oxide layer. It is possible to prevent metal ion contamination, and to solve the problem that an ohmic contact layer cannot be formed between the pad layer and the material constituting the lower electrode or bit line, which can be caused by the pad layer being composed only of the polysilicon layer. Can be.
무엇보다, 상기 더블 패드층은 그것이 형성되는 영역에 관계없이 동시에 형성할 수 있다. 예컨대, 비트라인 콘택용 패드층과 하부전극 콘택용 패드층을 동시에 형성할 수 있다. 따라서, 공정을 단축하여 반도체 소자의 생산성을 높일 수 있는 잇점이 있다.First of all, the double pad layer can be formed at the same time regardless of the region where it is formed. For example, the bit line contact pad layer and the bottom electrode contact pad layer may be simultaneously formed. Therefore, there is an advantage that the process can be shortened to increase the productivity of the semiconductor device.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000004676A KR100640566B1 (en) | 2000-01-31 | 2000-01-31 | A semiconductor device comprising an double pad layer and method for manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000004676A KR100640566B1 (en) | 2000-01-31 | 2000-01-31 | A semiconductor device comprising an double pad layer and method for manufacturing the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010077098A KR20010077098A (en) | 2001-08-17 |
KR100640566B1 true KR100640566B1 (en) | 2006-10-31 |
Family
ID=19643083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000004676A KR100640566B1 (en) | 2000-01-31 | 2000-01-31 | A semiconductor device comprising an double pad layer and method for manufacturing the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100640566B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100505456B1 (en) * | 2002-11-27 | 2005-08-05 | 주식회사 하이닉스반도체 | Method of forming landing plug for semiconductor device |
KR100496258B1 (en) | 2003-02-17 | 2005-06-17 | 삼성전자주식회사 | semiconductor device having a contact pad and method for a same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980038456A (en) * | 1996-11-26 | 1998-08-05 | 김영환 | Bit line formation method of semiconductor device |
KR19980033881A (en) * | 1996-11-02 | 1998-08-05 | 김영환 | Metal wiring formation method of semiconductor device |
KR19980043413A (en) * | 1996-12-03 | 1998-09-05 | 문정환 | Wiring Formation Method of Semiconductor Device |
KR19980076692A (en) * | 1997-04-12 | 1998-11-16 | 윤종용 | Memory semiconductor device having multilayer wiring structure and manufacturing method thereof |
-
2000
- 2000-01-31 KR KR1020000004676A patent/KR100640566B1/en not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980033881A (en) * | 1996-11-02 | 1998-08-05 | 김영환 | Metal wiring formation method of semiconductor device |
KR19980038456A (en) * | 1996-11-26 | 1998-08-05 | 김영환 | Bit line formation method of semiconductor device |
KR19980043413A (en) * | 1996-12-03 | 1998-09-05 | 문정환 | Wiring Formation Method of Semiconductor Device |
KR19980076692A (en) * | 1997-04-12 | 1998-11-16 | 윤종용 | Memory semiconductor device having multilayer wiring structure and manufacturing method thereof |
Also Published As
Publication number | Publication date |
---|---|
KR20010077098A (en) | 2001-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10566332B2 (en) | Semiconductor devices | |
KR100503519B1 (en) | Semiconductor device and Method of manufacturing the same | |
US20020177282A1 (en) | Method of forming semiconductor device having a GAA type transistor | |
US20140327109A1 (en) | Deep trench capacitor manufactured by streamlined process | |
JP2006261708A (en) | Semiconductor memory device having self-aligning contact and its manufacturing method | |
TW201123356A (en) | Wiring structures and methods of forming wiring structures | |
KR20180018239A (en) | Semiconductor Memory Device | |
JP3114931B2 (en) | Semiconductor device having conductor plug and method of manufacturing the same | |
US10998227B2 (en) | Metal insulator metal capacitor with extended capacitor plates | |
KR100496259B1 (en) | Wiring formed by employing a damascene process, method for forming the wiring, semiconductor device including the same, and method for manufacturing the semiconductor device | |
KR20030003906A (en) | Method of forming contact of semiconductor device and semiconductor memory device fabricated by the same method | |
KR20110021490A (en) | Method of manufacturing semiconductor memory devices | |
KR20010089214A (en) | Semiconductor memory device and method of fabricating the same | |
US12096615B2 (en) | Semiconductor devices having contact plugs | |
CN114068552A (en) | Semiconductor device and method of manufacturing the same | |
KR100487563B1 (en) | Semiconductor device and method of forming the same | |
KR20210032906A (en) | Semiconductor device | |
KR20040012367A (en) | Bitline of semiconductor device with leakage current protection and method for forming the same | |
CN113437070B (en) | Semiconductor device and method for forming the same | |
KR100640566B1 (en) | A semiconductor device comprising an double pad layer and method for manufacturing the same | |
JP2000323685A (en) | Manufacture of semiconductor device and memory cell | |
KR100684906B1 (en) | Semiconductor devices having bipolar transistor and methods of forming the same | |
KR100592581B1 (en) | Method for the production of contacts for integrated circuits and semiconductor component with said contacts | |
TWI846333B (en) | Semiconductor devices | |
KR100366620B1 (en) | Semiconductor memory device having a self-aligned contact and fabricating method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091016 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |