KR100626073B1 - 플라즈마 디스플레이 패널의 구동방법 - Google Patents

플라즈마 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR100626073B1
KR100626073B1 KR1020050029036A KR20050029036A KR100626073B1 KR 100626073 B1 KR100626073 B1 KR 100626073B1 KR 1020050029036 A KR1020050029036 A KR 1020050029036A KR 20050029036 A KR20050029036 A KR 20050029036A KR 100626073 B1 KR100626073 B1 KR 100626073B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
period
address
during
Prior art date
Application number
KR1020050029036A
Other languages
English (en)
Inventor
박혜광
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050029036A priority Critical patent/KR100626073B1/ko
Application granted granted Critical
Publication of KR100626073B1 publication Critical patent/KR100626073B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/30Floating electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J17/00Gas-filled discharge tubes with solid cathode
    • H01J17/38Cold-cathode tubes
    • H01J17/48Cold-cathode tubes with more than one cathode or anode, e.g. sequence-discharge tube, counting tube, dekatron
    • H01J17/49Display panels, e.g. with crossed electrodes, e.g. making use of direct current
    • H01J17/492Display panels, e.g. with crossed electrodes, e.g. making use of direct current with crossed electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널을 구동하기 위한 구동파형을 개선함으로써 저방전 및 오방전을 방지함을 목적으로 한다. 이를 위하여 n개의 Y 전극, X 전극 및 m개의 어드레스 전극을 포함하며, 단위 프레임을 구성하는 서브필드 각각이 리셋 구간, 어드레스 구간 및 유지방전 구간을 포함하여 이루어지는 플라즈마 디스플레이 패널에 있어서 그 구동방법은, 상기 복수의 서브필드 각각의 전 구간에 걸쳐 X 전극을 통해 그라운드 전위가 인가되며, 상기 리셋 구간동안 Y 전극을 통해, 소정의 제 1전압 이상의 전압이 인가되며 제 2전압의 최대 전압을 갖는 제 1구간 및 상기 소정의 제 1전압 미만의 전압이 인가되며 제 3전압의 최소 전압을 갖는 제 2구간으로 이루어지는 리셋 신호가 인가되고, 상기 제 1구간 동안 어드레스 전극을 통해 정극성의 전압을 갖는 제1 보상 신호가 인가되며, 상기 제 2구간 동안 어드레스 전극과 Y 전극간의 강방전 발생을 방지하도록 상기 어드레스 전극을 플로팅 상태가 되도록 하는 것을 특징으로 한다.
Y 전극, X 전극, 어드레스 전극, 서브필드, 리셋 신호, 보상 신호

Description

플라즈마 디스플레이 패널의 구동방법{Driving method of plasma display panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 전극 배치를 간략이 나타내는 도이다.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전극으로 인가되는 종래의 구동신호를 나타내는 파형도이다.
도 3은 플라즈마 디스플레이 패널의 방전셀을 수직 절단한 단면도이다.
도 4는 한 프레임을 다수의 서브필드로 분할하여 구동하는 ADS(Addressing Display Separated) 구동방법을 나타내는 도이다.
도 5는 본 발명의 플라즈마 디스플레이 패널의 구동방법을 실현하기 위한 구동장치를 간략히 도시한 블록도이다.
도 6은 본 발명의 플라즈마 디스플레이 패널의 구동방법의 제1 실시예에 따른 구동신호의 파형도이다.
도 7은 본 발명의 플라즈마 디스플레이 패널의 구동방법의 제2 실시예에 따른 구동신호의 파형도이다.
* 도면의 주요부분에 대한 부호의 간단한 설명 *
20: 표시 패널 21: 영상처리부
22: 논리제어부 23: Y 구동부
24: 어드레스 구동부
X1 내지 Xn: X 전극
Y1 내지 Yn: Y 전극
A1 내지 Am: 어드레스 전극
본 발명은 플라즈마 디스플레이 패널(Plasma display panel)의 구동방법에 관한 것으로서, 더욱 상세히는 구동신호의 파형을 개선함으로써 저방전 및 오방전을 방지하며, 발광효율을 개선할 수 있는 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
근래에 들어 대형평판 디스플레이 장치로서 주목받고 있는 플라즈마 디스플레이 패널은, 복수 개의 전극이 형성된 두 기판 사이에 방전가스가 봉입된 후 방전전압이 가해지고, 이로 인하여 발생되는 자외선에 의해 소정의 패턴으로 형성된 형광체가 여기되어 원하는 화상을 얻는 장치이다.
즉, 복수 개의 전극이 서로 교차하여 방전셀을 구획하고, 각 방전셀내에는 형광체가 도포되어, 인가된 방전전압 및 주입된 방전가스에 의해 형광체가 여기되어 원하는 화상이 표현된다.
도 1은 일반적인 플라즈마 디스플레이 패널의 전극 배치를 간략이 나타내는 도이다. 도 1에 도시된 바와 같이 플라즈마 디스플레이 패널의 전극 구조는, 주사전극(Y1 내지 Yn)과 유지전극(X1 내지 Xn)들이 패널의 수평방향에 평행하게 배치되며, 상기 주사전극(Y1 내지 Yn)과 유지전극(X1 내지 Xn)들에 수직으로 교차하게 배치되는 어드레스 전극(A1 내지 Am)들을 구비한다.
상기 주사전극, 유지전극 및 어드레스 전극이 교차하는 부분은 방전셀(Ce)을 구획하며, 상기 방전셀(Ce)은 플라즈마 디스플레이 패널의 한 화소로서의 역할을 한다.
방전셀(Ce)의 공간 내에는 R,G,B 형광체와 플라즈마 형성용 가스가 있으며, 상기 주사전극, 유지전극 및 어드레스 전극 각각에 인가되는 전압에 의해 방전셀(Ce) 내부에 벽전하가 생성된다. 상기 벽전하에 의해 플라즈마 형성용 가스로부터 플라즈마가 형성되고, 이 플라즈마로부터의 자외선 방사에 의하여 상기 방전셀(Ce)들의 형광체가 여기되어 빛이 발생하게 된다.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전극으로 인가되는 종래의 구동신호를 나타내는 파형도이다.
플라즈마 디스플레이 패널의 구동방법으로 주로 사용되는 어드레스-디스플레이 분리 구동방법에 따라, 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정개수 예컨대 8개의 서브필드들로 분할될 수 있으며, 각 서브필드는 리셋 구간, 어드레스 구간 및 유지방전 구간으로 분할된다.
상기 도 2는 하나의 서브필드(SF)를 나타내며, 상기 서브필드(SF)는 리셋 구간(PR), 어드레스 구간(PA) 및 유지방전 구간(PS)을 구비한다.
먼저 리셋 구간(PR) 동안에는 모든 주사전극(Y1 내지 Yn)에 리셋 신호가 인가됨으로써 초기화 방전을 수행한다. 이에 따라 전체 방전셀의 벽전하 상태를 초기화하며, 전 화면에 걸쳐 상당히 고르면서도 원하는 분포의 벽전하 배치를 이루도록 한다.
다음의 어드레스 구간(PA) 동안 방전셀들을 선택적으로 방전시키게 되며, 유지전극(X1 내지 Xn)에 소정의 바이어스 전압이 인가되고, 주사전극(Y1 내지 Yn)에는 소정의 로우 레벨을 갖는 주사펄스가 상기 주사전극의 라인별로 순차적으로 인가된다. 어드레스 전극(A1 내지 Am)에는 어드레스 전압을 갖는 표시 데이터 신호가 인가된다.
또한, 유지방전 구간(PS) 동안에는 상기 어드레스 구간(PA) 동안 선택되어진 방전셀에서 유지방전이 수행되도록, 상기 유지전극(X1 내지 Xn)과 주사전극(Y1 내지 Yn)에 소정의 유지방전 전압을 갖는 유지펄스를 교대로 인가한다. 이때, 유지방전을 수행하는 방전셀들의 플라즈마 형성용 가스로부터 플라즈마가 형성되고, 이 플라즈마로부터의 자외선 방사에 의하여 상기 방전셀들의 형광체가 여기되어 빛이 발생된다.
그러나, 상술한 바와 같은 종래의 구동신호를 전극으로 인가하기 위해서는, 상기 각각의 전극에 서로 다른 구동신호가 인가되도록 구동장치를 제조해야 하는데, 이 경우 제조비용이 높아지는 문제점이 발생한다. 또한, 상기 각각의 전극중 어느 하나의 전극으로 일정한 신호를 인가하고, 다른 두 전극의 신호를 제어하는 경우에, 상기 다른 두 전극으로 인가되는 구동신호의 개선이 이루어지지 않는 경우 에는 오방전 및 저방전으로 인한 화질 열화의 문제점이 발생한다.
본 발명은 위와 같은 문제점을 해결하기 위한 것으로서, 패널의 제조비용을 저감시킴과 동시에 방전 신뢰성을 확보할 수 있는 플라즈마 디스플레이 패널의 구동방법을 제공하는 데 그 목적이 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동방법은, 평행하게 배열된 n개의 Y 전극 및 X 전극과, 상기 Y 전극 및 X 전극과 소정의 간격을 두고 직교 배열되어 그 교차하는 영역에서 방전셀을 정의하는 m개의 어드레스 전극을 포함하며, 단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드 각각은 리셋 구간, 어드레스 구간 및 유지방전 구간을 포함하여 이루어지는 플라즈마 디스플레이 패널에 있어서 그 구동방법은, 상기 복수의 서브필드 각각의 전 구간에 걸쳐 X 전극을 통해 그라운드 전위가 인가되며, 상기 리셋 구간동안 Y 전극을 통해, 소정의 제 1전압 이상의 전압이 인가되며 제 2전압의 최대 전압을 갖는 제 1구간 및 상기 소정의 제 1전압 미만의 전압이 인가되며 제 3전압의 최소 전압을 갖는 제 2구간으로 이루어지는 리셋 신호가 인가되고, 상기 제 1구간 동안 어드레스 전극을 통해 정극성의 전압을 갖는 제1 보상 신호가 인가되며, 상기 제 2구간 동안 어드레스 전극과 Y 전극간의 강방전 발생을 방지하도록 상기 어드레스 전극을 플로팅 상태가 되도록 하는 것을 특징으로 한다.
한편, 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동방법은, 평행하게 배열된 n개의 Y 전극 및 X 전극과, 상기 Y 전극 및 X 전극과 소정의 간격을 두고 직교 배열되어 그 교차하는 영역에서 방전셀을 정의하는 m개의 어드레스 전극을 포함하며, 단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드 각각은 리셋 구간, 어드레스 구간 및 유지방전 구간을 포함하여 이루어지는 플라즈마 디스플레이 패널에 있어서 그 구동방법은, 상기 복수의 서브필드 각각의 전 구간에 걸쳐 X 전극을 통해 그라운드 전위가 인가되며, 상기 리셋 구간동안 Y 전극을 통해, 소정의 제 1전압 이상의 전압이 인가되며 제 2전압의 최대 전압을 갖는 제 1구간 및 상기 소정의 제 1전압 미만의 전압이 인가되며 제 3전압의 최소 전압을 갖는 제 2구간으로 이루어지는 리셋 신호가 인가되고, 상기 제 1구간 동안에는 정극성의 전압을 가지며, 상기 제 2구간 동안에는 어드레스 전극과 Y 전극간의 강방전 발생을 방지하도록 부극성의 전압을 갖는 제1 보상신호가 상기 어드레스 전극을 통해 인가되는 것을 특징으로 한다.
상기 본 발명의 제1 실시예 및 제2 실시예에 따른 플라즈마 디스플레이 패널에 있어서, 상기 유지방전 구간 동안, Y 전극을 통해 정극성 및 부극성의 전압을 교대로 갖는 유지펄스가 인가되며, 상기 Y 전극으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극을 플로팅 상태가 되도록 하는 것이 바람직하다.
한편, 상기 어드레스 전극을 플로팅 상태가 되도록 하는 대신, 상기 어드레스 전극을 통해 소정의 정극성의 전압을 갖는 제2 보상신호를 인가하여 동일한 동 작이 이루어지도록 할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 플라즈마 디스플레이 패널의 방전셀을 수직 절단한 단면도이다.
도 3에 도시된 바와 같이, 상기 플라즈마 디스플레이 패널은, 제1 기판(1) 및 제2 기판(2)과, 상기 두 개의 기판 사이에 형성된 Y전극(3), X전극(4) 및 어드레스 전극(5)을 포함하여 형성된다. n*m 화소의 패널의 경우 n개의 Y전극(3) 및 X전극(4)이 평행하게 배열되며, m개의 어드레스 전극(5)이 상기 Y전극(3) 및 X전극(4)과 소정의 간격을 두고 직교하게 배열되어 있다.
상기 Y전극(3) 및 X전극(4)이 어드레스 전극(5)과 직교하여 교차하는 영역에서 방전셀들이 정의되며, 상기 방전셀은 He, Ne, Xe 또는 이들의 혼합으로 이루어진 방전가스가 구비된 방전공간(6), 각 방전셀을 구분하며 상기 방전공간(6)을 보호하기 위한 격벽(7), 방전가스에 의해 발생된 자외선에 충돌하여 발광하는 형광체(8) 및 상기 Y전극(3), X전극(4) 및 어드레스 전극(5) 등을 보호하는 유전체막(9,10)을 포함하고 있다.
또한, 상기 Y전극(3) 및 X전극(4)을 덮고 있는 유전체막(9) 외부에는 강한 전계로부터 패널을 보호하기 위한 보호층(11)을 포함하거나, 상기 Y전극(3), X전극(4)의 전도도를 높이기 위한 금속전극(12,13) 등을 포함할 수 있다.
상기와 같이 구성되는 방전셀들을 구비하는 플라즈마 디스플레이 패널의 동작은 다음과 같다.
먼저, 어드레스 구간동안 Y전극(3) 및 어드레스 전극(5) 사이에 방전 임계값을 초과하는 펄스전압을 인가함으로써, 상기 복수 개의 방전셀들을 선택적으로 방전시킨다. 방전이 개시되는 경우 펄스전압의 극성에 따라 방전공간(6)에 생성된 양전하 및 음전하가 상기 제1, 제2 기판(1,2) 상의 유전체막(9,10)의 표면에 축적된다.
상기 축적되는 전하에 의한 벽전압은 펄스전압의 극성과 반대극성을 띠게 되므로 방전셀내의 실효전압이 점차 감소하게 되며, 이에 따라 상기 실효전압이 방전 임계값 아래로 떨어짐으로써 방전이 중지된다.
이후, 유지방전 구간동안 벽전압의 극성과 동일한 극성을 갖는 펄스전압을 상기 Y전극(3)에 인가하게 되면, 상기 펄스전압 및 벽전압이 중첩됨으로써 방전 임계값을 초과하게 되어 방전이 일어나게 된다. 이 경우 상기 펄스전압이 인가되는 소정의 구간의 길이에 따라 방전을 유지함으로써 복수의 계조를 구현할 수 있다.
한편, 도 4는 한 프레임을 다수의 서브필드로 분할하여 구동하는 ADS(Addressing Display Separated) 구동방법을 나타낸다. 특히 도 4는 하나의 프레임을 8개의 서브필드들로 분할한 것이며, 상기 각 서브필드의 조합에 의해 256계조를 구현할 수 있다.
상기 각 서브필드(SF1 내지 SF8)의 일사이클은 각각 리셋구간(R1 내지 R8), 어드레스 구간(A1 내지 A8) 및 유지방전 구간(S1 내지 S8)으로 분할되는 것이 일반적이며, 상기 리셋구간은 이전의 유지방전의 벽전하 상태를 소거하고, 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽전하를 셋업(set up)하는 역할을 한다.
또한, 상기 어드레스 구간은 패널에 구비되는 복수 개의 방전셀을 선택적으로 방전시켜 벽전하를 쌓는 동작을 수행하는 구간이며, 유지방전 구간은 상기 어드레스 구간 동안에 벽전하가 쌓인 소정의 방전셀들에서 유지방전이 일어나도록 하는 구간이다.
상기 리셋 구간, 어드레스 구간 및 유지방전 구간 동안 Y 전극, X 전극 및 어드레스 전극으로 각각 다른 구동신호를 인가해야 하는데, 이를 실현하기 위한 플라즈마 디스플레이 패널의 구동장치는 도 5에 도시된 바와 같다.
도 5는 본 발명의 플라즈마 디스플레이 패널의 구동방법을 실현하기 위한 구동장치를 간략히 도시한 블록도이다.
도 5를 참조하면, 본 발명의 플라즈마 디스플레이 패널의 구동방법을 실현하기 위한 구동장치는 영상처리부(21), 논리제어부(22), Y 구동부(23) 및 어드레스 구동부(24)를 포함하여 이루어진다.
상기 영상처리부(21)는 외부로부터 PC 신호, DVD 신호, 비디오 신호 및 TV 신호 등의 외부 영상신호를 입력받아 아날로그 신호를 디지털 신호로 변환하고, 상기 디지털 신호를 영상 처리하여 내부 영상신호로 출력한다.
또한, 상기 논리제어부(22)는 내부 영상신호를 입력받아 감마보정, APC(Automatic Power Control) 단계 등을 거쳐, 각각 어드레스 구동 제어신호(SA), Y 구동 제어신호(SY)를 출력한다.
또한, 상기 플라즈마 디스플레이 패널에 구비되는 Y 구동부(23) 및 어드레스 구동부(24)는, 상기 구동 제어신호(SA, SY)를 입력받아 Y 전극 및 어드레스 전극으 로 구동신호를 각각 출력한다.
Y 구동부(23)는 논리제어부(22)로부터의 Y 구동 제어신호(SY)를 처리하여 표시 패널(20)의 Y 전극으로 구동신호를 인가하는데, 리셋 구간에는 상승 램프 신호와 하강 램프 신호를 갖는 리셋 신호를 인가한다. 또한, 어드레스 구간에 Y 전극들로 순차적으로 스캔 로우 전압을 갖는 주사펄스를 인가하며, 유지방전 구간 동안 정극성의 유지방전 전압과 부극성의 유지방전 전압을 교대로 갖는 유지펄스를 인가한다.
한편, 어드레스 구동부(24)는 논리제어부(22)로부터의 어드레스 구동 제어신호(SA)를 처리하여 표시 패널(20)의 어드레스 전극으로 구동신호를 인가하는데, 특히 어드레스 구간 동안 어드레스 전압을 갖는 표시 데이터 신호를 어드레스 전극들에 인가한다.
한편, X 전극으로는 소정의 구동신호를 인가하지 않으므로, 상기 X 전극을 구동시키기 위한 X 구동부가 존재할 필요가 없으며, 상기 X 전극은 각각의 서브필드 전 구간에 걸쳐 그라운드 전압이 인가되어지도록 한다. 그러나 이 경우 X 전극을 구동하는 X 구동부가 제거되므로 방전 신뢰성 측면에서의 저하가 발생하게 된다. 이때 Y 전극 및 어드레스 전극으로 인가되는 구동 신호를 개선함으로써 안정적인 방전 신뢰성을 확보할 수 있는데, 이를 도 6을 참조하여 상세히 설명한다.
도 6은 본 발명의 플라즈마 디스플레이 패널의 구동방법의 제1 실시예에 따른 구동신호의 파형도이다.
먼저 하나의 서브필드(SF)의 리셋 구간(PR)동안 X 전극(X1 내지 Xn)으로 그 라운드 전압(Vg)이 인가되어진다.
한편, 상기 리셋 구간(PR)동안 Y 전극(Y1 내지 Yn)으로 리셋 신호가 인가되어지는데, 상기 리셋 신호의 자세한 설명은 다음과 같다.
먼저, Y 전극(Y1 내지 Yn)으로 그라운드 전압(Vg)으로부터 급격하게 상승하여 제1 전압이 인가되는데, 상기 제1 전압은 유지방전 전압(Vs)과 동일한 전압이 인가되어질 수 있다.
이후, 제1 전압(Vs)에서 제2 전압까지 상승 기울기를 갖는 전압이 인가되어 지는데, 상기 제2 전압은 제1 전압(Vs)보다 Vset 만큼 전압이 높은 상승 최고 전압(Vs+Vset)이 된다. 이후 상기 제2 전압(Vs+Vset)으로부터 급격하게 하강되어 제1 전압(Vs)이 인가되어 진다. 상기 리셋 구간(PR)중 상술한 부분까지를 제 1구간(T1)으로 정의하면, 리셋 구간(PR)중 제 1구간(T1)은 Y 전극으로 소정의 제1 전압(Vs) 이상의 전압이 인가되며 제 2전압(Vs+Vset)의 최대 전압을 갖는 신호가 인가되어진다.
상기 제 1구간(T1) 이후, 상기 제1 전압(Vs)에서 제3 전압(Vnf)까지 하강 기울기를 갖는 전압이 인가되어진다. 이 구간을 제 2구간(T2)으로 정의할 수 있으며, 종래 리셋 구간동안 X 전극으로 소정의 바이어스 전압이 인가되는 것과는 달리 상기 X 전극(X1 내지 Xn)에 그라운드 전압(Vg)이 인가되어지므로, 상기 제 2구간(T2) 동안 제1 전압(Vs)에서 제3 전압(Vnf)까지의 하강 기울기가 종래보다 더 급격해진다.
본 발명의 제1 실시예에 따라 안정적인 방전 신뢰성 확보를 위하여, 리셋 구 간(PR)동안 어드레스 전극(A 전극)을 통해 인가되는 구동신호를 개선함에 있어서, 먼저 상기 제 1구간(T1)동안 어드레스 전극(A 전극)을 통해 제1 보상신호를 인가한다. 상기 제1 보상신호는 소정의 정극성의 전압을 갖는 신호이며, 특히 어드레스 구간(PA) 동안 인가되어지는 어드레스 전압(Va)과 동일한 전압값을 갖는 신호일 수 있다. 상기 어드레스 전압(Va)은 그라운드 전압 이상 상기 제 1전압(Vs) 이하의 정극성의 전압값을 갖는다. 상술한 바와 같은 보상신호를 인가함으로써, 제 1구간(T1) 동안 Y 전극과 X 전극 사이, 또는 Y 전극과 어드레스 전극 사이의 큰 전위차에 의해 강방전이 발생하는 것을 방지하게 된다.
또한, 상기 제 2구간(T2) 동안 급격한 기울기를 갖는 하강 램프 신호가 인가됨으로 인해 Y 전극(Y1 내지 Yn)과 어드레스 전극(A 전극)간 강방전이 발생하게 될 수 있다. 리셋 구간(PR)동안 Y 전극(Y1 내지 Yn)에 음의 벽전하를 적절하게 쌓아둠으로써 어드레스 구간(PA) 동안 적절한 어드레스 방전이 일어나도록 해야 하는데, 만약 상술한 바와 같이 강방전이 일어나게 되면 상기 Y 전극(Y1 내지 Yn)에는 음의 벽전하가 거의 지워지거나 오히려 양의 벽전하가 쌓이게 되는 경우가 발생하게 된다. 이로 인해 상기 리셋 구간(PR)동안 강방전이 일어난 방전셀에는 어드레스 구간(PA) 동안 선택방전이 일어나지 않더라도 유지방전 구간동안 방전을 일으키게 되는 오방전의 문제가 발생하게 된다.
상술한 바와 같은 문제점을 해결하기 위하여 상기 제 2구간 동안 어드레스 전극(A 전극)을 플로팅 상태가 되도록 한다. 상기 어드레스 전극(A 전극)을 플로팅 시키는 경우, 어드레스 전극(A 전극)에 걸리는 전압이 상기 Y 전극(Y1 내지 Yn)에 인가되는 전압의 변동에 따라 변화하게 되어, 상기 Y 전극(Y1 내지 Yn) 및 어드레스 전극(A 전극)간 전압차 증가로 인한 강방전의 발생을 방지한다. 상기 도 6에 도시된 바와 같이 제 2구간(T2)에 걸쳐 어드레스 전극(A 전극)을 플로팅 시키는 경우, 점선과 같은 전압을 어드레스 전극(A 전극)에 인가한 경우와 같이 벽전하가 배치됨으로써, 어드레스 동작을 원활하게 하기 위한 벽전하 상태를 모든 방전셀에 만들어준다.
이후 어드레스 구간(PA) 동안 X 전극(X1 내지 Xn)을 통해 그라운드 전압(Vg)을 인가하며, Y 전극(Y1 내지 Yn)으로 스캔 하이 전압(Vsch)을 인가하고, Y 전극 라인별로 순차적으로 스캔 로우 전압(Vscl)을 갖는 주사펄스를 인가한다.
어드레스 전극(A 전극)에는, 켜져야 할 방전셀을 선택하기 위해 상기 스캔 로우 전압(Vscl)을 갖는 주사펄스가 인가되는 것에 동기하여 표시 데이터 신호가 인가되어진다.
이후 유지방전 구간(PS) 동안 X 전극(X1 내지 Xn) 및 어드레스 전극(A 전극)에 그라운드 전압(Vg)을 인가한다.
Y 전극(Y1 내지 Yn)에는 정극성(Vs) 및 부극성(-Vs)의 전압을 교대로 갖는 유지펄스가 인가된다. 이 경우 상기 어드레스 구간(PA) 동안 어드레스 방전을 통해 선택되어진 방전셀 내부의 벽전압과 상기 Y 전극(Y1 내지 Yn)으로 인가되는 유지펄스의 전압에 의해 유지방전이 개시된다.
한편, 이 경우 상기 Y 전극(Y1 내지 Yn)으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극(A 전극)을 플로팅 상태가 되도록 하는 것이 바람 직하다. 상기 어드레스 전극(A 전극)을 플로팅 시킴으로써 유지방전 구간 이전에 Y 전극(Y1 내지 Yn)에 불안정하게 양의 벽전하가 쌓여있는 경우에도, 유지방전시 Y 전극(Y1 내지 Yn)과 어드레스 전극(A 전극)간의 방전을 원천적으로 막고, X 전극(X1 내지 Xn)과 Y 전극(Y1 내지 Yn)간의 방전만을 유도함으로써 유지방전이 강하게 일어나게 할 수 있다. 이로 인해 발광 효율을 높일 수 있다.
한편, 도시되지는 않았으나 상기 Y 전극(Y1 내지 Yn)으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 상기 어드레스 전극(A 전극)에 소정의 정극성의 전압을 갖는 제2 보상신호를 인가함으로써 이와 동일한 기능을 하도록 할 수 있다. 즉, Y 전극(Y1 내지 Yn)으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안 어드레스 전극(A 전극)에 소정의 정극성의 전압을 인가함으로써, Y 전극과 어드레스 전극간의 방전을 막고 X 전극과 Y 전극간의 방전만을 유도하여 유지방전이 강하게 일어나도록 한다.
도 7은 본 발명의 플라즈마 디스플레이 패널의 구동방법의 제2 실시예에 따른 구동신호의 파형도이다.
상기 제 2실시예에 따른 구동신호의 파형도는 제1 실시예에 따른 구동신호의 파형도와 어드레스 구간(PA) 및 유지방전 구간(PS)에서 동일하므로, 이에 대한 자세한 설명은 생략한다.
도 7에 도시된 바와 같이 본 발명의 제2 실시예에 따른 구동신호는, 리셋 구간(PR)동안 X 전극(X1 내지 Xn)으로 그라운드 전압(Vg)이 인가되어진다.
또한, 리셋 구간(PR)동안 Y 전극(Y1 내지 Yn)으로 리셋 신호가 인가되어지는 데, 상기 리셋 신호는 소정의 제 1전압(Vs) 이상의 전압이 인가되며 제 2전압(Vs+Vset)의 최대 전압을 갖는 제 1구간(T1) 및 상기 소정의 제 1전압(Vs) 미만의 전압이 인가되며 제 3전압(Vnf)의 최소 전압을 갖는 제 2구간(T2)으로 이루어지는 것을 특징으로 한다.
또한, 안정적인 방전 신뢰성 확보를 위하여, 상기 리셋 구간(PR)동안 어드레스 전극(A 전극)을 통해 제1 보상신호를 인가한다. 상기 제1 보상신호는 제 1구간(T1) 동안 소정의 정극성의 전압을 가지며, 제 2구간(T2) 동안 소정의 부극성의 전압을 가지는 신호인 것을 특징으로 한다. 상술한 바와 같은 보상신호를 인가함으로써, 제 1구간(T1) 동안 Y 전극과 X 전극 사이, 또는 Y 전극과 어드레스 전극 사이의 큰 전위차에 의해 강방전이 발생하는 것을 방지하게 된다.
특히 상기 제1 구간(T1) 동안 인가되는 제1 보상신호에서 정극성의 전압은, 어드레스 구간(PA) 동안 인가되어지는 어드레스 전압(Va)과 동일한 전압값을 갖는 신호일 수 있다. 상기 어드레스 전압(Va)은 그라운드 전압 이상 상기 제 1전압(Vs) 이하의 정극성의 전압값을 갖는다.
또한, 상기 제2 구간(T2) 동안 인가되는 제1 보상신호에서 부극성의 전압은, 상기 제 2구간동안 Y 전극(Y1 내지 Yn)을 통해 인가되는 리셋 신호의 전압 감소율에 대략 비례하여 감소되도록 하는 것이 바람직하다. 즉, 상기 Y 전극(Y1 내지 Yn)과 어드레스 전극(A 전극)간 전압차를 감소시킴으로써 Y 전극과 어드레스 전극간 약방전이 일어나도록 하여 벽전하 상태를 정밀하게 제어하도록 하는 것이 바람직하다.
한편, 유지방전 구간(PS) 동안 X 전극(X1 내지 Xn) 및 어드레스 전극(A 전극)에 그라운드 전압(Vg)을 인가하고, Y 전극에는 정극성(Vs) 및 부극성(-Vs)의 전압을 교대로 갖는 유지펄스를 인가한다.
한편, 이 경우 상기 Y 전극(Y1 내지 Yn)으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극(A 전극)을 통해 소정의 정극성의 전압을 갖는 제2 보상신호를 인가함으로써, 유지방전시 Y 전극과 어드레스 전극간의 방전을 원천적으로 막고, X 전극과 Y 전극간의 방전만을 유도함으로써 유지방전이 강하게 일어나게 할 수 있다.
한편, 상기 유지방전 구간(PS) 동안 어드레스 전극(A 전극)을 통해 인가되는 제2 보상신호의 전압은 그 일예로서 어드레스 전압(Va)을 갖도록 할 수 있다.
또한, 상기 Y 전극(Y1 내지 Yn)으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안 제2 보상신호를 인가하는 대신, 어드레스 전극(A 전극)을 플로팅 상태가 되도록 함으로써 이와 동일한 기능을 하도록 할 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은, 하나의 전극을 구동시키기 위한 구동부를 제거할 수 있어 패널의 제조비용 저감시킬 수 있을 뿐 아니라, 전극으로 인가되는 구동신호를 개선하여 방전 신뢰성을 확보할 수 있는 효과가 있다.

Claims (9)

  1. 평행하게 배열된 n개의 Y 전극 및 X 전극과; 상기 Y 전극 및 X 전극과 소정의 간격을 두고 직교 배열되어 그 교차하는 영역에서 방전셀을 정의하는 m개의 어드레스 전극;을 포함하며,
    단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드 각각은 리셋 구간, 어드레스 구간 및 유지방전 구간을 포함하여 이루어지는 플라즈마 디스플레이 패널에 있어서 그 구동방법은,
    상기 복수의 서브필드 각각의 전 구간에 걸쳐 X 전극을 통해 그라운드 전위가 인가되며,
    상기 리셋 구간동안 Y 전극을 통해, 소정의 제 1전압 이상의 전압이 인가되며 제 2전압의 최대 전압을 갖는 제 1구간 및 상기 소정의 제 1전압 미만의 전압이 인가되며 제 3전압의 최소 전압을 갖는 제 2구간으로 이루어지는 리셋 신호가 인가되고,
    상기 제 1구간 동안 어드레스 전극을 통해 정극성의 전압을 갖는 제1 보상 신호가 인가되며, 상기 제 2구간 동안 어드레스 전극과 Y 전극간의 강방전 발생을 방지하도록 상기 어드레스 전극을 플로팅 상태가 되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 제 1구간 동안 어드레스 전극을 통해 인가되는 제1 보상 신호는, 그라운드 전위 이상 상기 제 1전압 이하의 정극성의 전압을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2항에 있어서,
    상기 유지방전 구간 동안, Y 전극을 통해 정극성 및 부극성의 전압을 교대로 갖는 유지펄스가 인가되며,
    상기 Y 전극으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극을 플로팅 상태가 되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 2항에 있어서,
    상기 유지방전 구간 동안, Y 전극을 통해 정극성 및 부극성의 전압을 교대로 갖는 유지펄스가 인가되며,
    상기 Y 전극으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극을 통해 소정의 정극성의 전압을 갖는 제2 보상신호를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 평행하게 배열된 n개의 Y 전극 및 X 전극과; 상기 Y 전극 및 X 전극과 소정의 간격을 두고 직교 배열되어 그 교차하는 영역에서 방전셀을 정의하는 m개의 어 드레스 전극;을 포함하며,
    단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드 각각은 리셋 구간, 어드레스 구간 및 유지방전 구간을 포함하여 이루어지는 플라즈마 디스플레이 패널에 있어서 그 구동방법은,
    상기 복수의 서브필드 각각의 전 구간에 걸쳐 X 전극을 통해 그라운드 전위가 인가되며,
    상기 리셋 구간동안 Y 전극을 통해, 소정의 제 1전압 이상의 전압이 인가되며 제 2전압의 최대 전압을 갖는 제 1구간 및 상기 소정의 제 1전압 미만의 전압이 인가되며 제 3전압의 최소 전압을 갖는 제 2구간으로 이루어지는 리셋 신호가 인가되고,
    상기 제 1구간 동안에는 정극성의 전압을 가지며, 상기 제 2구간 동안에는 어드레스 전극과 Y 전극간의 강방전 발생을 방지하도록 부극성의 전압을 갖는 제1 보상신호가 상기 어드레스 전극을 통해 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 5항에 있어서,
    상기 제 1구간 동안 어드레스 전극을 통해 인가되는 제1 보상 신호는, 그라운드 전위 이상 상기 제 1전압 이하의 정극성의 전압을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 제 6항에 있어서,
    상기 제 2구간 동안 어드레스 전극을 통해 인가되는 제1 보상 신호는, 상기 제 2구간동안 Y 전극을 통해 인가되는 리셋 신호의 전압 감소율에 비례하여 감소되는 전압을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 7항에 있어서,
    상기 유지방전 구간 동안, Y 전극을 통해 정극성 및 부극성의 전압을 교대로 갖는 유지펄스가 인가되며,
    상기 Y 전극으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극을 플로팅 상태가 되도록 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  9. 제 7항에 있어서,
    상기 유지방전 구간 동안, Y 전극을 통해 정극성 및 부극성의 전압을 교대로 갖는 유지펄스가 인가되며,
    상기 Y 전극으로 정극성의 전압을 갖는 유지펄스가 인가되는 동안, 어드레스 전극을 통해 소정의 정극성의 전압을 갖는 제2 보상신호를 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020050029036A 2005-04-07 2005-04-07 플라즈마 디스플레이 패널의 구동방법 KR100626073B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050029036A KR100626073B1 (ko) 2005-04-07 2005-04-07 플라즈마 디스플레이 패널의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050029036A KR100626073B1 (ko) 2005-04-07 2005-04-07 플라즈마 디스플레이 패널의 구동방법

Publications (1)

Publication Number Publication Date
KR100626073B1 true KR100626073B1 (ko) 2006-09-20

Family

ID=37631862

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050029036A KR100626073B1 (ko) 2005-04-07 2005-04-07 플라즈마 디스플레이 패널의 구동방법

Country Status (1)

Country Link
KR (1) KR100626073B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1936592A2 (en) * 2006-12-19 2008-06-25 LG Electronics Inc. Plasma display apparatus and method of driving the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1936592A2 (en) * 2006-12-19 2008-06-25 LG Electronics Inc. Plasma display apparatus and method of driving the same
EP1936592A3 (en) * 2006-12-19 2009-03-11 LG Electronics Inc. Plasma display apparatus and method of driving the same
US7944408B2 (en) 2006-12-19 2011-05-17 Lg Electronics Inc. Plasma display apparatus and method of driving the same

Similar Documents

Publication Publication Date Title
US7564429B2 (en) Plasma display apparatus and driving method thereof
EP1717786A2 (en) Plasma display apparatus and image processing method thereof
US20060061521A1 (en) Method and apparatus of driving plasma display panel
JP2005301259A (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイパネル
US8031135B2 (en) Plasma display apparatus and driving method thereof
KR100738223B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
US7760160B2 (en) Plasma display apparatus and driving method thereof
KR100626073B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100747169B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 장치의구동 방법
KR100793063B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100570748B1 (ko) 플라즈마 표시패널 및 그의 구동방법
US20080191970A1 (en) Method of driving plasma display apparatus
KR20070048935A (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100705808B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR20070066355A (ko) 플라즈마 디스플레이 장치
KR100578832B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100784516B1 (ko) 플라즈마 디스플레이 장치
KR100603370B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100793089B1 (ko) 플라즈마 디스플레이 장치
KR100683784B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100719579B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100578834B1 (ko) 플라즈마 표시패널 및 그의 구동방법
KR100658343B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100727296B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20050121866A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee