KR100603301B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100603301B1
KR100603301B1 KR1020030075576A KR20030075576A KR100603301B1 KR 100603301 B1 KR100603301 B1 KR 100603301B1 KR 1020030075576 A KR1020030075576 A KR 1020030075576A KR 20030075576 A KR20030075576 A KR 20030075576A KR 100603301 B1 KR100603301 B1 KR 100603301B1
Authority
KR
South Korea
Prior art keywords
electrode
electrodes
light emitting
intermittent
emitting cell
Prior art date
Application number
KR1020030075576A
Other languages
English (en)
Other versions
KR20050040384A (ko
Inventor
안정근
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030075576A priority Critical patent/KR100603301B1/ko
Publication of KR20050040384A publication Critical patent/KR20050040384A/ko
Application granted granted Critical
Publication of KR100603301B1 publication Critical patent/KR100603301B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은, 소비전력이 저감되고 휘도가 향상됨으로써 효율이 향상된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여, 본 발명은:
배면기판; 상기 배면기판의 상측에 서로 평행하게 배치된 복수의 어드레스전극들; 상기 어드레스전극들을 덮고 있는 제1유전층; 상기 제1유전층의 상측에 형성된 격벽에 의하여 한정된 발광셀들; 상기 발광셀 내에 도포된 형광체; 전면기판; 상기 전면기판의 하측에 상기 어드레스전극들과 교차하도록 배치된 복수의 유지전극쌍들; 및 상기 유지전극쌍들을 덮고 있는 제2유전층;을 구비한 플라즈마 디스플레이 패널로서,
상기 유지전극쌍은 X전극 및 Y전극을 구비하고, 상기 X전극 및 Y전극 각각은 일 열의 발광셀들에 걸쳐서 연속적으로 연장된 적어도 하나의 연장전극 및 발광셀마다 배치된 적어도 일 열의 단속전극들을 구비하며, 상기 단속전극은 발광셀마다 배치된 쇼트바에 의하여 상기 연장전극에 전기적으로 연결된 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널 {Plasma display panel}
도 1 은 종래의 플라즈마 디스플레이 패널의 일부를 도시하는 평면도이고,
도 2 는 본 발명의 제1실시예에 따른 플라즈마 디스플레이 패널의 일부를 도시하는 부분절개사시도이고,
도 3 은 도 2 의 A방향에서 본 평면도이고,
도 4a 는 본 발명에 따른 플라즈마 디스플레이 패널의 X전극 및 Y전극의 패턴화되기 전 모습을 도시하는 단면도이고,
도 4b 는 본 발명에 따른 플라즈마 디스플레이 패널의 X전극 및 Y전극이 패턴화된 후의 모습을 도시하는 단면도이고,
도 5 는 본 발명의 제2실시예에 따른 플라즈마 디스플레이 패널의 일부를 도 2 의 A방향으로 본 평면도이고,
도 6 은 본 발명의 제3실시예에 따른 플라즈마 디스플레이 패널의 일부를 도 2 의 A방향으로 본 평면도이고,
도 7 은 본 발명의 제4실시예에 따른 플라즈마 디스플레이 패널의 일부를 도 2 의 A방향으로 본 평면도이다.
* 도면의 주요부분에 대한 부호의 설명 *
10: 배면기판 20: 어드레스전극
30: 제1유전층 40: 격벽
50: 발광셀 60: 전면기판
80: 제2유전층 81: 전극시트
81a: 백색층 81b: 암색층
81c: 레지스트층 X: X전극
X1, X2, X3, X4: 제1X전극, 제2X전극, 제3X전극, 제4X전극
X1', X2', X3': 제1X전극의 단부, 제2X전극의 단부, 제3X전극의 단부
Xsb: X전극의 쇼트바 Y: Y전극
Y1, Y2, Y3, Y4: 제1Y전극, 제2Y전극, 제3Y전극, 제4Y전극
Y1', Y2', Y3': 제1Y전극의 단부, 제2Y전극의 단부, 제3Y전극의 단부
Ysb: Y전극의 쇼트바
W1: 제1X전극과 제1Y전극의 폭 W2: 제2X전극과 제2Y전극의 폭
W3: 제3X전극과 제3Y전극의 폭 W4: 제4X전극과 제4Y전극의 폭
L1: 단속전극의 길이
L2: 단속전극의 단부와 격벽 간의 거리
L3: 발광셀의 폭
G1: 제1X전극과 제2X전극 간의 간격 및 제1Y전극과 제2Y전극 간의 간격
G2: 제2X전극과 제3X전극 간의 간격 및 제2Y전극과 제3Y전극 간의 간격
G3: 제3X전극과 제4X전극 간의 간격 및 제3Y전극과 제4Y전극 간의 간격
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 소비전력이 저감되고 효율이 향상됨으로써 효율이 향상된 플라즈마 디스플레이 패널에 관한 것이다.
도 1 에는 일본 특허공개공보 2002-150945호에 개시된 종래의 플라즈마 디스플레이 패널의 평면도가 도시되어 있다. 상기 플라즈마 디스플레이 패널의 유지방전전극들(X, Y)은 투명한 도전성 재료인 ITO로 형성된 ITO층을 구비하지 않고, 단지 불투명한 도전성 재료인 금속으로 형성된 부전극들만을 구비한다.
상기 플라즈마 디스플레이 패널의 일 화소는 각각 적색, 녹색, 청색의 빛을 발산하는 세 개의 부화소들(50r, 50g, 50b)을 구비하며, 상기 부화소들은 격벽(40)에 의하여 구획되어 있다. 이 부화소들의 상측에는 X전극(X)과 Y전극(Y)이 연장되어 있고, 상기 X전극은 네 개의 부전극들(X1, X2, X3, 및 X4)을 구비하고, 상기 Y전극은 네 개의 부전극들(Y1, Y2, Y3, 및 Y4)을 구비한다. 상기 세 개의 부화소들 중 특히 발광휘도가 낮은 부화소(50g)에 배치된 X전극 및 Y전극의 부전극들은 각각 쇼트바(Xsb, Ysb)에 의하여 연결된다. 상기 쇼트바는 X전극과 Y전극 간의 방전시 최내측(부전극(X1)과 부전극(Y1) 사이)에서 먼저 발생하는 방전이 부화소의 외측으로 확산되는 것을 원활하게 한다.
그러나 상기와 같은 구조를 갖는 플라즈마 디스플레이 패널에 있어서는, 격벽 위에 배치된 부전극들(X1, X2, X3, X4, Y1, Y2, Y3, 및 Y4)의 부분(D1)에서도 전력이 소비되는바, 이 전력은 방전에 기여하지 않으므로 불필요하게 낭비된다는 문제가 있다.
또한 상기와 같은 구조를 갖는 플라즈마 디스플레이 패널에 있어서는, 격벽 에 인접하여 배치된 부전극들(X1, X2, X3, X4, Y1, Y2, Y3, 및 Y4)의 부분(D2)이 부화소에서 방출되는 빛을 차폐하는바, 이로 인하여 플라즈마 디스플레이 패널의 휘도가 저하된다는 문제가 있다. 특히 상기 부분(D2)의 하측에서 발산되는 빛의 광량이 많다는 점을 고려하면, 이러한 문제점은 상당한 휘도의 손실을 초래한다.
본 발명은 상기와 같은 문제점을 해결하여, 소비전력이 저감되고 휘도가 향상됨으로써 효율이 향상된 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여, 본 발명은:
배면기판;
상기 배면기판의 상측에 서로 평행하게 배치된 복수의 어드레스전극들;
상기 어드레스전극들을 덮고 있는 제1유전층;
상기 제1유전층의 상측에 형성된 격벽에 의하여 한정된 발광셀들;
상기 발광셀 내에 도포된 형광체;
전면기판;
상기 전면기판의 하측에 상기 어드레스전극들과 교차하도록 배치된 복수의 유지전극쌍들; 및
상기 유지전극쌍들을 덮고 있는 제2유전층;을 구비한 플라즈마 디스플레이 패널로서,
상기 유지전극쌍은 X전극 및 Y전극을 구비하고, 상기 X전극 및 Y전극 각각은 일 열의 발광셀들에 걸쳐서 연속적으로 연장된 적어도 하나의 연장전극 및 발광셀마다 배치된 적어도 일 열의 단속전극들을 구비하며, 상기 단속전극은 발광셀마다 배치된 쇼트바에 의하여 상기 연장전극에 전기적으로 연결된 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
상기 X전극과 Y전극은 전극시트를 패턴화함으로써 형성되는 것이 바람직하고, 상기 전면기판에 인접한 암색층과 그 위에 형성된 백색층을 구비하는 것이 바람직하며, 적어도 상기 백색층은 은으로 형성되는 것이 바람직하다.
상기 연장전극과 단속전극의 폭은 30㎛ 내지 60㎛인 것이 바람직하고, 더 바람직하게는 40㎛ 내지 50㎛ 이다.
상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 첫 번째 및 두 번째에 배치된 전극들 간의 간격은 발광셀의 중심으로부터 두 번째 및 세 번째에 배치된 전극들 간의 간격보다 대략 10% 정도 큰 것이 바람직하다.
상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 첫 번째 및 두 번째에 배치된 전극들 간의 간격은 100㎛ 내지 110㎛ 이고, 상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 두 번째 및 세 번째에 배치된 전극들 간의 간격은 90㎛ 내지 100㎛ 인 것이 바람직하다.
상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 이격된 것이 바람직하며, 상기 단속전극의 길이는 상기 발광셀의 폭의 10% 내지 90% 인 것이 바람직하다.
상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 상기 발광셀의 폭의 1/6 만큼 이격되어 있는 것이 바람직하고, 상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 30㎛ 만큼 이격되어 있는 것이 바람직하다.
상기 연장전극은 발광셀의 중심으로부터 가장 먼 곳에 배치된 것이 바람직하고, 상기 X전극과 Y전극 각각은 적어도 하나의 연장전극과 적어도 두 열의 단속전극들을 구비할 수 있다.
이어서, 첨부된 도 2 내지 도 4b 를 참조하여 본 발명의 제1실시예에 따른 플라즈마 디스플레이 패널에 대하여 상세히 설명한다.
본 실시예에 따른 플라즈마 디스플레이 패널은 배면기판(10), 상기 배면기판의 상측에 서로 평행하게 배치된 복수의 어드레스전극(20)들, 상기 어드레스전극들을 덮고 있는 제1유전층(30), 상기 제1유전층의 상측에 형성된 격벽(40)에 의하여 한정된 발광셀(50)들, 상기 발광셀 내에 도포된 적색발광 형광체(R)와 녹색발광 형광체(G)와 청색발광 형광체(B), 상기 배면기판과 대향하도록 배치된 전면기판(60), 상기 전면기판의 하측에 상기 어드레스전극들과 교차하도록 배치된 복수의 유지전극쌍(82)들, 상기 유지전극쌍들을 덮고 있는 제2유전층(80)을 구비한다. 상기 제2유전층 하측에는 MgO 로 형성된 보호층(90)이 형성되는 것이 바람직하다.
상기 배면기판(10)은 어드레스전극(20)들, 제1유전층(30) 등을 지지하는 기능을 하며, 통상적으로는 유리를 주재료로하여 형성된다.
상기 어드레스전극(20)들은 상기 유지전극쌍의 주방전을 보다 용이하게 하기 위한 어드레스방전을 일으키기 위한 것으로서, 보다 구체적으로는 주방전이 일어나기 위한 전압을 낮추는 역할을 한다. 상기 어드레스방전은 Y전극(Y)과 어드레스전극(20) 간에 일어나는 방전으로서, 어드레스방전이 종료되면 Y전극 측에 양이온이 축적되고 X전극 측에 전자가 축적되며, 이로써 Y전극과 X전극 간의 주방전이 보다 용이하게 된다.
상기 제1유전층(30)은 방전시 양이온 또는 전자가 어드레스전극(20)에 충돌하여 어드레스전극을 손상시키는 것을 방지하고, 그 표면 상으로 전하를 유도할 수 있는 유전체로서 형성되는데, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.
상기 격벽(40)은 각 형광체들(R, G, B)이 도포되는 영역을 구획하고 발광셀(50)들 간에 오방전이 일어나는 것을 방지하는 기능을 한다. 도 2 에는 격벽(40)이 매트릭스(matrix) 형상으로 형성된 것으로 도시되었으나, 이에 한정되는 것은 아니고, 스트라이프(stripe), 벌집 형상, 그 밖의 다른 다각형 형상으로 형성될 수도 있다.
상기 발광셀(50)은 화상을 구현하기 위한 최소의 구동단위인 1개의 화소를 구성하는 3개의 부화소 중의 일 부화소을 의미하는 것으로서, 상기 격벽이 매트릭스 형상 또는 벌집 형상과 같은 밀폐된 형상으로 형성된 경우에는 격벽에 의하여 한정되는 공간을 의미하고, 상기 격벽이 스트라이프 형상으로 형성된 경우에는 두 개의 인접한 격벽들 및 주방전이 일어나는 X전극과 Y전극에 의하여 한정되는 공간을 의미한다. 이 발광셀(50)의 내면, 보다 구체적으로는 격벽의 내측면과 제1유전층(30)의 상면에는 각각 적, 녹, 청색의 가시광을 방출할 수 있는 형광체들(R, G, B) 중의 일 형광체가 도포되어 있다. 상기 발광셀 내부는 방전가스(주로 Ne-Xe 혼합가스)로 충전되어 있다.
상기 전면기판(60)은 유리를 주재료로 한 투명한 재료로 형성되는 것이 일반적이다. 상기 유지전극쌍이라 함은 주방전을 일으키기 위하여 전면기판(60)에 형성된 한 쌍의 X전극(X)과 Y전극(Y)을 의미하고, 상기 전면기판에는 이러한 유지전극쌍이 발광셀(50)의 간격과 동일한 간격으로 평행하게 배열되어 있다.
상기 제2유전층(80)은 주방전시 인접한 X전극과 Y전극이 직접 통전되는 것을 방지하고, 발광셀 내의 양이온 또는 전자가 X전극(X) 및 Y전극(Y)에 직접 충돌하여 이들을 손상시키는 것을 방지하며, 그 표면으로 전하를 유도하여 벽전하를 축적할 수 있고, 또한 광투과성이 좋은 유전체로서 형성되는데, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.
상기 보호층(90)은 방전시 양이온과 전자가 제2유전층(80)에 충돌하여 제2유전층이 손상되는 것을 방지하고, 광투과성이 좋으며, 방전시 2차전자를 많이 방출하는 재료로서 형성되는 것이 바람직한 바, 통상적으로는 MgO 가 사용된다. 다만 이 보호층은 없을 수도 있는바, 예를 들면 상기 제2유전층(80) 자체가 MgO 로 형성 되는 경우가 그 일 예라고 할 수 있다.
도 3을 참조하여 상기 X전극(X) 및 Y(Y)전극에 관하여 보다 상세하게 설명한다. 도 3 에 도시된 바와 같이 X전극은 일 열의 발광셀들(도 3 에 도시된 가로방향으로 배치된 발광셀들)에 걸쳐서 연속적으로 연장된 하나의 연장전극(X4) 및 상기 발광셀마다 배치된 세 열의 단속전극들(X1, X2, 및 X3)을 구비하고, 상기 단속전극들은 발광셀마다 배치된 쇼트바(Xsb)에 의하여 상기 연장전극에 전기적으로 연결된다. 상기 연장전극(X4), 단속전극들(X1, X2, 및 X3), 및 쇼트바(Xsb)는 일체로 형성되는 것이 바람직하다. 또한 Y전극은 일 열의 발광셀들(도 3 에 도시된 가로방향으로 배치된 발광셀들)에 걸쳐서 연속적으로 연장된 하나의 연장전극(Y4) 및 상기 발광셀마다 배치된 세 열의 단속전극들(Y1, Y2, 및 Y3)을 구비하고, 상기 단속전극들은 발광셀마다 배치된 쇼트바(Ysb)에 의하여 상기 연장전극에 전기적으로 연결된다. 상기 연장전극(Y4), 단속전극들(Y1, Y2, 및 Y3), 및 쇼트바(Ysb)는 일체로 형성되는 것이 바람직하다. 상기 단속전극들(X1, X2, X3, Y1, Y2, 및 Y3)은 격벽(40)위에 배치되지 않으므로, 종래와 같이 격벽 위에 배치된 전극에 의한 불필요한 전력의 소비가 저감된다.
본 실시예에 있어서는, 전극이 격벽의 상측에 배치될 뿐만 아니라, 단속전극들의 단부들(X1', X2', X3', Y1', Y2', 및 Y3')이 격벽(40)으로부터 수평방향으로 이격되어 있다. 이와 같은 구성으로 인하여 높은 휘도의 빛을 발산하는 격벽에 인접한 형광체를 가리지 않게 되고, 따라서 플라즈마 디스플레이 패널의 휘도가 향상된다. 본 실시예에 있어서는 상기 연장전극들(X4, Y4)이 발광셀의 중심으로부터 가장 먼 곳에 배치되는데, 이는 발광휘도가 높은 발광셀의 중간부를 가능한 적게 차폐하기 위한 것이다.
상기 단속전극들의 길이(L1)는 발광셀 내의 방전을 충분하게 일으키면서도 단속전극에 의하여 차폐되는 면적을 극소화시키는 길이로 정해져야 하는바, 그 길이(L1)는 발광셀의 폭(L3)의 10% 내지 90% 로 정해지며, 더 바람직하게는 단속전극들의 양 단부가 격벽(40)으로부터 수평방향으로 상기 발광셀의 폭(L3)의 1/6 만큼 이격되는 것이 바람직하다. 또한 상기 단속전극의 길이(L1)를 정함에 있어서는 격벽(40)에 인접한 발광휘도가 높은 부분의 폭을 고려해야 하는바, 상기 발광휘도가 높은 부분은 격벽으로부터 수평방향으로 30㎛ 정도의 폭(L2)을 가지므로, 상기 단속전극들의 양 단부는 상기 격벽으로부터 수평방향으로 30㎛ 만큼 이격되는 것이 바람직하다.
상기 연장전극(X4, Y4)과 단속전극들(X1, X2, X3, Y1, Y2, 및 Y3)의 폭(W1, W2, W3, 및 W4)은 발광셀 내의 방전을 충분하게 일으키면서도 연장전극과 단속전극에 의하여 차폐되는 면적을 극소화시키는 폭으로 정해져야 하는바, 상기 폭은 30㎛ 내지 60㎛ 으로 정해지는 것이 바람직하고, 더 바람직하게는 40㎛ 내지 50㎛ 로 정해진다.
나아가 상기 단속전극들 간의 간격(G1, G2) 및 단속전극과 연장전극 간의 간격(G3)도 방전에 의한 발광을 극대화시키도록 정해져야 한다. X전극과 Y전극 간의 방전은 발광셀의 중심에 배치된 단속전극들(X1, Y1) 간에서 발생하여 발광셀의 외측으로 연장되고, 따라서 상기 방전의 세기는 발광셀의 중심에서 강하다는 점을 고 려하면, 가능한 발광셀의 중심에서는 차폐되는 면적이 적어야 한다. 이와 같은 점을 고려하면, X전극의 첫 번째 및 두 번째 전극들(X1, X2) 간의 간격(G1)과 Y전극의 첫 번째 및 두 번째 전극들(Y1, Y2) 간의 간격(G1)은 다른 간격(G2, G3)보다 대략 10%정도 크게 정해지는 것이 바람직하다. 예를 들어 상기 간격(G1)은 100㎛ 내지 110㎛ 로 정해지고, 상기 간격(G2, G3)은 90㎛ 내지 100㎛ 로 정해진다.
도 4a 및 도 4b 를 참조하여 상기 X전극과 Y전극을 도 3 에 도시된 패턴으로 형성하는 방법에 관하여 설명한다. 먼저 암색층(81a), 백색층(81b), 및 레지스트층(81c)을 구비한 전극시트(81)를 전면기판(80)의 하측에 라미네이팅한다(도 4a). 그 후 노광, 현상, 소성 등의 공정을 거쳐서 소정의 패턴을 가진 X전극과 Y전극을 형성한다. 이와 같이 형성된 X전극과 Y전극은 도 4b 에 도시된 것과 같은 단면을 가진다. 상기 암색층(81a)은 외광반사에 의한 플라즈마 디스플레이 패널의 콘트라스트 저하를 저감시키기 위한 것이며, 상기 백색층(81b)은 발광셀에서 발산되는 빛이 전극에 의하여 흡수됨으로써 휘도가 저하되는 것을 저감시키기 위한 것이다. 상기 백색층은 도전성과 광반사성이 좋은 은으로 형성되는 것이 바람직하다.
상기와 같은 구성을 갖는 플라즈마 디스플레이 패널에 있어서는, 어드레스전극(20)과 Y전극(Y) 간에 어드레스전압(Va)이 인가됨으로써 어드레스방전이 일어나고, 이 어드레스방전의 결과로 제1유전층(20)의 상측과 제2유전층(80)의 하측에 벽전하(wall charge)가 축적됨으로써 주방전이 일어날 발광셀이 선택된다. 그 후 상기 선택된 발광셀의 Y전극(Y)과 X전극(X) 사이에 유지방전전압(Vs)이 인가되면, Y 전극 상에 쌓여 있던 양이온들과 X전극 상에 쌓여 있던 전자들이 충돌하여 주방전을 일으키고, 이 주방전 시에 여기된 방전가스의 에너지 준위가 낮아지면서 자외선이 방출된다. 그리고 이 자외선이 발광셀 내에 도포된 형광체(R, G, B)를 여기시키는데, 이 여기된 형광체의 에너지준위가 낮아지면서 가시광이 방출되며, 이 방출된 가시광이 화상을 구성하게 된다.
도 5 를 참조하되 제1실시예와 상이한 사항을 중심으로 본 발명의 제2실시예에 따른 플라즈마 디스플레이 패널에 대하여 설명한다. 본 실시예가 제1실시예와 상이한 점은, 방전셀의 중심으로부터 3번째에 배치된 부전극들(X3, Y3)이 연장전극이고, 그 외의 부전극들(X1, X2, X4, Y1, Y2, 및 Y4)이 단속전극이라는 것이다. 본 실시예는 제1실시예에 비하여 X전극과 Y전극 간의 방전이 보다 빠르게 발생된다는 장점이 있다.
제1실시예 및 제2실시예에서는 방전셀의 중심으로부터 가장 먼 부전극들(X4, Y4) 또는 방전셀의 중심으로부터 가장 먼 부전극보다 한 단계 앞에 있는 부전극들(X3, Y3)이 연장전극인 것으로 하였으나, 방전셀의 중심에 가장 가까운 부전극들(X1, Y1) 또는 방전셀의 중심에 가장 가까운 부전극보다 한 단계 뒤에 있는 부전극들(X2, Y2)이 연장전극이고 다른 부전극들이 단속전극일 수도 있다.
도 6 을 참조하되 제1실시예와 상이한 사항을 중심으로 본 발명의 제3실시예에 따른 플라즈마 디스플레이 패널에 대하여 설명한다. 본 실시예가 제1실시예와 상이한 점은, X전극의 부전극들(X1, X2, X3, 및 X4) 중 둘 이상의 부전극들이 연장전극이고 또한 Y전극의 부전극들(Y1, Y2, Y3, 및 Y4) 중 둘 이상의 부전극들이 연 장전극이라는 것이다. 도 6 에는 방전셀의 중심으로부터 첫 번째, 세 번째, 및 네 번째 부전극들이 연장전극인 것으로 도시되었으나 이에 한정되는 것은 아니고, X전극의 부전극들 중 둘 이상의 부전극들이 연장전극이고 Y전극의 부전극들 중 둘 이상의 부전극들이 연장전극이라면 본 실시예에 해당한다.
도 7 을 참조하되 제1실시예와 상이한 사항을 중심으로 본 발명의 제4실시예에 따른 플라즈마 디스플레이 패널에 대하여 설명한다. 본 실시예가 제1실시예와 상이한 점은, X전극과 Y전극 각각의 부전극들이 3개씩이라는 것이다. 본 실시예는 본 발명의 기술적 사상이 X전극의 부전극들의 수와 Y전극의 부전극들의 수가 3개 이상이면 된다는 것을 보이기 위한 것이다. 즉 상기 제1실시예, 제2실시예, 및 제3실시예는 상기 X전극과 Y전극의 부전극들의 개수가 3개인 경우에도 적용되는 것이다. 나아가 제1실시예, 제2실시예, 및 제3실시예는 상기 X전극과 Y전극의 부전극들의 개수가 5개 이상인 경우에도 적용된다.
본 발명에 의하여 소비전력이 저감되고 휘도가 향상됨으로써 효율이 향상된 플라즈마 디스플레이 패널이 제공된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (14)

  1. 배면기판;
    상기 배면기판의 상측에 서로 평행하게 배치된 복수의 어드레스전극들;
    상기 어드레스전극들을 덮고 있는 제1유전층;
    상기 제1유전층의 상측에 형성된 격벽에 의하여 한정된 발광셀들;
    상기 발광셀 내에 도포된 형광체;
    전면기판;
    상기 전면기판의 하측에 상기 어드레스전극들과 교차하도록 배치된 복수의 유지전극쌍들; 및
    상기 유지전극쌍들을 덮고 있는 제2유전층;을 구비한 플라즈마 디스플레이 패널에 있어서,
    상기 유지전극쌍은 X전극 및 Y전극을 구비하고, 상기 X전극 및 Y전극 각각은 일 열의 발광셀들에 걸쳐서 연속적으로 연장된 적어도 하나의 연장전극 및 발광셀마다 배치된 적어도 일 열의 단속전극들을 구비하며, 상기 단속전극은 발광셀마다 배치된 쇼트바에 의하여 상기 연장전극에 전기적으로 연결되며, 상기 X전극과 Y전극은 상기 전면기판에 암색층, 백색층 및 레지스트층의 전극시트를 라미네이팅한 후 패턴화함으로써 일체로 형성되며, 상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 이격되는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 삭제
  4. 제1 항에 있어서,
    적어도 상기 백색층은 은으로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 연장전극과 단속전극의 폭은 30㎛ 내지 60㎛ 인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 연장전극과 단속전극의 폭은 40㎛ 내지 50㎛ 인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 첫 번째 및 두 번째에 배치된 전극들 간의 간격은 발광셀의 중심으로부터 두 번째 및 세 번째에 배치된 전극들 간의 간격보다 대략 10% 정도 큰 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 첫 번째 및 두 번째에 배치된 전극들 간의 간격은 100㎛ 내지 110㎛ 이고, 상기 X전극과 Y전극 각각의 연장전극과 단속전극 중 발광셀의 중심으로부터 두 번째 및 세 번째에 배치된 전극들 간의 간격은 90㎛ 내지 100㎛ 인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 삭제
  10. 제1 항에 있어서,
    상기 단속전극의 길이는 상기 발광셀의 폭의 10% 내지 90% 인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제1 항에 있어서,
    상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 상기 발광셀의 폭의 1/6 만큼 이격되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제1 항에 있어서,
    상기 단속전극의 양 단부는 상기 격벽으로부터 수평방향으로 30㎛ 만큼 이격되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 1 항에 있어서,
    상기 연장전극은 발광셀의 중심으로부터 가장 먼 곳에 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제 1 항에 있어서,
    상기 X전극과 Y전극 각각은 적어도 하나의 연장전극과 적어도 두 열의 단속전극들을 구비한 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020030075576A 2003-10-28 2003-10-28 플라즈마 디스플레이 패널 KR100603301B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030075576A KR100603301B1 (ko) 2003-10-28 2003-10-28 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030075576A KR100603301B1 (ko) 2003-10-28 2003-10-28 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050040384A KR20050040384A (ko) 2005-05-03
KR100603301B1 true KR100603301B1 (ko) 2006-07-20

Family

ID=37242215

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030075576A KR100603301B1 (ko) 2003-10-28 2003-10-28 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100603301B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100649226B1 (ko) * 2004-11-09 2006-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20050040384A (ko) 2005-05-03

Similar Documents

Publication Publication Date Title
KR100515362B1 (ko) 플라즈마 디스플레이 패널
KR100589369B1 (ko) 플라즈마 디스플레이 패널
KR100581891B1 (ko) 플라즈마 디스플레이 패널
KR100603301B1 (ko) 플라즈마 디스플레이 패널
KR100719552B1 (ko) 플라즈마 디스플레이 패널
KR100592252B1 (ko) 플라즈마 디스플레이 패널
KR100573158B1 (ko) 플라즈마 디스플레이 패널
KR100719593B1 (ko) 플라즈마 디스플레이 패널
JP2006253133A (ja) プラズマディスプレイパネル
KR100647618B1 (ko) 플라즈마 디스플레이 패널
KR100730112B1 (ko) 플라즈마 디스플레이 패널
KR100751362B1 (ko) 플라즈마 디스플레이 패널
KR100927615B1 (ko) 플라즈마 디스플레이 패널
KR100719595B1 (ko) 플라즈마 디스플레이 패널
KR100777730B1 (ko) 플라즈마 디스플레이 패널
KR100502915B1 (ko) 플라즈마 디스플레이 패널
KR100581930B1 (ko) 플라즈마 디스플레이 패널
KR100550990B1 (ko) 플라즈마 디스플레이 패널
KR100592299B1 (ko) 플라즈마 디스플레이 패널
KR100592283B1 (ko) 플라즈마 디스플레이 패널
KR100719592B1 (ko) 플라즈마 디스플레이 패널
KR100615238B1 (ko) 플라즈마 디스플레이 패널
KR100795676B1 (ko) 플라즈마 표시 패널 및 그 제조방법
KR100696474B1 (ko) 플라즈마 디스플레이 패널
KR100647669B1 (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120625

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee