KR100719592B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100719592B1
KR100719592B1 KR1020050135854A KR20050135854A KR100719592B1 KR 100719592 B1 KR100719592 B1 KR 100719592B1 KR 1020050135854 A KR1020050135854 A KR 1020050135854A KR 20050135854 A KR20050135854 A KR 20050135854A KR 100719592 B1 KR100719592 B1 KR 100719592B1
Authority
KR
South Korea
Prior art keywords
electrode
sub
disposed
discharge
electrodes
Prior art date
Application number
KR1020050135854A
Other languages
English (en)
Inventor
박정태
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050135854A priority Critical patent/KR100719592B1/ko
Application granted granted Critical
Publication of KR100719592B1 publication Critical patent/KR100719592B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means

Abstract

플라즈마 디스플레이 패널을 개시한다. 본 발명은 전면 기판과, 전면 기판과 대향되게 배치된 배면 기판과, 전면 기판과 배면 기판 사이에 대향되게 배치된 X 전극과, Y 전극을 가지는 유지 방전 전극쌍과, 유지 방전 전극쌍과 교차하는 방향으로 배치된 어드레스 전극과, 유지 방전 전극과, 어드레스 전극을 각각 매립하는 유전체층과, 전면 기판과 배면 기판 사이에 설치되어서, 방전 셀을 한정하는 격벽과, 방전 셀내에 형성된 적,녹,청색의 형광체층을 포함하고, X 전극은 복수의 X 서브 전극으로 이루어지고, Y 전극은 복수의 Y 서브 전극으로 이루어지고, X 서브 전극중 적어도 어느 하나와, Y 서브 전극중 적어도 어느 하나는 방전 셀 사이의 비방전 영역에 배치된 블랙 스트라이프층과 중첩된 것으로서, 방전 영역에는 도전성의 방전 전극이 배치되고, 비방전 영역에는 비도전성의 흑색층이 배치됨으로써, 패널의 흑색화에 기여하게 되고, 이에 따라, 패널의 휘도가 향상된다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래의 플라즈마 디스플레이 패널을 일부 절제하여 도시한 분리 사시도,
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 일부 절제하여 도시한 분리 사시도,
도 3은 도 2의 Ⅰ-Ⅰ선을 따라 절개도시한 결합 단면도,
도 4는 도 2의 플라즈마 디스플레이 패널을 도시한 평면도.
< 도면의 주요부분에 대한 부호의 설명 >
200...플라즈마 디스플레이 패널
211...전면 기판 212...X 전극
213...Y 전극 214...전면 유전체층
218...블랙 스트라이프층 219...유지 방전 전극
261...배면 기판 262...배면 기판
263...배면 유전체층 264...격벽
265...형광체층
본 발명은 방전 전극의 구조를 개선하여서 패널의 휘도와 콘트라스트를 향상시킨 플라즈마 디스플레이 패널에 관한 것이다.
통상적으로, 플라즈마 디스플레이 패널은 복수의 방전 전극이 배치된 두 기판 사이에 방전 가스를 주입하여 방전시키고, 이로 인하여 발생되는 자외선에 의하여 형광체층의 형광 물질을 여기시켜서 소망하는 숫자, 문자, 또는 그래픽을 구현하는 평판 표시 장치(flat display device)를 말한다.
도 1을 참조하면, 종래의 플라즈마 디스플레이 패널(100)은 전면 기판(111)과, 상기 전면 기판(111)과 대향되게 배치된 배면 기판(161)을 포함한다.
상기 전면 기판(111)의 내면에는 한 쌍의 유지 방전 전극쌍인 X 전극(112)과, Y 전극(113)과, 상기 X 전극(112) 및 Y 전극(113)을 매립하는 전면 유전체층(114)과, 상기 전면 유전체층(114)의 표면에 형성된 보호막층(115)을 포함하고 있다.
상기 배면 기판(161)에는 유지 방전 전극쌍과 교차하는 방향으로 배치된 어드레스 전극(162)과, 상기 어드레스 전극(162)을 매립하는 배면 유전체층(163)을 포함하고 있다.
상기 X 전극(112)은 제 1 투명 전극(112a)과, 상기 제 1 투명 전극(112a)의 일 가장자리를 따라 형성된 제 1 버스 전극(112b)으로 이루어지고, 상기 Y 전극(113)은 제 2 투명 전극(113a)과, 상기 제 2 투명 전극(113a)의 일 가장자리를 따라 형성된 제 2 버스 전극(113b)으로 이루어져 있다.
이때, 상기 제 1 투명 전극(112a)과, 제 2 투명 전극(113a)은 ITO막과 같은 투명한 도전막으로 이루어지고, 상기 제 1 버스 전극(112b)과, 제 2 버스 전극(113b)은 상기 제 1 투명 전극(112a) 및 제 2 투명 전극(113a)의 라인 저항을 보상하기 위하여 도전성이 우수한 금속재로 이루어진다.
한편, 전면 기판(111)과, 배면 기판(161) 사이에는 방전 셀을 한정하는 격벽(164)이 배치되고, 상기 격벽(164)의 내측으로 적,녹,청색의 형광체층(165)이 도포되어 있다.
상기와 같은 구조를 가지는 종래의 플라즈마 디스플레이 패널(100)은 Y 전극 (113)과 어드레스 전극(162)에 각각 전기적 신호를 인가하여서 교차하는 지점의 방전 셀을 선택하고, X 전극(112)과 Y 전극(113)에 교대로 전기적 신호를 인가하여서 전면 기판(111)의 표면으로부터 면 방전을 일으켜 자외선을 발생시켜서, 선택된 방전 셀내에 코팅된 적,녹,청색의 형광체층(165)으로부터 가시광이 방출되어서 정지 화상 또는 동 영상을 구현할 수가 있다.
그런데, 종래의 플라즈마 디스플레이 패널(100)에 있어서, 형광체층(165)으로부터 방출되는 빛이 전면 기판(111)으로 진행하는 것을 방해하지 않기 위하여, 제 1 투명 전극(112a)과, 제 2 투명 전극(113a)은 ITO막과 같은 투명 도전막으로 이루어지게 되는데, 이러한 투명 도전막은 일반적으로 저항이 크고, 그 길이 방향으로의 전압 강하가 커서 구동 전력이 많이 소비되고, 응답 속도가 지연된다.
이에 따라, 전기 전도성이 우수한 불투명한 금속재로 이루어진 제 1 버스 전극(112b)과, 제 2 버스 전극(113b)을 상기 제 1 투명 전극(112a)과, 제 2 투명 전 극(113a)와 일부 중첩시켜서 형성시키게 된다.
종래의 경우에는 전면 기판(111)상에 제 1 및 제 2 투명 전극(112a)(113a)과, 제 1 및 제 2 버스 전극(112b)(113b)을 각각 형성시켜야 하므로, 비교적 고가인 제 1 및 제 2 투명 전극(112a)(113a)으로 인하여 제조 원가가 상승하고, 제 1 및 제 2 투명 전극(112a)(113a)과, 제 1 및 제 2 버스 전극(112b)(113b)을 각각 형성하여야 하므로, 제조 공정이 복잡하고, 제조 시간이 증대된다. 이에 따라, 최근에는 기판상에 투명 전극을 없애고, 버스 전극만 선택적으로 패턴화시키는 구조에 대한 연구가 연구개발중이다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 투명 도전막을 사용하지 않고, 금속 도전막만을 이용하여서 전극 패턴을 형성하여서, 패널의 휘도와 콘트라스트를 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일 측면에 따른 플라즈마 디스플레이 패널은,
전면 기판과,
상기 전면 기판과 대향되게 배치된 배면 기판과,
상기 전면 기판과 배면 기판 사이에 대향되게 배치된 X 전극과, Y 전극을 가지는 유지 방전 전극쌍과
상기 유지 방전 전극쌍과 교차하는 방향으로 배치된 어드레스 전극과,
상기 유지 방전 전극과, 어드레스 전극을 각각 매립하는 유전체층과,
상기 전면 기판과 배면 기판 사이에 설치되어서, 방전 셀을 한정하는 격벽과,
상기 방전 셀내에 형성된 적,녹,청색의 형광체층을 포함하고,
상기 X 전극은 복수의 X 서브 전극으로 이루어지고, 상기 Y 전극은 복수의 Y 서브 전극으로 이루어지고, 상기 X 서브 전극중 적어도 어느 하나와, Y 서브 전극중 적어도 어느 하나는 방전 셀 사이의 비방전 영역에 배치된 블랙 스트라이프층과 중첩된 것을 포함한다.
또한, 상기 X 서브 전극은 패널의 일방향을 따라 소정 간격 이격되게 배치되어서 제 1 브리지 전극에 의하여 전기적으로 연결되고, 상기 Y 서브 전극은 상기 X 서브 전극과 동일한 방향을 따라 소정 간격 이격되게 배치되어서 제 2 브리지 전극에 의하여 전기적으로 연결된 것을 특징으로 한다.
게다가, 상기 제 1 브리지 전극은 복수의 X 서브 전극과 교차하는 방향으로 배치되고, 상기 제 2 브리지 전극은 복수의 Y 서브 전극과 교차하는 방향으로 배치되고, 상기 제 1 브리지 전극과, 제 2 브리지 전극은 패널의 타방향을 따라 방전 셀의 중앙을 가로질러 배치된 것을 특징으로 한다.
더욱이, 방전 셀의 중심으로부터 바깥쪽으로 배치된 X 서브 전극과, Y 서브 전극은 비방전 영역에 각각 배치된 것을 특징으로 한다.
나아가, 상기 블랙 스트라이프층은 상기 X 서브 전극과 Y 서브 전극과 나란 한 방향을 따라서 격벽상에 배치된 것을 특징으로 한다.
아울러, 상기 블랙 스트라이프층은 전면 기판의 표면상에 형성되고, 비방전 영역에 배치된 X 서브 전극과, Y 서브 전극은 상기 블랙 스트라이프층의 표면에 각각 중첩된 것을 특징으로 한다.
또한, 상기 X 서브 전극과, Y 서브 전극은 도전성 금속재나, 도전성 세라믹재로 이루어진 것을 특징으로 한다.
또한, 상기 블랙 스트라이프층은 절연층인 특징으로 한다.
본 발명의 다른 측면에 따른 플라즈마 디스플레이 패널은,
전면 기판과,
상기 전면 기판과 대향되게 배치된 배면 기판과,
상기 전면 기판과 배면 기판 사이에 배치된 복수의 방전 전극쌍과,
상기 전면 기판과 배면 기판 사이에 설치되어서, 방전 셀을 한정하는 격벽을 포함하고,
상기 방전 전극쌍은 각각 복수의 서브 전극들로 이루어지고, 각 서브 전극들중 적어도 하나 이상의 전극은 인접한 방전 셀간의 비방전 영역에 배치된 블랙 스트라이프층과 각각 중첩된 것을 특징으로 한다.
또한, 각각의 서브 전극은 패널의 일방향으로 연장되고, 각각의 서브 전극 사이에 배치된 브리지 전극에 의하여 각 서브 전극별로 전기적으로 연결된 것을 특징으로 한다.
게다가, 상기 블랙 스트라프층은 전면 기판의 표면에 형성되고, 방전 셀의 바깥쪽으로 배치된 서브 전극과 중첩된 것을 특징으로 한다.
이하에서 첨부된 도면을 참조하면서, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 상세하게 설명하고자 한다.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(200)을 일부 절제하여 도시한 사시도이며, 도 3은 도 2의 Ⅰ-Ⅰ선을 따라서 절개 도시한 단면도이고, 도 4는 도 2의 평면도이다.
도 2 내지 도 4를 참조하면, 상기 플라즈마 디스플레이 패널(200)은 전면 기판(211)과, 이와 대향되게 배치된 배면 기판(261)을 포함하고 있다. 상기 전면 기판(211)과 배면 기판(261)은 대향되는 면의 가장자리를 따라서 프릿트 글래스(frit glass)와 같은 실런트(sealant)가 도포되어서, 열 융착에 의하여 이들 사이의 내부 공간을 밀폐시키고 있다.
상기 전면 기판(211)의 내표면에는 한 쌍의 유지 방전 전극(219)이 배치되어 있다. 상기 유지 방전 전극쌍(219)은 패널(200)의 X 방향과 나란한 방향으로 배치된 X 전극(212)과, 각각의 방전 셀내에서 상기 X 전극(212)과 대향되게 배치된 Y 전극(213)을 포함하고 있다. 상기 Y 전극(213)은 X 전극(212)과 동일한 방향으로 위치하고 있으며, 서로 대칭적인 형상을 가지고 있다. 이러한 X 전극(212)과, Y 전극(213)은 패널(200)의 Y 방향을 따라서 교대로 배치되어 있다.
상기 X 전극(212)과, Y 전극(213)은 전면 유전체층(214)에 의하여 매립되어 있다. 상기 전면 유전체층(214)의 표면에는 이를 보호하고, 2차 전자 방출량을 증대시키기 위하여 MgO막과 같은 보호막층(215)이 형성되어 있다.
상기 배면 기판(261)의 내표면에는 패널(200)의 Y 방향이며, 상기 유지 방전 전극쌍(219)과 교차하는 방향으로 어드레스 전극(262)이 배치되어 있다. 상기 어드레스 전극(262)은 배면 유전체층(263)에 의하여 매립되어 있다.
이에 따라, 단위 방전 셀내에는 1개의 X 전극(212)과, Y 전극(213)과, 이들과 교차하는 방향으로 어드레스 전극(262)이 배치되어 있으며, 이러한 구조는 3전극 면 방전형 플라즈마 디스플레이 패널에 해당되나, 본 발명의 패널 구조는 이에 한정되는 것은 아니다. .
한편, 상기 전면 기판(211)과, 배면 기판(261) 사이에는 이들과 함께 다수의 방전 셀을 한정하는 격벽(264)이 배치되어 있다. 상기 격벽(264)은 글래스 페이스트(glass paste)에 각종 필러(filler)를 첨가한 유전성의 소재로 이루어져 있다.
상기 격벽(264)은 패널(200)의 X 방향이며, 어드레스 전극(262)과 교차하는 방향으로 배치된 제 1 격벽(264a)과, 패널(200)의 Y 방향이며, 어드레스 전극(262)과 나란한 방향으로 배치된 제 2 격벽(264b)을 포함하고 있다. 상기 제 2 격벽(264b)은 인접한 한 쌍의 제 1 격벽(264a)의 내측벽으로부터 서로 대향되는 방향으로 연장되어 형성되며, 결합된 제 1 격벽(264a)과, 제2 격벽(264b)은 매트릭스형의 방전 셀을 한정하고 있다.
대안으로는, 상기 격벽(264)은 미앤더형(meander type)이나, 델타형(delta type)이나, 벌집형(honeycomb type)등 다양한 형상의 실시예가 존재한다고 할 것이 다. 또한, 상기 격벽(264)에 의하여 한정된 방전 셀은 사각형 이외에도, 육각형, 타원형, 원형등 방전 셀을 한정할 수 있는 구조라면, 어느 하나의 방전 셀 형상에 한정되는 것은 아니다.
한편, 상기 전면 기판(211)과, 배면 기판(261)과, 격벽(264)으로 한정된 방전 셀 내에는 네온(Ne)-크세논(Xe)이나, 헬륨(He)-크세논(Xe)과 같은 방전 가스가 주입되어 있다.
또한, 각 단위 방전 셀내에는 방전 가스로부터 발생된 자외선에 의하여 여기되어서 가시광을 방출하는 적색, 녹색, 청색의 형광체층(265)이 형성되어 있다. 이때, 상기 형광체층(265)은 방전 셀의 어느 영역에도 코팅될 수 있으나, 본 실시예에서는 배면 유전체층(263)의 윗면과, 격벽(264)의 내측벽에 소정 두께로 형성되어 있다.
상기 적색, 녹색, 청색의 형광체층(265)은 각각의 단위 방전 셀별로 코팅되어 있다. 적색의 형광체층은 (Y,Gd)BO3;Eu+3 으로 이루어지고, 녹색의 형광체층은 Zn2SiO4:Mn2+ 으로 이루어지고, 청색의 형광체층은 BaMgAl10O17:Eu2+ 으로 이루어지는 것이 바람직하다.
여기서, 상기 X 전극(212)은 적어도 하나 이상의 X 서브 전극들이 서로 연결되어서 배치된 구조이며, X 전극(212)과 교대로 배치된 Y 전극(213)은 적어도 하나 이상의 Y 서브 전극들이 서로 연결되어서 배치된 구조이며, 상기 X 전극(212)과 Y 전극(213)은 방전 셀내에서는 단일층으로 이루어지고, 인접한 방전 셀 사이에 해당되는 비방전 영역에서는 블랙 스트라이프층과 중첩되어 있다.
보다 상세하게는 다음에 설명하는 바와 같다.
상기 X 전극(212)은 패널(200)의 X 방향을 따라서 연장되어 있다. 상기 X 전극(212)은 복수의 X 서브 전극(212a 내지 212c)이 전기적으로 연결된 구조이다. 즉, 상기 X 전극(212)은 각 단위 방전 셀의 중앙으로부터 방전 셀의 바깥쪽으로 소정 간격 이격되게 평행하게 배치된 제 1 내지 제 3 X 서브 전극(212a 내지 212c)을 포함하고 있다.
상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)은 다같이 스트라이프형을 채용하고 있지만, 서로 전기적으로 연결된 구조라면 반드시 이에 한정된 것은 아니다. 또한, 본 실시예에서는 X 전극(212)은 3 개의 X 서브 전극(212a 내지 212c)으로 이루어지지만, 복수의 X 서브 전극으로 구성된다면 이보다 상대적으로 적거나 많을 수가 있다.
상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)은 복수의 브리지 전극(212d)(212e)에 의하여 전기적으로 연결되어 있다. 상기 브리지 전극(212d)(212e)은 상기 제 1 X 서브 전극(212a)과 제 2 X 서브 전극(212b) 사이에 배치된 제 1 브리지 전극(212d)과, 제 2 X 서브 전극(212b)과 제 3 X 서브 전극(212c) 사이에 배치된 제 2 브리지 전극(212e)을 포함하고 있다.
상기 제 1 브리지 전극(212d)과, 제 2 브리지 전극(212e)은 각 단위 방전 셀별로 1개씩 방전 셀의 중앙쪽에 배치되어 있으나, 이에 한정되는 것은 아니다. 또 한, 상기 제 1 브리지 전극(212d)과, 제 2 브리지 전극(212e)은 상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)과 직교하는 방향, 즉, 패널(200)의 Y 방향을 따라서 인라인 상태로 배치되어 있다.
상기 Y 전극(213)도 패널(200)의 X 방향을 따라 연장되어 있다. 상기 Y 전극(213)은 상기 X 전극(212)과 실질적으로 동일한 형상이며, 단위 방전 셀내에 대칭적으로 배치되어 있다.
상기 Y 전극(213)은 단위 방전 셀의 중앙으로부터 방전 셀의 바깥쪽으로 소정 간격 이격되게 바깥쪽으로 소정 간격 이격되게 배치된 스트라이프형의 제 1 내지 제 3 Y 전극(213a 내지 213c)을 포함하고 있다.
상기 제 1 내지 제 3 Y 전극(213a 내지 213c)은 복수의 브리지 전극(213d)(213e)에 의하여 전기적으로 연결되어 있으며, 복수의 브리지 전극(213d)(213e)은 제 1 Y 전극(213a)과 제 2 Y 전극(213b) 사이에 배치된 제 3 브리지 전극(213d)과, 제 2 Y 전극(213b)과 제 3 Y 전극(213c) 사이에 배치된 제 4 브리지 전극(213e)을 포함하고 있다.
상기 제 3 브리지 전극(213d)과, 제 4 브리지 전극(213e)은 제 1 내지 제 3 Y 전극(213a 내지 213c)과 직교하는 방향으로 인라인 상태로 배치되어 있으며, 각 단위 방전 셀별로 1개씩 배치되어 있지만, 이에 한정된 것은 아니다.
이때, 상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)과, 제 1 내지 제 3 Y 서브 전극(213a 내지 213c)은 그 선폭이 각각 20 내지 150 마이크로미터 이내가 적당하다.
즉, 상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)과, 제 1 내지 제 3 Y 서브 전극(213a 내지 213c)의 전극 면적이 증가할 경우에는 방전이 보다 원활하게 발생하여서 가시광 생성량이 증가할 수 있지만, 지나치게 전극 면적을 증가시키게 되면 개구율을 감소시켜서 전체적으로 휘도가 감소하게 되고, 불필요하게 소비 전력이 증가하게 된다. 반대로 전극 면적이 지나치게 작을 경우에는 방전이 원활하게 일어나지 않는다.
이때, 상기 제 1 X 서브 전극(212a)과, 이와 인접하게 배치된 제 2 X 서브 전극(212b)은 방전 셀내에 배치되어 있으며, 상기 제 2 X 서브 전극(212b)과 인접하게 배치된 제 3 X 서브 전극(212c)은 제 1 격벽(264a)의 상부에 해당되는 인접한 방전 셀(S) 사이의 비방전 영역에 배치되어 있다.
또한, 인접한 방전 셀(S) 사이의 비방전 영역에는 블랙 스트라이프층(218)이 형성되어 있다. 상기 블랙 스트라이프층(218)은 패널(200)의 X 방향을 따라서 배치되어 있으며, 크롬 산화물층과 같은 흑색을 가지는 금속 산화물층으로 이루어져 있다. 상기 블랙 스트라이프층(218)은 상기 전면 기판(211)의 내표면에 면접촉하고 있으며, 상기 비방전 영역의 폭과 대응되도록 형성되어서, 비방전 영역을 완전히 커버하는 것이 바람직하다. 상기 블랙 스트라이프층(218)의 윗면 일 가장자리를 따라서는 상기 제 3 X 서브 전극(212c)이 배치되어 있다.
이에 따라, 상기 제 1 X 서브 전극(212a)과, 제 2 X 서브 전극(212b)은 방전 셀(S) 내에서 전면 기판(211)의 내표면에 직접적으로 형성되어서 1층 구조를 이루고 있으며, 상기 제 3 X 서브 전극(212c)은 비방전 영역에서 상기 블랙 스트라이프 층(218)과 상하로 중첩되게 형성되어서 2층 구조를 이루고 있다.
또한, 상기 블랙 스트라이프층(218)의 윗면 타 가장자리를 따라서는 인접한 방전 셀의 방전에 관여하는 제 3 Y 서브 전극(213c)이 배치되어 있다. 상기 제 3 Y 서브 전극(213c)도 블랙 스트라이프층(218)과 상하로 중첩되어 있다. 반면에, 상기 제 3 Y 전극(213c)은 상기 제 3 X 서브 전극(212c)과는 서로 연결되어 있지 않으며, 서로 대향되게 배치되어 있다. 이를 위하여, 상기 블랙 스트라이프층(218)은 절연성의 소재로 이루어지고, 이에 따라, 상기 제 3 X 서브 전극(212c)과, 제 3 Y 서브 전극(213c)은 서로 절연되어 있다.
한편, 상기 Y 전극(213)도 상기 X 전극(212)과 동일하게 적용가능하다.
즉, 제 1 Y 서브 전극(213a)과, 이와 인접하게 배치된 제 2 Y 서브 전극(213b)은 방전 셀내에 배치되어 있으며, 제 3 Y 서브 전극(213c)은 비방전 영역에 배치되어 있다.
상기 제 1 Y 서브 전극(213a)과, 제 2 Y 서브 전극(213b)은 방전 셀(S) 내에서 전면 기판(211)의 내표면에 직접적으로 형성되어서 1층 구조를 이루고 있으며, 제 3 Y 서브 전극(213c)은 비방전 영역에서 블랙 스트라이프층(218)과 상하로 중첩되게 형성되어서 2층 구조를 이루고 있다.
이때, 상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)과, 이와 연결된 제 1 및 제 2 브리지 전극(212d)(212e)과, 상기 제 1 내지 제 3 Y 서브 전극(213a 내지 213c)과, 이와 연결된 제 3 및 제 4 브리지 전극(213d)(213e)은 도전성이 우수한 금속재인 Ag, Pt, Ni, Cu, Pd로 이루어진 군으로부터 선택된 적어도 어느 하나 로 이루어져 있다.
대안으로는, 상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)은 도전성 세라믹재로 제조할 수도 있다. 도전성 세라믹재로는 ITO막(Indium doped Tin Oxide film)이나, ATO막(Antimony doped Tin Oxide film)을 포함할 수가 있다.
상기 제 1 내지 제 3 X 서브 전극(212a 내지 212c)과, 이와 연결된 제 1 및 제 2 브리지 전극(212d)(212e)과, 상기 제 1 내지 제 3 Y 서브 전극(213a 내지 213c)과, 이와 연결된 제 3 및 제 4 브리지 전극(213d)(213e)은 제조 공정을 단순화시키기 위하여 동시에 형성시키는 것이 바람직하다. 이러한 제조 방법으로는 감광성 페이스트를 이용한 인쇄법으로 후막형으로 형성하거나, 스퍼터링법이나, 증착법으로 박막형으로 형성시킬 수가 있다.
이러한 X 전극(212)과, Y 전극(213)은 전면 유전체층(214)에 의하여 매립되어 있다. 상기 전면 유전체층(214)은 방전시 인접한 X 전극(212)과, Y 전극(213)간에 직접 통전되는 것과, 양이온 또는 전자가 X 전극(212)과, Y 전극(213)에 직접 충돌하여 X 전극(212)과, Y 전극(213)을 손상시키는 것을 방지하면서, 전하를 유도하여 벽전하를 축적할 수 있는 소재로 형성하게 된다.
이러한 전면 유전체층(214)의 표면에는 방전시 양이온과 전자가 전면 유전체층(214)에 충돌하여 이것이 손상되는 것을 방지하고, 광투과성을 향상시키고, 방전시 2차 전자를 보다 많이 방출시키기 위하여 보호막층(215)이 형성된다. 상기 보호막층(215)은 스퍼터링법이나, 전자빔 증착법등을 이용하여 박막형으로 형성시키게 된다.
상기와 같은 구성을 가지는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(200)의 작용을 설명하면 다음과 같다.
우선 Y 전극(213)과, 어드레스 전극(262) 사이에 소정의 전압을 인가하면, 전면 유전체층(214)의 표면에 벽전하가 충전되고, 이 상태에서 X 전극(212)과, Y 전극(213) 사이에 교류 전압을 인가하여 유지 방전을 일으킨다.
상기 X 전극(212)과, Y 전극(213) 사이의 유지 방전을 보다 상세히 설명하면, 상기 X 전극(212)과 Y 전극(213) 사이에 180 V의 교류 전압을 인가하면 초기 방전은 상대적으로 방전 거리가 짧은 방전 셀의 중앙쪽으로 가장 가깝게 배치된 제 1 X 서브 전극(212a)과, 제 1 Y 서브 전극(213a)으로부터 개시되어서, 방전 셀의 바깥쪽으로 연속적으로 배치된 제 2 및 제 3 X 서브 전극(212b)(212c)과, 제 2 및 제 3 Y 서브 전극(213b)(213c)으로 연속적으로 방전이 확산된다.
이와 같이, 초기 방전에 의하여 방전 공간내에 전하가 형성된 상태에서 상기 X 전극(212)과, Y 전극(213) 사이에 인가된 교류 전압에 의하여 주 방전이 일어나며, 초기 방전시 형성된 전하와 자외선은 방전 셀의 바깥쪽으로 연속적으로 배치된 제 2 및 제 3 X 서브 전극(212b)(212c)과, 제 2 및 제 3 Y 서브 전극(213b)(213c) 사이에 있는 방전 가스의 절연 파괴 작용을 촉진시켜서 주방전이 쉽게 일어나도록 한다.
이처럼, 상기 X 전극(212)과, Y 전극(213) 사이의 교류 전압에 의하여 발생되는 주방전에 의하여 여기된 방전 가스의 에너지 준위가 낮아지면서 자외선을 방사하게 되고, 방사된 자외선은 격벽(264)에 의하여 한정된 방전 공간내에 형성된 형광체층(265)을 여기시켜서, 가시광이 방출되며, 방출된 가시광이 소정의 숫자, 문자 또는 그래픽을 표현할 수 있게 된다.
이상와 같이 본 발명의 플라즈마 디스플레이 패널은 다음과 같은 효과를 얻을 수 있다.
첫째, 방전 영역에는 도전성의 방전 전극이 배치되고, 비방전 영역에는 비도전성의 흑색층이 배치됨으로써, 패널의 흑색화에 기여하게 되고, 이에 따라, 패널의 휘도가 향상된다.
둘째, 방전 전극이 복수의 서브 전극과, 그 사이에 연결된 브리지 전극을 포함하게 됨으로써, 방전이 개시가 용이하고, 동시에 방전 전극의 폭과 두께를 조절하는 것에 의하여 최적의 휘도를 유지하게 된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (13)

  1. 전면 기판과,
    상기 전면 기판과 대향되게 배치된 배면 기판과,
    상기 전면 기판과 배면 기판 사이에 대향되게 배치된 X 전극과, Y 전극을 가지는 유지 방전 전극쌍과
    상기 유지 방전 전극쌍과 교차하는 방향으로 배치된 어드레스 전극과,
    상기 유지 방전 전극과, 어드레스 전극을 각각 매립하는 유전체층과,
    상기 전면 기판과 배면 기판 사이에 설치되어서, 방전 셀을 한정하는 격벽과,
    상기 방전 셀내에 형성된 적,녹,청색의 형광체층을 포함하고,
    상기 X 전극은 복수의 X 서브 전극으로 이루어지고, 상기 Y 전극은 복수의 Y 서브 전극으로 이루어지고, 상기 X 서브 전극중 적어도 어느 하나와, Y 서브 전극중 적어도 어느 하나는 방전 셀 사이의 비방전 영역에 배치된 블랙 스트라이프층과 중첩된 것을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 X 서브 전극은 패널의 일방향을 따라 소정 간격 이격되게 배치되어서 제 1 브리지 전극에 의하여 전기적으로 연결되고, 상기 Y 서브 전극은 상기 X 서브 전극과 동일한 방향을 따라 소정 간격 이격되게 배치되어서 제 2 브리지 전극에 의 하여 전기적으로 연결된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 제 1 브리지 전극은 복수의 X 서브 전극과 교차하는 방향으로 배치되고, 상기 제 2 브리지 전극은 복수의 Y 서브 전극과 교차하는 방향으로 배치되고, 상기 제 1 브리지 전극과, 제 2 브리지 전극은 방전 셀의 중앙을 가로질러 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 2 항에 있어서,
    방전 셀의 중심으로부터 바깥쪽으로 배치된 X 서브 전극과, Y 서브 전극은 비방전 영역에 각각 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 블랙 스트라이프층은 상기 X 서브 전극과 Y 서브 전극과 나란한 방향을 따라서 격벽상에 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 블랙 스트라이프층은 전면 기판의 표면상에 형성되고, 비방전 영역에 배치된 X 서브 전극과, Y 서브 전극은 상기 블랙 스트라이프층의 표면에 각각 중첩된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 X 서브 전극과, Y 서브 전극은 도전성 금속재나, 도전성 세라믹재로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 블랙 스트라이프층은 절연층인 특징으로 하는 플라즈마 디스플레이 패널.
  9. 전면 기판과,
    상기 전면 기판과 대향되게 배치된 배면 기판과,
    상기 전면 기판과 배면 기판 사이에 배치된 복수의 방전 전극쌍과,
    상기 전면 기판과 배면 기판 사이에 설치되어서, 방전 셀을 한정하는 격벽을 포함하고,
    상기 방전 전극쌍은 각각 복수의 서브 전극들로 이루어지고, 각 서브 전극들중 적어도 하나 이상의 전극은 인접한 방전 셀간의 비방전 영역에 배치된 블랙 스트라이프층과 각각 중첩된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    각각의 서브 전극은 패널의 일방향으로 연장되고, 각각의 서브 전극 사이에 배치된 브리지 전극에 의하여 각 서브 전극별로 전기적으로 연결된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 10 항에 있어서,
    상기 블랙 스트라프층은 전면 기판의 표면에 형성되고, 방전 셀의 바깥쪽으로 배치된 서브 전극과 중첩된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 9 항에 있어서,
    상기 서브 전극들은 도전성 금속재나, 도전성 세라믹재로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 9 항에 있어서,
    상기 블랙 스트라이프층은 절연층으로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050135854A 2005-12-30 2005-12-30 플라즈마 디스플레이 패널 KR100719592B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050135854A KR100719592B1 (ko) 2005-12-30 2005-12-30 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050135854A KR100719592B1 (ko) 2005-12-30 2005-12-30 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100719592B1 true KR100719592B1 (ko) 2007-05-17

Family

ID=38277558

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050135854A KR100719592B1 (ko) 2005-12-30 2005-12-30 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100719592B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020085095A (ko) * 2001-05-04 2002-11-16 삼성에스디아이 주식회사 기판과 이 기판의 제조방법 및 이 기판을 가지는 플라즈마표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020085095A (ko) * 2001-05-04 2002-11-16 삼성에스디아이 주식회사 기판과 이 기판의 제조방법 및 이 기판을 가지는 플라즈마표시장치

Similar Documents

Publication Publication Date Title
US7394197B2 (en) Plasma display panel
KR100719593B1 (ko) 플라즈마 디스플레이 패널
KR100719552B1 (ko) 플라즈마 디스플레이 패널
KR100719592B1 (ko) 플라즈마 디스플레이 패널
KR100581942B1 (ko) 플라즈마 디스플레이 패널
KR100927618B1 (ko) 플라즈마 디스플레이 패널
KR100683796B1 (ko) 플라즈마 디스플레이 패널
EP1701373B1 (en) Plasma Display Panel (PDP)
KR100647618B1 (ko) 플라즈마 디스플레이 패널
KR100741084B1 (ko) 플라즈마 디스플레이 패널
KR100777730B1 (ko) 플라즈마 디스플레이 패널
KR100927615B1 (ko) 플라즈마 디스플레이 패널
KR100747257B1 (ko) 플라즈마 디스플레이 패널
KR100708709B1 (ko) 플라즈마 디스플레이 패널
KR100647633B1 (ko) 플라즈마 디스플레이 패널
KR100647656B1 (ko) 플라즈마 디스플레이 패널
KR100603301B1 (ko) 플라즈마 디스플레이 패널
KR100670303B1 (ko) 플라즈마 디스플레이 패널
KR100669723B1 (ko) 플라즈마 디스플레이 패널
KR100670334B1 (ko) 플라즈마 디스플레이 패널
KR100670336B1 (ko) 플라즈마 디스플레이 패널
KR100670261B1 (ko) 플라즈마 디스플레이 패널
KR100670335B1 (ko) 플라즈마 디스플레이 패널
KR100659063B1 (ko) 플라즈마 디스플레이 패널
KR20070005337A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee