KR100595166B1 - apparatus and method for receiving asynchronous packet data in bus system - Google Patents
apparatus and method for receiving asynchronous packet data in bus system Download PDFInfo
- Publication number
- KR100595166B1 KR100595166B1 KR1019990007343A KR19990007343A KR100595166B1 KR 100595166 B1 KR100595166 B1 KR 100595166B1 KR 1019990007343 A KR1019990007343 A KR 1019990007343A KR 19990007343 A KR19990007343 A KR 19990007343A KR 100595166 B1 KR100595166 B1 KR 100595166B1
- Authority
- KR
- South Korea
- Prior art keywords
- packet data
- signal
- acknowledgment packet
- data
- compression
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40052—High-speed IEEE 1394 serial bus
- H04L12/40071—Packet processing; Packet format
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
버스시스템에서의 어싱크로너스 패킷 데이터 수신장치 및 방법은 제한된 크기의 버퍼를 사용하는 종래의 구조에 압축 모듈을 추가하여 하드웨어 블록의 크기를 줄이면서 더 큰 어싱크로너스 패킷 데이터의 수신을 가능하도록 하기 위한 것으로서, 링크 코어와 호스트 인터페이스부를 구비한 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 있어서, 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터를 압축하는 신호 압축 모듈과, 상기 신호 압축 모듈의 신호에 따라 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터를 출력하거나 상기 신호 압축 모듈에서 압축된 데이터를 선택하여 출력하는 제 1 신호 선택부와, 상기 제 1 신호 선택부에서 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장한 후 출력하거나 호스트의 신호를 저장하는 메모리와, 상기 호스트 인터페이스부의 신호에 따라 상기 메모리에 저장된 압축된 데이터를 신장하여 출력하는 신호 신장부와, 상기 신호 압축 모듈의 신호에 따라 상기 메모리에 저장된 압축되지 않은 어싱크로너스 패킷 데이터 또는 상기 신호 신장부에서 신장된 데이터를 선택하여 출력하는 제 2 신호 선택부로 구성되는데 그 요지가 있다.
어싱크로너스 패킷 데이터 수신
An apparatus and method for receiving acronym packet data in a bus system is to add a compression module to a conventional structure using a limited size buffer to enable the reception of larger acronym packet data while reducing the size of a hardware block. An apparatus for receiving an acknowledgment packet data in a bus system having a link core and a host interface unit, the apparatus comprising: a signal compression module for compressing an acknowledgment packet data output from the link core, and the link according to a signal of the signal compression module A first signal selector which outputs the accommodating packet data output from the core or selects and outputs the compressed data by the signal compression module, and the compressed or uncompressed acknowledgment packet data by the first signal selector. Save and print or host A memory for storing a signal of the signal; A second signal selector for selecting and outputting data or data extended by the signal extender is provided.
Receive earthing packet data
Description
도 1 은 종래 기술에 따른 링크 레이어의 구성을 나타낸 도면1 is a view showing the configuration of a link layer according to the prior art
도 2 는 종래 기술에 따른 어싱크로너스 패킷 데이터 패킷의 포맷을 나타낸 도면2 is a diagram illustrating a format of an acknowledgment packet data packet according to the prior art;
도 3 은 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치의 구성을 나타낸 일실시예도3 is a diagram illustrating the configuration of an acknowledgment packet data receiving apparatus in a bus system according to the present invention.
도 4 는 도 3 의 호스트 인터페이스를 통해 호스트로 전달되는 수신데이터의 포맷을 나타낸 도면4 is a diagram illustrating a format of received data transmitted to a host through the host interface of FIG. 3.
도 5 는 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신방법을 나타낸 플로우 챠트5 is a flowchart illustrating a method of receiving an acknowledgment packet data in a bus system according to the present invention.
도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings
101 : 링크 코어 102 : 컨피규레이션 레지스터101: link core 102: configuration register
103 : 신호 압축 모듈 103a : 신호 압축 선택부103:
103a-1 : 기준 사이즈 레지스터 103a-2 : 비교부103a-1:
103b : 신호 압축부 103c : 압축율 검색부103b:
104 : 제 1 신호 선택부 105 : 메모리104: first signal selector 105: memory
105a : 수신 버퍼 105b : 송신 버퍼105a: receive
106 : 신호 신장부 107 : 제 2 신호 선택부106: signal extension section 107: second signal selection section
108 : 호스트 인터페이스부 109 : 아이소데이터 이동부108: host interface unit 109: iso data moving unit
본 발명은 버스시스템에 관한 것으로, 특히 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치 및 방법에 관한 것이다.BACKGROUND OF THE
디지털 일렉트로닉 디바이스(Digital electronic device)간의 고속 인터페이스가 요구되어 지면서 IEEE 1394 시리얼 버스의 사용이 여러 분야에서 적용되어 지고 있다.With the demand for high speed interfaces between digital electronic devices, the use of the IEEE 1394 serial bus has been applied in various fields.
상기 IEEE 1394 시리얼 버스 프로토콜에서는 8㎑의 사이클 싱크에 따라 먼저 아이소크로너스 전송이 진행되고 일정 갭 이후 어싱크로너스 패킷 데이터의 전송이 진행된다.In the IEEE 1394 serial bus protocol, an isochronous transmission is first performed according to a cycle sync of 8 ms, and then an acknowledgment packet data is transmitted after a predetermined gap.
일정 채널을 할당받아 주기적으로 보내는 아이소크로너스 전송은 영상 신호나 음성 신호등 타이밍이 중요한 데이터의 전송에 사용되며, Ack를 받는 어싱크로너스 전송은 데이터가 안전하게 수신되는 것이 보장되어야 하는 데이터의 전송, 수신에 쓰이게 된다.Isochronous transmission, which is assigned to a certain channel and periodically sent, is used for the transmission of data where timing is important such as video signal and audio signal, and ascronus transmission that receives Ack is used for transmission and reception of data that should be guaranteed that data is received safely. Will be used.
상기 IEEE 1934 시리얼 버스 프로토콜은 트랜잭션 레이어(transaction layer), 링크 레이어(link layer), 피지컬 레이어(physical layer), 시리얼 버스 메니저(serial bus manager)로 구성된 스택트 레이어(stacked layer)에 의해 설명되어 질 수 있는데 상기 트랜잭션 레이어(transaction layer)는 리드(read), 라이트(write), 락(lock)을 지원하는 CSR(Control and Status Register) 아키텍쳐(architecture)의 리퀘스트(request), 리스펀스 프로토콜(response protocol)을 정의하며, 링크 레이어(link layer)는 액크날리지드 데이터그램(acknowledged datagram)(한 방향의 전송) 서비스를 제공하기 위해 어드레싱(addressing), 데이터 체킹(data checking) 및 패킷으로 데이터를 구성하는 일 등을 담당하게 된다.The IEEE 1934 serial bus protocol is described by a stacked layer consisting of a transaction layer, a link layer, a physical layer, and a serial bus manager. The transaction layer may be a request of a control and status register (CSR) architecture supporting read, write, and lock, and a response protocol. The link layer is defined as addressing, data checking, and packet composition to provide an acknowledged datagram (one-way transmission) service. Will be in charge of the back.
상기 피지컬 레이어(physical layer)는 상기 링크 레이어에서 사용되어진 로지컬 심볼을 전자 신호로 바꾸어주며, 아비트레이션(arbitration)을 통해 한번에 한 노드만 전송하도록 보장해주고, 시리얼 버스에 대한 물리적 인터페이스를 정의한다.The physical layer converts a logical symbol used in the link layer into an electronic signal, guarantees that only one node is transmitted at a time through arbitration, and defines a physical interface to a serial bus.
상기 시리얼 버스 메니저(serial bus manager)는 노드를 관리하고 버스상의 리소스(resource)를 관리한다.The serial bus manager manages nodes and manages resources on the bus.
이하, 종래 기술에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.Hereinafter, an acknowledgment packet data receiving apparatus in a bus system according to the prior art will be described with reference to the accompanying drawings.
도 1 은 종래 기술에 따른 링크 레이어의 구성을 나타낸 도면으로, CRC 생성 및 수신 데이터의 CRC 체크, 패킷타이징(Packetizing) 및 디패킷타이징(Depacketizing)을 수행하여 어싱크로너스 패킷 데이터 및 아이소크로너스 데이터를 출력하는 링크 코어(1)와, 상기 링크 코어(1)에서 수행된 컨피규레 이션 정보를 저장하는 컨피규레이션 레지스터(2)와, 상기 링크 코어(1)에서 출력된 어싱크로너스 패킷 데이터를 저장하는 버퍼(3)와, 상기 링크 코어(1)에서 출력된 아이소크로너스 데이터의 이동을 제어하는 아이소데이터 이동기(4)와, 상기 버퍼(3)에서 저장된 어싱크로너스 패킷 데이터를 읽어 호스트로 전달하거나 호스트로부터의 제어에 따라 상기 저장된 컨피규레이션 정보를 참조하여 어싱크로너스 패킷 데이터 전송하는 호스트 인터페이스부(5)로 구성된다.1 is a diagram illustrating a structure of a link layer according to the prior art, which performs CRC check, packetizing, and depacketizing of CRC generation and received data, and performs acronym packet data and isochronization. A
상기 버퍼(3)는 상기 링크 코어(1)에서 CRC 체크 및 디패킷타이징된 데이터를 저장하는 수신 버퍼(3a)와, 상기 호스트 인터페이스부(5)로부터 출력된 데이터를 저장하는 송신 버퍼(3b)로 구성된다.The
도 2 는 종래 기술에 따른 어싱크로너스 패킷 데이터 패킷의 포맷을 나타낸 도면이다.2 is a diagram illustrating a format of an acknowledgment packet data packet according to the prior art.
이와 같이 구성된 종래 기술에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 대하여 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.Referring to the accompanying drawings, an acknowledgment packet data receiving apparatus in a bus system according to the related art as described above will be described in detail as follows.
먼저, 링크 레이어내 링크 코어(1)는 CRC 생성 및 수신 데이터의 CRC 체크, 패킷타이징(Packetizing) 및 디패킷타이징(Depacketizing)을 수행한다.First, the
즉 링크 코어(1)는 피지컬 레이어(미도시)로부터 전송된 어싱크로너스 패킷데이터(Asynchronous packet data)의 CRC를 체크하여 에러가 없다면 디패킷타이징(Depacketizing)을 수행한 후 어싱크로너스 패킷 데이터를 버퍼(3)내 수신 버퍼(3a)에 저장한다.That is, the
아울러 링크 코어(1)는 상기 디패킷타이징(Depacketizing)된 컨피규레이션 정보를 컨피규레이션 레지스터(2)에 저장한다.In addition, the
또한, 링크 코어(1)는 상위 레이어로부터 전송된 어싱크로너스 패킷 데이터의 CRC를 생성한 후 어싱크로너스 패킷 데이터로 패킷타이징(Packetizing)하여 상기 피지컬 레이어로 출력한다.In addition, the
상기 어싱크로너스 패킷 데이터는 도 2 에 도시된 바와 같이, 패킷 헤더(packet header)와 데이터 블록(data block)으로 이루어지며, 데이터는 없이 헤더로만 이루어질 수도 있으며, 데이터 크기는 1쿼드렛(Quadlet)에서 그 크기가 제한되지 않는 여러개의 쿼드렛(Quadlet)으로 된 블록 단위의 데이터가 함께 오기도 한다.As shown in FIG. 2, the acknowledgment packet data includes a packet header and a data block, and may include only a header without data. The data size is 1 quadlet. The data in block units of several quadlets are not limited in size.
그러면 호스트 인터페이스부(5)는 상기 버퍼(3)내 수신 버퍼(3a)에 저장된 데이터를 인출하여 호스트로 전송한다.The
한편, 상기 링크 코어(1)를 통해 전달되는 아이소크로너스 패킷(isochronous packet)은 상기 아이소데이터 이동기(4)를 통해 호스트로 전송하고 상기 호스트로부터 전송된 아이소데이터를 상기 링크 코어(1)로 전송한다.Meanwhile, an isochronous packet transmitted through the
또한, 호스트 인터페이스부(5)는 상기 호스트로부터 전송된 어싱크로너스 패킷 데이터를 컨피규레이션 레지스터(2)에 저장된 컨피규레이션 정보를 참조하여 상기 버퍼(3)내 송신 버퍼(3b)에 저장한다.The
그러면 상기 송신 버퍼(3b)에 저장된 어싱크로너스 패킷 데이터는 상기 링크 레이어(1)를 통해 상기 피지컬 레이어로 전송된다.Then, the acknowledgment packet data stored in the
이러한 종래 기술에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 있어서는 수신 버퍼의 사이즈가 시스템의 특성상 요구되어지는 어싱크로너스 패킷(Asynchronous packet)으로 전송될 데이터의 종류에 따른 예상 데이터 크기와 호스트의 처리 특성 및 시리얼 버스의 전송속도를 고려하여 결정하게 되는데 수신 버퍼가 작아지면 작은 단위로 많은 수의 어싱크로너스 패킷(Asynchronous packet)을 수신하게 되어 호스트에 부담이 커지는 문제점이 있다. In such a prior art acronym packet data receiving apparatus in a bus system, an expected data size and host processing according to the type of data to be transmitted in an asynchronous packet, in which the size of the reception buffer is required in accordance with the characteristics of the system. This is determined in consideration of the characteristics and the transmission speed of the serial bus. If the receiving buffer is small, a large number of Asynchronous packets are received in small units, causing a burden on the host.
또한, 종래 기술에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 있어서는 어싱크로너스 전송에서 한 패킷에 일정 시간이상이 걸리는 전송을 할 수 없으므로 버스의 전송 속도가 패킷 데이터로 전송 가능한 최대 크기를 결정하는데 영향을 주는 문제점도 있다.In addition, in the acronym packet data receiving apparatus in the bus system according to the prior art, since the acknowledgment transmission cannot take one packet for a predetermined time or more, the transmission speed of the bus determines the maximum size that can be transmitted as packet data. There are also problems that affect it.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 제한된 크기의 버퍼를 사용하는 종래의 구조에 압축 모듈을 추가하여 하드웨어 블록의 크기를 줄이면서 보다 더 큰 용량의 어싱크로너스 패킷 데이터의 수신을 가능하도록 하여 수신 버퍼의 효율을 상승시킨 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치를 제공하는데 그 목적이 있다.Accordingly, the present invention has been made to solve the above problems, by adding a compression module to the conventional structure using a limited size buffer to reduce the size of the hardware block while receiving a larger capacity of acronym packet data It is an object of the present invention to provide an acknowledgment packet data receiving apparatus in a bus system which increases the efficiency of a receiving buffer by enabling the ss.
또한, 상기와 같은 장치에 상응하는 버스시스템에서의 어싱크로너스 패킷 데이터 수신방법을 제공하는데 그 목적이 있다.In addition, an object of the present invention is to provide a method of receiving an acknowledgment packet data in a bus system corresponding to the above apparatus.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치의 특징은, 링크 코어와 호스트 인터페이스부를 구비한 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치에 있어서, 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터의 사이즈와 기준 사이즈를 비교하여 압축 여부를 결정하는 신호 압축 선택부와; 상기 신호 압축 선택부의 신호에 따라 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터를 일정 단위로 압축하는 신호 압축부와; 상기 신호 압축부에서 압축된 신호의 압축 효율을 검색하는 압축율 검색부와; 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터를 출력하거나 상기 신호 압축부에서 압축된 데이터를 선택하여 출력하는 제 1 신호 선택부와; 상기 제 1 신호 선택부에서 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장한 후 출력하거나 호스트의 신호를 저장하는 메모리와; 상기 호스트 인터페이스부의 신호에 따라 상기 메모리에 저장된 압축된 데이터를 신장하여 출력하는 신호 신장부와; 상기 메모리에 저장된 압축되지 않은 어싱크로너스 패킷 데이터 또는 상기 신호 신장부에서 신장된 데이터를 선택하여 출력하는 제 2 신호 선택부를 포함한다.
상기 압축율 검색부는, 해당 데이터가 일정비율 이하로 압축되었을 경우에는 현재의 어싱크로너스 패킷 데이터를 끝까지 압축하여 저장하고, 그렇지 않을 경우에는 현재 어싱크로너스 패킷 데이터의 재전송을 요구한 후, 버스 인포메이션의 수신 가능 어싱크로너스 패킷 데이터 사이즈를 재설정하도록 한다.
상기 신호 압축 선택부는, 압축 여부를 결정하기 위한 기준 사이즈를 저장하는 기준 사이즈 레지스터와; 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터의 사이즈와 상기 기준 사이즈 레지스터의 기준 사이즈의 크기를 비교하여 압축여부를 결정하는 비교부를 포함한다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신방법의 특징은, 수신된 어싱크로너스 패킷 데이터에 압축 모드의 설정 여부를 검색하는 단계와; 상기 검색결과에 따라, 압축 모드가 설정되어 있으면 상기 어싱크로너스 패킷 데이터 헤더의 데이터 사이즈와 기준 사이즈를 비교하여 그 결과에 따른 신호 압축 선택신호를 출력하고, 압축 모드가 설정되어 있지 않으면 압축하지 않은 채로 저장하고 해당 압축 정보를 오프하는 단계와; 상기 비교결과에 따라 상기 어싱크로너스 패킷 데이터를 일정 단위로 압축하여 메모리에 저장한 후 일정 횟수가 경과하면 압축율을 검사하는 단계와; 상기 압축율 검사결과, 해당 데이터가 일정비율 이하로 압축되었을 경우에는 현재의 어싱크로너스 패킷 데이터를 끝까지 압축하여 저장하고, 그렇지 않을 경우에는 현재 어싱크로너스 패킷 데이터의 재전송을 요구한 후, 버스 인포메이션의 수신 가능 어싱크로너스 패킷 데이터 사이즈를 재설정하는 단계를 포함한다.
상기 신호 압축 선택신호는, 상기 링크 코어에서 출력된 어싱크로너스 패킷 데이터의 사이즈가 저장된 기준 데이터의 사이즈보다 크다면, 압축 어싱크로너스 패킷 데이터 선택신호를 출력하고, 작다면 비압축 어싱크로너스 패킷 데이터 선택신호를 출력한다.A feature of an acknowledgment packet data receiving apparatus in a bus system according to the present invention for achieving the above object is an acknowledgment packet data receiving apparatus in a bus system having a link core and a host interface unit. A signal compression selection unit which determines whether to compress by comparing the size of the acknowledgment packet data output from the reference size with a reference size; A signal compressor for compressing the acknowledgment packet data output from the link core in a predetermined unit according to the signal of the signal compression selector; A compression ratio retrieval unit for retrieving the compression efficiency of the signal compressed by the signal compression unit; A first signal selector configured to output the acknowledgment packet data output from the link core or to select and output data compressed by the signal compression unit; A memory for storing and outputting compressed data or uncompressed acknowledgment packet data in the first signal selector, or storing a signal of a host; A signal decompression unit configured to decompress and output compressed data stored in the memory according to the signal of the host interface unit; And a second signal selector configured to select and output uncompressed acknowledgment packet data stored in the memory or data extended by the signal extender.
If the data is compressed below a certain ratio, the compression rate search unit compresses and stores the current occurrence packet data to the end. Otherwise, the compression rate search unit requests the retransmission of the current occurrence packet data and then receives the bus information. Reset the acknowledgment packet data size.
The signal compression selection unit includes: a reference size register for storing a reference size for determining whether to compress; And a comparison unit to determine whether to compress by comparing the size of the acknowledgment packet data output from the link core with the size of the reference size of the reference size register.
In order to achieve the above object, a feature of the method for receiving an acknowledgment packet data in a bus system according to the present invention includes: searching whether a compression mode is set in the received acknowledgment packet data; According to the search result, if the compression mode is set, the data size of the acknowledgment packet data header is compared with the reference size, and a signal compression selection signal is output according to the result. If the compression mode is not set, the signal is uncompressed. Storing and turning off the compressed information; Compressing the acknowledgment packet data in a predetermined unit according to the comparison result, storing the acknowledgment packet data in a predetermined unit, and checking a compression ratio after a predetermined number of times passes; As a result of the compression rate check, if the data is compressed below a certain ratio, the current acknowledgment packet data is compressed and stored to the end. Otherwise, after requesting retransmission of the current acknowledgment packet data, the bus information can be received. Resetting the acknowledgment packet data size.
The signal compression selection signal outputs a compressed acknowledgment packet data selection signal if the size of the acknowledgment packet data output from the link core is larger than the size of the stored reference data, and if it is smaller, the uncompressed acknowledgment packet data selection signal. Outputs
삭제delete
삭제delete
삭제delete
삭제delete
이하, 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치 및 방법의 바람직한 실시예에 대하여 첨부한 도면을 참조하여 설명하면 다음과 같다.Hereinafter, a preferred embodiment of an acknowledgment packet data receiving apparatus and method in a bus system according to the present invention will be described with reference to the accompanying drawings.
도 3 은 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치의 구성을 나타낸 일실시예도로, CRC 생성 및 수신 데이터의 CRC 체크, 패킷타이 징(Packetizing) 및 디패킷타이징(Depacketizing)을 수행하여 어싱크로너스 패킷 데이터 및 아이소크로너스 데이터를 출력하는 링크 코어(101)와, 상기 링크 코어(101)에서 수행된 컨피규레이션 정보를 저장하고 기준 압축율 기준 사이즈를 설정저장해주는 컨피규레이션 레지스터(102)와, 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터를 압축하는 신호 압축 모듈(103)과, 상기 신호 압축 모듈(103)의 신호에 따라 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터를 출력하거나 상기 신호 압축 모듈(103)에서 압축된 데이터를 선택하여 출력하는 제 1 신호 선택부(104)와, 상기 제 1 신호 선택부(104)에서 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장한 후 출력하거나 호스트의 신호를 저장하는 메모리(105)와, 상기 호스트의 신호에 따라 상기 메모리(105)에 저장된 압축된 데이터를 신장하여 출력하는 신호 신장부(106)와, 상기 신호 압축 모듈(103)의 신호에 따라 상기 메모리(105)에 저장된 압축되지 않은 어싱크로너스 패킷 데이터 또는 상기 신호 신장부(106)에서 신장된 데이터를 선택하여 출력하는 제 2 신호 선택부(107)와, 상기 제 2 신호 선택부(107)에서 출력된 데이터를 호스트로 전달하거나 호스트로부터의 제어에 따라 상기 저장된 컨피규레이션 정보를 참조하여 어싱크로너스 패킷 데이터 전송하는 호스트 인터페이스부(108)와, 상기 링크 코어(101)에서 출력된 아이소크로너스 데이터의 이동을 제어하는 아이소데이터 이동부(109)로 구성된다.FIG. 3 is a diagram illustrating an arrangement of an acknowledgment packet data receiving apparatus in a bus system according to the present invention. FIG. 3 illustrates CRC generation, CRC checking, packetizing, and depacketizing of received data. A
상기 신호 압축 모듈(103)은 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터의 사이즈와 기준 사이즈를 비교하여 압축 여부를 선택하는 신호 압축 선택부(103a)와, 상기 신호 압축 선택부(103a)의 신호에 따라 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터를 일정 단위로 압축하는 신호 압축부(103b)와, 상기 신호 압축 선택부(103a)의 신호에 따라 상기 신호 압축부(103b)에서 압축된 신호의 압축 효율을 검색하는 압축율 검색부(103c)로 구성된다.The
상기 신호 압축 선택부(103a)는 압축 여부를 결정하기 위한 기준 사이즈를 저장하는 기준 사이즈 레지스터(103a-1)와, 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터의 사이즈와 상기 기준 사이즈 레지스터(103a-1)의 기준 사이즈의 크기를 비교하여 그 결과신호를 출력하는 비교부(103a-2)로 구성된다.The
상기 메모리(105)는 상기 제 1 신호 선택부(104)에서 출력된 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장하는 수신 버퍼(105a)와, 상기 호스트 인터페이스부(108)로부터 출력된 데이터를 저장하는 송신 버퍼(105b)로 구성된다.The
도 4 는 도 3 의 호스트 인터페이스를 통해 호스트로 전달되는 수신데이터의 포맷을 나타낸 도면으로, 데스티네이션 아이디(destination ID)영역과, tlabel영역과, rt영역과, tcode 영역과, 프리아러티(priority)영역과, dource ID영역과, 데스티네이션 오프셋 하이(destination offset high)영역과, 데스티네이션 오프셋 로우(destination offset low)영역과, data length영역과, extended tcode영역과, 블록 데이터(block data)영역과, spd영역과, acksent영역으로 이루어진다.FIG. 4 is a diagram illustrating a format of received data transmitted to a host through the host interface of FIG. 3, and includes a destination ID area, a tlabel area, an rt area, a tcode area, and a priority. FIG. Area, dource ID area, destination offset high area, destination offset low area, data length area, extended tcode area, block data area, , spd area, and acksent area.
도 5 는 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신방법을 나타낸 플로우 챠트이다.5 is a flowchart illustrating a method of receiving an acknowledgment packet data in a bus system according to the present invention.
이와 같이 구성된 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치 및 방법의 동작을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.Operation of the apparatus and method for acknowledging packet data in the bus system according to the present invention configured as described above will be described in detail with reference to the accompanying drawings.
먼저, 링크 코어(101)는 피지컬 레이어(미도시)로부터 수신된 어싱크로너스 패킷 데이터의 CRC 체크 및 디패킷타이징(Depacketizing)을 수행하여 어싱크로너스 패킷 데이터 및 아이소크로너스 데이터를 출력한다(S1).First, the
그러면 컨피규레이션 레지스터(102)는 상기 링크 코어(101)에서 출력된 컨피규레이션 정보를 저장한다.The
그리고 신호 압축 모듈(103)은 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터의 압축 모드 셋(set) 여부를 검색한 후 그 결과에 따라 상기 어싱크로너스 패킷 데이터를 압축하여 출력하거나 압축하지 않은 채로 출력한다.In addition, the
즉 상기 신호 압축 모듈(103)내 신호 압축 선택부(103a)는 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터에 압축 모드가 설정되어 있는지를 검색하여 압축 모드가 설정되어 있다면 상기 어싱크로너스 패킷 데이터의 헤더(Header)에서 데이터 사이즈를 읽어와 기준 사이즈와 비교한 후 그에 상응하는 신호 압축 선택신호를 출력하고, 상기 압축 모드가 설정되어 있지 않다면 압축하지 않은 채로 출력한 후 해당 압축 정보를 오프(off)한다(S2~S5).That is, the signal
상기 신호 압축 선택부(103a)내 비교부(103a-2)는 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터와 내부의 기준 사이즈 레지스터(103a-1)에 저장된 압축 여부를 결정하기 위한 기준 사이즈를 비교하여 크다면 압축된 어싱크로너 스 패킷 데이터를 선택하기 위한 신호를 출력하고, 작다면 압축되지 않은 어싱크로너스 패킷 데이터를 선택하기 위한 신호를 출력하고 해당 압축 정보를 오프(off)한다.The
이어 신호 압축부(103b)는 상기 신호 압축 선택부(103a)의 신호에 따라 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터를 일정 단위로 일정 횟수가 진행될 때까지 압축하여 출력한다(S6, S7).Subsequently, the
이때 압축율 검색부(103c)는 상기 신호 압축 선택부(103a)의 신호에 따라 상기 신호 압축부(103b)에서 압축된 신호의 압축 효율을 검색하여 일정비 이하로 압축되지 않았다면 현재의 어싱크로너스 패킷 데이터의 재전송을 요구한 후 버스 인포메이션의 수신 가능 어싱크로너스 패킷 데이터의 사이즈를 재설정한다(S8, S9, S10).At this time, the compression
이에 따라 제 1 신호 선택부(104)는 상기 신호 압축 모듈(103)의 신호에 따라 상기 링크 코어(101)에서 출력된 어싱크로너스 패킷 데이터를 출력하거나 신호 압축 모듈(103)에서 압축된 데이터를 선택하여 출력한다.Accordingly, the
그러면 메모리(105)는 상기 제 1 신호 선택부(104)에서 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장한다(S8, S11).Then, the
즉 메모리(105)내 수신 버퍼(105a)는 상기 제 1 신호 선택부(104)에서 출력된 압축된 데이터 또는 압축되지 않은 어싱크로너스 패킷 데이터를 저장한다.That is, the reception buffer 105a in the
이후 사용자의 요구에 따라 호스트 인터페이스부(108)에서 압축된 데이터를 신장시키기 위한 제어신호가 출력되면 신호 신장부(106)는 상기 메모리(105)내 수 신 버퍼(105a)로부터 압축된 데이터를 인출한 후 압축된 데이터를 신장하여 출력한다.Thereafter, when a control signal for decompressing the compressed data is output from the
그러면 제 2 신호 선택부(107)는 상기 신호 압축 모듈(103)의 신호에 따라 상기 메모리(105)에 저장된 압축되지 않은 어싱크로너스 패킷 데이터 또는 상기 신호 신장부(106)에서 신장된 데이터를 선택하여 출력한다.Then, the
이에 따라 호스트 인터페이스부(108)는 상기 제 2 신호 선택부(107)에서 출력된 압축되지 않은 어싱크로너스 패킷 데이터 또는 상기 신호 신장부(106)에서 신장된 데이터를 도 4 에 도시된 바와 같은 포맷으로 호스트로 인터페이스한다.Accordingly, the
아울러 호스트 인터페이스부(108)는 상기 호스트로부터 전송된 데이터를 인터페이스하여 출력한다.In addition, the
그러면 컨피규레이션 레지스터(102)는 상기 호스트 인터페이스부(108)에서 인터페이스된 데이터의 컨피규레이션 정보를 저장한 후 이를 출력한다.The
아울러 메모리(105)내 송신 버퍼(105b)는 상기 호스트 인터페이스부(108)로부터 출력된 데이터를 저장한다.In addition, the
이에 따라 링크 코어(101)는 상기 컨피규레이션 레지스터(102)에서 출력된 신호에 따라 상기 메모리(105)내 송신 버퍼(105b)에 저장된 데이터를 인출하여 CRC 생성 및 패킷타이징(Packetizing)한 후 출력한다.Accordingly, the
또한, 아이소데이터 이동부(109)는 상기 링크 코어(101)에서 출력된 아이소크로너스 데이터의 이동을 제어한다.In addition, the
이상에서 설명한 바와 같이 본 발명에 따른 버스시스템에서의 어싱크로너스 패킷 데이터 수신장치 및 방법은 제한된 크기의 버퍼를 사용하는 종래의 구조에 압축 모듈을 추가하여 하드웨어 블록의 크기를 줄이면서 보다 큰 용량의 어싱크로너스 패킷 데이터의 수신을 가능하도록 함으로써 수신 버퍼를 보다 효율적으로 사용하면서 호스트의 부담을 줄일 수 있는 효과가 있다.As described above, the apparatus and method for acknowledgment packet data reception in a bus system according to the present invention adds a compression module to a conventional structure using a limited size buffer, thereby reducing the size of hardware blocks and increasing the size of the hardware. By enabling the reception of synchronous packet data, it is possible to reduce the burden on the host while using the reception buffer more efficiently.
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990007343A KR100595166B1 (en) | 1999-03-05 | 1999-03-05 | apparatus and method for receiving asynchronous packet data in bus system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990007343A KR100595166B1 (en) | 1999-03-05 | 1999-03-05 | apparatus and method for receiving asynchronous packet data in bus system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000059602A KR20000059602A (en) | 2000-10-05 |
KR100595166B1 true KR100595166B1 (en) | 2006-07-03 |
Family
ID=19575680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990007343A KR100595166B1 (en) | 1999-03-05 | 1999-03-05 | apparatus and method for receiving asynchronous packet data in bus system |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100595166B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101643273B1 (en) * | 2010-04-09 | 2016-08-01 | 삼성전자주식회사 | Method of storing data in storage media, data storage device using the same, and system including the same |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03162134A (en) * | 1989-11-21 | 1991-07-12 | Nec Software Ltd | Compressing/expanding system for communication data |
JPH06233006A (en) * | 1993-02-05 | 1994-08-19 | Fujitsu General Ltd | Video/audio transmission equipment |
JPH06237284A (en) * | 1993-02-10 | 1994-08-23 | Canon Inc | Data transmission method |
JPH09321675A (en) * | 1996-05-27 | 1997-12-12 | Nec Corp | Demodulator |
JPH10336774A (en) * | 1997-05-28 | 1998-12-18 | Nec Shizuoka Ltd | Circuit connection device |
-
1999
- 1999-03-05 KR KR1019990007343A patent/KR100595166B1/en not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03162134A (en) * | 1989-11-21 | 1991-07-12 | Nec Software Ltd | Compressing/expanding system for communication data |
JPH06233006A (en) * | 1993-02-05 | 1994-08-19 | Fujitsu General Ltd | Video/audio transmission equipment |
JPH06237284A (en) * | 1993-02-10 | 1994-08-23 | Canon Inc | Data transmission method |
JPH09321675A (en) * | 1996-05-27 | 1997-12-12 | Nec Corp | Demodulator |
JPH10336774A (en) * | 1997-05-28 | 1998-12-18 | Nec Shizuoka Ltd | Circuit connection device |
Also Published As
Publication number | Publication date |
---|---|
KR20000059602A (en) | 2000-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6885643B1 (en) | Method and device for facilitating efficient data transfer via a wireless communication network | |
JP4512599B2 (en) | Single-line bidirectional communication apparatus and system | |
US8144652B2 (en) | System and method for multi-link communication in home network | |
US6278691B1 (en) | Communications system | |
JP3970282B2 (en) | IC card, data transfer device, data transfer method, and program for data transfer method | |
US20030156093A1 (en) | Data communication system, data communication method, data communication apparatus and digital interface | |
US20070237076A1 (en) | Node | |
CN110830460A (en) | Connection establishing method and device, electronic equipment and storage medium | |
WO2002005497A1 (en) | Data transmitter, data receiver, and data transmitting/receiving method | |
US7002964B1 (en) | Communication system, method for a communication system and controller for a communication system | |
JP2009530879A (en) | Method and device for transmitting data packets | |
KR100595166B1 (en) | apparatus and method for receiving asynchronous packet data in bus system | |
CN115913473B (en) | Data selective retransmission method and system, storage medium and electronic equipment thereof | |
US20050172009A1 (en) | Server system for performing communication over wireless network | |
JP2003223410A (en) | Computer and system configuration method | |
JP3433180B2 (en) | Transmission device and communication system | |
US20060067311A1 (en) | Method of processing packet data at a high speed | |
US20090316726A1 (en) | Apparatus and method for data transmission | |
JP2005109765A (en) | Data reception device | |
EP1433047B1 (en) | Method and apparatus for buffer storage of data packets which are to be transmitted via a connection that has been set up | |
US11507491B2 (en) | System for controlling data flow between multiple processors | |
JP2004336437A (en) | Circuit and system for video image receiving | |
JP2953362B2 (en) | LAN switching device | |
JP2002281079A (en) | Image data transmitting device | |
KR20170112386A (en) | A operating method and system of sensor network system of transmitting large capacity data considering reliability |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |