KR100592298B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100592298B1
KR100592298B1 KR1020040077175A KR20040077175A KR100592298B1 KR 100592298 B1 KR100592298 B1 KR 100592298B1 KR 1020040077175 A KR1020040077175 A KR 1020040077175A KR 20040077175 A KR20040077175 A KR 20040077175A KR 100592298 B1 KR100592298 B1 KR 100592298B1
Authority
KR
South Korea
Prior art keywords
voltage
sustain
electrode lines
discharge
disposed
Prior art date
Application number
KR1020040077175A
Other languages
English (en)
Other versions
KR20060028133A (ko
Inventor
정은영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040077175A priority Critical patent/KR100592298B1/ko
Publication of KR20060028133A publication Critical patent/KR20060028133A/ko
Application granted granted Critical
Publication of KR100592298B1 publication Critical patent/KR100592298B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays

Abstract

본 발명은, 대향방전을 이용한 신전극 구조를 가진 패널에 있어서, X 구동부를 사용하지 않음으로써, 제조비용을 저감하고, 방전효율을 개선하는 것을 목적으로 한다. 이와 같은 목적을 달성하기 위하여, 본 발명은, 전면기판과 상기 전면기판에 평행하게 배치된 후면기판; 전면기판과 후면기판 사이에 배치되고, 전면기판 및 후면기판과 함께 방전셀들을 한정하며, 유전체로 형성된 전방격벽들; 전면기판 상에 후면기판 방향으로 형성되는 전방유전체층 내에 배치되고, 전방격벽들 상부에 배치되는 버스전극 및 방전셀들 상부에 배치되는 투명전극을 포함하는 어드레스 전극 라인들; 전방격벽들 내에 교대로 각각 배치되어 서로 대향되고, 어드레스 전극 라인들과 직교하는 주사전극 라인들 및 유지전극 라인들; 전방격벽들과 후면기판 상에 전면기판 방향으로 형성된 후방유전체층 사이에 배치된 후방격벽들; 후방격벽들에 의하여 한정되는 공간 내에 배치된 형광체층; 및 방전셀 내에 있는 방전가스;를 구비하고, 리셋 구간, 어드레스 구간, 유지방전 구간을 갖는 구동신호에 의해 구동 되고, 유지방전 구간에서는, 정극성의 제 1 전압과 부극성의 제 1 전압을 교대로 갖는 유지펄스가 주사전극 라인들에 인가되고, 유지전극 라인들에 그라운드 전압이 인가되고, 어드레스 전극 라인들에 숏 펄스가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널 {Plasma display panel}
도 1은 종래의 구동신호의 일예를 설명하기 위한 타이밍도이다.
도 2는 본 발명의 플라즈마 디스플레이 패널을 도시하는 분리 사시도이다.
도 3은 도 2의 플라즈마 디스플레이 패널을 Ⅱ-Ⅱ선을 따라 취한 평면도이다.
도 4는 도 2의 플라즈마 디스플레이 패널의 전극 배치를 간략히 보여주는 도면이다.
도 5는 도 2 의 플라즈마 디스플레이 패널의 구동방법을 실현하기 위한 플라즈마 디스플레이 패널의 구동장치를 간략히 도시한 블록도이다.
도 6은 도 2의 플라즈마 디스플레이 패널의 구동방법의 일예로서 Y 전극 라인들에 대한 어드레스-디스플레이 분리 구동방법을 보여준다.
도 7은 도 2에 도시된 패널의 구동신호의 제 1 실시예를 설명하기 위한 타이밍도이다.
도 8은 도 2 에 도시된 패널의 구동신호의 제 2 실시예를 설명하기 위한 타이밍도이다.
도 9는 도 2 에 도시된 패널의 구동신호의 제 3 실시예를 설명하기 위한 타이밍도이다.
도 10은 도 2 에 도시된 패널의 구동신호의 제 4 실시예를 설명하기 위한 타이밍도이다.
도 11은 도 2 에 도시된 패널의 구동신호의 제 5 실시예를 설명하기 위한 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명 *
1...플라즈마 디스플레이 패널, 110...전방패널,
111...전면기판, 112...투명전극,
113...버스전극, 114...어드레스 전극,
115...전방격벽, 116...보호막,
117...전방유전체층, 118...유지전극,
119...주사전극, 120...후방패널,
121...후면기판, 123...후방유전체층,
125...형광체층, Ce...방전셀,
Y1, ..., Yn...복수개의 주사전극 라인들,
X1, ..., Xn...복수개의 유지전극 라인들,
A1, A2, ..., Am...복수개의 어드레스 전극 라인들,
Vs...제 1 전압, Vset...제 2 전압,
Vset+Vs...제 3 전압, Vnf...제 4 전압,
Vsch...제 5 전압, Vscl...제 6 전압,
Va...제 7 전압, 400...영상처리부,
402...논리제어부, 404...Y 구동부,
406...어드레스 구동부,
Vs1,Vs2,Vs3,Vs4,Vs5,Vs6...제 9,제 10,제 11,제 12,제 13,제 14 전압.
본 발명은, 대향방전을 이용한 신전극 구조를 가진 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 유지전극과 주사전극이 대향된 전극 구조를 갖고, 유지전극에 구동신호를 인가하는 X 구동부를 사용하지 않으며, 유지방전시에 어드레스 전극에 숏 펄스를 인가함으로써, 방전효율이 향상되고, 제조비용이 저감되는 플라즈마 디스플레이 패널에 관한 것이다.
일본공개공보 1999-120924호에는 통상적인 플라즈마 디스플레이 패널의 구조가 개시되어 있다. 즉, 통상적인 플라즈마 디스플레이 패널의 전면 및 후면기판 사이에는, 어드레스 전극 라인들, 유전체층, 주사전극 라인들, 유지전극 라인들, 형광체층, 격벽 및 일산화마그네슘 (MgO) 보호층이 마련되어 있다.
어드레스 전극 라인들은 후면기판의 앞쪽에 일정한 패턴으로 형성된다. 후방유전체층은 어드레스 전극 라인들의 앞쪽에 도포된다. 후방유전체층의 앞쪽에는 격벽들이 어드레스 전극 라인들과 평행한 방향으로 형성된다. 이 격벽들은 각 방전셀의 방전 영역을 구획하고, 각 방전셀 사이의 광학적 간섭을 방지하는 기능을 한다. 형광체층은 격벽들 사이에서 어드레스 전극 라인들 상의 후방유전체층의 앞에 도포 되며, 순차적으로 적색발광 형광체층, 녹색발광 형광체층, 청색발광 형광체층이 배치된다.
유지전극 라인들과 주사전극 라인들은 어드레스 전극 라인들과 직교되도록 전면기판의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀을 설정한다. 각 유지전극 라인과 각 주사전극 라인은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극(버스 전극) 라인이 결합되어 형성될 수 있다. 전방유전체층은 유지전극 라인들과 주사전극 라인들의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널을 보호하기 위한 보호층 예를 들어, 일산화마그네슘(MgO)층은 전방유전체층의 뒤쪽에 전면 도포되어 형성된다. 방전 공간에는 플라즈마 형성용 가스가 밀봉된다.
종래의 플라즈마 디스플레이 패널을 구동하기 위한 구동신호로 도 1의 구동신호가 사용된다. 즉, 한 서브필드(SF)는 리셋 기간(PR), 어드레스 기간(PA) 및 유지방전 기간(PS)을 구비하고, 어드레스 전극 라인들(A1, A2, ..., Am), 유지전극 라인들(X1, ..., Xn) 및 주사전극 라인들(Y1, ... , Yn)에 각각 구동신호가 인가된다.
먼저 리셋 기간(PR)은 모든 주사 전극 라인들(Y1, ... , Yn)에 대해 리셋펄스를 인가하여, 리셋 방전을 수행함으로써, 전체 방전셀의 벽전하 상태를 초기화한다. 어드레스 기간(PA)에 들어가기 전에 리셋 기간(PR)이 수행되며, 이는 전 화면에 걸쳐 수행하므로, 상당히 고르면서도 원하는 분포의 벽전하 배치를 만들 수 있다. 이를 위하여, 도 1 과 같이 주사전극 라인들(Y1, ... , Yn)에는 먼저 그라운드 전압(Vg)이 인가되고, 다음에 유지방전 전압(Vs)이 인가되며, 상기 유지방전 전압(Vs)부터 상승 램프 함수가 인가되어 상승전압(Vset)만큼 상승한 최고 상승 전압(Vset+Vs)에 도달하고, 다음에 유지방전 전압(Vs)까지 급격히 하강하며, 상기 유지방전 전압(Vs)부터 하강 램프 함수가 인가되어 하강 최저 전압(V'nf)까지 도달하도록 한다. 어드레스 전극 라인들(A1, A2, ..., Am)에는 리셋 기간(PR) 동안 그라운드 전압(Vg)이 인가되며, 유지전극 라인들(X1, ..., Xn)에는 상기 상승 램프 함수 인가시부터 바이어스 전압(Vb)이 계속 인가된다.
다음에, 어드레스 기간(PA)에는, 켜져야 할 셀을 선택하기 위해, 유지전극 라인들(X1, ..., Xn)에 바이어스 전압(Vb)이 인가되고, 주사전극 라인들(Y1, ... , Yn)에는 스캔 하이 전압(V'sch)이 인가되면서, 주사전극 라인별(Y1, ..., Yn)로 순차적으로 스캔 로우 전압(V'scl)을 갖는 주사펄스가 인가된다. 어드레스 전극 라인들(A1, A2, ..., Am)에는 어드레스 전압(Va)을 갖는 표시 데이터 신호가 인가된다. 주사펄스와 표시 데이터 신호가 인가됨에 따라 선택된 방전셀에서 어드레스 방전이 수행된다.
다음에, 유지방전 기간(PS)에는, 어드레스 기간(PA)에서 선택된 켜져야 할 셀에서 유지방전이 수행되도록, 유지전극 라인들(X1, ..., Xn)과 주사전극 라인들(Y1, ... , Yn)에 유지방전 전압(Vs)을 갖는 유지펄스를 교대로 인가한다. 어드레스 방전에 의해 선택된 방전셀 내부에서 축적된 벽전하와 인가된 유지방전 전압(Vs)에 의해 유지방전이 수행된다. 유지방전을 수행하는 방전셀들의 플라즈마 형성용 가스로부터 플라즈마가 형성되고, 이 플라즈마로부터의 자외선 방사에 의하여 상기 방전셀들의 형광체가 여기되어 빛이 발생된다.
상기에서 설명된 종래의 플라즈마 디스플레이 패널은 3 전극 면 방전 방식으로서, 주사전극(Y)과 유지전극(X)이 전면기판의 후방에 나란히 배치되어 있다. 이로 인하여, 유지방전시, 이온입자가 주사전극(Y)과 유지전극(X)에 인가된 전위에 의해 형성된 전기장에 의해 가속되고, 방전가스에 충돌하여 방전을 일으키더라도, 전기장에 의해 가속된 이온입자의 이동경로가 전면기판의 후방의 일정범위에 제한되어 짧게 이동하므로 방전가스와의 충돌확률이 극히 저하되었다. 이러한 비효율성은 방전을 위한 구동전압을 높게 형성하도록 강제하였으며, 그로 인해, 플라즈마 디스플레이 패널의 가격의 많은 부분을 차지하는 구동회로의 가격이 높아졌다. 뿐만 아니라, 방전이 방전셀 내부의 일부 공간에 집중되어 결과적으로, 플라즈마 디스플레이 패널의 효율이 낮아지는 문제점을 갖고 있다. 또한 종래의 플라즈마 디스플레이 패널을 구동하기 위하여 주사전극, 유지전극 및 어드레스 전극에 각각에 해당하는 구동신호를 공급하여야 했으며, 이에 따라 제조비용이 높은 것이 문제점이었다.
본 발명은, 대향방전을 이용한 신전극 구조를 가진 패널에 있어서, 유지전극에 구동신호를 공급하는 X 구동부를 사용하지 않으며, 유지방전시에 어드레스 전극에 숏 펄스를 인가함으로써, 방전효율을 개선하고, 제조비용을 저감하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위하여, 본 발명은, 전면기판과 상기 전면기판에 평행하게 배치된 후면기판; 전면기판과 후면기판 사이에 배치되고, 전면기판 및 후면기판과 함께 방전셀들을 한정하며, 유전체로 형성된 전방격벽들; 전면기판 상에 후면기판 방향으로 형성되는 전방유전체층 내에 배치되고, 전방격벽들 상부에 배치되는 버스전극 및 방전셀들 상부에 배치되는 투명전극을 포함하는 어드레스 전극 라인들; 전방격벽들 내에 교대로 각각 배치되어 서로 대향되고, 어드레스 전극 라인들과 직교하는 주사전극 라인들 및 유지전극 라인들; 전방격벽들과 후면기판 상에 전면기판 방향으로 형성된 후방유전체층 사이에 배치된 후방격벽들; 후방격벽들에 의하여 한정되는 공간 내에 배치된 형광체층; 및 방전셀 내에 있는 방전가스;를 구비하고,
리셋 구간, 어드레스 구간, 유지방전 구간을 갖는 구동신호에 의해 구동되고,
유지방전 구간에서는, 정극성의 제 1 전압과 부극성의 제 1 전압을 교대로 갖는 유지펄스가 주사전극 라인들에 인가되고, 유지전극 라인들에 그라운드 전압이 인가되고, 어드레스 전극 라인들에 숏 펄스가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
이러한 본 발명의 다른 특징에 의하면, 상기 플라즈마 디스플레이 패널은,
리셋 구간에서는, 주사전극 라인들에, 제 1 전압에서 상승 램프 신호가 인가되어 최종적으로 제 2 전압만큼 상승한 제 3 전압에 도달하고, 제 1 전압에서 하강 램프 신호가 인가되어 최종적으로 제 4 전압에 도달하고, 유지전극 라인들과 어드 레스 전극 라인들에는 그라운드 전압이 인가되고,
어드레스 구간에서는, 주사전극 라인들에 제 5 전압이 인가되면서 순차적으로 제 6 전압을 갖는 주사펄스가 각각 인가되고, 어드레스 전극들에 주사펄스에 따라 제 7 전압을 갖는 표시 데이터 신호가 인가되고, 주사전극 라인들에는 그라운드 전압이 인가될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 유지펄스는, 정극성의 제 1 전압과 상기 부극성의 제 1 전압 사이에 중간전압인 제 8 전압을 더 가질 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 제 8 전압은, 그라운드 전압일 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작을 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스는, 정극성의 제 9 전압을 가지며, 유지펄스 중 정극성의 제 1 전압 및 부극성의 제 1 전압이 인가되는 시점에 인가될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스는, 정극성의 제 10 전압을 가지며, 유지펄스 중 정극성의 제 1 전압이 인가되는 시점에 인가될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스는, 정극성의 제 11 전압을 가지며, 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스는, 부극성의 제 12 전압을 가지며, 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가될 수 있다.
본 발명의 또 다른 특징에 의하면, 상기 숏 펄스는, 정극성의 제 13 전압을 가지며, 유지펄스 중 정극성의 제 1 전압이 인가되는 시점에 인가되고, 부극성의 제 14 전압을 가지며, 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가될 수 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예에 대하여 상세히 설명한다.
도 2는 본 발명의 플라즈마 디스플레이 패널을 도시하는 분리 사시도이다.
도 3은 도 2의 플라즈마 디스플레이 패널을 Ⅱ-Ⅱ선을 따라 취한 평면도이다.
이하에서 도 2 내지 도 3을 참조하여 설명한다.
본 발명에 따른 플라즈마 디스플레이 패널(1)은 전방패널(110)과 후방패널(120)을 구비하며, 상기 전방패널(110)은 전면기판(111)을, 상기 후방패널(120)은 후면기판(121)을 구비한다. 상기 플라즈마 디스플레이 패널(1)은 상기 전면기판(111) 및 후면기판(121) 사이에 배치되며, 화상을 구현하기 위해 방전을 일으키고 광을 발생시키는 공간인 방전셀(Ce)들을 한정하는 격벽(130)들을 구비한다. 상기 격벽(130)들은 전방격벽(115)들 및 후방격벽(124)들로 분리되어 배치되는 것이 제조공정상 유리할 수 있으나, 반드시 분리되어 형성될 필요는 없다.
상기 전방패널(110)은 상기 전면기판(111)의 후방 즉, 상기 전면기판의 배면에 배치되고, 후술하는 어드레스 전극 라인(114)들을 덮도록 배치되는 전방유전체 층(117)을 구비한다. 상기 어드레스 전극 라인(114)들은 상기 전방유전체층 내에 배치되며, 상기 전방격벽 상부에 배치되고, 전도도를 높이기 위한 금속성 재질의 버스전극(113)과, 상기 방전셀(Ce)들 상부에 배치되고, ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명전극(112)을 구비한다. 상기 어드레스 전극 라인(114)들은 상기 방전셀(Ce)들이 연장되는 일 방향으로 연장된다.
또한, 상기 전방패널(110)은 상기 전면기판(111)의 후방, 즉 상기 전방유전체층(117)의 배면에 형성되어 상기 전면기판(111) 및 후면기판(121)과 함께 방전셀(Ce)들을 한정하는 전방격벽(115)들을 구비한다. 이때, 상기 전면기판(111) 및 후면기판(121)과 함께 방전셀(Ce)들을 한정하도록 전방격벽(115)들이 배치된다는 의미는, 상기 전방격벽(115)들이 전면기판(111)의 배면 혹은 후면기판(121)의 전면과 직접 접촉되어 배치되어야 한다는 의미는 아니며, 전면기판(111)의 배면에 형성된 전방유전체층(117)에 직접 접촉되어 배치되는 것도 포함한다. 한편, 상기 전방격벽(115)들 내에는 교대로 각각 유지전극 라인(118)들과 주사전극 라인(119)들이 배치된다. 상기 주사전극 라인(118)들과 유지전극 라인(119)들은 상기 어드레스 전극 라인(114)들이 연장되는 방향과 직교하도록 연장된다.
한편, 상기 전방패널(110)은 필요에 따라 형성될 수 있는 상기 전방격벽(115)들의 외측면을 덮고 있는 보호막(116)을 구비하는 것이 바람직하다. 이때, 상기 보호막(116)은 전방격벽(116)들의 외측면 혹은 형광체층(125)의 전면에도 구비될 수 있다.
상기 후방패널(120)은 상기 후면기판(121)과, 상기 후면기판(121) 상에 상기 전면기판(121) 방향으로 형성되는 후방유전체층(123)을 구비할 수 있다.
또한, 상기 후방패널은(120)은 상기 전방격벽(115)들과 상기 후방유전체층(123) 사이에 배치된 후방격벽(124)들과, 상기 후방격벽(124)들에 의하여 한정되는 공간 내에 배치된 형광체층(125)을 구비한다.
상기 전방패널(110)과 후방패널(120)은 프릿트(frit, 미도시)와 같은 결합부재에 의해 결합되어 밀봉되는 것이 바람직하며, 반드시 프릿트와 같은 결합부재에 의해 결합될 필요는 없으며, 상기 방전셀(Ce) 내에 있는 방전가스가 진공상태인 경우, 상기 진공상태에 따른 압력으로 결합될 수도 있다. 한편, 상기 방전셀(Ce) 내부에는 10% 전ㆍ후의 제논(Xe)가스를 포함한 네온(Ne), 헬륨(He),또는 아르곤(Ar)중의 어느 하나 혹은 이들 중 둘 이상의 혼합가스로 이루어진 방전가스가 충전된다.
상기 전면기판(111)과 후면기판(121)은 유리로 형성되는 것이 일반적이며, 상기 전면기판은 광 투과율이 높은 물질로 형성되는 것이 바람직하다. 한편, 상기 후면기판(121)은 반드시 광이 투과될 필요는 없으며, 상기 전면기판(111)에 비해 재료의 선택폭이 넓어 반드시 유리등의 광 투과율이 높은 물질일 필요는 없다. 오히려, 광 반사율이 높거나, 무효전력을 줄일 수 있는 재료의 다양한 사용이 더 바람직할 수 있다.
한편, 상기 플라즈마 디스플레이 패널의 휘도를 향상시키기 위해 상기 후면기판(121)의 상면 또는 상기 후방유전체층(123)의 상면에 반사층(미도시)이 배치되거나 상기 후방유전체층(123)에 광반사 물질을 포함시켜 상기 형광체에서 발생하는 가시광이 효율적으로 전방으로 반사될 수 있도록 할 수 있다.
상기 유지전극 라인(118)들 및 주사전극 라인(119)들은 광 투과율이 고려될 필요가 없으므로, 전극 재료의 선택 폭이 넓으며, 전기전도율이 높은 Ag, Cu, Cr등이 사용되는 것이 바람직하다. 한편, 어드레스 전극 라인(114)들 중 투명전극(112)은 전면기판(111)의 배면, 즉 방전셀(Ce)들 상부에 배치되므로, 상기 형광체층(125)에서 발생하는 가시광을 용이하게 투과시킬 수 있어야 한다. 광 투과율이 양호한 투명전극(112)의 재료로는 ITO, SnO2, ZnO등의 재료가 사용될 수 있으며, ITO가 사용되는 것이 바람직하다.
한편, 상기 전면기판(111) 및 후면기판(121) 사이에 배치된 격벽(130)들은 상기 전면기판(111) 및 후면기판(121)과 함께 방전셀(Ce)들을 한정하도록 형성된다. 도 2에는 격벽(130)들이 방전셀(Ce)들을 매트릭스 형태로 구획하는 것으로 도시되어 있으나, 이에 한정되는 것은 아니고, 벌집형태, 델타 형태 등과 같은 다양한 형태로 구획될 수 있다. 또한, 도 3에는 방전셀(Ce)의 횡단면이 사각형인 것으로 도시되어 있으나, 이에 한정되는 것은 아니고, 삼각형, 오각형등의 다각형, 또는 원형, 타원형 등일 수 있다.
상기 전방격벽(115)들을 형성한 이후, 상기 전방격벽(115)들의 외측면상에 증착 등의 방법으로 보호막(116)을 형성하는 것이 바람직하다. 상기 보호막(116)은 방전시, 상기 유지전극 라인(118)들 또는 주사전극 라인(119)들을 덮는 유전체로 형성된 전방격벽(115)들을 보호하고, 방전시 2차전자를 방출하여 방전이 용이하게 일어날 수 있도록 한다.
상기 후방유전체층(123)상에는 상기 후방격벽(124)들이 형성될 수 있으며, 상기 후방격벽(124)들도 상기 전방격벽과 같이 Pb, B, Si, Al, 및 O 등과 같은 원소를 포함하는 유리성분 등으로 형성될 수 있으며, 여기에 필요에 따라, ZrO2, TiO2, 및 Al2O3 와 같은 필러(filler)와 Cr, Cu, Co, Fe, TiO2 와 같은 안료가 포함될 수 있다.
상기 후방격벽(124)들은 형광체층(125)이 도포될 수 있는 공간을 확보함과 아울러, 상기 전방격벽(115)들과 함께 상기 전방패널(110)과 후방패널(120)내부에 충전되는 방전가스의 진공상태(예를 들면 0.5 atm)로 인하여 발생하는 압력을 지지하고, 상기 방전셀(Ce)의 공간을 확보하며, 상기 방전셀(Ce)간의 크로스 토크(cross talk)를 방지하는 역할을 수행할 수 있다. 또한 상기 후방격벽(124)들은 상기 방전셀(Ce)에서 발생하는 가시광이 전방으로 반사될 수 있도록 반사물질을 포함할 수 있다. 상기 후방격벽(124)들에 의해 한정되는 공간에는 적색발광, 녹색발광, 또는 청색발광 형광체층(125)이 배치될 수 있으며, 상기 후방격벽(124)들에 의해 상기 형광체층(125)이 구획된다.
상기 형광체층(125)은 적색발광 형광체, 녹색발광 형광체, 청색발광 형광체중 어느 하나의 형광체, 솔벤트, 및 바인더가 혼합된 형광체 페이스트가 후방유전체층(123)의 전면과 후방격벽(124)들에 도포된 후에 건조 및 소성공정을 거침으로써 형성된다. 상기 적색발광 형광체로서는 Y(V,P)O4:Eu 등이 있고, 녹색발광 형광체로서는 ZnSi04:Mn, YBO3:Tb 등이 있으며, 청색발광 형광체로서는 BAM:Eu 등 이 있다.
상기 형광체층(125)의 전면에는 MgO 등으로 이루어진 후방 보호막(미도시)이 형성될 수 있다. 상기 후방 보호막은 상기 방전셀(Ce)내에서 방전이 발생할 때, 방전입자의 충돌로 인해 상기 형광체층이 열화되는 것을 방지하고, 2차전자를 방출하여 상기 방전이 용이하게 일어날 수 있도록 도와줄 수 있다.
도 4는 도 2의 플라즈마 디스플레이 패널의 전극 배치를 간략히 보여주는 도면이다.
도 2 내지 도 4를 참고하여 설명하면, 주사전극 라인들(Y1, ... , Yn)과 유지전극 라인들(X1, ... , Xn)이 나란히 평행하게 배치된다. 즉, 전방격벽(115)들 내에 주사전극 라인들(Y1, ... , Yn) 또는 유지전극 라인들(X1, ... , Xn) 중 어느 하나만 각각 배치되게 된다. 상기 주사전극 라인들(Y1, ... , Yn) 및 유지전극 라인들(X1, ... , Xn)에 직교하도록 어드레스 전극 라인들(A1, A2, ... , Am)이 배치된다. 상기 주사전극 라인들(Y1, ... , Yn) 및 유지전극 라인들(X1, ... , Xn) 사이의 공간과 상기 어드레스 전극 라인들(A1, A2, ... , Am)이 교차하는 영역에 방전셀(Ce)들이 구획된다.
도 5는 도 2 의 플라즈마 디스플레이 패널의 구동방법을 실현하기 위한 플라즈마 디스플레이 패널의 구동장치를 간략히 도시한 블록도이다.
도 4 및 도 5를 참조하여 설명하면, 플라즈마 디스플레이 패널의 구동장치는, 영상처리부(400), 논리제어부(402), Y 구동부(404), 어드레스 구동부(406) 및 플라즈마 표시 패널(1)을 구비한다.
영상처리부(400)는 외부로부터 PC 신호, DVD 신호, 비디오 신호, TV 신호등 의 외부 영상신호를 입력받아 아날로그 신호를 디지털 신호로 변환하고, 디지털 신호를 영상 처리하여 내부 영상신호로 출력한다. 내부 영상신호는 각각 8비트의 적색(R), 녹색(G), 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들이다.
논리제어부(402)는 영상처리부(400)로부터의 내부 영상신호를 입력받아 감마보정, APC(Automatic Power Control)단계 등을 거쳐 각각, 어드레스 구동 제어신호(SA), Y 구동 제어신호(SY)를 출력한다.
Y 구동부(404)는 논리제어부(402)로부터의 Y 구동 제어신호(SY)를 입력받아, 리셋 기간(도 7의 PR)에 초기화 방전을 위해서 소거 전압을 갖는 소거 펄스와, 어드레스 기간(도 7의 PA)에 정극성의 스캔 하이 전압(도 7의 Vsch)이 인가되다가 패널(1)의 상하방향에 따라 순차적으로 부극성의 스캔 로우 전압(도 7의 Vscl)을 갖는 주사신호와, 유지방전 기간(도 7의 PS)에 정극성의 유지방전 전압(도 7의 Vs)과 부극성의 유지방전 전압(도 7의 -Vs)을 교대로 갖는 유지펄스를 플라즈마 표시 패널(1)의 주사 전극 라인들(Y1, ... , Yn)에 인가한다.
어드레스 구동부(406)는 논리제어부(402)로부터의 어드레스 구동 제어신호(SA)를 입력받아 어드레스 기간(도 7의 PA)에 전체 셀 중 켜져야 할 셀에 어드레스 전압(도 7의 Va)을 갖는 표시 데이터 신호를 플라즈마 표시 패널(1)의 어드레스 전극 라인들에 출력한다. 또한 본 발명과 관련하여, 유지방전 기간에 숏 펄스를 인가한다. 상기 숏 펄스의 전압은 어드레스 전압(도 7의 Va)보다 작거나 동일한 전압일 수 있다.
종래의 구동장치와 달리 본 발명에서는 X 구동부가 없으며, 따라서 유지전극 라인들(X1, ... , Xn)에는 계속해서 그라운드 전압(Vg)이 인가되게 된다.
도 6은 도 2의 플라즈마 디스플레이 패널의 구동방법의 일예로서 Y 전극 라인들에 대한 어드레스-디스플레이 분리 구동방법을 보여준다.
도 4 및 도 6을 참조하면, 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 유지방전 구간(S1, ..., S8)로 분할된다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극 라인들(A1, A2, ... , Am)에 표시 데이터 신호가 인가됨과 동시에 각 주사전극 라인들(Y1, ..., Yn)에 상응하는 주사 펄스가 순차적으로 인가된다.
각 유지방전 구간(S1, ...,S8)에서는, 주사전극 라인들(Y1, ..., Yn)과 유지전극 라인들(X1, ..., Xn)에 유지펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 유지방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 유지방전 구간(S1, ..., S8)내의 유지방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 유지펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 기간, 서브필드3 기간 및 서브필드8 기간 동안 셀들을 어드레싱하여 유지방전하면 된다.
각 서브필드에 할당되는 유지방전 수는, APC(Automatic Power Control)단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 또한 각 서브필드에 할당되는 유지방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드6에 할당된 계조도를 32에서 34로 높일 수 있다. 또한, 한 프레임을 형성하는 서브필드의 수도 설계사양에 따라 다양하게 변형하는 것이 가능하다.
도 7은 도 2에 도시된 패널의 구동신호의 제 1 실시예를 설명하기 위한 타이밍도이다.
도면을 참고하여 설명하면, 서브필드(SF)는 리셋 기간(PR), 어드레스 기간(PA), 유지방전 기간(PS)으로 구성된다.
리셋 기간(PR)에서, 주사전극 라인들(Y1, ... , Yn)에 먼저 그라운드 전압(Vg)이 인가된다. 다음에, 제 1 전압인 유지방전 전압(Vs)이 급격하게 인가되며, 상기 제 1 전압(Vs)에서부터 상승 램프 신호가 인가되어 제 2 전압인 상승 전압(Vset)만큼 상승한 제 3 전압인 최고 상승 전압(Vset+Vs)에 도달한다. 급격하지 않은 기울기를 갖는 상승 램프 신호가 인가됨으로 인하여 약방전이 발생하고, 상기 약방전이 발생하면서 주사전극 라인들(Y1, ... , Yn) 부근에 음전하들이 쌓이기 시작한다. 다음에 상기 제 1 전압(Vs)까지 급격하게 하강한 후, 하강 램프 신호가 인가되어 제 4 전압인 최저 하강 전압(Vnf)까지 도달한다. 본 발명에 의한 구동신호는 도 1에 도시된 종래의 구동신호와 달리 유지전극 라인들(X1, ... , Xn)에 구동신호를 공급하는 X 구동부를 사용하지 않음으로써, 종래의 하강 램프 신호시 유지 전극 라인들(X1, ... , Xn)에 인가된 바이어스 전압(도1의 Vb)를 보상하기 위하여, 종래 구동신호의 하강 기울기보다 더 급격한 하강 기울기를 갖게 된다. 따라서 종래의 도 1의 하강 최저 전압(V'nf)보다 본 발명의 도 7의 하강 최저 전압인 제 4 전압(Vnf)의 크기가 더 크게 된다. 하강 램프 신호가 인가됨으로 인하여 방전이 발생하고, 상기 방전이 발생하면서 주사전극 라인들(Y1, ... , Yn) 부근에 쌓였던 음전하들의 일부가 방출된다. 결국 주사전극 라인들(Y1, ... , Yn) 부근에는 어드레스 방전이 발생하기에 적당한 양의 음전하가 잔류하게 된다. 유지전극 라인들(X1, ... , Xn) 및 어드레스 전극 라인들(A1, A2, ... , Am)에는 그라운드 전압(Vg)이 인가된다.
다음에, 어드레스 기간(PA)에는 켜져야 할 셀을 선택하기 위해, 주사전극 라인들(Y1, ... , Yn)에 먼저 제 5 전압인 스캔 하이 전압(Vsch)이 인가되다가 순차적으로 주사전극 라인별로 제 6 전압인 스캔 로우 전압(Vscl)을 갖는 주사펄스가 인가된다. 어드레스 전극 라인들(A1, A2, ... , Am)에 제 7 전압인 어드레스 전압(Va)을 갖는 표시 데이터 신호가 상기 주사펄스에 맞춰 인가된다. 유지전극 라인들(X1, ... , Xn)에는 계속해서 그라운드 전압(Vg)이 인가된다. 제 7 전압(Va)과, 제 6 전압(Vscl)과, 주사 전극(Y) 부근의 음전하에 의한 벽전압 및 어드레스 전극(A) 부근의 양전하에 의한 벽전압에 의해 어드레스 방전이 수행된다. 상기 어드레스 방전 수행 후 주사전극(Y) 부근에는 양전하가 축적되며, 유지전극(X) 부근에는 음전하가 축적된다.
유지방전 기간(PS)에서, 주사전극 라인들(Y1, ... , Yn)에는 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs)을 갖는 유지펄스가 인가되고, 유지전극 라인들(X1, ... , Xn)에는 그라운드 전압(Vg)이 인가되고, 어드레스 전극 라인들에는 숏 펄스가 인가된다.
한편, 상기 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이에는 중간전압인 제 8 전압을 더 가질 수 있다. 상기 제 8 전압은 그라운드 전압(Vg)일 수 있다. 중간전압을 더 가짐으로써, 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이의 급격한 전압 변화를 방지하게 된다.
도 7에서 상기 숏 펄스는 유지펄스 중 정극성의 제 1 전압(Vs) 및 부극성의 제 1 전압(-Vs)이 인가되는 시점에 인가된다. 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 상기 숏 펄스는 정극성의 제 9 전압(Vs1)의 크기를 가지며, 상기 제 9 전압(Vs1)의 크기는 상기 제 7 전압(Va)의 크기보다 작거나 같을 수 있다.
먼저 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되는 경우에, 주사전극(Y)에 인가된 정극성의 제 1 전압(Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓여있던 양전하에 의한 벽전압과, 유지전극(X) 부근에 쌓여있던 음전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 음전하를 쌓고, 유지전극(X) 부근에는 양전하를 쌓는다. 이때, 어드레스 전극(A)에 제 9 전압(Vs1)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 주사전극(Y) 부근에 쌓이는 음전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전 볼륨이 증대하게 된다. 상 세히 설명하면, 본 발명의 플라즈마 디스플레이 패널은 대향구조로서, 전방격벽들 내에 각각 유지전극(X) 또는 주사전극(Y) 중 하나가 배치되고, 방전셀들의 상부에 어드레스 전극(A) 라인들이 배치된다. 상기 구조에 의해 유지방전시에 대향되는 주사전극(Y)과 유지전극(X)의 방향뿐만이 아니라 어드레스 전극(A)이 있는 방전셀의 상부에서도 유지방전이 수행되므로, 방전볼륨이 확대되며, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 음전하를 주사전극(Y)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 9 전압(Vs1)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 9 전압(Vs1)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에는 부극성의 제 1 전압(-Vs)이 인가되고, 유지전극(X)에는 그라운드 전압(Vg)이 인가된다. 주사전극(Y)에 인가된 부극성의 제 1 전압(-Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓인 음전하에 의한 벽전압과 유지전극(X)에 쌓인 양전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 양전하를 쌓고, 유지전극(X) 부근에는 음전하를 쌓는다. 이때, 어드레스 전극(A)에 제 9 전압(Vs1)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 유지전극(X) 부근에 쌓이는 음전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전 볼륨이 증대하게 된다. 따라서, 방전효율이 증대되며, 휘도가 개선되게 된 다.
다음에, 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되며, 유지전극(X)에 그라운드 전압(Vg)이 인가된다. 상기의 과정을 반복하여 유지방전이 계속 수행되게 된다.
도 8은 도 2 에 도시된 패널의 구동신호의 제 2 실시예를 설명하기 위한 타이밍도이다.
리셋 기간(PR)과 어드레스 기간(PA)은 도 7 에 설명된 바와 같다.
유지방전 기간(PS)에서, 주사전극 라인들(Y1, ... , Yn)에는 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs)을 갖는 유지펄스가 인가되고, 유지전극 라인들(X1, ... , Xn)에는 그라운드 전압(Vg)이 인가되고, 어드레스 전극 라인들에는 숏 펄스가 인가된다. 한편, 상기 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이에는 중간전압인 제 8 전압을 더 가질 수 있으며, 상기 제 8 전압은 그라운드 전압(Vg)일 수 있다.
도 8에서 상기 숏 펄스는 유지펄스 중 정극성의 제 1 전압(Vs)이 인가되는 시점에 인가된다. 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 상기 숏 펄스는 정극성의 제 10 전압(Vs2)의 크기를 가지며, 상기 제 10 전압(Vs2)의 크기는 상기 제 7 전압(Va)의 크기보다 작거나 같을 수 있다.
먼저 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되는 경우에, 주사전극(Y)에 인가된 정극성의 제 1 전압(Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg) 과, 주사전극(Y) 부근에 쌓여있던 양전하에 의한 벽전압과, 유지전극(X) 부근에 쌓여있던 음전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 음전하를 쌓고, 유지전극(X) 부근에는 양전하를 쌓는다. 이때, 어드레스 전극(A)에 제 10 전압(Vs2)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 주사전극(Y) 부근에 쌓이는 음전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전볼륨이 증대하게 된다. 방전볼륨의 확대로 인하여, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 음전하를 주사전극(Y)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 10 전압(Vs2)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 10 전압(Vs2)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에는 부극성의 제 1 전압(-Vs)이 인가되고, 유지전극(X)에는 그라운드 전압(Vg)이 인가된다. 주사전극(Y)에 인가된 부극성의 제 1 전압(-Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓인 음전하에 의한 벽전압과 유지전극(X)에 쌓인 양전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 양전하를 쌓고, 유지전극(X) 부근에는 음전하를 쌓는다.
다음에, 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되며, 유지전극(X)에 그라운드 전압(Vg)이 인가된다. 상기의 과정을 반복하여 유지방전이 계속 수행되게 된다.
도 9는 도 2 에 도시된 패널의 구동신호의 제 3 실시예를 설명하기 위한 타이밍도이다.
리셋 기간(PR)과 어드레스 기간(PA)은 도 7 에 설명된 바와 같다.
유지방전 기간(PS)에서, 주사전극 라인들(Y1, ... , Yn)에는 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs)을 갖는 유지펄스가 인가되고, 유지전극 라인들(X1, ... , Xn)에는 그라운드 전압(Vg)이 인가되고, 어드레스 전극 라인들에는 숏 펄스가 인가된다. 한편, 상기 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이에는 중간전압인 제 8 전압을 더 가질 수 있으며, 상기 제 8 전압은 그라운드 전압(Vg)일 수 있다.
도 9에서 상기 숏 펄스는 유지펄스 중 부극성의 제 1 전압(-Vs)이 인가되는 시점에 인가된다. 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 상기 숏 펄스는 정극성의 제 11 전압(Vs3)의 크기를 가지며, 상기 제 11 전압(Vs3)의 크기는 상기 제 7 전압(Va)의 크기보다 작거나 같을 수 있다.
먼저 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되는 경우에, 주사전극(Y)에 인가된 정극성의 제 1 전압(Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓여있던 양전하에 의한 벽전압과, 유지전극(X) 부근에 쌓여있던 음전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부 근에는 음전하를 쌓고, 유지전극(X) 부근에는 양전하를 쌓는다.
다음에, 주사전극(Y)에는 부극성의 제 1 전압(-Vs)이 인가되고, 유지전극(X)에는 그라운드 전압(Vg)이 인가된다. 주사전극(Y)에 인가된 부극성의 제 1 전압(-Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓인 음전하에 의한 벽전압과 유지전극(X)에 쌓인 양전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 양전하를 쌓고, 유지전극(X) 부근에는 음전하를 쌓는다. 이때, 어드레스 전극(A)에 제 11 전압(Vs3)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 유지전극(X) 부근에 쌓이는 음전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전볼륨이 증대하게 된다. 방전볼륨의 확대로 인하여, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 음전하를 유지전극(X)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 11 전압(Vs3)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 11 전압(Vs3)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되며, 유지전극(X)에 그라운드 전압(Vg)이 인가된다. 상기의 과정을 반복하여 유지방전이 계속 수행되게 된다.
도 10은 도 2 에 도시된 패널의 구동신호의 제 4 실시예를 설명하기 위한 타 이밍도이다.
리셋 기간(PR)과 어드레스 기간(PA)은 도 7 에 설명된 바와 같다.
유지방전 기간(PS)에서, 주사전극 라인들(Y1, ... , Yn)에는 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs)을 갖는 유지펄스가 인가되고, 유지전극 라인들(X1, ... , Xn)에는 그라운드 전압(Vg)이 인가되고, 어드레스 전극 라인들에는 숏 펄스가 인가된다. 한편, 상기 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이에는 중간전압인 제 8 전압을 더 가질 수 있으며, 상기 제 8 전압은 그라운드 전압(Vg)일 수 있다.
도 10에서 상기 숏 펄스는 유지펄스 중 부극성의 제 1 전압(-Vs)이 인가되는 시점에 인가된다. 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 상기 숏 펄스는 부극성의 제 12 전압(Vs4)의 크기를 가지며, 상기 제 12 전압(Vs4)의 크기는 상기 제 7 전압(Va)의 크기보다 작거나 같을 수 있다.
먼저 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되는 경우에, 주사전극(Y)에 인가된 정극성의 제 1 전압(Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓여있던 양전하에 의한 벽전압과, 유지전극(X) 부근에 쌓여있던 음전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 음전하를 쌓고, 유지전극(X) 부근에는 양전하를 쌓는다.
다음에, 주사전극(Y)에는 부극성의 제 1 전압(-Vs)이 인가되고, 유지전극(X)에는 그라운드 전압(Vg)이 인가된다. 주사전극(Y)에 인가된 부극성의 제 1 전압(- Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓인 음전하에 의한 벽전압과 유지전극(X)에 쌓인 양전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 양전하를 쌓고, 유지전극(X) 부근에는 음전하를 쌓는다. 이때, 어드레스 전극(A)에 부극성의 제 12 전압(Vs4)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 주사전극(Y) 부근에 쌓이는 양전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전 볼륨이 증대하게 된다. 방전볼륨의 확대로 인하여, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 양전하를 주사전극(Y)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 12 전압(Vs4)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 12 전압(Vs4)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되며, 유지전극(X)에 그라운드 전압(Vg)이 인가된다. 상기의 과정을 반복하여 유지방전이 계속 수행되게 된다.
도 11은 도 2 에 도시된 패널의 구동신호의 제 5 실시예를 설명하기 위한 타이밍도이다.
리셋 기간(PR)과 어드레스 기간(PA)은 도 7 에 설명된 바와 같다.
유지방전 기간(PS)에서, 주사전극 라인들(Y1, ... , Yn)에는 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs)을 갖는 유지펄스가 인가되고, 유지전극 라인들(X1, ... , Xn)에는 그라운드 전압(Vg)이 인가되고, 어드레스 전극 라인들에는 숏 펄스가 인가된다. 한편, 상기 정극성의 제 1 전압(Vs)과 부극성의 제 1 전압(-Vs) 사이에는 중간전압인 제 8 전압을 더 가질 수 있으며, 상기 제 8 전압은 그라운드 전압(Vg)일 수 있다.
도 11에서 상기 숏 펄스는 유지펄스 중 정극성의 제 1 전압(Vs)이 인가되는 시점과 부극성의 제 1 전압(-Vs)이 인가되는 시점에 인가된다. 상기 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 상기 숏 펄스는, 정극성의 제 1 전압(Vs)이 인가되는 시점에는 정극성의 제 13 전압(Vs5)을 가지며, 부극성의 제 1 전압(-Vs)이 인가되는 시점에는 부극성의 제 14 전압(Vs6)을 갖는다. 상기 제 13 전압(Vs5) 또는 상기 제 14 전압(Vs6)의 크기는 상기 제 7 전압(Va)의 크기보다 작거나 같을 수 있다.
먼저 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되는 경우에, 주사전극(Y)에 인가된 정극성의 제 1 전압(Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓여있던 양전하에 의한 벽전압과, 유지전극(X) 부근에 쌓여있던 음전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 음전하를 쌓고, 유지전극(X) 부근에는 양전하를 쌓는다. 이때, 어드레스 전극(A)에 제 13 전압(Vs5)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 주사전극(Y) 부근에 쌓이는 음전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전볼륨이 증대하게 된다. 방 전볼륨의 확대로 인하여, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 음전하를 주사전극(Y)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 13 전압(Vs5)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 13 전압(Vs5)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에는 부극성의 제 1 전압(-Vs)이 인가되고, 유지전극(X)에는 그라운드 전압(Vg)이 인가된다. 주사전극(Y)에 인가된 부극성의 제 1 전압(-Vs)과, 유지전극(X)에 인가된 그라운드 전압(Vg)과, 주사전극(Y) 부근에 쌓인 음전하에 의한 벽전압과 유지전극(X)에 쌓인 양전하에 의한 벽전압으로 인하여 유지방전이 수행되면서, 주사전극(Y) 부근에는 양전하를 쌓고, 유지전극(X) 부근에는 음전하를 쌓는다. 이때, 어드레스 전극(A)에 부극성의 제 14 전압(Vs6)을 갖는 숏 펄스가 순간적으로 인가되며, 상기 숏 펄스에 의해, 순간적으로 주사전극(Y) 부근에 쌓이는 양전하의 일부가 어드레스 전극(A) 부근으로 이동을 하게 되며, 이에 의해 유지방전의 방전볼륨이 증대하게 된다. 방전볼륨의 확대로 인하여, 방전효율이 증대되고, 휘도도 개선된다. 다만, 숏 펄스의 인가로 인하여 다량의 양전하를 주사전극(Y)으로부터 가져오지 않도록, 인가되는 숏 펄스의 펄스폭은 유지펄스의 펄스폭의 절반보다 작은 것이 바람직하다. 또한 숏 펄스의 전압인 제 14 전압(Vs6)은 상기 제 7 전압(Va)보다 작은 것이 바람직하다. 또한 전원공급장치에서 다양한 전원 을 공급함으로 인하여 발생하는 제조비용증대를 고려하면, 상기 제 14 전압(Vs6)은 상기 제 7 전압(Va)의 크기와 동일할 수도 있다.
다음에, 주사전극(Y)에 정극성의 제 1 전압(Vs)이 인가되며, 유지전극(X)에 그라운드 전압(Vg)이 인가된다. 상기의 과정을 반복하여 유지방전이 계속 수행되게 된다.
상기한 바와 같은 본 발명의 따르면, 다음과 같은 효과를 얻을 수 있다.
첫째, 본 발명의 플라즈마 디스플레이 패널은 유지전극(X)과 주사전극(Y)이 대향되는 구조로 구성되어, 종래에 비해, 유지방전시 방전이 강하게 일어나 공간전하를 많이 형성하여 Xe의 여기(excitation)와 이온화(ionization)가 증가하여 방전셀 내부에 공간 프라이밍 입자(space priming particles)를 증가시키게 되며, 방전볼륨이 커져, 방전효율이 증대되고, 휘도도 개선된다.
둘째, 따라서 유지방전시 주사전극(Y)에 인가되는 제 1 전압(Vs)의 크기를 낮출 수가 있으며, 또한 어드레스 방전시에 인가되는 제 7 전압(Va)의 크기도 낮출 수가 있다. 이는 플라즈마 디스플레이 패널에 전원을 공급하는 전원공급장치의 제조비용이 저감으로 연결된다.
셋째, 유지방전 기간에 어드레스 전극에 숏 펄스를 인가함으로 인하여서도 방전볼륨이 커져, 방전효율이 증대되고, 휘도가 개선되는 효과가 있다.
넷째, 본 발명에서는 유지전극 라인들에 구동신호를 공급하는 X 구동부를 사용하지 않으면서도 플라즈마 디스플레이 패널을 구동하게 되므로, 결국, 제조비용 을 더 저감할 수 있게 된다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (10)

  1. 전면기판과 상기 전면기판에 평행하게 배치된 후면기판; 상기 전면기판과 후면기판 사이에 배치되고, 상기 전면기판 및 후면기판과 함께 방전셀들을 한정하며, 유전체로 형성된 전방격벽들; 상기 전면기판 상에 상기 후면기판 방향으로 형성되는 전방유전체층 내에 배치되고, 상기 전방격벽들 상부에 배치되는 버스전극 및 상기 방전셀들 상부에 배치되는 투명전극을 포함하는 어드레스 전극 라인들; 상기 전방격벽들 내에 교대로 각각 배치되어 서로 대향되고, 상기 어드레스 전극 라인들과 직교하는 주사전극 라인들 및 유지전극 라인들; 상기 전방격벽들과 상기 후면기판 상에 상기 전면기판 방향으로 형성된 후방유전체층 사이에 배치된 후방격벽들; 상기 후방격벽들에 의하여 한정되는 공간 내에 배치된 형광체층; 및 상기 방전셀 내에 있는 방전가스;를 구비하고,
    리셋 구간, 어드레스 구간, 유지방전 구간을 갖는 구동신호에 의해 구동되고,
    상기 유지방전 구간에서는, 정극성의 제 1 전압과 부극성의 제 1 전압을 교대로 갖는 유지펄스가 상기 주사전극 라인들에 인가되고, 상기 유지전극 라인들에 그라운드 전압이 인가되고, 상기 어드레스 전극 라인들에 숏 펄스가 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 리셋 구간에서는, 상기 주사전극 라인들에, 제 1 전압에서 상승 램프 신호가 인가되어 최종적으로 제 2 전압만큼 상승한 제 3 전압에 도달하고, 상기 제 1 전압에서 하강 램프 신호가 인가되어 최종적으로 제 4 전압에 도달하고, 상기 유지전극 라인들과 상기 어드레스 전극 라인들에는 상기 그라운드 전압이 인가되고,
    상기 어드레스 구간에서는, 상기 주사전극 라인들에 제 5 전압이 인가되면서 순차적으로 제 6 전압을 갖는 주사펄스가 각각 인가되고, 상기 어드레스 전극들에 상기 주사펄스에 따라 제 7 전압을 갖는 표시 데이터 신호가 인가되고, 상기 주사전극 라인들에는 상기 그라운드 전압이 인가되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서, 상기 유지펄스는,
    상기 정극성의 제 1 전압과 상기 부극성의 제 1 전압 사이에 중간전압인 제 8 전압을 더 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서, 상기 제 8 전압은,
    상기 그라운드 전압인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 숏 펄스의 펄스폭은 상기 유지펄스의 펄스폭의 절반보다 작은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서, 상기 숏 펄스는,
    정극성의 제 9 전압을 가지며, 상기 유지펄스 중 정극성의 제 1 전압 및 부극성의 제 1 전압이 인가되는 시점에 인가되는 것을 특징으로 하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 5 항에 있어서, 상기 숏 펄스는,
    정극성의 제 10 전압을 가지며, 상기 유지펄스 중 정극성의 제 1 전압이 인가되는 시점에 인가되는 것을 특징으로 하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 5 항에 있어서, 상기 숏 펄스는,
    정극성의 제 11 전압을 가지며, 상기 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가되는 것을 특징으로 하는 것을 특징으로 하는 플라즈마 디스플 레이 패널.
  9. 제 5 항에 있어서, 상기 숏 펄스는,
    부극성의 제 12 전압을 가지며, 상기 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가되는 것을 특징으로 하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 5 항에 있어서, 상기 숏 펄스는,
    정극성의 제 13 전압을 가지며, 상기 유지펄스 중 정극성의 제 1 전압이 인가되는 시점에 인가되고, 부극성의 제 14 전압을 가지며, 상기 유지펄스 중 부극성의 제 1 전압이 인가되는 시점에 인가되는 것을 특징으로 하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040077175A 2004-09-24 2004-09-24 플라즈마 디스플레이 패널 KR100592298B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040077175A KR100592298B1 (ko) 2004-09-24 2004-09-24 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040077175A KR100592298B1 (ko) 2004-09-24 2004-09-24 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060028133A KR20060028133A (ko) 2006-03-29
KR100592298B1 true KR100592298B1 (ko) 2006-06-21

Family

ID=37138968

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040077175A KR100592298B1 (ko) 2004-09-24 2004-09-24 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100592298B1 (ko)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1002921900000
1020040034275

Also Published As

Publication number Publication date
KR20060028133A (ko) 2006-03-29

Similar Documents

Publication Publication Date Title
EP1657701B1 (en) Driving method of plasma display panel
KR100683794B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100683792B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100647616B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100592298B1 (ko) 플라즈마 디스플레이 패널
KR100581934B1 (ko) 플라즈마 디스플레이 패널
KR100615253B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100615252B1 (ko) 플라즈마 디스플레이 패널
KR100637175B1 (ko) 플라즈마 디스플레이 패널
KR100637176B1 (ko) 플라즈마 디스플레이 패널
KR100615258B1 (ko) 플라즈마 디스플레이 패널
JP4313355B2 (ja) プラズマディスプレイパネルの駆動装置
KR100615259B1 (ko) 플라즈마 디스플레이 패널
KR100683795B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100647667B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20070046572A1 (en) Plasma display panel (PDP)
KR100563074B1 (ko) 플라즈마 디스플레이 패널 및 이를 구동하기 위한 구동방법
KR100647679B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100683793B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20060032085A (ko) 플라즈마 디스플레이 패널
KR20060032086A (ko) 플라즈마 디스플레이 패널
KR20050112584A (ko) 플라즈마 디스플레이 패널
KR20080013228A (ko) 플라즈마 디스플레이 장치
KR20070090543A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20050111997A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee