KR100578807B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100578807B1
KR100578807B1 KR1020040038928A KR20040038928A KR100578807B1 KR 100578807 B1 KR100578807 B1 KR 100578807B1 KR 1020040038928 A KR1020040038928 A KR 1020040038928A KR 20040038928 A KR20040038928 A KR 20040038928A KR 100578807 B1 KR100578807 B1 KR 100578807B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
substrate
electrodes
address
Prior art date
Application number
KR1020040038928A
Other languages
Korean (ko)
Other versions
KR20050113813A (en
Inventor
허민
최영도
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040038928A priority Critical patent/KR100578807B1/en
Publication of KR20050113813A publication Critical patent/KR20050113813A/en
Application granted granted Critical
Publication of KR100578807B1 publication Critical patent/KR100578807B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 실시예에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판과; 상기 제1 기판에 일방향을 따라 나란히 형성되는 어드레스전극들과; 상기 제1 기판과 제2 기판의 사이공간에 배치되어 다수의 방전셀들을 구획하는 격벽과; 상기 각 방전셀 내에 형성되는 형광체층과; 상기 제2 기판에 형성되는 제1 전극과 제2 전극들; 및 상기 제1 전극과 제2 전극 사이에서 상기 각 방전셀에 대응되도록 배치되는 제3 전극들을 포함한다. 이 때, 상기 제1 전극 및 제2 전극 각각은 상기 어드레스전극과 교차하는 방향을 따라 길게 이어지면서 각 방전셀에 대응되는 버스전극과, 이 버스전극으로부터 상기 각 방전셀의 중심을 향해 연장되는 돌출전극을 포함하며, 상기 제1 전극과 제2 전극 각각의 버스전극은 상기 제2 기판으로부터 멀어지는 방향으로 상기 제3 전극보다 더 돌출되어, 그 사이에 공간을 두고 서로 대향하도록 형성된다.According to an embodiment of the present invention, a plasma display panel includes: a first substrate and a second substrate disposed to face each other; Address electrodes formed on the first substrate in parallel with one direction; A partition wall disposed between the first substrate and the second substrate and partitioning a plurality of discharge cells; A phosphor layer formed in each of the discharge cells; First and second electrodes formed on the second substrate; And third electrodes disposed between the first electrode and the second electrode to correspond to the respective discharge cells. In this case, each of the first electrode and the second electrode extends in a direction intersecting with the address electrode and extends toward the center of each discharge cell from the bus electrode corresponding to each discharge cell. The bus electrode of each of the first electrode and the second electrode is further protruded from the third electrode in a direction away from the second substrate, and is formed to face each other with a space therebetween.

플라즈마, 디스플레이, 대향방전, 4전극Plasma, Display, Counter Discharge, 4 Electrodes

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}Plasma Display Panel {PLASMA DISPLAY PANEL}

도 1은 본 발명의 제1 실시예에 따른 PDP를 도시한 부분 분해사시도이다.1 is a partially exploded perspective view showing a PDP according to a first embodiment of the present invention.

도 2는 본 발명의 제1 실시예에 따른 PDP에서 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다.2 is a partial plan view schematically illustrating a structure of an electrode and a discharge cell in a PDP according to a first embodiment of the present invention.

도 3은 도 1에 도시된 PDP를 결합하여 A-A 선을 따라 잘라선 본 부분 단면도이다.3 is a partial cross-sectional view taken along the line A-A by combining the PDP shown in FIG.

도 4는 본 발명의 제1 실시예에 따른 PDP의 전극 배열도이다.4 is an electrode arrangement diagram of the PDP according to the first embodiment of the present invention.

도 5는 본 발명의 제1 실시예에 따른 PDP의 구동 파형도이다.5 is a driving waveform diagram of a PDP according to a first embodiment of the present invention.

도 6a 내지 도 6e는 본 발명의 제1 실시예에 따른 구동파형에 기초한 벽전하 분포도이다.6A to 6E are wall charge distribution diagrams based on driving waveforms according to the first embodiment of the present invention.

도 7은 본 발명의 제2 실시예에 따른 PDP를 도시한 부분 분해사시도이다.7 is a partially exploded perspective view showing a PDP according to a second embodiment of the present invention.

도 8은 본 발명의 제2 실시예에 따른 PDP에서 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다.8 is a partial plan view schematically illustrating a structure of an electrode and a discharge cell in a PDP according to a second embodiment of the present invention.

도 9는 도 7에 도시된 PDP를 결합하여 B-B 선을 따라 잘라선 본 부분 단면도이다.FIG. 9 is a partial cross-sectional view of the PDP shown in FIG. 7 taken along a line B-B.

도 10은 종래의 면방전형 AC-PDP를 도시한 부분 분해사시도이다.10 is a partially exploded perspective view showing a conventional surface discharge type AC-PDP.

*도면의 주요부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10: 배면기판(제1 기판) 12: 어드레스전극10: back substrate (first substrate) 12: address electrode

14: 유전층 16: 격벽14: dielectric layer 16: bulkhead

16a: 제1 격벽부재 16b: 제2 격벽부재16a: first partition member 16b: second partition member

18R, 18G, 18B: 방전셀 19R, 19G, 19B: 형광체층18R, 18G, 18B: discharge cell 19R, 19G, 19B: phosphor layer

20: 전면기판 21, 41: X전극(제1 전극)20: front substrate 21, 41: X electrode (first electrode)

21a, 41a: (X전극의)돌출전극 21b, 41b: (X전극의)버스전극21a, 41a: protruding electrode (of X electrode) 21b, 41b: bus electrode (of X electrode)

23, 43: Y전극(제2 전극) 23a, 43a: (Y전극의)돌출전극23, 43: Y electrode (second electrode) 23a, 43a: protruding electrode (of Y electrode)

23b, 43b: (Y전극의)버스전극 25, 45: 방전유지전극23b, 43b: bus electrodes (of Y electrode) 25, 45: discharge sustaining electrode

27: M전극(제3 전극) 27a: (M전극의)돌출전극27: M electrode (third electrode) 27a: protruding electrode (of M electrode)

27a': (M전극의) 확장부 27b: (M전극의)버스전극27a ': extension (of M electrode) 27b: bus electrode (of M electrode)

28, 28a, 28b: 유전층 29: MgO 보호막 28, 28a, 28b: dielectric layer 29: MgO protective film

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 고정세(higher density) 디스플레이 실현에 유리한 방전셀 구조를 갖는 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel having a discharge cell structure which is advantageous for realizing a higher density display.

일반적으로 플라즈마 디스플레이 패널(plasma display panel, 이하 'PDP'라 한다)은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(vacuum ultraviolet: VUV)이 형광체를 여기시킴으로써 발생되는 가시광을 이용하여 영상을 구현하는 디스플레이 소자이다. 이러한 PDP는 60인치 이상의 초대형 화면을 불과 10㎝ 이내의 두께로 구현할 수 있고, CRT와 같은 자발광 디스플레이 소자이므로 색 재현력이 우수하고 시야각에 따른 왜곡현상이 없는 특성을 가진다. 또한 LCD 등에 비해 제조공법이 단순하여 생산성 및 원가 측면에서도 강점을 가지므로 차세대 산업용 평판 디스플레이 및 가정용 TV 디스플레이로 각광 받고 있다.In general, a plasma display panel (hereinafter referred to as a 'PDP') is used to implement an image using visible light generated by a vacuum ultraviolet ray (VUV) emitted from a plasma obtained through gas discharge. Display element. Such a PDP can realize a super-large screen of 60 inches or more in a thickness of only 10 cm, and has a characteristic of excellent color reproduction and no distortion due to a viewing angle because it is a self-luminous display device such as a CRT. In addition, the manufacturing method is simpler than LCD, and thus has advantages in terms of productivity and cost.

PDP의 구조는 1970년대부터 오랜 기간에 걸쳐 발전되어 왔는데, 현재 일반적으로 알려져 있는 구조는 3전극 면방전형 구조이다. 3전극 면방전형 구조는 동일 면상에 위치한 두 개의 전극을 포함한 1개의 기판과 이로부터 일정 거리를 두고 이격되어 수직방향으로 이어지는 어드레스전극을 포함한 또 다른 기판으로 이루어지며, 그 사이에 방전가스가 봉입된 구조이다. 일반적으로 방전의 유무는 각 라인에 연결되어 독립적으로 제어되는 주사전극과 대향하고 있는 어드레스전극의 방전에 의해 결정되고, 휘도를 표시하는 유지방전은 동일 면상에 위치한 두 전극군(群)에 의해 이루어진다.The structure of the PDP has been developed for a long time since the 1970s, and the structure generally known is a three-electrode surface discharge type structure. The three-electrode surface discharge type structure consists of one substrate including two electrodes on the same surface and another substrate including address electrodes vertically spaced apart from each other at a predetermined distance therebetween, with a discharge gas enclosed therebetween. Structure. In general, the presence or absence of the discharge is determined by the discharge of the address electrode facing the scan electrode independently connected to each line, and the sustain discharge indicating the luminance is performed by two electrode groups located on the same plane. .

도 10을 참조하면, 일반적인 3전극 면방전형 구조를 갖는 AC PDP에서는 배면기판(112) 상에 일방향을 따라 어드레스전극들(115)이 형성되고 이 어드레스전극들(115)을 덮으면서 배면기판(112)의 전면에 유전층(120)이 형성된다. 이 유전층(120) 위로 격벽(117)들이 형성되어 방전셀(119)들을 구획하게 되는데, 세로격벽만 형성되어 제조공정이 단순하고 배기공정 시 유리한 스트라이프(stripe)형 격벽구조와 세로격벽 및 가로격벽이 격자형으로 형성되어 방전효율 및 휘도 등을 향상시킨 매트릭스(matrix)형 격벽구조 등의 예가 있다. 이들 격벽(117)에 의하 여 형성되는 방전셀(119) 내에는 각각 적(R), 녹(G), 청(B)색의 형광체층(118)이 형성된다.Referring to FIG. 10, in an AC PDP having a general three-electrode surface discharge type structure, address electrodes 115 are formed on a rear substrate 112 in one direction and cover the address electrodes 115 to cover the rear substrate 112. The dielectric layer 120 is formed on the front surface. The barrier ribs 117 are formed on the dielectric layer 120 to partition the discharge cells 119. The vertical barrier ribs are formed to form a stripe type barrier rib structure, a vertical barrier rib and a horizontal barrier rib which are advantageous in the exhaust process. There is an example of a matrix-type partition wall structure formed in the lattice shape and improving discharge efficiency, brightness, and the like. In the discharge cells 119 formed by these partitions 117, phosphor layers 118 of red (R), green (G), and blue (B) colors are formed, respectively.

그리고 배면기판(112)에 대향하는 전면기판(111)의 일면에는 어드레스전극들(115)과 교차하는 방향을 따라 한 쌍의 투명전극(113a, 114a)과 버스전극(113b, 114b)으로 구성되는 방전유지전극(113, 114)들이 형성되고, 이 방전유지전극(113, 114)들을 덮으면서 전면기판(111) 전체에 유전층(121)과 MgO 보호막(123)이 차례로 형성된다.In addition, one surface of the front substrate 111 facing the rear substrate 112 includes a pair of transparent electrodes 113a and 114a and bus electrodes 113b and 114b along a direction crossing the address electrodes 115. The discharge sustain electrodes 113 and 114 are formed, and the dielectric layer 121 and the MgO passivation layer 123 are sequentially formed on the entire front substrate 111 while covering the discharge sustain electrodes 113 and 114.

상기 배면기판(112) 상의 어드레스전극(115)들과 전면기판(111) 상의 한 쌍의 방전유지전극(113, 114)들이 교차하는 지점이 방전셀(119)과 대응된다.The point where the address electrodes 115 on the rear substrate 112 and the pair of discharge sustaining electrodes 113 and 114 on the front substrate 111 cross each other corresponds to the discharge cell 119.

최근 시장에서 선보이고 있는 PDP들은 42인치 급에서 XGA(1024×768)급의 해상도를 보이고 있는데, 궁극적으로 Full-HD(High Definition)급의 화상을 표현할 수 있는 디스플레이 소자가 요구되고 있는 실정이다. PDP에서 Full-HD급(1920×1080)의 화상을 표현할 수 있기 위해서는 방전셀의 크기를 줄이는 것, 즉 고정세(higher density)를 이루는 것이 필요하다. Recently, PDPs introduced in the market have a resolution of XGA (1024 × 768) in the 42-inch class, and ultimately, display devices capable of expressing Full-HD (High Definition) -class images are required. In order to be able to express Full-HD (1920x1080) images in a PDP, it is necessary to reduce the size of the discharge cells, that is, achieve a higher density.

종래 3전극 면방전형 구조를 갖는 PDP에서 방전셀 크기의 감소는 곧 전극 길이와 면적의 감소를 의미한다. 이는 결과적으로 PDP의 휘도 및 효율의 감소와 함께 방전개시전압의 상승이라는 문제를 야기할 수 있다. 따라서 PDP가 고정세로 갈수록 어드레스는 대향방전으로 유지방전은 면방전으로 발생시키는 구조와는 다른 구조가 필요하게 된다.In the PDP having a three-electrode surface discharge type structure, the reduction of the discharge cell size means the reduction of the electrode length and area. This may result in a problem of an increase in discharge start voltage along with a decrease in luminance and efficiency of the PDP. Therefore, as the PDP becomes more fixed, a structure different from the structure in which the address is opposed to the discharge and the sustain discharge is caused by the surface discharge is required.

본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로, 그 목적은 방전셀의 크기가 작아짐에 따라 야기되는 방전의 불리함을 극복하기 위해 한 쌍의 방전유지전극 간에 발생되는 유지방전을 대향방전으로 유도할 수 있는 방전셀 구조를 갖는 플라즈마 디스플레이 패널을 제공하는 것이다. The present invention was devised to solve the above problems, and its object is to counter the sustain discharge generated between the pair of discharge sustaining electrodes in order to overcome the disadvantages of the discharge caused by the smaller size of the discharge cell. The present invention provides a plasma display panel having a discharge cell structure that can be induced by discharge.

상기의 목적을 달성하기 위하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판과; 상기 제1 기판에 일방향을 따라 나란히 형성되는 어드레스전극들과; 상기 제1 기판과 제2 기판의 사이공간에 배치되어 다수의 방전셀들을 구획하는 격벽과; 상기 각 방전셀 내에 형성되는 형광체층과; 상기 제2 기판에 형성되는 제1 전극과 제2 전극들; 및 상기 제1 전극과 제2 전극 사이에서 상기 각 방전셀에 대응되도록 배치되는 제3 전극들을 포함한다. 이 때, 상기 제1 전극 및 제2 전극 각각은 상기 어드레스전극과 교차하는 방향을 따라 길게 이어지면서 각 방전셀에 대응되는 버스전극과, 이 버스전극으로부터 상기 각 방전셀의 중심을 향해 연장되는 돌출전극을 포함하며, 상기 제1 전극과 제2 전극 각각의 버스전극은 상기 제2 기판으로부터 멀어지는 방향으로 상기 제3 전극보다 더 돌출되어, 그 사이에 공간을 두고 서로 대향하도록 형성된다.In order to achieve the above object, a plasma display panel according to an exemplary embodiment of the present invention includes: a first substrate and a second substrate facing each other; Address electrodes formed on the first substrate in parallel with one direction; A partition wall disposed between the first substrate and the second substrate and partitioning a plurality of discharge cells; A phosphor layer formed in each of the discharge cells; First and second electrodes formed on the second substrate; And third electrodes disposed between the first electrode and the second electrode to correspond to the respective discharge cells. In this case, each of the first electrode and the second electrode extends in a direction intersecting with the address electrode and extends toward the center of each discharge cell from the bus electrode corresponding to each discharge cell. The bus electrode of each of the first electrode and the second electrode is further protruded from the third electrode in a direction away from the second substrate, and is formed to face each other with a space therebetween.

상기 제1 전극 및 제2 전극의 버스전극을 길이방향에 수직한 평면으로 자른 단면은 상기 기판에 평행한 방향으로의 길이보다 상기 기판에 수직한 방향으로의 길이가 더 길게 형성될 수 있다. 이 때, 상기 제1 전극 및 제2 전극의 버스전극은 금속전극으로 이루어지는 것이 바람직하다.A cross section of the bus electrodes of the first electrode and the second electrode cut in a plane perpendicular to the longitudinal direction may have a length longer in a direction perpendicular to the substrate than a length in a direction parallel to the substrate. In this case, the bus electrodes of the first electrode and the second electrode are preferably made of a metal electrode.

그리고 상기 제1 전극과 제2 전극의 각 버스전극이 대향하는 면에 형성된 유전층의 두께보다 상기 제1 전극 및 제2 전극의 각 버스전극이 상기 제1 기판을 향하는 면에 형성된 유전층의 두께가 더 두꺼운 것이 바람직하다.The thickness of the dielectric layer formed on the surface of each of the first and second electrodes facing the first substrate is greater than the thickness of the dielectric layer formed on the surface of the first electrode and the second electrode facing each other. It is preferable to be thick.

상기 제3 전극은 상기 어드레스전극과 교차하는 방향으로 길게 이어지면서 상기 방전셀 위를 가로지르는 버스전극과, 이 버스전극으로부터 상기 제1 전극 및 제2 전극 각각을 향해 돌출되는 돌출전극을 포함한다. 그리고 상기 돌출전극은 상기 제1 전극 및 제2 전극 각각에 인접하는 끝단에 확장부가 형성될 수 있다.The third electrode includes a bus electrode which extends in a direction crossing the address electrode and intersects over the discharge cell, and a protruding electrode protruding from the bus electrode toward each of the first electrode and the second electrode. The protruding electrode may have an extension formed at an end adjacent to each of the first electrode and the second electrode.

또한 상기 격벽은 상기 어드레스전극과 나란한 방향으로 길게 이어지는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되면서 각각의 방전셀을 독립적인 공간으로 구획하는 제2 격벽부재로 이루어지고, 상기 제1 전극 및 제2 전극 각각은 상기 제2 격벽부재 위를 지나도록 배치되면서, 상기 어드레스전극 길이방향으로 이웃한 한 쌍의 방전셀이 적어도 하나의 전극을 공유하도록 형성될 수 있으며, 다른 예로, 상기 제1 전극 및 제2 전극은 각 방전셀 위를 지나도록 형성될 수도 있다.The partition wall may include a first partition member extending in a direction parallel to the address electrode, and a second partition member formed to intersect the first partition member to partition each discharge cell into an independent space. Each of the first electrode and the second electrode may be disposed to pass over the second partition member, and the pair of discharge cells adjacent in the longitudinal direction of the address electrode may be formed to share at least one electrode. The first electrode and the second electrode may be formed to pass over each discharge cell.

한편, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 있어서,On the other hand, in the plasma display panel driving method according to an embodiment of the present invention,

(a) 리셋 구간에서, 상기 제3 전극에 리셋 파형을 인가하는 단계;(a) applying a reset waveform to the third electrode in a reset period;

(b) 어드레스 구간에서, 상기 제3 전극에 스캔 펄스를 인가하는 단계; 및(b) applying a scan pulse to the third electrode in the address period; And

(c) 유지방전 구간에서, 상기 제1 전극 및 상기 제2 전극에 유지방전 전압 펄스를 교대로 인가하는 단계를 포함한다.(c) alternately applying sustain discharge voltage pulses to the first electrode and the second electrode in the sustain discharge period.

상기 리셋 구간과 상기 유지방전 구간 사이의 어드레스 구간에서, 상기 제3 전극에 스캔 펄스를 인가하며, 상기 어드레스 구간 동안, 상기 제1 전극에 제1 전압을 인가하고, 상기 제2 전극에 상기 제1 전압보다 큰 제2 전압을 인가한다.In the address period between the reset period and the sustain discharge period, a scan pulse is applied to the third electrode, during the address period, a first voltage is applied to the first electrode, and the first electrode is applied to the second electrode. A second voltage greater than the voltage is applied.

그리고 상기 유지방전 구간의 제1 구간에서, 상기 제1 전극 및 상기 제2 전극에 각각 유지 방전 펄스 및 제3 전압을 인가하고, 상기 제3 전극에 상기 제3 전압보다 큰 제4 전압을 인가하며, 상기 유지방전 구간의 제2 구간에서, 상기 제1 전극 및 상기 제2 전극에 유지 방전 펄스플 교대로 인가하고, 상기 제3 전극을 상기 제4 전압으로 바이어스시킨다.In the first section of the sustain discharge section, a sustain discharge pulse and a third voltage are applied to the first electrode and the second electrode, and a fourth voltage greater than the third voltage is applied to the third electrode. In a second section of the sustain discharge section, sustain discharge pulses are alternately applied to the first electrode and the second electrode, and the third electrode is biased to the fourth voltage.

이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention. In the drawings, parts irrelevant to the description are omitted in order to clearly describe the present invention, and like reference numerals designate like elements throughout the specification.

도 1은 본 발명의 제1 실시예에 따른 PDP를 도시한 부분 분해사시도이고, 도 2는 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다. 그리고 도 3은 도 1에 도시된 PDP를 결합하여 A-A 선을 따라 잘라선 본 부분 단면도이다.1 is a partial exploded perspective view showing a PDP according to a first embodiment of the present invention, Figure 2 is a partial plan view schematically showing the structure of the electrode and the discharge cell. 3 is a partial cross-sectional view taken along the line A-A by combining the PDP shown in FIG.

도시된 바와 같이, 본 실시예에 따른 PDP는 기본적으로 제1 기판(10)(이하 '배면기판'이라 함)과 제2 기판(20)(이하 '전면기판'이라 함)이 소정의 간격을 두고 서로 대향 배치되고, 양 기판(10, 20)의 사이공간에는 다수의 방전셀(18R, 18G, 18B)들이 격벽(16)에 의해 구획되며 플라즈마 방전을 일으킬 수 있도록 제논(Xe) 등을 포함하는 방전가스가 채워진다.As shown, the PDP according to the present embodiment basically has a predetermined interval between the first substrate 10 (hereinafter referred to as the 'back substrate') and the second substrate 20 (hereinafter referred to as the 'front substrate'). Are disposed to face each other, and a plurality of discharge cells 18R, 18G, and 18B are partitioned by partition walls 16 and include xenon (Xe) to cause plasma discharge in the spaces between the substrates 10 and 20. Discharge gas is filled.

배면기판(10)의 내면에는 일 방향(도면의 y축 방향)을 따라 어드레스전극(12)들이 형성되고, 이들 어드레스전극(12)을 덮으면서 배면기판(10)의 내면 전체에 유전층(14)이 형성된다. 어드레스전극(12)들은 이웃한 것끼리 소정의 간격을 유지하면서 서로 나란하게 형성된다.Address electrodes 12 are formed on one surface of the rear substrate 10 in one direction (y-axis direction of the drawing), and the dielectric layer 14 is formed on the entire inner surface of the rear substrate 10 while covering the address electrodes 12. Is formed. The address electrodes 12 are formed in parallel with each other while maintaining a predetermined distance from neighboring ones.

격벽(16)은 배면기판(10)에 형성되는 유전층(14) 위로 형성되는데, 본 실시예에서 격벽(16)은 어드레스전극(12)과 나란한 방향으로 길게 이어지는 제1 격벽부재(16a)와, 이 제1 격벽부재(16a)와 교차하도록 형성되면서 각각의 방전셀(18R, 18G, 18B)을 독립적인 방전공간으로 구획하는 제2 격벽부재(16b)로 이루어진다. 이러한 격벽구조는 상기 설명한 구조에 한정되는 것은 아니며, 어드레스전극과 나란한 격벽부재로만 이루어지는 스트라이프형 격벽구조도 본 발명에 적용될 수 있고, 방전셀을 구획하는 다양한 형상의 격벽구조도 가능하며, 이 또한 본 발명의 범위에 속한다.The partition wall 16 is formed over the dielectric layer 14 formed on the rear substrate 10. In the present embodiment, the partition wall 16 includes a first partition member 16a extending in a direction parallel to the address electrode 12; The second partition member 16b is formed to intersect the first partition member 16a and divides the discharge cells 18R, 18G, and 18B into independent discharge spaces. Such a barrier rib structure is not limited to the above-described structure, and a stripe barrier rib structure made of only a barrier member in parallel with the address electrode may be applied to the present invention, and a barrier rib structure having various shapes for partitioning discharge cells is also possible. It belongs to the scope of the invention.

한편, 도 2를 참조하면, 배면기판(10)에 대향하는 전면기판(20)의 내면에는 제1 전극(21)(이하 'X전극'이라 함)과 제2 전극(23)(이하 'Y전극'이라 함)을 포함하는 방전유지전극이 형성된다. X전극(21) 및 Y전극(23) 각각은 어드레스전극(12)과 교차하는 방향(도면의 x축 방향)을 따라 길게 이어지면서 각 방전셀(18R, 18G, 18B)에 대응되는 버스전극(21b, 23b)과, 이 버스전극(21b, 23b)으로부터 각 방전셀(18R, 18G, 18B)의 중심을 향해 연장되는 돌출전극(21a, 23a)으로 이루어진다. 이 때, 버스전극(21b, 23b)은 금속전극으로 이루어지는 것이 바람직하며, 돌출 전극(21a, 23a)은 개구율 확보를 위해 투명전극(예를 들어, ITO 전극)으로 이루어질 수 있다.Meanwhile, referring to FIG. 2, a first electrode 21 (hereinafter referred to as an “X electrode”) and a second electrode 23 (hereinafter referred to as “Y”) are formed on an inner surface of the front substrate 20 opposite to the back substrate 10. A discharge holding electrode is formed. Each of the X electrode 21 and the Y electrode 23 extends along the direction crossing the address electrode 12 (the x-axis direction in the drawing) and corresponds to the bus electrodes corresponding to the respective discharge cells 18R, 18G, and 18B. 21b and 23b and protruding electrodes 21a and 23a extending from the bus electrodes 21b and 23b toward the center of each discharge cell 18R, 18G and 18B. In this case, the bus electrodes 21b and 23b are preferably made of metal electrodes, and the protruding electrodes 21a and 23a may be made of transparent electrodes (eg, ITO electrodes) to secure the aperture ratio.

이러한 방전유지전극은 각 방전셀(18R, 18G, 18B)에 한 쌍이 대응되어 유지 구간의 방전에 관여하게 된다. X전극(21)과 Y전극(23)은 주로 유지 구간의 방전에 필요한 전압을 인가하기 위한 전극의 역할을 하지만, 각 전극에 인가되는 방전 전압에 따라 그 역할을 달리할 수 있으므로 이에 한정될 필요는 없다.A pair of these discharge sustaining electrodes corresponds to each of the discharge cells 18R, 18G, and 18B to be involved in the discharge of the sustain period. X electrode 21 and Y electrode 23 mainly serves as an electrode for applying a voltage required for the discharge of the sustain period, but may be limited to this because the role may be different depending on the discharge voltage applied to each electrode. There is no.

본 실시예에서 X전극(21) 및 Y전극(23) 각각은 제2 격벽부재(16b) 연장방향(도면의 x축 방향)을 따라 이 제2 격벽부재(16b) 위를 지나도록 배치된다. 따라서 어드레스전극 길이방향(도면의 y축 방향)으로 이웃한 한 쌍의 방전셀이 적어도 하나의 전극을 공유하게 된다. 즉 X전극(21) 및 Y전극(23) 각각은 양쪽으로 인접한 한 쌍의 방전셀의 유지 방전에 공통으로 이용될 수 있다.In this embodiment, each of the X electrode 21 and the Y electrode 23 is disposed to pass over the second partition wall member 16b along the extending direction of the second partition wall member 16b (the x-axis direction in the drawing). Therefore, a pair of adjacent discharge cells in the longitudinal direction of the address electrode (y-axis direction in the drawing) share at least one electrode. That is, each of the X electrode 21 and the Y electrode 23 may be commonly used for sustain discharge of a pair of discharge cells adjacent to each other.

X전극(21)과 Y전극(23)의 사이에는 각 방전셀(18R, 18G, 18B)에 대응되도록 제3 전극(27)(이하 'M전극'이라 함)이 배치된다. M전극(27)은 어드레스전극(12)과 교차하는 방향으로 방전셀(18R, 18G, 18B)의 위를 가로질러 길게 이어지는 버스전극(27b)과, 이 버스전극(27b)으로부터 X전극(21) 및 Y전극(23) 각각을 향해 돌출되는 돌출전극(27a)으로 이루어진다. 이 때, 돌출전극(27a)은 개구율 확보를 위해 투명전극(예를 들어, ITO 전극)으로 이루어지는 것이 바람직하며, 버스전극(27b)은 투명전극의 높은 저항을 보상하여 통전성을 확보하기 위하여 금속전극으로 이루어지는 것이 바람직하다. 또한 돌출전극(27a)은 어드레스 방전 후 M전극(27)과 방전유지전극(25) 사이에서 방전개시가 용이하도록 X전극(21) 및 Y전극(23) 각각에 인 접하는 끝단에 중앙부분(버스전극과 교차하는 부분)보다 폭이 넓은 확장부(27a')가 형성될 수 있다.A third electrode 27 (hereinafter referred to as 'M electrode') is disposed between the X electrode 21 and the Y electrode 23 so as to correspond to each of the discharge cells 18R, 18G, and 18B. The M electrode 27 is a bus electrode 27b that extends over the discharge cells 18R, 18G, and 18B in a direction crossing the address electrode 12, and the X electrode 21 from the bus electrode 27b. And the protruding electrodes 27a protruding toward the Y electrodes 23, respectively. At this time, the protruding electrode 27a is preferably made of a transparent electrode (for example, an ITO electrode) to secure the aperture ratio, and the bus electrode 27b is a metal electrode to compensate for the high resistance of the transparent electrode to secure electrical conductivity. It is preferable that it consists of. In addition, the protruding electrode 27a has a central portion (bus) at the end adjacent to each of the X electrode 21 and the Y electrode 23 so as to easily initiate discharge between the M electrode 27 and the discharge sustain electrode 25 after the address discharge. A wider portion 27a ′ wider than the portion crossing the electrode may be formed.

M전극(27)은 리셋(reset) 구간에서 리셋 방전에 관여할 수 있으며, 어드레싱 구간에는 어드레스전극(12)과의 사이에서 어드레스방전을 일으키면서 표시될 방전셀의 선택하는 작업에 관여한다. 그러나 각 전극에 인가되는 방전 전압에 따라 그 역할을 달리할 수 있으므로 이에 한정될 필요는 없다.The M electrode 27 may be involved in reset discharge in a reset period, and in the addressing period, it is involved in selecting a discharge cell to be displayed while causing an address discharge between the address electrode 12. However, the role thereof may vary depending on the discharge voltage applied to each electrode, and the present invention is not limited thereto.

도 3을 참조하면, 본 실시예에 따른 PDP에서 X전극(21)과 Y전극(23) 각각의 버스전극(21b, 23b)들은 전면기판(20)으로부터 멀어지는 방향(도면의 음의 z축 방향)으로 M전극(27)보다 더 돌출되어, 그 사이에 공간을 두고 서로 대향하도록 형성된다. 이렇게 형성되는 공간은 서로 대향하는 X전극(21)과 Y전극(23) 사이에서 대향방전을 유도할 수 있다.Referring to FIG. 3, the bus electrodes 21b and 23b of each of the X electrode 21 and the Y electrode 23 in the PDP according to the present embodiment are moved away from the front substrate 20 (the negative z-axis direction in the drawing). ) Is protruded more than the M electrode 27, so as to face each other with a space therebetween. The space formed as described above may induce an opposite discharge between the X electrode 21 and the Y electrode 23 facing each other.

또한 X전극(21)과 Y전극(23) 각각의 버스전극(21b, 23b)들을 각각 그 길이방향에 수직한 평면으로 자른 단면은 기판(10, 20) 면에 평행한 방향(도면의 y축 방향)으로의 길이(w1)보다 기판(10, 20) 면에 수직한 방향(도면의 z축 방향)으로의 길이(w2)가 더 길게 형성될 수 있다. 다시 말하면, X전극(21)과 Y전극(23) 각각의 버스전극(21b, 23b)들의 전면기판(20) 면으로부터의 높이를 더 높게 할 수 있다. 이렇게 함으로써 고정세 디스플레이를 구현하기 위해 방전셀의 평면방향 크기가 감소되어야 할 경우에 X전극(21)과 Y전극(23)의 높이를 높임으로써 이를 보상할 수 있다.In addition, a cross section of the bus electrodes 21b and 23b of each of the X electrode 21 and the Y electrode 23 is cut in a plane perpendicular to the longitudinal direction, respectively, in a direction parallel to the surface of the substrate 10 and 20 (the y axis of the drawing). The length w2 in the direction perpendicular to the surface of the substrate 10 and 20 (the z-axis direction in the drawing) may be longer than the length w1 in the direction. In other words, the height from the front substrate 20 surface of the bus electrodes 21b and 23b of each of the X electrode 21 and the Y electrode 23 can be made higher. In this case, when the size of the discharge cell should be reduced in order to implement a high-definition display, this can be compensated by increasing the height of the X electrode 21 and the Y electrode 23.

본 실시예에서 X전극(21), Y전극(23) 및 M전극(27)의 위로는 이들을 덮도록 유전층(28)이 형성된다. 이 때, 유전층(28)은 M전극(27)의 전부와 X전극(21), Y전극(23) 각각의 버스전극(21b, 23b)의 일부를 덮도록 전면기판(10) 전체에 걸쳐 1차로 형성되고, 다시 X전극(21), Y전극(23) 각각의 버스전극(21b, 23b)을 각각 둘러싸도록 2차로 형성될 수 있다. 물론 한번의 공정으로 돌출되는 부분까지 유전층(28)을 형성하는 것도 가능하다.In this embodiment, the dielectric layer 28 is formed on the X electrode 21, the Y electrode 23, and the M electrode 27 to cover them. At this time, the dielectric layer 28 covers the entirety of the front substrate 10 so as to cover the entirety of the M electrode 27 and a part of the bus electrodes 21b and 23b of each of the X electrode 21 and the Y electrode 23. It may be formed as a difference, and may be formed as a secondary to surround the bus electrodes 21b and 23b of the X electrode 21 and the Y electrode 23, respectively. Of course, it is also possible to form the dielectric layer 28 to the part which protrudes in one process.

유전층(28) 위로는 MgO보호막(29)을 형성하여 플라즈마 방전 시 전리된 원자의 이온의 충돌로부터 유전층을 보호할 수 있다. 이러한 MgO보호막(29)은 이온이 부딪혔을 때 이차전자의 방출계수도 높기 때문에 방전효율을 높일 수 있다.The MgO protective layer 29 may be formed on the dielectric layer 28 to protect the dielectric layer from collision of ions of ionized atoms during plasma discharge. Since the MgO protective layer 29 has a high emission coefficient of secondary electrons when ions collide with each other, the discharge efficiency can be improved.

이상 설명한 바와 같은 본 실시예에 따른 PDP에 의하면, 어드레싱 구간에서 어드레스 방전은 M전극(27)과 어드레스전극(12) 사이에서 대향방전을 일으켜 수행되고, 방전 유지구간에서 유지방전은 서로 대향하는 X전극(21)과 Y전극(23) 사이에서 또한 대향방전을 일으켜 수행되므로 종래의 면방전 구조에 비해 더욱 높은 발광 효율을 얻을 수 있다. 나아가 PDP가 고정세화 되고 방전셀의 크기가 작아짐에 따라 종래의 면방전 구조에서 야기되는 주요한 문제들, 즉 발광효율과 휘도의 감소, 방전개시전압 증가 등의 문제를 극복할 수 있다.According to the PDP according to the present embodiment as described above, in the addressing period, the address discharge is performed by causing the opposite discharge between the M electrode 27 and the address electrode 12, and the sustain discharge is opposed to each other in the discharge sustain period. Since the opposite discharge is also caused between the electrode 21 and the Y electrode 23, higher luminous efficiency can be obtained as compared with the conventional surface discharge structure. Furthermore, as the PDP becomes more fine and the size of the discharge cell becomes smaller, it is possible to overcome major problems caused by the conventional surface discharge structure, that is, decrease in luminous efficiency and luminance and increase in discharge start voltage.

이하에서는 상기 제1 실시예에 따른 PDP에 적용될 수 있는 구동파형의 일 실시예를 설명한다.Hereinafter, an embodiment of a driving waveform that can be applied to the PDP according to the first embodiment will be described.

도 4는 본 발명의 제1 실시예에 따른 PDP의 전극 배열도를 나타낸다. 4 shows an electrode arrangement diagram of the PDP according to the first embodiment of the present invention.

도시된 바와 같이, 본 실시예에 따른 PDP는 열 방향으로 어드레스전극(A1∼Am)이 평행하게 배열되어 있고, n/2 + 1행의 Y전극(Y1 ∼Yn/2+1), X전극(X1∼Xn/2+1) 및 n 행의 M 전극이 배열되어 있다. 즉 본 실시예에 따르면 Y전극 및 X전극의 중간에 M 전극이 배열되어 있으며, Y전극, X전극, M 전극 및 어드레스전극이 하나의 방전 셀(18)을 이루는 4 전극 구조를 가진다.As illustrated, PDP according to this embodiment has been arranged parallel to the address electrodes (A 1 ~A m) in the column direction, n / 2 + Y electrodes of the first line (Y 1 ~Y n / 2 + 1 ), X electrodes (X 1 to X n / 2 + 1 ), and M electrodes in n rows are arranged. That is, according to the present embodiment, an M electrode is arranged in the middle of the Y electrode and the X electrode, and the Y electrode, the X electrode, the M electrode, and the address electrode have a four-electrode structure forming one discharge cell 18.

이 때, 본 발명의 실시예에 따르면 X전극 및 Y전극은 주로 유지 방전 전압파형을 인가하기 위한 전극의 역할을 하며, M 전극은 주로 리셋 파형 및 스캔 펄스 전압을 인가하기 위한 역할을 한다. At this time, according to the embodiment of the present invention, the X electrode and the Y electrode mainly serve as an electrode for applying a sustain discharge voltage waveform, and the M electrode mainly serves for applying a reset waveform and a scan pulse voltage.

도 5는 본 발명의 제1 실시예에 따른 PDP의 구동파형도이며, 도6a 내지 도6e는 도5에 도시한 구동 파형에 따른 벽전하 분포를 개략적으로 나타낸 모식도이다. 이하에서는 도5, 도6a 내지 도6e를 참조하여, 본 실시예에 따른 구동방법을 설명한다.5 is a driving waveform diagram of the PDP according to the first embodiment of the present invention, and FIGS. 6A to 6E are schematic diagrams showing wall charge distribution according to the driving waveform shown in FIG. Hereinafter, a driving method according to the present embodiment will be described with reference to FIGS. 5 and 6A to 6E.

도 5에 도시한 본 발명의 제1 실시예에 따른 구동방법에 의하면, 각 서브필드는 리셋구간, 어드레스 구간, 유지구간으로 구성된다. 그리고 리셋 구간은 다시 소거 구간, M 전극 상승파형 구간 및 M 전극 하강파형 구간으로 이루어진다.According to the driving method according to the first embodiment of the present invention shown in Fig. 5, each subfield is composed of a reset section, an address section, and a sustain section. The reset section is composed of an erasing section, an M electrode rising waveform section and an M electrode falling waveform section.

(1-1) 소거 구간 (I)(1-1) erasure interval (I)

이 구간은 이전의 유지방전 구간에 형성된 벽전하를 소거하는 역할을 한다. 본 실시예에 따르면, 유지방전 구간의 마지막 시점에 X전극에 유지방전 전압 펄스가 인가되고, Y전극에는 X전극에 인가된 전압보다 낮은 전압(예컨대, 접지 전압)이 인가되었다고 가정한다. 그러면, 도 6a와 같이, Y전극 및 어드레스 전극에는 (+) 벽전하가 형성되고, X전극 및 M 전극에는 (-) 벽전하가 형성된다. This section serves to erase wall charges formed in the previous sustain discharge section. According to the present embodiment, it is assumed that the sustain discharge voltage pulse is applied to the X electrode at the last time of the sustain discharge interval, and a voltage lower than the voltage applied to the X electrode (eg, the ground voltage) is applied to the Y electrode. 6A, positive wall charges are formed on the Y electrode and the address electrode, and negative wall charges are formed on the X electrode and the M electrode.

소거 구간에서는 Y전극을 전압 Vyc로 바이어스시킨 상태에서, M 전극에 Vmc 전압에서 접지전압까지 완만하게 하강하는 파형(램프 파형 또는 로그 파형)을 인가한다. 그러면, 도 6a에 도시한 바와 같이 유지 방전 구간시 형성된 벽전하는 소거된다. In the erasing period, a waveform (lamp waveform or log waveform) that gently falls from the voltage Vmc to the ground voltage is applied to the M electrode while the Y electrode is biased with the voltage Vyc. Then, the wall charges formed during the sustain discharge period are erased as shown in Fig. 6A.

(1-2) M 전극 상승 파형구간 (Ⅱ)(1-2) M electrode rising wave section (II)

이 구간 동안에는 X전극 및 Y전극을 접지전압으로 바이어스시킨 상태에서, M 전극에 전압 Vmd에서 Vset으로 완만하게 상승하는 파형(램프파형 또는 로그파형)을 인가한다. 이 상승 파형이 인가되는 동안, 모든 방전셀에서는 M 전극으로부터 어드레스전극, X전극 및 Y전극으로 각각 미약한 리셋 방전이 일어난다. 그 결과, 도 6b에 도시한 바와 같이, M 전극에 (-) 벽전하가 축적되고, 동시에 어드레스전극, X전극 및 Y전극에는 (+) 벽전하가 축적된다.During this period, a waveform (ramp waveform or log waveform) that rises slowly from the voltage Vmd to Vset is applied to the M electrode while the X electrode and the Y electrode are biased with the ground voltage. While this rising waveform is applied, weak reset discharges occur from the M electrodes to the address electrodes, the X electrodes, and the Y electrodes, respectively, in all the discharge cells. As a result, as shown in Fig. 6B, negative wall charges are accumulated at the M electrode, and positive wall charges are accumulated at the address electrode, the X electrode and the Y electrode at the same time.

(1-3) M 전극 하강 파형구간 (Ⅲ)(1-3) M electrode falling waveform section (III)

이어서, 리셋기간의 후반에는 X전극 및 Y전극을 각각 Vxe와 Vye로 바이어스시킨 상태에서, M 전극에 전압 Vme부터 접지 전압을 향해 완만하게 하강하는 파형(램프파형 또는 로그파형)을 인가한다. 이 때, Vxe = Vye, Vmd = Vme로 설정하는 것이 회로 구성을 간단히 할 수 있다는 점에서 바람직하나, 반드시 이에 한정되는 것은 아니다.Subsequently, in the second half of the reset period, a waveform (ramp waveform or log waveform) is gently applied to the M electrode from the voltage Vme to the ground voltage while the X electrode and the Y electrode are biased at Vxe and Vye, respectively. At this time, it is preferable to set Vxe = Vye and Vmd = Vme in that the circuit configuration can be simplified, but is not necessarily limited thereto.

이 램프전압이 하강하는 동안 다시 모든 방전 셀에서는 미약한 리셋 방전이 일어난다. 이 때, M 전극 하강 파형구간은 M 전극 상승 파형 구간에 의해 쌓인 벽 전하를 천천히 감소시키기 위한 것이므로, 하강 파형의 시간을 길게 가지고 갈수록(즉, 기울기를 완만하게 할수록) 감소되는 벽전하량을 정밀하게 제어할 수 있기 때문에 어드레스 방전에 유리하다.While this ramp voltage is falling, weak reset discharge occurs again in all the discharge cells. At this time, since the M electrode falling waveform section is for slowly decreasing the wall charges accumulated by the M electrode rising waveform section, the wall charge amount that decreases as the time of the falling waveform is longer (that is, the slope is gentler) is precisely reduced. Since it can be controlled, it is advantageous for address discharge.

M 전극에 하강 파형을 인가한 결과, 모든 셀의 각 전극에 쌓였던 벽전하가 균등하게 소거되어, 도 6c에 도시된 바와 같이 어드레스 전극에는 (+) 벽전하가 축적되고, 동시에 X전극, Y전극 및 M 전극에는 (-) 벽전하가 축적된다.As a result of applying the falling waveform to the M electrode, wall charges accumulated on each electrode of all the cells are evenly erased. As shown in FIG. 6C, positive wall charges are accumulated on the address electrode, and at the same time, the X electrode and the Y electrode And negative wall charges are accumulated on the M electrode.

(2) 어드레스 구간 (스캔 구간) (2) Address section (scan section)

어드레스 구간에서는 다수의 M 전극을 Vsc 전압으로 바이어스시킨 상태에서 M 전극에 순차적으로 스캔 전압(예컨대, 접지 전압)을 인가하여 스캔 펄스를 인가하고, 동시에 어드레스 전극에는 방전을 원하는 셀(즉, 켜지는 셀)에 어드레스 전압을 인가한다. 이 때, X전극에는 접지 전압으로 유지하고, Y전극에는 전압 Vye를 인가한다. (즉, Y전극에 X전극의 전압보다 높은 전압을 인가한다.)In the address period, scan pulses are sequentially applied to the M electrodes while the plurality of M electrodes are biased to the Vsc voltage, and a scan pulse is applied to the M electrodes. Apply an address voltage to the cell). At this time, the ground electrode is maintained at the X electrode, and the voltage Vye is applied to the Y electrode. (I.e., apply a voltage higher than the voltage of the X electrode to the Y electrode.)

그러면, M전극과 어드레스 전극 사이의 방전이 일어나면서, 방전이 X전극 및 Y전극으로 확장되고, 그 결과 도 6d에 도시한 바와 같이, X전극 및 M 전극에는 (+) 전하가 축적되고, Y전극 및 어드레스 전극에는 (-) 벽전하가 축적된다.Then, discharge occurs between the M electrode and the address electrode, and the discharge is extended to the X electrode and the Y electrode. As a result, as shown in FIG. 6D, positive charges are accumulated on the X electrode and the M electrode, and Y is accumulated. Negative wall charges are stored in the electrodes and the address electrodes.

(3) 유지방전 구간(3) maintenance discharge section

본 실시예에 따른 유지 방전 구간에 의하면, M 전극을 유지 방전 전압 Vm로 바이어스시킨 상태에서, X전극 및 Y전극에 유지방전 전압 펄스를 교대로 인가한다. 이와 같은 전압의 인가를 통해 어드레스 구간에서 선택된 방전 셀에는 유지방전이 일어나게 된다.According to the sustain discharge section according to the present embodiment, sustain discharge voltage pulses are alternately applied to the X electrode and the Y electrode while the M electrode is biased at the sustain discharge voltage Vm. The sustain discharge occurs in the discharge cells selected in the address section through the application of such a voltage.

이 때, 본 실시예에 따르면 유지 방전 초기와 정상 시점에서는 서로 다른 방전 메카니즘에 의해 방전이 생기게 된다. 이하에서는 설명의 편의상 유지 방전 초기에 발생하는 방전을 숏갭 방전(short-gap discharge) 구간이라 칭하고, 정상 시점의 방전을 롱갭 방전(long-gap discharge) 구간이라 칭한다.At this time, according to the present embodiment, the discharge is caused by different discharge mechanisms at the initial and the normal time of the sustain discharge. For convenience of explanation, hereinafter, the discharge generated at the beginning of the sustain discharge is referred to as a short-gap discharge section, and the discharge at the normal time point is referred to as a long-gap discharge section.

(3-1) 숏갭 방전 구간 (3-1) Short gap discharge section

유지방전의 시작 구간에서는 도 6e의 (a), (b)에 도시한 바와 같이, X전극에 (+) 전압 펄스가 인가되고 Y전극에 (-) 전압 펄스가 인가되지만(여기서, + 및 -의 부호는 X전극에 인가된 전압과 Y전극에 인가된 전압의 크기를 비교한 상대적인 개념으로서, X전극에 + 펄스 전압이 인가되었다는 의미는 X전극에 Y전극보다 큰 전압이 인가되었다는 것을 의미한다.), 동시에 M 전극에 (+) 전압펄스가 인가된다. 따라서, X전극 및 Y전극 사이에서만 방전이 일어나는 종래와 달리, X전극/M전극과 Y전극과의 방전이 일어나게 된다. 특히, 본 실시예에 따르면 X전극 및 Y전극 사이의 거리보다 M 전극과 Y전극 사이의 거리가 더 가깝기 때문에, M 전극과 Y전극 사이에 인가되는 전계(electric field)가 더 크게 된다. 따라서, M 전극과 Y전극 사이의 방전이 X전극과 Y전극 사이의 방전보다 주도적인 역할을 한다. 이처럼, 본 실시예에서는 유지 방전 초기에 상대적으로 거리가 짧은 M 전극과 Y전극 사이의 방전이 주도적인 역할을 한다고 해서, 숏갭 방전이라 칭하는 것이다.In the start period of sustain discharge, as shown in (a) and (b) of FIG. 6E, a positive voltage pulse is applied to the X electrode and a negative voltage pulse is applied to the Y electrode (where + and − Is a relative concept comparing the magnitude of the voltage applied to the X electrode and the voltage applied to the Y electrode, and the fact that + pulse voltage is applied to the X electrode means that a voltage greater than the Y electrode is applied to the X electrode. At the same time, a positive voltage pulse is applied to the M electrode. Therefore, unlike the conventional case in which discharge occurs only between the X electrode and the Y electrode, a discharge occurs between the X electrode / M electrode and the Y electrode. In particular, according to this embodiment, since the distance between the M electrode and the Y electrode is closer than the distance between the X electrode and the Y electrode, the electric field applied between the M electrode and the Y electrode becomes larger. Therefore, the discharge between the M electrode and the Y electrode plays a leading role than the discharge between the X electrode and the Y electrode. As described above, in the present embodiment, since the discharge between the M electrode and the Y electrode having a relatively short distance plays a dominant role at the beginning of the sustain discharge, it is called a short gap discharge.

이처럼, 본 실시예에 따르면 유지 방전 초기에 상대적으로 높은 전계가 인가되어 수행되는 숏갭 방전이 발생하기 때문에, 어드레스 기간 후 첫 번째 유지 방전 펄스 인가 시 방전셀 내에 충분한 프라이밍 전하(priming particle)가 생성되어 있 지 않더라도, 충분한 방전을 수행할 수 있다.As such, according to the present exemplary embodiment, since a short gap discharge occurs by applying a relatively high electric field at the initial stage of sustain discharge, sufficient priming particles are generated in the discharge cell when the first sustain discharge pulse is applied after the address period. If not, sufficient discharge can be performed.

(3-2) 롱갭 방전 구간 (3-2) Long gap discharge section

유지 방전의 첫 번째 유지방전 펄스 인가 후에는, M 전극의 전압이 일정 전압(Vm)으로 바이어스되기 때문에, M 전극과 X전극 사이의 방전 또는 M 전극과 Y전극 사이의 방전(즉, 숏갭 방전)은 방전에 기여하는 정도가 작아 주 방전은 X전극 및 Y전극 사이의 방전이 되고, 결국 X전극 및 Y전극에 교대로 인가되는 방전 펄스 수에 의해 입력된 영상을 표시할 수 있게 된다.After applying the first sustain discharge pulse of sustain discharge, since the voltage of the M electrode is biased to a constant voltage (Vm), the discharge between the M electrode and the X electrode or the discharge between the M electrode and the Y electrode (ie, a short gap discharge). The degree of contribution to the silver discharge is small so that the main discharge becomes a discharge between the X electrode and the Y electrode, and thus an image inputted by the number of discharge pulses applied alternately to the X electrode and the Y electrode can be displayed.

즉, 도 6e의 (d)에 도시하였듯이, 정상상태의 유지방전구간에서는 M 전극에는 (-) 벽전하가 계속적으로 축적되고, X전극 및 Y전극에는 교대로 (-) 벽전하와 (+) 벽전하가 축적된다.That is, as shown in (d) of FIG. 6E, in the sustain discharge section in the steady state, negative wall charges are continuously accumulated in the M electrode, and negative wall charges and positive walls are alternately stored in the X electrode and the Y electrode. Charges accumulate.

이처럼 본 실시예에 따르면, 유지 방전 초기에는 X전극과 M 전극(또는 Y전극과 M 전극 사이)의 숏갭 방전에 의해 방전을 수행하기 때문에 프라이밍 파티클이 적은 상태에서도 충분한 방전을 수행하고, 정상적인 상태에서는 X전극 및 Y전극 사이의 롱갭 방전에 의해 방전을 수행하기 때문에 안정적인 방전을 수행할 수 있다.Thus, according to the present embodiment, since the discharge is performed by the short gap discharge of the X electrode and the M electrode (or between the Y electrode and the M electrode) at the beginning of the sustain discharge, sufficient discharge is performed even in a state where there are few priming particles, and in a normal state Since the discharge is performed by the long gap discharge between the X electrode and the Y electrode, stable discharge can be performed.

또한, 본 실시예에 따르면, X전극과 Y전극에 거의 대칭적인 전압 파형이 인가되기 때문에, X전극 및 Y전극을 구동하기 위한 회로를 거의 동일하게 설계할 수 있다. 따라서, X전극 및 Y전극 사이의 회로 임피던스의 차를 거의 없앨 수 있기 때문에, 유지방전 구간에서 X전극 및 Y전극에 인가되는 펄스 파형의 왜곡을 감소시켜 안정적인 방전을 도모할 수 있다.Further, according to the present embodiment, since the voltage waveforms which are almost symmetrical are applied to the X electrode and the Y electrode, the circuits for driving the X electrode and the Y electrode can be designed almost identically. Therefore, since the difference in circuit impedance between the X electrode and the Y electrode can be almost eliminated, it is possible to reduce the distortion of the pulse waveform applied to the X electrode and the Y electrode in the sustain discharge section, thereby achieving stable discharge.

본 발명의 제1 실시예에 따르면 X전극과 Y전극의 파형은 서로 뒤바뀌어도 구 동이 가능하며, 또한 어드레스 구간에서 X전극과 Y전극과의 파형이 서로 바뀌어도 구동이 가능하다.According to the first embodiment of the present invention, the waveforms of the X electrode and the Y electrode can be driven even if they are inverted.

위에서 설명한 본 발명의 제1 실시예에 따른 구동 방법에 따르면, M 전극에는 주로 리셋 파형 및 스캔 펄스 파형이 인가되고, X전극 및 Y전극에는 주로 유지 전압 파형이 인가된다. 이 때, M 전극에 인가되는 리셋 파형은 도5에 도시한 리셋 파형뿐만 아니라 다양한 형태의 리셋 파형이 인가될 수 있다.According to the driving method according to the first embodiment of the present invention described above, the reset waveform and the scan pulse waveform are mainly applied to the M electrode, and the sustain voltage waveform is mainly applied to the X electrode and the Y electrode. In this case, the reset waveform applied to the M electrode may be applied to various types of reset waveforms as well as the reset waveform shown in FIG. 5.

도 7은 본 발명의 제2 실시예에 따른 PDP를 도시한 부분 분해사시도이고, 도 8은 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다. 그리고 도 9는 도 7에 도시된 PDP를 결합하여 B-B 선을 따라 잘라선 본 부분 단면도이다.7 is a partially exploded perspective view showing a PDP according to a second embodiment of the present invention, Figure 8 is a partial plan view schematically showing the structure of the electrode and the discharge cell. 9 is a partial cross-sectional view taken along the line B-B by combining the PDP shown in FIG.

본 실시예에 따른 PDP는 상기 제1 실시예에 따른 PDP와 기본적인 구성이 같으므로, 동일한 구성에 대한 설명은 생략하고 서로 다른 구성에 대해서만 이하에 설명한다.Since the PDP according to the present embodiment has the same basic configuration as the PDP according to the first embodiment, a description of the same configuration will be omitted and only different configurations will be described below.

본 실시예에서 X전극(41) 및 Y전극(43)은 각 방전셀(18R, 18G, 18B)에 한 쌍이 대응되도록 배치되며, 이들 한 쌍의 X전극(41) 및 Y전극(43)은 방전셀(18R, 18G, 18B) 위를 지나도록 형성된다. 따라서 어드레스전극 길이방향(도면의 y축 방향)으로 이웃한 방전셀들은 각각이 별개의 방전유지전극 쌍을 가지게 된다. 그리고 X전극(41)과 Y전극(43)의 사이에는 각 방전셀(18R, 18G, 18B)에 대응되도록 M전극(27)이 배치된다. 이러한 M전극(27)은 각 방전셀(18R, 18G, 18B) 위를 가로질러 지나도록 형성되며, 비방전 영역, 즉 제2 격벽부재(16b) 상에 대응되는 X전극(41)과 Y전극(43) 사이에는 형성되지 않는다.In this embodiment, the X electrode 41 and the Y electrode 43 are disposed so as to correspond to each pair of discharge cells 18R, 18G, and 18B, and the pair of X electrode 41 and the Y electrode 43 are It is formed to pass over the discharge cells 18R, 18G, and 18B. Therefore, the discharge cells adjacent in the address electrode longitudinal direction (y-axis direction in the drawing) each have a separate discharge sustaining electrode pair. The M electrode 27 is disposed between the X electrode 41 and the Y electrode 43 so as to correspond to each of the discharge cells 18R, 18G, and 18B. The M electrode 27 is formed to cross over each of the discharge cells 18R, 18G, and 18B, and the X electrode 41 and the Y electrode corresponding to the non-discharge area, that is, the second partition member 16b. It is not formed between 43).

도 9를 참조하면, 본 실시예에 따른 PDP에서도 X전극(41)과 Y전극(43) 각각은 어드레스전극(12)과 교차하는 방향을 따라 길게 이어지면서 각 방전셀(18R, 18G, 18B)에 대응되는 버스전극(41b, 43b)과, 이 버스전극(41b, 43b)으로부터 상기 각 방전셀(18R, 18G, 18B)의 중심을 향해 연장되는 돌출전극(41a, 43a)을 포함한다. 그리고 각각의 버스전극(41b, 43b)들은 전면기판(20)으로부터 멀어지는 방향(도면의 음의 z축 방향)으로 M전극(27)보다 더 돌출되어, 그 사이에 공간을 두고 서로 대향하도록 형성된다. 이렇게 형성되는 공간은 서로 대향하는 X전극(41)과 Y전극(43) 사이에서 대향방전을 유도할 수 있다. 이 때, 버스전극(21b, 23b)은 금속전극으로 이루어지는 것이 바람직하며, 돌출전극(21a, 23a)은 개구율 확보를 위해 투명전극(예를 들어, ITO 전극)으로 이루어질 수 있다.Referring to FIG. 9, in the PDP according to the present exemplary embodiment, each of the X electrodes 41 and the Y electrodes 43 extends in a direction crossing the address electrode 12, and each of the discharge cells 18R, 18G, and 18B. Bus electrodes 41b and 43b corresponding to the projection electrodes 41b and 43b, and protruding electrodes 41a and 43a extending from the bus electrodes 41b and 43b toward the center of the discharge cells 18R, 18G and 18B. Each of the bus electrodes 41b and 43b protrudes further from the M electrode 27 in a direction away from the front substrate 20 (negative z-axis direction in the drawing), and is formed to face each other with a space therebetween. . The space formed as described above may induce an opposite discharge between the X electrode 41 and the Y electrode 43 that face each other. In this case, the bus electrodes 21b and 23b may be made of metal electrodes, and the protruding electrodes 21a and 23a may be made of transparent electrodes (eg, ITO electrodes) to secure an aperture ratio.

X전극(21), Y전극(23) 및 M전극(27)의 위로는 이들을 덮도록 유전층(28)이 형성된다. 이 때, 유전층(28)은 M전극(27)의 전부와 X전극(41), Y전극(43) 각각의 버스전극(41b, 43b)의 일부를 덮도록 전면기판(10) 전체에 걸쳐 1차로 형성되고, 다시 X전극(41), Y전극(43) 각각의 버스전극(41b, 43b)을 각각 둘러싸도록 2차로 형성될 수 있다.The dielectric layer 28 is formed on the X electrode 21, the Y electrode 23, and the M electrode 27 to cover them. At this time, the dielectric layer 28 covers the entirety of the front substrate 10 so as to cover the entirety of the M electrode 27 and a part of the bus electrodes 41b and 43b of each of the X electrode 41 and the Y electrode 43. It may be formed as a difference, and may be formed as a secondary so as to surround the bus electrodes 41b and 43b of the X electrode 41 and the Y electrode 43, respectively.

유전층(28) 위로는 MgO보호막(29)을 형성하여 플라즈마 방전 시 전리된 원자의 이온의 충돌로부터 유전층을 보호할 수 있다. 이러한 MgO보호막(29)은 이온이 부딪혔을 때 이차전자의 방출계수도 높기 때문에 방전효율을 높일 수 있다.The MgO protective layer 29 may be formed on the dielectric layer 28 to protect the dielectric layer from collision of ions of ionized atoms during plasma discharge. Since the MgO protective layer 29 has a high emission coefficient of secondary electrons when ions collide with each other, the discharge efficiency can be improved.

X전극(41)과 Y전극(43)의 버스전극(41b, 43b)들을 각각 둘러싸도록 유전층(28)을 형성할 시에 도 9에서 보는 바와 같이, X전극의 버스전극(41b)과 Y전 극의 버스전극(43b)이 대향하는 면에 형성된 유전층(28)의 두께(d1)보다 X전극(41) 및 Y전극(43) 각각의 버스전극(41b, 43b)이 배면기판(10)을 향하는 면에 형성된 유전층(28)의 두께(d2)가 더 두껍게 형성된다. 이러한 구조를 통하여 유지방전 시 이웃한 방전셀에 위치한 전극과의 사이에서 오방전이 발생되는 것을 방지할 수 있다.When the dielectric layer 28 is formed to surround the bus electrodes 41b and 43b of the X electrode 41 and the Y electrode 43, respectively, as shown in FIG. 9, the bus electrode 41b of the X electrode and the Y electrode are shown in FIG. The bus electrodes 41b and 43b of the X electrode 41 and the Y electrode 43 respectively form the rear substrate 10 rather than the thickness d1 of the dielectric layer 28 formed on the surface where the bus electrodes 43b of the poles face each other. The thickness d2 of the dielectric layer 28 formed on the facing surface is formed thicker. Through this structure, it is possible to prevent erroneous discharge from occurring between the electrodes located in the adjacent discharge cells during the sustain discharge.

본 실시예에 적용되는 구동파형으로 상기 제1 실시예에 적용된 도 5에 도시된 바와 같은 구동파형을 그대로 적용할 수 있다.As the driving waveform applied to the present embodiment, the driving waveform as shown in FIG. 5 applied to the first embodiment may be applied as it is.

이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형 또는 변경하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.Although the preferred embodiments of the present invention have been described above, the present invention is not limited thereto, and various modifications or changes can be made within the scope of the claims and the detailed description of the invention and the accompanying drawings. It goes without saying that it belongs to the scope of the present invention.

이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 어드레싱 구간에서 어드레스 방전은 M전극과 어드레스전극 사이에서 대향방전을 일으켜 수행되고, 방전 유지구간에서 유지방전은 서로 대향하는 X전극과 Y전극 사이에서 또한 대향방전을 일으켜 수행되므로 종래의 면방전 구조에 비해 더욱 높은 발광 효율을 얻을 수 있다. 나아가 플라즈마 디스플레이 패널이 고정세화 되고 방전셀의 크기가 작아짐에 따라 종래의 면방전 구조에서 야기되는 주요한 문제들, 즉 발광효율과 휘도의 감소, 방전개시전압 증가 등의 문제를 극복할 수 있다.As described above, according to the plasma display panel according to the present invention, in the addressing period, the address discharge is performed by causing the opposite discharge between the M electrode and the address electrode, and the sustain discharge is performed between the X and Y electrodes facing each other in the discharge sustain period. In addition, since the opposite discharge is performed, higher luminous efficiency can be obtained compared to the conventional surface discharge structure. Furthermore, as the plasma display panel becomes more fine and the size of the discharge cells becomes smaller, the main problems caused by the conventional surface discharge structure, that is, the problems such as the reduction of the luminous efficiency and the luminance and the increase of the discharge start voltage, can be overcome.

Claims (8)

서로 대향 배치되는 제1 기판과 제2 기판;A first substrate and a second substrate disposed to face each other; 상기 제1 기판에 일방향을 따라 나란히 형성되는 어드레스전극들;Address electrodes formed on the first substrate in parallel with one direction; 상기 제1 기판과 제2 기판의 사이공간에 배치되어 다수의 방전셀들을 구획하는 격벽;A partition wall disposed between the first substrate and the second substrate to partition a plurality of discharge cells; 상기 각 방전셀 내에 형성되는 형광체층;Phosphor layers formed in the discharge cells; 상기 제2 기판에 형성되는 제1 전극과 제2 전극들; 및First and second electrodes formed on the second substrate; And 상기 제1 전극과 제2 전극 사이에서 상기 각 방전셀에 대응되도록 배치되는 제3 전극들을 포함하고,Third electrodes disposed between the first electrode and the second electrode to correspond to the respective discharge cells; 상기 제1 전극 및 제2 전극 각각은 상기 어드레스전극과 교차하는 방향을 따라 길게 이어지면서 각 방전셀에 대응되는 버스전극과, 이 버스전극으로부터 상기 각 방전셀의 중심을 향해 연장되는 돌출전극을 포함하며,Each of the first electrode and the second electrode includes a bus electrode corresponding to each discharge cell while extending in a direction crossing the address electrode, and a protruding electrode extending from the bus electrode toward the center of each discharge cell. , 상기 제1 전극과 제2 전극 각각의 버스전극은 상기 제2 기판으로부터 멀어지는 방향으로 상기 제3 전극보다 더 돌출되어, 그 사이에 공간을 두고 서로 대향하도록 형성되는 플라즈마 디스플레이 패널.The bus electrode of each of the first electrode and the second electrode protrudes further from the third electrode in a direction away from the second substrate, and is formed to face each other with a space therebetween. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 및 제2 전극의 버스전극을 길이방향에 수직한 평면으로 자른 단면은 상기 기판에 평행한 방향으로의 길이보다 상기 기판에 수직한 방향으로의 길이가 더 길게 형성되는 플라즈마 디스플레이 패널.And a cross section obtained by cutting the bus electrodes of the first electrode and the second electrode into a plane perpendicular to the longitudinal direction, the length of the first electrode and the second electrode being longer in the direction perpendicular to the substrate than the length in the direction parallel to the substrate. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 및 제2 전극의 버스전극은 금속전극으로 이루어지는 플라즈마 디스플레이 패널.The bus electrode of the first electrode and the second electrode is a plasma display panel. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극과 제2 전극의 각 버스전극이 대향하는 면에 형성된 유전층의 두께보다 상기 제1 전극 및 제2 전극의 각 버스전극이 상기 제1 기판을 향하는 면에 형성된 유전층의 두께가 더 두꺼운 플라즈마 디스플레이 패널.The thickness of the dielectric layer formed on the surface of each of the first and second electrodes facing the first substrate is thicker than the thickness of the dielectric layer formed on the surface of the first electrode and the second electrode facing each other. Plasma display panel. 제 1 항에 있어서,The method of claim 1, 상기 제3 전극은 상기 어드레스전극과 교차하는 방향으로 길게 이어지면서 상기 방전셀 위를 가로지르는 버스전극과, 이 버스전극으로부터 상기 제1 전극 및 제2 전극 각각을 향해 돌출되는 돌출전극을 포함하는 플라즈마 디스플레이 패널.The third electrode includes a bus electrode which extends in a direction crossing the address electrode and intersects over the discharge cell, and a protruding electrode protruding from the bus electrode toward each of the first electrode and the second electrode. Display panel. 제 5 항에 있어서,The method of claim 5, wherein 상기 돌출전극은 상기 제1 전극 및 제2 전극 각각에 인접하는 끝단에 확장부가 형성되는 플라즈마 디스플레이 패널.And a protruding portion formed at an end of the protruding electrode adjacent to each of the first and second electrodes. 제 1 항에 있어서,The method of claim 1, 상기 격벽은 상기 어드레스전극과 나란한 방향으로 길게 이어지는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되면서 각각의 방전셀을 독립적인 공간으로 구획하는 제2 격벽부재로 이루어지고,The partition wall includes a first partition member extending in parallel with the address electrode, and a second partition member formed to intersect the first partition member and partitioning each discharge cell into an independent space. 상기 제1 전극 및 제2 전극은 상기 제2 격벽부재 위를 지나도록 배치되면서, 상기 어드레스전극 길이방향으로 이웃한 한 쌍의 방전셀이 적어도 하나의 전극을 공유하도록 형성되는 플라즈마 디스플레이 패널.Wherein the first electrode and the second electrode are disposed to pass over the second partition member, and the pair of discharge cells adjacent in the longitudinal direction of the address electrode are formed to share at least one electrode. 제 1 항에 있어서,The method of claim 1, 상기 제1 전극 및 제2 전극은 각 방전셀 위를 지나도록 형성되는 플라즈마 디스플레이 패널.The first electrode and the second electrode is formed to pass over each discharge cell.
KR1020040038928A 2004-05-31 2004-05-31 Plasma display panel KR100578807B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040038928A KR100578807B1 (en) 2004-05-31 2004-05-31 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040038928A KR100578807B1 (en) 2004-05-31 2004-05-31 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20050113813A KR20050113813A (en) 2005-12-05
KR100578807B1 true KR100578807B1 (en) 2006-05-11

Family

ID=37288269

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040038928A KR100578807B1 (en) 2004-05-31 2004-05-31 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100578807B1 (en)

Also Published As

Publication number Publication date
KR20050113813A (en) 2005-12-05

Similar Documents

Publication Publication Date Title
EP1592039B1 (en) Plasma display panel
JP2004296451A (en) Plasma display panel
US7327084B2 (en) Plasma display panel
KR100578807B1 (en) Plasma display panel
KR100759449B1 (en) Plasma display panel
KR100648716B1 (en) Plasma display panel and driving method thereof
KR100561649B1 (en) Plasma display panel
KR100660249B1 (en) Plasma display panel
KR100324261B1 (en) Plasma Display Panel and Method of Driving the same
KR100322083B1 (en) Plasma display panel
KR100590057B1 (en) Plasma display panel
US7692387B2 (en) Plasma display panel
KR100670297B1 (en) Plasma display panel
JP2001076627A (en) Plasma display panel
KR100599779B1 (en) Plasma display panel
KR100684844B1 (en) Plasma display panel
KR100647601B1 (en) Plasma display panel
KR100550994B1 (en) Plasma display panel
KR100739038B1 (en) Plasma display panel
KR100670292B1 (en) Plasma display panel
KR100649234B1 (en) Plasma display panel
US20060119545A1 (en) Plasma display panel and driving method thereof
JP2005071953A (en) Plasma display panel
KR20040022933A (en) Plasma display panel
KR20050104190A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee