KR100578666B1 - Device and method for matching multiplexing mode with demultiplexing - Google Patents

Device and method for matching multiplexing mode with demultiplexing Download PDF

Info

Publication number
KR100578666B1
KR100578666B1 KR1019990059835A KR19990059835A KR100578666B1 KR 100578666 B1 KR100578666 B1 KR 100578666B1 KR 1019990059835 A KR1019990059835 A KR 1019990059835A KR 19990059835 A KR19990059835 A KR 19990059835A KR 100578666 B1 KR100578666 B1 KR 100578666B1
Authority
KR
South Korea
Prior art keywords
address
signal
data
transmitted
mode
Prior art date
Application number
KR1019990059835A
Other languages
Korean (ko)
Other versions
KR20010057320A (en
Inventor
곽동호
Original Assignee
주식회사 현대오토넷
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 현대오토넷 filed Critical 주식회사 현대오토넷
Priority to KR1019990059835A priority Critical patent/KR100578666B1/en
Publication of KR20010057320A publication Critical patent/KR20010057320A/en
Application granted granted Critical
Publication of KR100578666B1 publication Critical patent/KR100578666B1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/08Protocols for interworking; Protocol conversion

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치, 특히, 멀티플렉싱 방식과 디멀티플렉싱 방식을 사용하는 각각의 마이컴에 사용되는 데이터 및 어드레스를 정합시켜 줌으로써, 상호 정보교환을 용이하게 할 수 있도록 한 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법에 관한 것으로서, 본 발명 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법에 의하면, 멀티플렉싱 모드와 디멀티플렉싱 모드를 사용하는 마이컴간에 통신을 하고자 할 때 별도의 통신용 마이컴과 시리얼 포트를 사용하지 않으므로써, 비용절감 및 데이터 전송 속도를 향상시킬 수 있다는 효과가 있다.The present invention relates to a multiplexing mode and a demultiplexing mode matching device, in particular, a multiplexing mode that facilitates mutual information exchange by matching data and addresses used in respective microcomputers using a multiplexing method and a demultiplexing method. The present invention relates to a demultiplexing mode matching device and method, and according to the present invention. By not using it, the cost reduction and the data transmission speed can be improved.

디멀티플렉싱 모드 마이컴, 멀티플렉싱 모드 마이컴, 정합부Demultiplexing Mode Microcomputer, Multiplexing Mode Microcomputer, Matching Unit

Description

멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법{DEVICE AND METHOD FOR MATCHING MULTIPLEXING MODE WITH DEMULTIPLEXING} Multiplexing mode and demultiplexing mode matching device and method {DEVICE AND METHOD FOR MATCHING MULTIPLEXING MODE WITH DEMULTIPLEXING}             

도 1 은 본 발명의 일 실시예에 따른 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치를 나타낸 블록도,1 is a block diagram illustrating a multiplexing mode and a demultiplexing mode matching device according to an embodiment of the present invention;

도 2 는 본 발명의 일 실시예에 따른 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 방법을 나타낸 순서도이다.2 is a flowchart illustrating a multiplexing mode and a demultiplexing mode matching method according to an embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

100 : 디멀티플렉싱 모드 마이컴 200 : 정합부100: demultiplexing mode microcomputer 200: matching unit

300 : 멀티플렉싱 모드 마이컴300: multiplexing mode microcomputer

본 발명은 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치에 관한 것으로, 특히, 멀티플렉싱 방식과 디멀티플렉싱 방식을 사용하는 각각의 마이컴에 사용되는 데이터 및 어드레스를 정합시켜 줌으로써, 상호 정보교환을 용이하게 할 수 있도록 한 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법에 관한 것이다.The present invention relates to a multiplexing mode and a demultiplexing mode matching device, and in particular, by matching data and addresses used in each microcomputer using the multiplexing method and the demultiplexing method to facilitate mutual information exchange. A multiplexing mode and demultiplexing mode matching device and method are disclosed.

일반적으로, 멀티플렉싱 모드는 통신로를 복수의 저속 전송로로 분할하고, 동시에 복수의 데이터 전송을 가능하게 하는 것이고, 디멀티플렉싱 모드는 하나 이상의 정보전달 회선을 그 이상의 정보전달 회선으로 나누는 것이다.In general, the multiplexing mode is to divide a communication path into a plurality of low-speed transmission paths, and to enable a plurality of data transmissions simultaneously, and the demultiplexing mode is to divide one or more information transmission lines into more information transmission lines.

종래의 디멀티플렉싱 모드는 데이터 라인과 어드레스 라인이 분리되어 있고, 멀티플렉싱 모드는 데이터 라인과 어드레스 라인이 공유되어 있기 때문에 상기 디멀티플렉싱 모드와 멀티플렉싱 모드를 정합하기 위해서는 별도의 마이컴을 이용하여 멀티플렉싱 또는 디멀티플렉싱 모드중 한쪽을 선택하여 통신을 했다.In the conventional demultiplexing mode, data lines and address lines are separated, and in the multiplexing mode, data lines and address lines are shared, in order to match the demultiplexing mode and the multiplexing mode, a multiplexing or demultiplexing is performed using a separate micom. One of the modes was selected for communication.

그러나, 다른 한쪽은 별도의 RS-232C 포트와 같은 시리얼 포트를 사용하여 통신을 하기 때문에 멀티플렉싱과 디멀티플렉싱 모드를 정합하는데 비용이 많이 소요되는 한편, 시리얼 포트를 사용하기 때문에 데이터 전송 속도가 현저히 느려진다는 문제점이 있었다.However, because the other side uses a serial port such as a separate RS-232C port, it is expensive to match the multiplexing and demultiplexing modes, while using the serial port significantly slows down the data transmission rate. There was a problem.

따라서, 본 발명은 상기와 같은 종래의 문제점을 해소하기 위한 것으로서, 본 발명의 목적은 멀티플렉싱 모드와 디멀티플렉싱 모드에서 전송되는 데이터를 프로그램화된 정합부를 사용하여 정합시켜 줌으로써, 비용 절감 및 데이터 전송 속도 를 향상시킬 수 있도록 한 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법을 제공하는 데 있다.
Accordingly, the present invention is to solve the above-mentioned conventional problems, an object of the present invention is to match the data transmitted in the multiplexing mode and demultiplexing mode by using a programmed matching unit, reducing the cost and data transmission speed To provide a multiplexing mode and a demultiplexing mode matching device and method to improve the.

상기와 같은 목적을 달성하기 위하여 본 발명 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치는, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지임을 알려주는 어드레스 신호를 출력하는 한편, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 정보임을 알려주는 데이터 어드레스 신호를 출력하는 디멀티플렉싱 모드 마이컴과; In order to achieve the above object, the multiplexing mode and demultiplexing mode matching device of the present invention outputs an address signal indicating that the information to be transmitted is a address for reading / writing data, and the information to be transmitted is A demultiplexing mode microcomputer for outputting a data address signal indicating that the data is information for reading / writing data;

상기 디멀티플렉싱 모드 마이컴에서 전송된 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 하이로 전송하고, 상기 데이터 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 로우로 전송하는 한편, 리드/라이트 신호 및 칩선택 신호를 동시에 전송하는 정합부와; Receives the address signal transmitted from the demultiplexing mode microcomputer and transmits the address latch enable signal high, receives the data address signal, transmits the address latch enable signal low, and read / write signal and chip selection. Matching unit for transmitting a signal at the same time;

상기 정합부를 통해 상기 디멀티플렉싱 모드 마이컴으로부터 전송된 리드/라이트 신호 및 칩선택 신호와 어드레스 신호 또는 데이터 어드레스 신호를 입력받아 이에 상응하는 데이터를 해당 번지에 리드하거나 라이트하는 멀티플렉싱 모드 마이컴으로 구성된 것을 특징으로 한다.
And a multiplexing mode micom configured to receive a read / write signal, a chip select signal, an address signal, or a data address signal transmitted from the demultiplexing mode micom through the matching unit, and read or write corresponding data to a corresponding address. do.

한편, 본 발명 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 방법은 정합부에서 디멀티플렉싱 모드 마이컴으로부터 전송된 신호가 현재 전송하고자 하는 정보의 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호인지 여부를 판단하 는 번지지정용 어드레스 신호여부 판단단계와; Meanwhile, in the multiplexing mode and demultiplexing mode matching method of the present invention, a address for determining whether a signal transmitted from the demultiplexing mode micom at the matching unit is an address signal indicating a address for reading / writing data of information to be transmitted at present. A designation address signal determination step;

상기 번지지정용 어드레스 신호여부 판단단계에서 디멀티플렉싱 모드 마이컴에서 전송된 신호가 현재 전송하고자 하는 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호가 맞으면, 상기 정합부에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 하이로 하여 전송시켜 주는 어드레스 래치 인에이블 하이신호 전송단계와; In the step of determining whether the address designation address signal is correct, when the signal transmitted from the demultiplexing mode microcomputer matches the address signal indicating the address for reading / writing the data to be transmitted, the matching unit selects the chip selection signal and the read / write signal. Transmitting the address latch enable high signal while transmitting the address latch enable signal high;

상기 번지지정용 어드레스 신호여부 판단단계에서 디멀티플렉싱 모드 마이컴에서 전송된 신호가 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호가 아니면, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 어드레스가 아닌 데이터 정보임을 알려주는 데이터 어드레스 신호인지의 여부를 판단하는 데이터 어드레스 신호여부 판단단계와; If the signal transmitted from the demultiplexing mode microcomputer is not an address signal indicating a address for reading / writing data in the step of determining whether the address signal for address designation is present, the information to be transmitted read / read data. A data address signal determining step of determining whether or not the data address signal indicates data information rather than an address for writing;

상기 데이터 어드레스 신호여부 판단단계에서 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 어드레스 신호가 아니면 종료하고, 맞으면 상기 정합부에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 로우로 하여 전송시켜 주는 어드레스 래치 인에이블 로우신호 전송단계로 구성된 것을 특징으로 한다.
If the information to be transmitted in the data address signal determination step is not a data address signal for reading / writing data, the process terminates. If the information is correct, the matching unit transmits a chip select signal and a read / write signal. An address latch enable low signal transfer step for transmitting the enable signal low is characterized in that it is configured.

이하, 본 발명의 일 실시예에 의한 본 발명의 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법에 대하여 첨부된 도면을 참조하여 상세히 설명하면 다 음과 같다.Hereinafter, a multiplexing mode and a demultiplexing mode matching device and method according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 1 은 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치를 나타낸 블록도이고, 도 2 는 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 방법을 나타낸 순서도이다.FIG. 1 is a block diagram illustrating a multiplexing mode and a demultiplexing mode matching device, and FIG. 2 is a flowchart illustrating a multiplexing mode and a demultiplexing mode matching method.

본 발명은 도 1 에 도시한 바와 같이, 디멀티플렉싱 모드 마이컴(100), 정합부(200) 및 멀티플렉싱 모드 마이컴(300)으로 구성되며, 상기 디멀티플렉싱 모드 마이컴(100)은 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지임을 알려주는 어드레스 신호를 출력하는 한편, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 정보임을 알려주는 데이터 어드레스 신호를 출력하는 역할을 한다.As shown in FIG. 1, the present invention includes a demultiplexing mode microcomputer 100, a matching unit 200, and a multiplexing mode microcomputer 300, and the demultiplexing mode microcomputer 100 has information to be transmitted at present. It outputs an address signal indicating that the address is for reading / writing data, and outputs a data address signal indicating that information to be transmitted is data information for reading / writing data.

또한, 상기 정합부(200)는 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송된 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 하이로 전송하고, 상기 데이터 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 로우로 전송하는 한편, 리드/라이트 신호 및 칩선택 신호를 동시에 전송하는 역할을 한다.In addition, the matching unit 200 receives an address signal transmitted from the demultiplexing mode microcomputer 100 and transmits an address latch enable signal high, and receives the data address signal to set an address latch enable signal low. In the meantime, the read / write signal and the chip select signal are simultaneously transmitted.

이어서, 상기 멀티플렉싱 모드 마이컴(300)은 상기 정합부(200)를 통해 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송된 리드/라이트 신호 및 칩선택 신호와 어드레스 신호 또는 데이터 어드레스 신호를 입력받아 이에 상응하는 데이터를 해당 번지에 리드하거나 라이트하는 역할을 한다.Subsequently, the multiplexing mode microcomputer 300 receives a read / write signal, a chip select signal, an address signal, or a data address signal transmitted from the demultiplexing mode microcomputer 100 through the matching unit 200 and corresponds thereto. It reads or writes data to the address.

이하, 상기와 같이 구성된 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법의 동작과정을 설명하면 다음과 같다.Hereinafter, an operation process of the multiplexing mode and demultiplexing mode matching device and method configured as described above will be described.

디멀티플렉싱 방식을 사용하고 있는 마이컴에서 멀티플렉싱 방식을 사용하는 마이컴에 저장되어 있는 데이터를 리드하거나 라이트하기 위해 상기 디멀티플렉싱 모드 마이컴(100)에서 현재 전송하고자 하는 정보가 데이터를 리드 또는 라이트하기 위한 번지임을 알려주는 어드레스 신호를 전송한다.In the microcomputer using the demultiplexing method, the information to be transmitted in the demultiplexing mode microcomputer 100 to read or write data stored in the microcomputer using the multiplexing method is a address for reading or writing the data. Send an address signal to tell.

그러면, 정합부(200)에서 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송된 어드레스 신호를 입력받아 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호인지의 여부를 판단한다(S100).Then, the matching unit 200 receives the address signal transmitted from the demultiplexing mode microcomputer 100 and determines whether the information to be transmitted is an address signal indicating a address for reading / writing data (S100). ).

이어서, 상기 번지지정용 어드레스 신호여부 판단단계(S100)에서 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송된 신호가 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호가 맞으면, 상기 정합부(200)에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 하이로 전송시켜 준다(S200).Subsequently, when the signal transmitted from the demultiplexing mode microcomputer 100 is correct in the address designation address signal determination step (S100), the address signal indicating the address for reading / writing data is correct. The matching unit 200 transmits the chip select signal and the read / write signal, and transmits the address latch enable signal high (S200).

그러면, 멀티플렉싱 모드 마이컴(300)에서 상기 정합부(200)로부터 전송된 리드/라이트 신호 및 칩선택 신호와 어드레스 신호를 입력받아 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송되는 어드레스 데이터에 의해 해당 번지를 지정해 준다.Then, the multiplexing mode microcomputer 300 receives the read / write signal, the chip selection signal and the address signal transmitted from the matching unit 200, and the corresponding address is transmitted by the address data transmitted from the demultiplexing mode microcomputer 100. Specify it.

한편, 상기 멀티플렉싱 모드 마이컴(300)에서 데이터를 리드/라이트하기 위한 번지를 지정했으면, 상기 디멀티플렉싱 모드 마이컴(100)에서 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 어드레스가 아닌 데이터 정보임을 알려주는 데이터 어드레스를 전송한다.On the other hand, if the address for reading / writing data is specified in the multiplexing mode microcomputer 300, the information to be transmitted in the demultiplexing mode microcomputer 100 is data information instead of an address for reading / writing data. Send an informed data address.

또한, 상기 번지지정용 어드레스 신호여부 판단단계(S100)에서 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송된 신호가 현재 전송하고자 하는 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호인지 판단하여 아니면, 상기 정합부에서 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 어드레스가 아닌 데이터 정보임을 알려주는 데이터 어드레스 신호인지의 여부를 판단한다(S300).In addition, in the determining whether the address designation address signal is determined (S100), it is determined whether the signal transmitted from the demultiplexing mode microcomputer 100 is an address signal indicating a address for reading / writing data to be transmitted at present. In operation S300, the matching unit determines whether the information to be transmitted is a data address signal indicating that the information to be transmitted is data information, not an address for reading / writing data (S300).

이어서, 상기 데이터 어드레스 신호여부 판단단계(S300)에서 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 어드레스 신호가 아니면 종료하고, 데이터 어드레스 신호가 맞으면 상기 정합부(200)에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 로우로 전송한다(S400).Subsequently, if the information to be transmitted currently is not a data address signal for reading / writing data, the data address signal determination step (S300) ends. If the data address signal is correct, the matching unit 200 matches the chip select signal. While transmitting the read / write signal, the address latch enable signal is transmitted low (S400).

그러면, 상기 멀티플렉싱 모드 마이컴(300)에서 상기 정합부(200)로부터 전송된 리드/라이트 신호 및 칩선택 신호와 데이터 어드레스 신호를 입력받아 상기 디멀티플렉싱 모드 마이컴(100)으로부터 전송되는 데이터를 지정된 번지에 리드 또는 라이트한다.Then, the multiplexing mode microcomputer 300 receives the read / write signal, the chip selection signal, and the data address signal transmitted from the matching unit 200, and transmits the data transmitted from the demultiplexing mode microcomputer 100 to a designated address. Lead or light.

이상에서 살펴본 바와 같이 본 발명 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치 및 방법은, 멀티플렉싱 모드와 디멀티플렉싱 모드를 사용하는 마이컴간에 통신을 하고자 할 때 별도의 통신용 마이컴과 시리얼 포트를 사용하지 않으므로써, 비용절감 및 데이터 전송 속도를 향상시킬 수 있다는 효과가 있다.As described above, the multiplexing mode and demultiplexing mode matching device and method of the present invention can reduce costs by not using a separate communication micom and a serial port when communicating between microcomputers using the multiplexing mode and the demultiplexing mode. And the data transfer rate can be improved.

Claims (2)

현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지임을 알려주는 어드레스 신호를 출력하는 한편, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 정보임을 알려주는 데이터 어드레스 신호를 출력하는 디멀티플렉싱 모드 마이컴과; Demultiplexing outputs an address signal indicating that the information to be transmitted currently is the address for reading / writing data, while outputting a data address signal indicating that the information to be transmitted is data information for reading / writing data. Mode micom; 상기 디멀티플렉싱 모드 마이컴에서 전송된 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 하이로 전송하고, 상기 데이터 어드레스 신호를 입력받아 어드레스 래치 인에이블 신호를 로우로 전송하는 한편, 리드/라이트 신호 및 칩선택 신호를 동시에 전송하는 정합부와; Receives the address signal transmitted from the demultiplexing mode microcomputer and transmits the address latch enable signal high, receives the data address signal, transmits the address latch enable signal low, and read / write signal and chip selection. Matching unit for transmitting a signal at the same time; 상기 정합부를 통해 상기 디멀티플렉싱 모드 마이컴으로부터 전송된 리드/라이트 신호 및 칩선택 신호와 어드레스 신호 또는 데이터 어드레스 신호를 입력받아 이에 상응하는 데이터를 해당 번지에 리드하거나 라이트하는 멀티플렉싱 모드 마이컴으로 구성된 것을 특징으로 하는 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 장치.And a multiplexing mode micom configured to receive a read / write signal, a chip select signal, an address signal, or a data address signal transmitted from the demultiplexing mode micom through the matching unit, and read or write corresponding data to a corresponding address. Multiplexing mode and demultiplexing mode matching device. 정합부에서 디멀티플렉싱 모드 마이컴으로부터 전송된 신호가 현재 전송하고자 하는 정보의 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호인지 여부를 판단하는 번지지정용 어드레스 신호여부 판단단계와; A address specifying address signal determining step for determining whether the signal transmitted from the demultiplexing mode micom at the matching unit is an address signal indicating a address for reading / writing data of information to be transmitted at present; 상기 번지지정용 어드레스 신호여부 판단단계에서 디멀티플렉싱 모드 마이컴에서 전송된 신호가 현재 전송하고자 하는 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호가 맞으면, 상기 정합부에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 하이로 하여 전송시켜 주는 어드레스 래치 인에이블 하이신호 전송단계와; In the step of determining whether the address designation address signal is correct, when the signal transmitted from the demultiplexing mode microcomputer matches the address signal indicating the address for reading / writing the data to be transmitted, the matching unit selects the chip selection signal and the read / write signal. Transmitting the address latch enable high signal while transmitting the address latch enable signal high; 상기 번지지정용 어드레스 신호여부 판단단계에서 디멀티플렉싱 모드 마이컴에서 전송된 신호가 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 번지를 나타내는 어드레스 신호가 아니면, 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 어드레스가 아닌 데이터 정보임을 알려주는 데이터 어드레스 신호인지의 여부를 판단하는 데이터 어드레스 신호여부 판단단계와; If the signal transmitted from the demultiplexing mode microcomputer is not an address signal indicating a address for reading / writing data in the step of determining whether the address signal for address designation is present, the information to be transmitted read / read data. A data address signal determining step of determining whether or not the data address signal indicates data information rather than an address for writing; 상기 데이터 어드레스 신호여부 판단단계에서 현재 전송하고자 하는 정보가 데이터를 리드/라이트하기 위한 데이터 어드레스 신호가 아니면 종료하고, 맞으면 상기 정합부에서 칩선택 신호와 리드/라이트 신호를 전송하는 한편, 어드레스 래치 인에이블 신호를 로우로 하여 전송시켜 주는 어드레스 래치 인에이블 로우신호 전송단계로 구성된 것을 특징으로 하는 멀티플렉싱 모드와 디멀티플렉싱 모드 정합 방법.If the information to be transmitted in the data address signal determination step is not a data address signal for reading / writing data, the process terminates. If the information is correct, the matching unit transmits a chip select signal and a read / write signal. A multiplexing mode and demultiplexing mode matching method comprising an address latch enable low signal transmitting step of transmitting an enable signal low.
KR1019990059835A 1999-12-21 1999-12-21 Device and method for matching multiplexing mode with demultiplexing KR100578666B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990059835A KR100578666B1 (en) 1999-12-21 1999-12-21 Device and method for matching multiplexing mode with demultiplexing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990059835A KR100578666B1 (en) 1999-12-21 1999-12-21 Device and method for matching multiplexing mode with demultiplexing

Publications (2)

Publication Number Publication Date
KR20010057320A KR20010057320A (en) 2001-07-04
KR100578666B1 true KR100578666B1 (en) 2006-05-11

Family

ID=19627655

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990059835A KR100578666B1 (en) 1999-12-21 1999-12-21 Device and method for matching multiplexing mode with demultiplexing

Country Status (1)

Country Link
KR (1) KR100578666B1 (en)

Also Published As

Publication number Publication date
KR20010057320A (en) 2001-07-04

Similar Documents

Publication Publication Date Title
US6658493B1 (en) Microcomputer exchanging data with host computer
CN101739369A (en) Interrupt detection apparatus and information processing system
KR20100085564A (en) Data processing system and data processing method thereof
JP2000105725A (en) Chip enable signal generating circuit, and memory device
KR100578666B1 (en) Device and method for matching multiplexing mode with demultiplexing
JP4160068B2 (en) Digital programming interface between baseband processor and radio frequency integrated module
US5444852A (en) I/O device interface having buffer mapped in processor memory addressing space and control registers mapped in processor I/O addressing space
US20050138236A1 (en) Direct memory access control device and method for automatically updating data transmisson size from peripheral
KR20070102823A (en) Device for controlling address in a i2c protocol
JP2005107873A (en) Semiconductor integrated circuit
JP2004062347A (en) Usb device and usb system
JP3852340B2 (en) Optical transmission apparatus and optical data link control method
KR100230375B1 (en) Serial data communication system
JP5018047B2 (en) Integrated circuit device
KR20050004157A (en) Data transfer unit with support for multiple coherency granules
JP4710925B2 (en) Programmable controller system
KR100243185B1 (en) Data communication system between processors using shared memory
JP3225589B2 (en) Multi-channel multiplex communication controller
KR20020049331A (en) Matching Apparatus between Peripheral Processor and Device Controller
JP3147110B2 (en) ATM communication controller
KR100361657B1 (en) Hard disk device of IDE type and controlling method thereof
KR0166911B1 (en) Multi-input/-output controlling device with cd-rom drive
KR0174979B1 (en) System having interface function between different central processing units and control method thereof
KR100298287B1 (en) Apparatus and Method of Managing Messages in a System Bus
KR100827130B1 (en) Multiple register interface device for cdma modem

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090429

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee