KR100575857B1 - Polishing plate for fabricating semiconductor - Google Patents
Polishing plate for fabricating semiconductor Download PDFInfo
- Publication number
- KR100575857B1 KR100575857B1 KR1019990064721A KR19990064721A KR100575857B1 KR 100575857 B1 KR100575857 B1 KR 100575857B1 KR 1019990064721 A KR1019990064721 A KR 1019990064721A KR 19990064721 A KR19990064721 A KR 19990064721A KR 100575857 B1 KR100575857 B1 KR 100575857B1
- Authority
- KR
- South Korea
- Prior art keywords
- polishing
- abrasive
- plate
- present
- semiconductor
- Prior art date
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B37/00—Lapping machines or devices; Accessories
- B24B37/11—Lapping tools
- B24B37/12—Lapping plates for working plane surfaces
- B24B37/16—Lapping plates for working plane surfaces characterised by the shape of the lapping plate surface, e.g. grooved
Landscapes
- Engineering & Computer Science (AREA)
- Mechanical Engineering (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
Abstract
본 발명은 반도체 제조용 연마판에 대한 것으로써, 종래의 연마판은 연마제가 흐르는 홈이 사각 격자 형태로 연마면에 형성되어 웨이퍼의 평탄화 및 후면 연마공정에서 연마판이 회전하면 원심력에 의해 연마제가 불균일하게 분포되어 불량을 발생시키는 문제점이 있었던 바, 본 발명에서는 연마제를 연마면에 균일하게 분포시키고자 연마면에 방사형태의 홈을 형성하고, 방사형태의 홈과 교차하는 동심원 형태의 홈을 다수개 형성하여 원심력에 의해 연마제가 연마면에 균일하게 분포되도록 한다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a polishing plate for semiconductor manufacturing. In the conventional polishing plate, grooves in which the polishing agent flows are formed on the polishing surface in the form of a square lattice. In the present invention, a radial groove is formed on the polishing surface to uniformly distribute the abrasive on the polishing surface, and a plurality of concentric grooves intersecting the radial groove are formed in the present invention. By the centrifugal force, the abrasive is evenly distributed on the polishing surface.
따라서, 본 발명에 따른 반도체 제조용 연마판은 연마공정의 불량 발생을 방지하게 된다.Therefore, the polishing plate for semiconductor manufacture according to the present invention is to prevent the occurrence of defects in the polishing process.
반도체 제조용 연마판Polishing plate for semiconductor manufacturing
Description
제 1 도는 종래의 반도체 제조용 연마판에 대한 평면도.1 is a plan view of a conventional polishing plate for manufacturing semiconductors.
제 2 도는 종래의 반도체 제조용 연마판을 이용한 연마공정을 설명하기 위한 도면.2 is a view for explaining a polishing process using a conventional polishing plate for semiconductor manufacturing.
제 3 도는 본 발명에 따른 반도체 제조용 연마판에 대한 평면도.3 is a plan view of an abrasive plate for manufacturing a semiconductor according to the present invention.
■도면의 주요부분에 대한 간략한 부호설명 ■■ Brief description of the main parts of the drawings ■
10,100 : 연마판 11,101 : 홈10,100: abrasive plate 11,101: groove
12,102 : 연마면 20 : 웨이퍼12,102: polished surface 20: wafer
30 : 회전축30: rotating shaft
본 발명은 반도체 제조에 사용되는 연마판에 대한 것으로써, 더욱 상세하게는 웨이퍼의 평탄화 공정 및 웨이퍼 후면 연마공정에서 웨이퍼가 연마되는 연마면에 연마제가 균일하게 분포되도록 한 반도체 제조용 연마판이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a polishing plate used in semiconductor manufacturing, and more particularly, to a polishing plate for semiconductor manufacture in which an abrasive is uniformly distributed on a polishing surface on which a wafer is polished in a wafer flattening process and a wafer backside polishing process.
일반적으로 웨이퍼 상에 증착 및 식각 등의 공정을 진행시키는 과정에서 웨이퍼에 형성된 중간절연층 또는 증착막 등의 박막을 주변과의 단차를 줄이기 위해 평탄화 공정 또는 웨이퍼 후면 공정을 진행하게 된다.In general, during the process of depositing and etching on the wafer, the planarization process or the wafer backside process is performed to reduce the step difference between the thin film such as the intermediate insulating layer or the deposition film formed on the wafer.
이러한 공정에는 반도체 제조용 연마판이 사용되며, 제 1 도를 참조하면 종래의 반도체 제조용 연마판(10)은 웨이퍼가 연마되는 연마면(12)에 사각 격자 형태의 홈(11)이 형성되며, 연마면(12)의 중심위치에 형성된 연마제 공급공(미도시)을 통해 연마 및 마찰열 억제에 사용되는 미세한 산화 실리콘(SiO₂) 파티클(particle) 등의 재질로 이루어진 연마제가 공급된다.In this process, an abrasive plate for manufacturing a semiconductor is used. Referring to FIG. 1, in the conventional abrasive plate for manufacturing a semiconductor, a
이러한 구성으로 이루어진 반도체 제조용 연마판(10)에 의한 연마과정은 제 2 도를 참조하면, 연마판(10)을 회전축(30)으로 회전시키고, 연마면(12)으로 연마제가 공급된다.Referring to FIG. 2, the polishing process by the
연마면(12)에 공급된 연마제는 연마판(10)의 회전에 의해 원심력을 받아 사각 격자 형태로 형성된 홈(11)으로 흘러 가장자리로 흘러나가면서 웨이퍼(20)의 평탄화 또는 후면 연마 등의 공정이 진행된다.Abrasives supplied to the
그러나, 이러한 종래의 반도체 제조용 연마판은 홈으로 흐르는 연마제의 분포가 불균일한 문제점이 있다.However, such a conventional polishing plate for semiconductor manufacturing has a problem in that the distribution of the abrasive flowing into the grooves is nonuniform.
즉, 홈이 격자 형태로 형성됨으로써 공급된 연마제는 연마판이 정지된 상태에서는 균일하게 분포되지만, 연마판이 회전하는 상태에서는 원심력을 받아 홈에 균일하게 분포되기 전에 연마면 가장자리로 흘러나가게 되어 홈과 홈 사이에 균일하게 분포되지 못한다.In other words, the grooves are formed in the form of a lattice, and the abrasive supplied is uniformly distributed in the state where the abrasive plate is stopped, but in the state where the abrasive plate is rotated, it flows to the edge of the polishing surface before being distributed evenly in the groove under centrifugal force. Not evenly distributed between
또한, 원심력에 의해 급속하게 연마판 중심에서 가장자리로 빠져나가므로 연마제의 소모가 많게 된다.In addition, the abrasive is rapidly exited from the center of the polishing plate to the edge by the centrifugal force, thus increasing the consumption of the abrasive.
따라서, 이러한 불균일하게 분포되는 연마제는 연마과정에서 마찰열을 국부적으로 발생시켜 웨이퍼 소자불량을 발생시키며, 웨이퍼의 평탄화 공정 및 웨이퍼 후면 연삭 불량을 초래하게 된다.Accordingly, such non-uniformly distributed abrasives locally generate frictional heat during polishing, resulting in wafer device defects, and inferior wafer flattening processes and wafer backside grinding failures.
이에 본 발명은 상기 종래의 문제점을 해결하고자, 연마제를 연마면에 균일하게 분포시켜 연마과정의 불량 발생을 억제하며, 연마제의 소모량을 감소시킨 반도체 제조용 연마판을 제공하는데 있다.Accordingly, the present invention is to provide a polishing plate for semiconductor manufacturing to reduce the consumption of the abrasive, suppressing the occurrence of defects in the polishing process by uniformly distributed abrasive on the polishing surface to solve the above problems.
따라서, 본 발명인 반도체 제조용 연마판은 상기의 목적을 달성하고자, 웨이퍼를 연마하기 위한 반도체 제조용 연마판에 있어서, 상기 웨이퍼를 연마하는 연마면에 중심에서 가장자리 방향으로 상기 연마판의 회전방향과 동일한 방향으로 만곡되게 형성된 다수 개의 방사 형태의 홈과, 상기 방사 형태의 홈에 교차되게 상기 연마면의 중심에서 일정한 거리를 갖도록 형성된 다수 개의 동심원 형태의 홈을 포함한다.Therefore, in order to achieve the above object, the abrasive plate for semiconductor manufacture according to the present invention is the same as the rotational direction of the abrasive plate in the edge direction from the center to the polishing surface for polishing the wafer in the abrasive plate for semiconductor manufacture for polishing the wafer. And a plurality of radially-shaped grooves formed to be curved, and a plurality of concentric-shaped grooves formed to have a predetermined distance from the center of the polishing surface to intersect the radially-shaped grooves.
삭제delete
이하, 첨부된 도면을 참조하여 본 발명에 따른 반도체 제조용 연마판에 대한 바람직한 일실시예를 상세하게 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the abrasive plate for manufacturing a semiconductor according to the present invention.
제 3 도는 본 발명에 따른 반도체 제조용 연마판의 평면도로써, 본 발명에 따른 반도체 제조용 연마판(100)은 웨이퍼와 접촉되어 평탄화 또는 후면 연마하는 연마면(102)에 방사형태의 홈(101a)을 형성한다.3 is a plan view of an abrasive plate for manufacturing a semiconductor according to the present invention, wherein the
여기서, 방사형태의 홈(101a)은 미도시된 연마제 공급라인으로 연마제가 공급되는 연마면(102)의 중심에서 가장자리 방향으로 사이 간격이 확대되게 형성하며, 연마판의 회전방향과 동일한 방향으로 만곡지게 형성한다.Here, the
또한, 연마면(102)의 중심에서 가장자리 방향으로 확대된 동심원 형태의 홈(101b)을 다수개 더 형성하여 방사 및 만곡된 형태의 홈(101a)에 교차되게 한다.In addition, a plurality of
이와 같은 방사 및 만곡된 형태의 홈(101a) 및 동심원 형태의 홈(101b)이 형성된 본 발명에 따른 반도체 제조용 연마판(100)은 연마제가 연마면(102)에 효율적으로 분포하게 된다.In the
즉, 연마면(102)에 방사 및 연마판(100)의 회전방향과 동일한 방향으로 만곡된 형태의 홈(101a)이 형성되므로 연마제가 원심력에 의해 중심에서 가장자리 방향으로 흐르면서 홈(101a)에 고루 분포하게 된다.That is, since the
그리고, 연마면(102)에 동심원 형태의 홈(101b)이 형성되므로 홈(101a)을 흐르는 연마제가 분기되어 홈(101b)에 흐르게 되어 연마면(102) 전체에 균일하게 연마제가 분포된다.In addition, since the
또한, 동심원 형태의 홈(101b)으로 방사 및 만곡 형태의 홈(101a)에서 연마제가 분기되어 흐르므로, 연마제가 원심력에 의해 연마면(102) 가장자리로 급속하게 흐르는 것이 방지된다.Further, since the abrasive is branched from the radial and
따라서, 연마면(102)전체에 연마제가 분포가 균일하게 되며, 연마제의 소모가 줄어들게 된다.Therefore, the distribution of the abrasive is uniform throughout the
상기에서 상술한 바와 같이, 본 발명에 따른 반도체 제조용 연마판은 연마면에 형성된 홈에 의해 연마제가 균일한 분포되므로 웨이퍼 연마시 국부적인 마찰열에 발생을 억제하며, 평탄화 공정 및 후면 연마 공정의 불량 발생이 억제된다. As described above, in the polishing plate for semiconductor manufacturing according to the present invention, since the abrasive is uniformly distributed by the grooves formed in the polishing surface, it suppresses the occurrence of local frictional heat during polishing of the wafer, and causes the defect of the planarization process and the back polishing process. This is suppressed.
또한, 본 발명에 따른 반도체 제조용 연마판은 연마면 외부로 흘러나가는 연마제의 량이 감소되므로 반도체 소자 생산의 원가를 절감시키게 된다.In addition, the abrasive plate for manufacturing a semiconductor according to the present invention reduces the amount of abrasive flowing out of the polishing surface, thereby reducing the cost of semiconductor device production.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990064721A KR100575857B1 (en) | 1999-12-29 | 1999-12-29 | Polishing plate for fabricating semiconductor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990064721A KR100575857B1 (en) | 1999-12-29 | 1999-12-29 | Polishing plate for fabricating semiconductor |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010064514A KR20010064514A (en) | 2001-07-09 |
KR100575857B1 true KR100575857B1 (en) | 2006-05-03 |
Family
ID=19631990
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990064721A KR100575857B1 (en) | 1999-12-29 | 1999-12-29 | Polishing plate for fabricating semiconductor |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100575857B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102562658B1 (en) * | 2017-02-20 | 2023-08-01 | 한국전기연구원 | Method for thinning a semiconductor wafer |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR950031381A (en) * | 1994-03-02 | 1995-12-18 | 제임스 조셉 드롱 | Chemical and mechanical grinders and substrate polishing methods for substrate processing with improved spread of slurry |
-
1999
- 1999-12-29 KR KR1019990064721A patent/KR100575857B1/en not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR950031381A (en) * | 1994-03-02 | 1995-12-18 | 제임스 조셉 드롱 | Chemical and mechanical grinders and substrate polishing methods for substrate processing with improved spread of slurry |
Also Published As
Publication number | Publication date |
---|---|
KR20010064514A (en) | 2001-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3645528B2 (en) | Polishing method and semiconductor device manufacturing method | |
TWI449598B (en) | High-rate polishing method | |
KR100240455B1 (en) | Apparatus for polishing | |
US6955587B2 (en) | Grooved polishing pad and method | |
KR101093059B1 (en) | Polishing pad with optimized grooves and method of forming same | |
US6251785B1 (en) | Apparatus and method for polishing a semiconductor wafer in an overhanging position | |
US7108597B2 (en) | Polishing pad having grooves configured to promote mixing wakes during polishing | |
JP2001068441A (en) | Selective damascene chemical mechanical polishing | |
US9308619B2 (en) | Method for the double-side polishing of a semiconductor wafer | |
JPH11300600A (en) | Grinding dresser for grinding disk of chemical machine polisher | |
US20060079159A1 (en) | Chemical mechanical polish with multi-zone abrasive-containing matrix | |
KR20080015964A (en) | Polishing pad and apparatus for chemical mechanical polishing semiconductor substrate having the same | |
US6428398B2 (en) | Method for wafer polishing and method for polishing-pad dressing | |
US6478977B1 (en) | Polishing method and apparatus | |
US7229341B2 (en) | Method and apparatus for chemical mechanical polishing | |
KR100575857B1 (en) | Polishing plate for fabricating semiconductor | |
JPH1170468A (en) | Wafer polishing method, and dressing method for wafer polishing pad | |
JP3528501B2 (en) | Semiconductor manufacturing method | |
US7052372B2 (en) | Chemical-mechanical polisher hardware design | |
US20220388117A1 (en) | Polishing pad surface cooling by compressed gas | |
US6080671A (en) | Process of chemical-mechanical polishing and manufacturing an integrated circuit | |
US7176135B2 (en) | EBR shape of spin-on low-k material providing good film stacking | |
KR100392239B1 (en) | Grinding method of grinding device | |
JPH097984A (en) | Manufacture of semiconductor device and polishing apparatus used therefore | |
KR200273585Y1 (en) | A polishing pad using CMP having groove patterns |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110325 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |