KR100560503B1 - 플라즈마 표시 장치 및 그 구동 방법 - Google Patents

플라즈마 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100560503B1
KR100560503B1 KR1020040080867A KR20040080867A KR100560503B1 KR 100560503 B1 KR100560503 B1 KR 100560503B1 KR 1020040080867 A KR1020040080867 A KR 1020040080867A KR 20040080867 A KR20040080867 A KR 20040080867A KR 100560503 B1 KR100560503 B1 KR 100560503B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
electrically connected
switch
inductor
Prior art date
Application number
KR1020040080867A
Other languages
English (en)
Inventor
양진호
김진성
김태성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040080867A priority Critical patent/KR100560503B1/ko
Priority to JP2005262136A priority patent/JP2006113562A/ja
Priority to CNB2005101133815A priority patent/CN100487767C/zh
Priority to US11/248,716 priority patent/US20060077133A1/en
Application granted granted Critical
Publication of KR100560503B1 publication Critical patent/KR100560503B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다. 두 전극간에 형성되는 용량성 부하를 그대로 전력회수회로에서 사용함에 있어 두 전극간의 전압차가 존재하는 경우에만 양자간에 전력회수동작이 발생한다. 여기서, 두 전극간의 전력회수동작을 수행하기 이전에 두 전극간의 전압차를 발생시키키 위해 인덕터와 공진을 수행하는 회로를 연결한다. 또한, 두 전극간에 전력회수동작을 수행한 후 두 전극간에 전압차를 동일하게 만들어주기 위해서도 상기 회로를 이용한다. 즉, 패널의 용량성 부하를 그대로 이용하여 전력회수 동작을 수행하는 전력회수회로에서 두전극(VO1 및 VE1)의 전압을 동일한 전압레벨에서 다른 전압레벨 및 다른 전압레벨에서 동일한 전압레벨로 변환시키는 경우, 전력회수 동작을 이용함으로써 소비전력을 더욱 줄일 수 있다. 또한, 공통되는 기능을 하는 소자를 하나로 통합함으로써 회로를 더욱 간단하게 구현할 수 있다.
PDP, 전력회수회로, 인덕터, 공진

Description

플라즈마 표시 장치 및 그 구동 방법{PLASMA DISPLAY DEVICE AND DRVING METHOD THEREOF}
도 1은 일반적인 플라즈마 표시 장치의 전극 배열도를 나타낸다.
도 2는 종래의 병렬 LC 공진형을 적용한 경우 주사 전극과 유지 전극의 전력회수회로와의 연결관계를 나타내는 도면이다.
도 3은 종래의 직렬 CLC 공진형을 적용한 경우 주사 전극과 유지 전극의 전력회수회로와의 연결관계를 나타내는 도면이다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 5는 본 발명의 제1 실시예에 따른 전력회수회로를 나타내는 도면이다.
도 6은 본 발명의 제1 실시예에 따른 전력회수회로의 구동 타이밍도이다.
도 7은 도 6의 구동 타이밍에서 각 모드의 전류경로를 나타내는 도면이다.
도 8은 본 발명의 제1 실시예에 따른 전력회수회로의 구동 타이밍도이다.
도 9는 도 8의 구동 타이밍에서 각 모드의 전류 경로를 나타내는 도면이다.
도 10은 도 6과 도 8의 전압파형을 결합한 유지기간의 파형을 나타내는 도면이다.
도 11은 본 발명의 제2 실시예에 따른 전력회수회로이다.
도 12는 본 발명의 제3 실시예에 따른 전력회수회로이다.
도 13a는 제2 실시예에의 전력회수회로의 클램핑-VC 연결부와 실질적으로 같은 기능을 하는 다른 실시예를 나타내는 회로이며, 도 13b는 제3 실시예의 전력회수회로의 클램핑-VC 연결부와 실질적으로 같은 기능을 하는 다른 실시예를 나타내는 회로이다.
본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다.
최근 액정 표시 장치(liquid crystal display, LCD), 전계 방출 표시 장치(field emission display, FED), 플라즈마 디스플레이 패널 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 플라즈마 표시 장치는 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, 플라즈마 표시 장치는 40인치 이상의 대형 표시 장치에서 종래의 음극선관(cathode ray tube, CRT)을 대체할 표시 장치로서 각광받고 있다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 표시 장치는 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 표시 장치는 전극이 방전 공간이 절연되지 않은 채 노출되 어 있어서 전압이 인가되는 동안 전류가 방전 공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 표시 장치는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 일반적인 플라즈마 표시 장치의 전극 배열도를 나타낸다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 구조를 가지고 있다. 열 방향으로는 어드레스 전극(A1-Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)이 쌍으로 배열되어 있다.
일반적으로 이러한 교류형 플라즈마 표시 장치의 구동 방법은 시각적인 동작 변화로 표현하면 리셋 기간, 어드레스 기간, 유지 기간, 소거 기간으로 이루어진다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하기 위하여 켜지는 셀(어드레싱된 셀)에 어드레스 전압을 인가하여 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 유지방전 전압 펄스를 인가하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이며, 소거 기간은 셀의 벽전하를 감소시켜 유지 방전을 종료시키는 기간이다.
이때, 주사 전극과 유지 전극 사이, 어드레스 전극이 형성된 면과 주사 및 유지 전극이 형성된 면 사이의 방전 공간 등은 용량성 부하(이하 패널 커패시터 라함)로 작용하기 때문에 패널에는 커패시턴스가 존재하게 된다. 이러한 패널 커패시터로 인하여 유지 기간에서 유지 방전을 위한 파형을 인가하기 위해서는 방전을 위한 전력 이외에 무효 전력이 필요하다. 이러한 무효 전력을 회수하여 재 사용하는 회로를 전력회수회로(또는 유지 방전 회로)라고 한다.
기존에 공개된 전력회수회로로는 직렬 LC 공진형(L.F. Weber에 의해 제안됨. 미국 특허번호 5,081,400), 병렬 LC 공진형(미국 특허번호 5,670,974), 직렬 LCLC 공진형(미국 특허번호6,072,447), 직렬 CLC 공진형(한국 특허번호 227,300; 미국 특허번호 6,538,627) 등 다수가 존재한다. 이중에서 직렬 LC 공진형은 유지방전 전압의 중간레벨을 제공하는데 별도의 커패시터를 이용하나, 직렬 LC 공전형을 제외한 나머지 3가지 방식은 외부 커패시터 없이 패널의 용량성 부하인 패널 커패시터를 그대로 사용한다는 점이다.
도 2는 종래의 병렬 LC 공진형을 적용한 경우 주사 전극(Y1-Yn)과 유지 전극(X1-Xn)의 전력회수회로(30)와의 연결관계를 나타내는 도면이다. 전력회수는 주로 유지 기간에서 유지 전극과 주사 전극간에 인가되는 유지 방전 펄스와 관계되므로 도 2에서는 편의상 전극을 유지 전극과 주사 전극만을 나타내었다. 도 2에 나타낸 바와 같이 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)은 각각 통합되어 제어되는 전력회수회로(30)를 포함한다. 또한, 상기 전력회수회로(30)는 주사 전극(Y1-Yn)에 유지 방전 전압을 스위칭하는 스위치들로 구성된 유지 방전부(32), 인덕터(코일)와 스위치 및 다이오드로 구성된 전력회수부(34), 유지 전극(X1-Xn)을 유지 방전 전압을 스위칭하는 스위치들로 구성된 유지 방전부(36)를 포함한다.
도 3은 종래의 직렬 CLC 공진형을 적용한 경우 주사 전극(Y1-Yn)과 유지 전극(X1-Xn)의 전력회수회로(40, 40')와의 연결관계를 나타내는 도면이다. 도 3에 나타낸 바와 같이 주사 전극(Y1-Yn)과 유지 전극(X1-Xn)은 각각 홀수(odd)라인의 전극들(VO1, VO2) 및 짝수(even)라인의 전극들(VE1, VE2)에 접속되어 있다. 이때, 제1 전력회수회로(40)는 VO1전극에 유지 방전 전압을 스위칭하는 스위치들로 구성된 유지 방전부(42), 인덕터(코일)와 스위치 및 다이오드로 구성된 전력회수부(44), VE1 전극에 유지 방전 전압을 스위칭하는 스위치들로 구성된 유지 방전부(46)를 포함한다. 또한, 제2 전력회수회로(40')도 제1 전력회수회로(40)에 대응하는 구성요소(42', 44', 46')를 포함한다.
직렬 LCLC 공진형의 경우는 도 3에 나타낸 주사 전극(Y1-Yn)의 VE1 전극과 유지 전극(X-Xn)의 VE2 전극의 위치를 바꾼 형태를 가진다.
여기서, 도 2 및 도 3에서 볼 수 있듯이 병렬 LC 공진형, 직렬 CLC 공진형 및 직렬 LCLC 공진형의 전력회수회로는 모두 두 개의 유지 방전부와 한 개의 전력회수부를 포함하며, 회로를 하나의 독립적인 묶음으로 사용함을 알 수 있다.
이때, 도 3에 나타낸 전력회수회로(40 또는 40')는 두 전극 사이(VO1 전극(또는 VO2)과 VE1 전극(또는 VE2)사이)에서만 LC 공진에 의해 전력회수 동작이 수행된다. 따라서, VO1 전극의 전압과 VE1 전극의 전압을 같도록 만드는 경우나 같은 전위 상태에서 서로 다른 전위로 만드는 경우에는 전력회수가 불가능한 문제점이 있다. 즉, 두 전극 사이의 전압이 다른 경우에만 양자간에 전력회수가 가능하다. 이는 파형 설계에 있어서 매우 심각한 문제를 일으킨다. 가령, 어드레스 기간 후의 VO1 전극과 VE1 전극은 동일한 전위를 가진다면, 유지 기간에서 전력회수를 위해서는 어느 하나의 전극에 하드 스위칭을 적용하여 전압을 인가해야 한다. 이러한 하드 스위칭에 의한 전압의 급격한 변화는 불필요한 무효전력이 소비될 뿐만 아니라 노이즈의 증가를 피할 수 없다.
이러한 문제는 도 3에 나타낸 직렬 CLC 공진형 뿐만 아니라 병렬 LC 공진형, 직렬 LCLC 공진형에서도 발생한다.
본 발명이 이루고자 하는 기술적 과제는 상기한 종래 기술의 문제점을 해결하기 위한 것으로 소비전력을 더욱 줄이는 플라즈마 표시 장치 및 그 구동 방법을 제공하기 위한 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따른 플라즈마 표시 장치는
다수의 제1 전극 및 제2 전극을 포함하는 패널; 및 상기 제1 전극 및 제2 전극에 각각 형성되는 제1 및 제2 패널 커패시터를 직접 이용하여 상기 제1 전극 및 제2 전극 사이에 충반전 경로를 형성하도록 하는 구동회로를 포함하며,
상기 구동회로는, 상기 제1 전극에 제1 단이 전기적으로 연결되는 제1 인덕터; 상기 제1 인덕터의 제2 단과 상기 제2 전극 사이에 전기적으로 연결되어, 상기 제1 전극으로부터 상기 제2 전극으로 충전시키는 경로를 스위칭하는 제1 스위치; 상기 제2 전극에 제1 단이 전기적으로 연결되는 제2 인덕터; 상기 제2 인덕터의 제2단과 상기 제1 전극 사이에 전기적으로 연결되어, 상기 제2 전극으로부터 상기 제1 전극으로 충전시키는 경로를 스위칭하는 제2 스위치; 상기 제2 인덕터의 제2 단과 제1 전압을 공급하는 제1 전원사이에 전기적으로 연결되어, 상기 제1 전원으로부터 상기 제2 전극으로 충전시키는 경로를 스위칭하는 제3 스위치; 및 상기 제2 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제2 전극을 방전시키는 경로를 스위칭하는 제4 스위치를 포함한다.
또한, 상기 구동회로는, 상기 제1 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제1 전원으로부터 상기 제1 전극으로 충전시키는 경로를 스위칭하는 제5 스위치; 및 상기 제1 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제1 전극을 방전시키는 경로를 스위칭하는 제6 스위치를 더 포함한다. 여기서, 상기 제3 스위치의 턴온에 의해 상기 제1 전원, 제3 스위치, 제2 인덕터 및 제2 전극으로 전류경로가 형성되어, 상기 제2 전극의 전압이 상기 제1 전압보다 낮은 제2 전압에서 상기 제1 전압보다 큰 제3 전압으로 상승하며, 상기 제4 스위치의 턴온에 의해 상기 제2 전극, 제2 인덕터, 제4 스위치 및 제1 전원으로 전류경로가 형성되어, 상기 제2 전극의 전압이 상기 제3 전압에서 상기 제2 전압으로 하강한다. 한편, 상기 제5 스위치의 턴온에 의해 상기 제1 전원, 제5 스위치, 제1 인덕터 및 제1 전극으로 전류경로가 형성되어, 상기 제1 전극의 전압이 상기 제1 전압보다 낮은 제2 전압에서 상기 제1 전압보다 큰 제3 전압으로 상승하며, 상기 제6 스위치의 턴온에 의해 상기 제1 전극, 제1 인덕터, 제6 스위치 및 제1 전원으로 전류경로가 형성되어, 상기 제1 전극의 전압이 상기 제3 전압에서 상기 제1 전압으로 하강한다.
본 발명의 다른 특징에 따른 플라즈마 표시 장치의 구동 방법은
상기 제1 전극에 제1 단이 전기적으로 연결되는 제1 인덕터 및 상기 제2 전극에 제1 단이 전기적으로 연결되는 제2 인덕터를 포함하는 구동회로를 이용하여, 상기 제1 전극 및 제2 전극에 각각 형성되는 제1 및 제2 패널 커패시터를 직접 이용하여 상기 제1 전극 및 제2 전극 사이에 충방전 경로를 형성하는 플라즈마 표시 장치의 구동 방법에 있어서,
(a) 유지기간의 초기에 상기 제2 인덕터의 제2 단에 전기적으로 연결되는 제1 스위치를 턴온함으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 동일한 전압레벨에서 다른 전압레벨로 변경하는 단계; 및
(b) 상기 제1 인덕터의 제2 단과 상기 제2 전극 사이에 전기적으로 연결되는 제2 스위치 및 상기 제2 인덕터의 제2 단과 상기 제1 전극 사이에 전기적으로 연결되는 제3 스위치를 교대로 턴온함으로써, 상기 제1 전극과 제2 전극 사이에 충방전경로를 형성하는 단계를 포함한다.
여기서, 상기 플라즈마 표시 장치의 구동 방법은, 유지기간의 종기에 상기 제1 인덕터의 제2 단에 전기적으로 연결되는 제4 스위치를 턴온함으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 다른 전압레벨에서 동일한 전압레벨로 변경하는 단계를 더 포함한다. 한편, 상기 플라즈마 표시 장치의 구동 방법은, 유지기간의 종기에 상기 제1 인덕터의 제2 단에 전기적으로 연결되는 제4 스위치를 턴온함 으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 다른 전압레벨에서 동일한 전압레벨로 변경하는 단계를 더 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이제 본 발명의 실시예에 따른 플라즈마 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
먼저, 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 구조에 대해서 도 4를 참조하여 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 도면이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 어드레스 구동부(200), Y 전극 구동부(320), X 전극 구동부(340) 및 제어부(400)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 주사 전극(Y1~Yn)(이하, Y 전극이라고 함) 및 유지 전극(X1~Xn)(이하, X 전극이라고 함)을 포함한다. 어드레스 구동부(200)는 제어부(400)로부터 어드레스 구동 제어 신호(SA)를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
Y 전극 구동부(320) 및 X 전극 구동부(340)는 제어부(400)로부터 각각 Y 전극 구동신호(SY)와 X 전극 구동신호(SX)를 수신하여 X 전극과 Y전극에 인가한다.
제어부(400)는 외부로부터 영상신호를 수신하여, 어드레스 구동제어신호(SA), Y 전극 구동신호(SY) 및 X 전극 구동신호(SX)를 생성하여 각각 어드레스 구동부(200), Y 전극 구동부(320) 및 X 전극 구동부(340)에 전달한다.
본 발명의 실시예에 따른 Y 전극 구동부(320) 및 X 전극 구동부(340)는 각각 무효 전력을 회수하여 재사용하는 회로인 전력회수회로를 포함한다. 이하에서는 편의상 Y 전극 구동부에 포함되어 있는 전력회수회로에 대해서만 도 5를 참조하여 설명한다. X 전극 구동부(340)에 포함되어 있는 전력회수회로의 구성 및 기본 동작에 있어서는 아래에서 도 5와 동일하며, Y 전극과 X 전극간에 유지방전 전압을 제공하기 위해 스위칭 타이밍이 다소 변동될 뿐이므로 이하에서는 Y 전극 구동부(320)에 포함되어 있는 전력회수회로에 대해서만 설명한다.
도 5는 본 발명의 제1 실시예에 따른 전력회수회로를 나타내는 도면이다. 도 5에 나타낸 전력회수회로는 직렬 CLC 공진형의 전력회수회로이며, 전력회수회로는 Y전극(Y1∼Yn) 중 홀수라인의 전극(VO1)과 짝수라인의 전극(VE1)이 각각 연결되어 양자간에 전력회수 동작이 수행된다. 그리고, VO1 전극은 VO2 전극(X 전극 중 홀수라인의 전극의 의미함)과 각기 쌍을 이루어 하나의 패널 커패시터를 형성하며, VE1 전극들은 VE2 전극들(X 전극(X1∼Xn) 중 짝수라인의 전극의 의미함)과 각기 쌍 을 이루어 하나의 패널 커패시터를 형성한다.
도 5에 나타낸 바와 같이 본 발명의 제1 실시예에 따른 전력회수회로는 어느 정도 전극(VO1 또는 VE1)의 전압이 상승 또는 하강한 상태에서 클램핑(clamping)전원(VA, VB)을 이용하여 최종 전압까지 상승시키는 제1 및 제2 유지 방전부(322, 326), VE1 전극과 VO1 전극 사이에 공진하는 전력회수부(324)를 포함한다. 여기서, 본 발명의 제1 실시예에 따른 전력회수부(324)는 VE1전극으로부터 VO1 전극으로 형성되는 제1 공진 경로와 VO1 전극으로부터 VE1전극으로 형성되는 제2 공진 경로를 가지며, 접점의 전압(VL1, VL2)을 클램핑하는 클램핑부(324a) 및 VO1 전극의 전압레벨과 VE1 전극의 전압레벨을 동일한 레벨에서 다른 상태로 다른 레벨에서 동일한 레벨로 변동시키기는데 있어서 전력을 회수동작을 수행하는 VC 연결부(324b)를 포함한다.
제1 유지 방전부(322)는 전원(VA)과 전원(VB)을 각각 스위칭하는 스위치(SW1) 및 스위치(SW2)를 포함하며, 두 스위치(SW1, SW2)의 접점과 VO1전극이 연결된다. 한편, 제2 유지 방전부(322)도 전원(VA)과 전원(VB)을 각각 스위칭하는 스위치(SW3) 및 스위치(SW4)를 포함하며, 두 스위치(SW3, SW4)의 접점은 VE1전극에 연결된다. 이때, 스위치(SW1, SW3)는 전원(VA)에 연결되며, 스위치(SW2, SW4)는 전원(VB)에 연결된다. 여기서, 전원(VA)와 전원(VB)의 전압차(VA-VB)는 유지 기간에서 Y 전극에 인가되는 유지방전전압(Vs)에 해당하는 값이며, 일반적으로 전원(VA)의 전압이 전원(VB)의 전압보다 높게 설정된다.
전력 회수부(324)는 VE1 전극으로부터 VO1 전극으로 제1 공진 경로를 형성하 는 인덕터(L1), 다이오드(D1) 및 스위치(SW5)를 포함하며, VO1 전극으로부터 VE1 전극으로 제2 공진 경로를 형성하는 인덕터(L2), 다이오드(D2) 및 스위치(SW6)를 포함한다. 여기서, 인덕터(L1)의 일단은 VE1 전극에 연결되며 타단은 다이오드(D1)의 애노드에 열결된다. 다이오드(D1)의 캐소드는 제1 공진 경로를 스위칭하는 스위치(SW5)의 일단에 연결되며, 스위치(SW5)의 타단은 VO1 전극에 연결된다. 한편, 인덕터(L2)의 일단은 VO1 전극에 연결되며 타단은 다이오드(D2)의 애노드에 연결된다. 다이오드(D2)의 캐소드는 제2 공진 경로를 스위칭하는 스위치(SW6)의 일단에 연결되며, 스위치(SW6)의 타단은 VE1 전극에 연결된다. 그리고 도 5에서 인덕터(L1)를 통해 흐르는 전류(IL1)의 양(+)의 방향은 VE1 전극에서 VO1 전극으로의 방향으로 나타내었으며, 인덕터(L2)를 통해 흐르는 전류(IL2)의 양(+)의 방향은 VO1 전극에서 VE1 전극으로의 방향으로 나타내었다.
한편, 전력 회수부(324)는 인덕터(L1)와 다이오드(D1)의 접점(a)의 전압(VL1)과, 인덕터(L2)와 다이오드(D2)의 접점(b)의 전압(VL2)을 각각 클램핑하는 클램핑부(324a)를 포함한다. 클램핑부(324a)는 접점(a)에 애노드가 연결되며 전원(VA)에 캐소드가 연결되어 접점(a)의 전압(VL1)이 전원(VA)의 전압이상으로 넘지 않도록 하는 다이오드(D31), 접점(b)에 애노드가 연결되며 전원(VA)에 캐소드가 연결되어 접점(b)의 전압(VL2)이 전원(VA)의 전압이상으로 넘지 않도록 하는 다이오드(D32), 접점(a)에 캐소드가 연결되며 전원(VB)에 애노드가 연결되어 접점(a)의 전압(VL1)이 전원(VB)의 전압이하로 떨어지지 않도록 하는 다이오드(D41) 및 접점(b)에 캐소드가 연결되며 전원(VB)에 애노드가 연결되어 접점(b)의 전압(VL2)이 전 원(VB)의 전압이하로 떨어지지 않도록 하는 다이오드(D42)를 포함한다.
VC 연결부(324b)는 전원(VC)으로부터 접점(a, b)으로 각각 흐르는 전류의 방향을 제어하는 스위치(SW72, SW71)와 이 전류 방향의 역방향 전류를 각각 차단하는 다이오드(D52, D51), 접점(a, b)으로부터 전원(VC)으로 각각 흐르는 전류의 방향을 제어하는 스위치(SW82, SW81)와 이 전류의 방향의 역방향 전류를 각각 차단하는 다이오드(D62, D61)를 포함한다. 여기서, 전원(VC)은 전력회수용 커패시터(Cr)(도시하지 않았음)로 구성되어 전원(VA)의 전압레벨과 전원(VB)의 전압레벨의 사이의 값에 해당하는 전압을 공급하는 전원이다.
VC 연결부(324b)에서, 다이오드(D52, D62)는 스위치(SW72, SW82)와 각각 직렬로 연결되며, 직렬로 각각 연결된 다이오드-스위치(D52-SW72, D62-SW82)는 상호간에 병렬로 연결되어 접점(a)과 전원(VC)사이에 연결된다. 그리고, 다이오드(D51, D61)는 스위치(SW71, SW81)와 각각 직렬로 연결되며, 직렬로 각각 연결된 다이오드-스위치(D51-SW71, D61-SW81)는 상호간에 병렬로 연결되어 접점(b)과 전원(VC)사이에 연결된다. 여기서, 스위치(SW72)의 턴온에 의해 인덕터(L1)의 음의 전류방향으로 공진 전류가 흘러 VE1 전극의 전압 레벨을 VB 전압에서 VA 전압에 가까운 전압까지 상승시켜주며, 스위치(SW82)의 턴온에 의해 인덕터(L1)의 양의 전류방향으로 공진 전류가 흘러 VE1 전극의 전압 레벨을 VA 전압에서 VB 전압에 가까운 전압까지 하강시켜준다. 또한, 스위치(SW71)의 턴온에 의해 인덕터(L2)의 음의 전류방향으로 공진 전류가 흘러 VO1 전극의 전압 레벨을 VB 전압에서 VA 전압에 가까운 전압까지 상승시켜주며, 스위치(SW81)의 턴온에 의해 인덕터(L2)의 양의 전류방 향으로 공진 전류가 흘러 VO1 전극의 전압 레벨을 VA 전압에서 VB 전압에 가까운 전압까지 하강시켜준다. 이와 같이, 스위치(SW72, SW82)는 VE1 전극의 전압레벨을 제어하는데 사용하며, 스위치(SW71, SW81)는 VO1 전극의 전압레벨을 제어하는데 사용된다.
먼저, 도 6 및 도 7을 참조하여 VO1 전극 및 VE1 전극의 전압레벨을 유지기간의 초기에 동일한 VB 전압레벨인 상태에서, 유지기간의 종료 시점에 동일한 VA 전압레벨의 상태로 하는 경우, 본 발명의 제1 실시예에 따른 전력회수회로에 의해 전력회수동작이 수행되는 방법에 대해서 알아본다. 도 6은 이러한 경우 본 발명의 제1 실시예에 따른 전력회수회로의 구동 타이밍도이며, 도 7은 도 6의 구동 타이밍에서 각 모드의 전류경로를 나타내는 도면이다. 여기서, 도 6에서 유지 기간은 시작 기간, 반복 기간, 정리 기간으로 이루어진다. 시작 기간은 VO1 전극 및 VE1 전극의 전압을 동일한 전압레벨에서 서로 다른 전압레벨로 변경하는 기간이며, 반복기간은 VO1 전극과 VE1 전극간에 전력회수 동작이 수행되는 동작이며, 정리기간은 서로 다른 전압레벨을 동일한 전압레벨로 변경하는 기간이다. 도 6에서 IL1및 IL2는 각각 인덕터(L1) 및 인덕터(L2)를 통해 흐르는 전류를 나타낸다.
본 발명의 제1 실시예에 따른 동작을 수행하기 전에 VO1 전극과 VE1 전극이 모두 VB 전압레벨 상태라고 가정한다. 또한 전원(VC)에는 전력 회수용 커패시터(Cr, 도시하지 않았음)에 대략 VA 전압 레벨과 VB 전압레벨의 절반에 해당하는 전압이 충전되어 있는 것으로 본다. 이에 따라, 시작 기간 이전에는 스위치(SW2, SW4)가 턴온되어 VO1 전극 및 VE1 전극은 VB 전압레벨을 유지한다.
먼저, VO1 전극 및 VE1 전극의 전압을 VB 전압레벨 상태에서 VA 전압레벨까지 LC 공진에 의해 상승시킨다. 도 6에 나타낸 바와 같이, 모드 1(M1)에서는 스위치(SW71, SW72)가 턴온된다. 그러면, 도 7a에 나타낸 바와 같이 전원(Vc), 스위치(SW71), 다이오드(D51) 및 인덕터(L2)를 거쳐 VO1 전극으로 전류경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압레벨이 VA 전압까지 상승한다. 또한, 전원(Vc), 스위치(72), 다이오드(D52) 및 인덕터(L1)를 거쳐 VE1 전극으로 전류경로가 형성되어 LC 공진이 발생함으로써, VE1 전극의 전압레벨이 VA 전압까지 상승한다. 즉, 도 6의 모드 1(M1)에 나타낸 바와 같이 VO1 전극의 전압 및 VE1 전극의 전압이 모두 VA 전압으로 상승한다.
모드 2에서는 스위치(SW1, SW3)가 턴온된다. 그러면, 도 7의 b에 나타낸 바와 같이 VA 전원 및 VA 전원에서 각각 VO1 전극 및 VE1 전극으로 전류가 흘러, VO1 전극 및 VE1 전극이 모두 VA 전압이 된다.
다음으로는, VE1 전극의 전압을 VA 전압으로 그대로 유지하고 VO1 전극의 전압을 VB 전압으로 변경시켜, VE1 전극과 VO1 전극의 전압레벨을 다른 전압레벨로 변경한다. 도 6에 나타낸 바와 같이, 모드 3에서는 스위치(SW3)를 턴온상태로 유지시키며, 스위치(SW81)를 턴온한다. 그러면, VE1 전극의 전압은 VA 전압을 그대로 유지한다. 또한, 스위치(SW81)의 턴온에 의해, 도 7c에 나타낸바와 같이 VO1 전극, 인덕터(L2), 다이오드(D61), 스위치(SW81) 및 VC 전원으로 전류 경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압레벨이 VA 전압에서 VB 전압까지 하강한다.
이때, 모드 4(M4)에서는 스위치(SW2)가 턴온되어 VO1 전극의 전압이 VB 전압이 된다. 한편, 스위치(SW3)은 턴온상태를 유지하므로 VE1 전극의 전압은 VA 전압을 유지한다. 따라서, VO1 전극의 전압과 VE1 전극의 전압이 서로 다른 전압 레벨의 상태를 유지하므로, 모드 4 이후에는 VO1 전극과 VE1 전극 상호간에 전력회수 동작이 수행된다.
모드 5(M5)에서, 스위치(SW5)가 턴온된다. 그러면, 도 7e에 나타낸 바와 같이, VE1 전극, 인덕터(L1), 다이오드(D1), 스위치(SW5) 및 VO1 전극으로 전류 경로가 형성되어 LC 공진이 발생한다. 이에 따라, VO1 전극의 전압이 VB 전압에서 VA 전압까지 상승하며, VE1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다.
모드 6(M6)에서는 스위치(SW1, SW4)가 턴온된다. 그러면, 도 7f에 나타낸 바와 같이 V01 전극 및 VE1 전극이 각각 VA 전압 및 VB 전압이 된다.
다음으로, 모드 7(M7)에서는 스위치(SW6)가 턴온된다. 그러면, 도 7g에 나타낸바와 같이 VO1 전극, 인덕터(L2), 다이오드(D2), 스위치(SW6) 및 VE1 전극으로 전류경로가 형성되어 LC 공진이 발생한다. 이에 따라, VO1 전극의 전압이 VA 전압에서 VB 전압까지 하강하며, VE1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다.
모드 7(M7) 이후의 동작은 모드 4(M4) 내지 모드 7(M7)의 동작이 반복된다.
이때, 모드 4(M4) 내지 모드 7(M7) 동작에서 VO1 전극과 VE1 전극에 인가되는 전압의 파형에 실질적으로 VO2전극과 VE2 전극(도 3에 도시된 전극임)에도 도 6과 유사한 전압이 인가되어, 전체적으로 VO1 전극과 VO2 전극 사이 및 VE1 전극과 VE2 전극 사이에 유지 방전 전압이 인가되며 전력회수 동작도 수행된다. 이에 대한 구체적 방법은 국내 특허공보 특 1999-0061691에 기재되어 있으므로 이하 구체적 설명은 생략한다.
모드 8에서는 스위치(SW1)를 턴온한 상태에서 스위치(SW72)를 턴온한다. 그러면, 도 7h에 나타낸 바와 같이 VC 전원, 스위치(SW72), 다이오드(D52), 인덕터(L1) 및 VE1 전극으로 전류경로가 형성되어 LC 공진이 발생한다. 이에 따라, VE1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다.
다음으로, 모드 9에서는 스위치(SW1)를 턴온한 상태에서 스위치(SW3)를 턴온한다. 그러면, 도 7i에 나타낸 바와 같이, VO1 전극 및 VE1 전극의 전압은 모두 VA 전압이 된다.
이와 같이 본 발명의 제1 실시예에 따른 전력회수회로에 의해, 모드 1에서 VO1 전극 및 VE1 전극의 전압을 동시에 VB 전압에서 VA 전압으로 변경하는 경우, 모드 3에서 VO1 전극과 VE1 전극의 전압레벨을 동일한 전압레벨(VA)에서 서로 다른 전압레벨(VB, VA)로 변경하는 경우 및 모드 8에서 VO1 전극과 VE1 전극이 서로 다른 전압레벨(VA, VB)에서 동일한 전압레벨(VA)로 변경하는 경우에서 LC 공진을 이용한다. 이러한 LC 공진을 이용함에 의해, VO1 전극과 VE1 전극이 다른 전압레벨인 경우에만 상호간에 전력회수동작이 가능할 뿐만 아니라 그 외의 경우에도 하드 스위칭에 의한 전력소비가 아닌 전력회수 동작이 가능해진다.
다음에서는 도 8 및 도 9를 참조하여, VO1 전극과 VE1 전극의 전압레벨이 유지기간의 초기(시작 기간)에 VA 전압레벨인 상태에서 유지기간의 종료 시점(정리기 간)에 동일한 VB 전압의 상태로 하는 경우, 본 발명의 제1 실시예에 따른 전력회수회로의 의해 전력회수동작이 수행되는 방법에 대해서 알아본다. 도 8은 이러한 경우의 본 발명의 제1 실시예에 따른 전력회수회로의 구동 타이밍도이며, 9는 도 8의 구동 타이밍에서 각 모드의 전류 경로를 나타내는 도면이다. 도 8에 나타낸 전력회수의 동작은 도 6에서 설명한 전력회수의 동작과 거의 유사하며 단지 시작 기간과 정리 기간에서 다른바 이하에서는 중복되는 설명은 생략한다.
먼저, 유지 기간의 초기에 V01 전극 및 VE1 전극의 전압이 VA 전압으로 동일한 것으로 가정한다. 이때, 모드 1(M1')에서 스위치(SW81, SW82)가 턴온된다. 이때, 도 9a에 나타낸 바와 같이 스위치(SW81)의 턴온에 의해 VO1 전극, 인덕터(L2), 다이오드(D61), 스위치(SW81) 및 VC 전원으로 전류 경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다. 한편, 도 9a에 나타낸 바와 같이 스위치(SW82)의 턴온에 의해 VE1 전극, 인덕터(L1), 다이오드(D62), 스위치(82) 및 VC 전원으로 전류 경로가 형성되어 LC 공진이 발생함으로써, VE1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다.
모드 2(M2')에서는 스위치(SW2, SW4)가 턴온된다. 그러면, VO1 전극 및 VE1 전극의 전압이 모두 VB 전압이 된다.
다음, 모드 3(M3')에서는 스위치(SW4)를 턴온한 상태에서 스위치(SW71)를 턴온한다. 그러면, 도 9b에 나타낸 바와 같이, VC 전원, 스위치(SW71), 다이오드(D51), 인덕터(L2) 및 VO1 전극으로 전류 경로가 형성되어 LC 공진이 발생한다. 그러면, VO1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다. VE1 전극의 전압은 스위치(SW4)의 턴온 유지로 인해 VB 전압을 유지한다.
모드 4에서는 스위치(SW4)를 턴온한 상태에서 스위치(SW1)를 턴온한다. 그러면, VO1 전극은 VA 전압이 된다. 이에 따라, VO1 전극의 전압 및 VE1 전극의 전압이 각각 VA 전압 및 VB 전압이 되어, 두 전극(VO1 전극, VE1 전극)간에 전력 회수 동작을 수행할 수 있는 조건이 된다.
이후의 반복기간의 동작은 스위치(SW5) 또는 스위치(SW6)의 턴온에 의해 VO1 전극과 VE1 전극간의 LC 공진이 발생하는 동작으로서 도 6에서 설명한 반복 기간의 동작과 동일한 바 이하 구체적 설명은 생략한다.
모드 5(M5')에서는 스위치(SW2, SW3)를 턴온한다. 그러면, 도 9c에 나타낸바와 같이 VO1 전극은 VB 전압이 되며, VE1 전극은 VA전압이 된다.
다음으로, 모드 6(M6')에서는 스위치(SW2)를 턴온한 상태에서 스위치(SW82)를 턴온한다. 그러면, VO1 전극은 VB 전압을 유지한다. 또한, 도 9d에 나타낸바와 같이, 스위치(SW82)의 턴온에 의해, VE1 전극, 인덕터(L1), 다이오드(D62), 스위치(SW82) 및 전원(Vc)으로 전류경로가 형성되어 LC공진이 발생함으로써, VE1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다. 이때, VE1 전극의 전압이 실질적으로 VB 전압까지 하강한 경우 스위치(SW4)를 턴온하여, VE1 전극의 전압이 VB 전압이 된다. 이에 따라, VO1 전극 및 VE1 전극이 동일한 전압레벨인 VB 전압이 된다.
이와 같이 본 발명의 제1 실시예에 따른 전력회수회로에 의해, 모드 1(M1')에서 VO1 전극 및 VE1 전극의 전압을 동시에 VA 전압에서 VB 전압으로 변경하는 경 우, 모드 3(M3')에서 VO1 전극과 VE1 전극의 전압레벨을 동일한 전압레벨(VB)에서 서로 다른 전압레벨(VA, VB)로 변경하는 경우 및 모드 6(M6')에서 VO1 전극과 VE1 전극이 서로 다른 전압레벨(VB, VA)에서 동일한 전압레벨(VB)로 변경하는 경우에서 LC 공진을 이용한다. 이러한 LC 공진을 이용함에 의해, VO1 전극과 VE1 전극이 다른 전압레벨인 경우에만 상호간에 전력회수동작이 가능할 뿐만 아니라 그 외의 경우에도 하드 스위칭에 의한 전력소비가 아닌 전력회수 동작이 가능해진다.
여기서, 도 6에 나타낸 VO1 전극의 전압 파형 및 VE1 전극의 전압 파형을 각각 도 3에 나타낸 VO1 전극 및 VE1 전극에 인가하고, 도 8에 나타낸 VO1 전극의 전압 파형 및 VE1 전극의 전압 파형을 도 3에 나타낸 VO2 전극 및 VE2 전극에 각각 인가하는 경우, 도 10과 같이 VO1-VO2 전극간 및 VE1-VE2 전극간에 유지 방전이 발생한다. 도 10에 나타낸 바와 같이 VO1 전극과 VO2 전극간에는 VA-VB 전압 및 VB-VA 전압이 인가되어 유지 방전이 발생되며, VE1 전극과 VE2 전극간에도 VA-VB 전압 및 VB-VA 전압이 인가되어 유지 방전이 발생한다. 즉, 도 10과 같은 파형을 VO1, VO2, VE1 및 VE2 전극에 각각 인가함으로써 유지 기간의 파형을 설계할 수 있다. 이때, 유지 기간은 유지 시작 기간(도 6 및 도 8의 시작 기간에 대응됨), 유지 반복 기간(도 6 및 도 8의 반복 기간에 대응됨) 및 유지 정리 기간(도 6 및 도 8의 정리 기간에 대응됨)으로 나뉘어 질 수 있다.
한편, 도 5에 도시된 본 발명의 제1 실시예에 따른 전력회수회로를 이용하여 도 6에 도시된 VO1 전극 및 VE1 전극의 전압 파형을 만드는 경우, 스위치(SW71)와 스위치(SW72)는 동일한 기능을 하므로 하나의 스위치(SW7)로 통합할 수 있으며, 사 용하지 않는 스위치(SW82)를 없앨 수 있다. 도 6에 나타낸 바와 같이 스위치(SW71)와 스위치(SW72)의 스위칭 동작은 모드 8(M8)을 제외하고 동일하며, 모드 8(M8)에서는 VO1 전극이 VA 전압을 유지하고 있으므로 스위치(71)는 턴온 또는 턴오프되더라도 상관없다. 따라서, 스위치(SW71)와 스위치(SW72)는 동일한 스위칭 동작을 한다고 할 수 있다. 한편, 도 6에 나타낸 바와 같이 스위치(SW82)는 스위칭 동작을 하지 않고 항상 턴온프되므로 생략할 수 있다. 도 11은 이러한 점을 반영하여 보다 간략한 전력회수회로이다.
도 11은 본 발명의 제2 실시예에 따른 전력회수회로이다. 도 11에 나타낸 바와 같이 본 발명의 제2 실시예에 따른 전력회수회로는 제1 실시예에 따른 전력회수회로에서 스위치(SW71)와 스위치(SW72)를 통합하고 스위치(SW82)를 생략한 점을 제외하고 제1 실시예에의 전력회수회로와 거의 동일한바 이하 중복되는 설명은 생략한다.
도 11에 나타낸 바와 같이 본 발명의 제2 실시예에 따른 전력회수회로는 접점(a,b)의 전압(VL1, VL2)을 클램핑하는 기능과 VO1 전극의 전압레벨과 VE1 전극의 전압레벨을 동일한 레벨에서 다른 상태로 다른 레벨에서 동일한 레벨로 변동시키기는데 있어서 전력을 회수동작을 수행하는 VC 연결부의 기능을 수행하는 클램핑-VC 연결부(324c)를 포함한다.
클램핑-VC 연결부(324c)는 접점(a)에 애노드가 연결되며 전원(VA)에 캐소드가 연결된 다이오드(D31), 접점(b)에 애노드가 연결되며 전원(VA)에 캐소드가 연결되는 다이오드(D32), 접점(b)에 캐소드가 연결되는 다이오드(D51), 다이오드(D51) 의 애노드와 전원(VC)사이에 연결되는 스위치(SW7), 점접(b)에 애노드가 연결되는 다이오드(D61), 다이오드(D61)의 캐소드와 전원(VC)사이에 연결되는 스위치(SW8), 다이오드(D51)와 스위치(SW7)의 접점에 캐소드가 연결되며 전원(VB)에 애노드가 연결되는 다이오드(D4), 접점(a)에 캐소드가 연결되며 다이오드(D4)의 캐소드에 애노드가 연결되는 다이오드(D52)를 포함한다. 여기서, 다이오드(D32) 및 다이오드(D31)는 각각 접점(a)의 전압(VL1)과 접점(b)의 전압(VL2)이 VA 전압이상이 되는 것을 방지한다. 또한, 다이오드(D4) 및 다이오드(D51)는 접점(b)의 전압(VL2)이 전압(VB)이하가 되는 것을 방지하며, 다이오드(D4) 및 다이오드(D52)는 접점(a)의 전압(VL1)이 전압(VB)이하가 되는 것을 방지한다. 한편, 스위치(SW7) 및 다이오드(D51)는 VO1 전극의 전압을 VB 전압에서 VA 전압까지 상승시키는데 사용되며, 스위치(SW8) 및 다이오드(D61)는 VO1 전극의 전압을 VA 전압에서 VB 전압까지 하강시키는데 사용된다. 그리고, 스위치(SW7)와 다이오드(D52)는 VE1 전극의 전압을 VB 전압에서 VA 전압까지 상승시키는데 사용된다.
이하에서는 도 11과 같은 구조를 가지는 본 발명의 제2 실시예에 따른 전력회수회로를 통해 도 6과 같은 파형을 VO1 전극 및 VO2 전극에 인가하는 방법에 대해서 알아본다.
도 6의 모드 1(M1)에서, 스위치(SW7)를 턴온한다. 그러면, 전원(VC), 스위치(SW7), 다이오드(D51), 인덕터(L2) 및 VO1 전극으로 전류경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다. 또한, 전원(VC), 스위치(SW7), 다이오드(D52), 인덕터(L1) 및 VE1 전극으로 전류 경로가 형성되어 LC 공진이 발생함으로써, VE1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다. 도 6의 모드 2(M2)에서는 스위치(SW1, SW3)가 턴온된다. 한편, 모드3(M3)에서는 스위치(SW3)를 턴온한채 스위치(SW8)를 턴온하며, 이에 따라 VO1 전극, 인덕터(L2), 다이오드(D61), 스위치(SW8) 및 전원(VC)으로 전류경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압이 VA 전압에서 VB 전압으로 하강한다. 그리고, 모드 4(M4) 내지 모드 7(M7)의 동작은 본 발명의 제1 실시예에와 동일한바 설명은 생략한다. 모드(M8)에서는 스위치(SW72)를 턴온하는 대신 스위치(SW7)를 턴온한다. 그러면, 전원(VC), 스위치(SW7), 다이오드(D52), 인덕터(L1) 및 VE1 전극으로 전류경로가 형성되어, LC 공진이 발생함으로써 VE1 전극이 VB 전압에서 VA 전압까지 상승한다. 그리고 스위치(SW7)가 턴온되더라도 VO1 전극의 전압이 VC 전압보다 높으므로 VC전원에서 VO1 전극으로는 전류 경로가 형성되지 않아, VO1 전극은 VA 전압을 유지한다. 다음으로, 모드(9)에서는 스위치(SW1, SW3)가 턴온되어 VO1 전극 및 VE1 전극이 VA 전압을 유지한다.
이와 같이 보다 간략화된 본 발명의 제2 실시예에 따른 전력회수회로를 통해 도 6과 같은 VO1 전극의 전압 파형 및 VE1 전극의 전압 파형을 구현할 수 있다.
한편, 도 5에 도시된 본 발명의 제1 실시예에 따른 전력회수회로를 이용하여 도 8에 도시된 VO1 전극 및 VE1 전극의 전압 파형을 만드는 경우, 스위치(SW81)와 스위치(SW82)는 동일한 기능을 하므로 하나의 스위치(SW8)로 통합할 수 있으며, 사용하지 않는 스위치(SW72)를 없앨 수 있다. 도 8에 나타낸 바와 같이 스위치(SW81)와 스위치(SW82)의 스위칭 동작은 모드 6(M6')을 제외하고 동일하며, 모드 6(M6')에서는 VO1 전극이 VB 전압을 유지하고 있으므로 스위치(81)는 턴온 또는 턴오프되더라도 상관없다. 따라서, 스위치(SW81)와 스위치(SW82)는 동일한 스위칭 동작을 한다고 할 수 있다. 한편, 도 6에 나타낸 바와 같이 스위치(SW72)는 스위칭 동작을 하지 않고 항상 턴온프되므로 생략할 수 있다. 도 11은 이러한 점을 반영하여 보다 간략한 전력회수회로이다.
도 12는 본 발명의 제3 실시예에 따른 전력회수회로이다. 도 12에 나타낸 바와 같이 본 발명의 제3 실시예에 따른 전력회수회로는 제1 실시예에 따른 전력회수회로에서 스위치(SW81)와 스위치(SW82)를 통합하고 스위치(SW72)를 생략한 점을 제외하고 제1 실시예에의 전력회수회로와 거의 동일한바 이하 중복되는 설명은 생략한다.
도 12에 나타낸 바와 같이 본 발명의 제3 실시예에 따른 전력회수회로는 접점(a,b)의 전압(VL1, VL2)을 클램핑하는 기능과 VO1 전극의 전압레벨과 VE1 전극의 전압레벨을 동일한 레벨에서 다른 상태로 다른 레벨에서 동일한 레벨로 변동시키기는데 있어서 전력을 회수동작을 수행하는 VC 연결부의 기능을 수행하는 클램핑-VC 연결부(324c')를 포함한다.
클램핑-VC 연결부(324c')는 접점(a)에 캐소드가 연결되며 전원(VB)에 애노드가 연결되는 다이오드(D41), 접점(b)에 캐소드가 연결되며 전원(VB)에 애노드가 연결되는 다이오드(D42), 접점(b)에 캐소드가 연결되는 다이오드(D51), 다이오드(D51)의 애노드와 전원(VC)사이에 연결되는 스위치(SW7), 점접(b)에 애노드가 연결되는 다이오드(D61), 다이오드(D61)의 캐소드와 전원(VC)사이에 연결되는 스위치 (SW8), 다이오드(D61)와 스위치(SW8)의 접점에 애노드가 연결되며 전원(VA)에 캐소드가 연결되는 다이오드(D3), 접점(a)에 애노드가 연결되며 다이오드(D3)의 애노드에 캐소드가 연결되는 다이오드(D62)를 포함한다. 여기서, 다이오드(D41) 및 다이오드(D42)는 각각 접점(a)의 전압(VL1)과 접점(b)의 전압(VL2)이 VB 전압이하가 되는 것을 방지한다. 또한, 다이오드(D3) 및 다이오드(D61)는 접점(b)의 전압(VL2)이 전압(VA)이상이 되는 것을 방지하며, 다이오드(D3) 및 다이오드(D62)는 접점(a)의 전압(VL1)이 전압(VA) 이상이 되는 것을 방지한다. 한편, 스위치(SW7) 및 다이오드(D51)는 VO1 전극의 전압을 VB 전압에서 VA 전압까지 상승시키는데 사용되며, 스위치(SW8) 및 다이오드(D61)는 VO1 전극의 전압을 VA 전압에서 VB 전압까지 하강시키는데 사용된다. 그리고, 스위치(SW8)와 다이오드(D62)는 VE1 전극의 전압을 VA 전압에서 VB 전압까지 하강시키는데 사용된다.
이하에서는 도 12와 같은 구조를 가지는 본 발명의 제3 실시예에 따른 전력회수회로를 통해 도 8과 같은 파형을 VO1 전극 및 VO2 전극에 인가하는 방법에 대해서 알아본다.
도 8의 모드 1(M1')에서, 스위치(SW8)를 턴온한다. 그러면, VO1 전극, 인덕터(L2), 다이오드(D61), 스위치(SW8) 및 전원(VC)으로 전류경로가 형성되어 LC 공진이 발생함으로써, VO1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다. 또한, VE1 전극, 인덕터(L1), 다이오드(D62), 스위치(SW8) 및 전원(VC)으로 전류 경로가 형성되어 LC공진함으로써, VE1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다. 도 8의 모드 2(M2')에서는 스위치(SW2, SW4)가 턴온된다. 한편, 모드(M3')에서는 스위치(SW4)를 턴온한채 스위치(SW7)를 턴온하며, 이에 따라 전원(VC), 스위치(SW7), 다이오드(D51), 인덕터(L2) 및 VO1전극으로 전류경로가 형성되어 공진함으로써, VO1 전극의 전압이 VB 전압에서 VA 전압까지 상승한다. 그리고, 모드 4(M4') 및 모드5(M5')의 동작은 본 발명의 제1 실시예와 동일한바 설명을 생략한다. 모드 6(M6')에서는 스위치(SW82)를 턴온하는 대신 스위치(SW8)를 턴온한다. 그러면, VE1 전극, 인덕터(L1), 다이오드(D62), 스위치(SW8) 및 전원(VC)으로 전류경로가 형성되어 LC공진이 발생함으로써, VE1 전극의 전압이 VA 전압에서 VB 전압까지 하강한다. 그리고, 스위치(8)이 턴온되더라도 VO1 전극의 전압이 VC 전압보다 낮으므로 VO1 전극으로부터 VC 전원으로 전류경로가 형성되지 않아, VO1 전극은 VB 전압을 유지한다.
이와 같이 보다 간략화된 본 발명의 제3 실시예에 따른 전력회수회로를 통해 도 8과 같은 VO1 전극의 전압 파형 및 VE1 전극의 전압 파형을 구현할 수 있다.
도 13a는 제2 실시예에의 전력회수회로의 클램핑-VC 연결부(324c)와 실질적으로 같은 기능을 하는 다른 실시예를 나타내는 회로이며, 도 13b는 제3 실시예의 전력회수회로의 클램핑-VC 연결부(324c')와 실질적으로 같은 기능을 하는 다른 실시예를 나타내는 회로이다. 도 13a 및 도 13b는 각각 클래핑-VC 연결부만 편의상 나타낸 것이며, 접점(a)과 접점(b)은 도 11과 도 12에서의 접점(a,b)에 대응된다.
도 13a에 나타낸 바와 같이 본 발명의 제2 실시예에 따른 전력회수회로의 다른 실시예에 따른 클램핑-VC 연결부는 접점(a)에 애노드가 연결되며 전원(VA)에 캐소드가 연결되는 다이오드(D31), 접점(a)에 캐소드가 연결되는 다이오드(D52), 다 이오드(D52)의 애노드에 캐소드가 연결되며 전원(VB)에 애노드가 연결되는 다이오드(D4), 접점(b)에 캐소드가 연결되며 다이오드(D4)와 다이오드(D52)의 접점에 애노드가 연결되는 다이오드(D51), 다이오드(D51)의 애노드와 전원(VC)사이에 연결되는 스위치(SW7), 접점(b)에 애노드가 연결되는 다이오드(D61), 다이오드(D61)의 캐소드와 전원(VC)사이에 연결되는 스위치(SW8), 다이오드(D61)와 스위치(SW8)의 접점에 애노드가 연결되며 전원(VA)에 캐소드가 연결되는 다이오드(D32)를 포함한다. 여기서, 다이오드(D51) 및 다이오드(D4)는 접점(b)의 전압(VL2)이 VB 전압이하가 되는 것을 방지하며, 다이오드(D4) 및 다이오드(D52)는 접점(a)의 전압(VL1)이 VB 전압이하가 되는 것을 방지한다. 한편, 다이오드(D31)는 접점(a)의 전압(VL1)이 VA 전압이상이 되는 것을 방지하며, 다이오드(D32) 및 다이오드(D61)는 접점(b)의 전압(VL2)이 VA 전압이상이 되는 것을 방지한다. 그 외에 스위치(SW7, SW8), 스위치(D51, D61)의 기능은 본 발명의 제2 실시예와 동일한바 이하 구체적인 설명은 생략한다.
즉, 도 13a의 회로는 제2 실시예와 달리 다이오드(D32)의 애노드가 다이오드(D61)의 캐소드에 연결되고 다이오드(D32)의 캐소드가 전원(VC)에 연결됨으로써, 다이오드(D61) 및 다이오드(D32)가 접점(b)의 전압(VL2)이 VA 전압이상이 되는 것을 방지하는 것을 제외하고는 본 발명의 제2 실시예와 동일하다.
한편, 도 13b에 나타낸 바와 같이 본 발명의 제3 실시예에 따른 전력회수회로의 다른 실시예에 따른 클램핑-VC 연결부는, 도 12의 클램핑-VC 연결부(324c')와 달리 다이오드(D42)의 애노드가 전원(VB)에 연결되며 캐소드가 다이오드(D51)와 스 위치(SW7)의 접점에 연결되는 것을 제외하고는 동일하다. 이때, 다이오드(D42) 및 다이오드(D51)가 접점(b)의 전압(VL2)이 VB 전압이하가 되는 것을 방지한다. 그 외의 다이오드(D41, D51, D61, D62) 및 스위치(SW7, SW8)의 기능은 제3 실시예와 동일한바 이하 구체적 설명은 생략한다.
이와 같이 직렬CLC 공진형 전력회수회로에서 필연적인 초기조건인 두 전극(VO1, VE1)의 전압레벨이 다른 조건으로 만족시키기 위해, 본 발명의 실시예에 따른 VC연결부를 이용한 전력회수 동작을 통해 VO1 전극과 VO2 전극이 서로 전압레벨이 되도록 함으로써 전력소비를 더욱 줄일 수 있다. 또한, 두 전극(VO1, VE1)의 전압레벨이 다른 상태에서 동일한 전압레벨로 만들어 주기 위해서도 VC연결부(324b)를 이용함으로써 전력소비를 더욱 줄일 수 있다.
일반적으로 초기조건인 두 전극(VO1, VE1)의 전압레벨이 동일한 경우는 어드레스 기간에서 유지 방전기간으로 넘어가는 과정에서 발생하며, 두 전극(VO1, VE1)의 전압레벨이 다른 경우는 유지 방전기간에서의 마지막 유지 방전 펄스 후 리셋 기간으로 넘어가는 과정에서 두 전극(VO1, VE1)을 서로 다른 전압레벨이 된다. 이때, 본 발명의 실시예에 따른 VC연결부가 동작하여 LC공진에 의해 전력회수 동작을 통해, 서로 동일한 전압레벨에서 다른 전압레벨 및 서로 다른 전압레벨에서 동일한 전압레벨로 변환시켜준다.
상기 본 발명의 실시예에 따른 전력회수회로는 직렬 CLC공진형 뿐만 아니라 병렬 LC공진형 및 직렬 LCLC 공진형에서도 적용될 수 있음은 당연하다. 즉, 플라즈마 디스플레이 패널의 용량성부하를 그대로 전력회수회로에서 사용하는 경우에는 상기와 같은 전력회수회로를 이용하여 소비전력을 줄일 수 있다.
또한, 상기에서는 설명의 편의상 VO1 전극은 주사 전극(Y1-Yn) 중 홀수 라인의 주사전극에 접속되고 VE1 전극은 짝수라인의 주사전극에 접속된 것으로 가정하였으나, VO1 전극은 주사 전극(Y1-Yn) 중 일부의 전극에 접속되고 VE1전극은 나머지 전극에 접속될 수 있음은 당연하다.
그리고, 상기 스위치(SW1 내지 SW82)로서는 MOSFET으로 구현이 가능할 뿐만 아니라 어떤 스위칭 소자를 사용하여도 관계가 없다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상에서 살펴본 바와 같이, 본 발명에 따르면 패널의 용량성 부하를 그대로 이용하여 전력회수 동작을 수행하는 전력회수회로에서 두전극(VO1 및 VE1)의 전압을 동일한 전압레벨에서 다른 전압레벨 및 다른 전압레벨에서 동일한 전압레벨로 변환시키는 경우, 전력회수 동작을 이용함으로써 소비전력을 더욱 줄일 수 있다. 또한, 공통되는 기능을 하는 소자를 하나로 통합함으로써 회로를 더욱 간단하게 구현할 수 있다.

Claims (26)

  1. 다수의 제1 전극 및 제2 전극을 포함하는 패널; 및
    상기 제1 전극 및 제2 전극에 각각 형성되는 제1 및 제2 패널 커패시터를 직접 이용하여 상기 제1 전극 및 제2 전극 사이에 충반전 경로를 형성하도록 하는 구동회로를 포함하며,
    상기 구동회로는,
    상기 제1 전극(VE1전극)에 제1 단이 전기적으로 연결되는 제1 인덕터(L1);
    상기 제1 인덕터의 제2 단과 상기 제2 전극 사이에 전기적으로 연결되어, 상기 제1 전극으로부터 상기 제2 전극으로 충전시키는 경로를 스위칭하는 제1 스위치(SW5);
    상기 제2 전극(VO1전극)에 제1 단이 전기적으로 연결되는 제2 인덕터(L2);
    상기 제2 인덕터의 제2단과 상기 제1 전극 사이에 전기적으로 연결되어, 상기 제2 전극으로부터 상기 제1 전극으로 충전시키는 경로를 스위칭하는 제2 스위치(SW6);
    상기 제2 인덕터의 제2 단과 제1 전압을 공급하는 제1 전원사이에 전기적으로 연결되어, 상기 제1 전원으로부터 상기 제2 전극으로 충전시키는 경로를 스위칭하는 제3 스위치(SW71); 및
    상기 제2 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제2 전극을 방전시키는 경로를 스위칭하는 제4 스위치(SW81)를 포함하는 플라즈 마 표시 장치.
  2. 제1항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제1 전원으로부터 상기 제1 전극으로 충전시키는 경로를 스위칭하는 제5 스위치(SW72); 및
    상기 제1 인덕터의 제2 단과 상기 제1 전원사이에 전기적으로 연결되어, 상기 제1 전극을 방전시키는 경로를 스위칭하는 제6 스위치(SW82)를 더 포함하는 플라즈마 표시 장치.
  3. 제2항에 있어서,
    상기 구동회로는,
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제1 다이오드; 및
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제4 스위치에 캐소드가 전기적으로 연결되는 제2 다이오드를 더 포함하는 플라즈마 표시 장치.
  4. 제3항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제5 스위치에 애노드가 전기적으로 연결되는 제3 다이오드; 및
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제6 스위치에 캐소드가 전기적으로 연결되는 제4 다이오드를 더 포함하는 플라즈마 표시 장치.
  5. 제1항 또는 제2항에 있어서,
    상기 제3 스위치의 턴온에 의해 상기 제1 전원, 제3 스위치, 제2 인덕터 및 제2 전극으로 전류경로가 형성되어, 상기 제2 전극의 전압이 상기 제1 전압보다 낮은 제2 전압에서 상기 제1 전압보다 큰 제3 전압으로 상승하며,
    상기 제4 스위치의 턴온에 의해 상기 제2 전극, 제2 인덕터, 제4 스위치 및 제1 전원으로 전류경로가 형성되어, 상기 제2 전극의 전압이 상기 제3 전압에서 상기 제2 전압으로 하강하는 플라즈마 표시 장치.
  6. 제2항에 있어서,
    상기 제5 스위치의 턴온에 의해 상기 제1 전원, 제5 스위치, 제1 인덕터 및 제1 전극으로 전류경로가 형성되어, 상기 제1 전극의 전압이 상기 제1 전압보다 낮은 제2 전압에서 상기 제1 전압보다 큰 제3 전압으로 상승하며,
    상기 제6 스위치의 턴온에 의해 상기 제1 전극, 제1 인덕터, 제6 스위치 및 제1 전원으로 전류경로가 형성되어, 상기 제1 전극의 전압이 상기 제3 전압에서 상기 제1 전압으로 하강하는 플라즈마 표시 장치.
  7. 제1항에 있어서,
    상기 제3 스위치는 유지 기간의 초기에 또는 유지 기간의 종기에 턴온되며, 상기 제4 스위치는 유지 기간의 초기에 또는 유지 기간의 종기에 턴온되는 플라즈마 표시 장치.
  8. 제2항에 있어서,
    상기 제5 스위치는 유지 기간의 초기에 또는 유지 기간의 종기에 턴온되며, 상기 제6 스위치는 유지 기간의 초기에 또는 유지 기간의 종기에 턴온되는 플라즈마 표시 장치.
  9. 제4항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제1 전압보다 높은 제2 전압을 공급하는 제2 전원에 캐소드가 전기적으로 연결되는 제5 다이오드;
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제2 전원에 캐소드가 전기적으로 연결되는 제6 다이오드;
    상기 제1 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제1 전압보다 낮은 제3 전압을 공급하는 제3 전원에 애노드가 전기적으로 연결되는 제7 다이오드; 및
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 전원에 애노드가 전기적으로 연결되는 제8 다이오드를 더 포함하는 플라즈마 표시 장치.
  10. 제9항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제1 스위치에 캐소드가 전기적으로 연결되는 제9 다이오드; 및
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제2 스위치에 캐소드가 전기적으로 연결되는 제10 다이오드를 더 포함하는 플라즈마 표시 장치.
  11. 제1항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단자에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제1 다이오드를 더 포함하는 플라즈마 표시 장치.
  12. 제11항에 있어서,
    유지 기간의 초기에 상기 제3 스위치의 턴온에 의해 상기 제1 전극 및 제2 전극의 전압이 모두 상기 제1 전압보다 낮은 제2 전압에서 상기 제1 전압보다 높은 제3 전압까지 상승하며,
    유지 기간의 종기에 상기 제3 스위치의 턴온에 의해 상기 제2 전극의 전압이 상기 제3 전압에서 상기 제2 전압으로 하강하는 플라즈마 표시 장치.
  13. 제11항에 있어서,
    상기 구동회로는,
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제2 다이오드;
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제3 스위치에 캐소드가 전기적으로 연결되는 제3 다이오드;
    상기 제1 다이오드과 제2 다이오드의 접점에 캐소드가 전기적으로 연결되며 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 애노드가 전기적으로 연결되는 제4 다이오드;
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제1 전압보다 높은 제3 전압을 공급하는 제3 전원에 캐소드가 전기적으로 연결되는 제5 다이오드; 및
    상기 2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제3 전원에 캐소드가 전기적으로 연결되는 제6 다이오드를 더 포함하는 플라즈마 표시 장치.
  14. 제11항에 있어서,
    상기 구동회로는,
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제2 다이오드;
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제3 스위치에 캐소드가 전기적으로 연결되는 제3 다이오드;
    상기 제1 다이오드과 제2 다이오드의 접점에 캐소드가 전기적으로 연결되며 상기 제1 전압보다 낮은 제2 전압을 공급하는 제2 전원에 애노드가 전기적으로 연결되는 제4 다이오드;
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제1 전압보다 높은 제3 전압을 공급하는 제3 전원에 캐소드가 전기적으로 연결되는 제5 다이오드; 및
    상기 제3 다이오드의 캐소드에 애노드가 전기적으로 연결되며 상기 제3 전원에 캐소드가 전기적으로 연결되는 제6 다이오드를 더 포함하는 플라즈마 표시 장치.
  15. 제1항에 있어서,
    상기 구동회로는,
    상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제4 스위치에 캐소드가 전기적으로 연결되는 제1 다이오드를 더 포함하는 플라즈마 표시 장치.
  16. 제15항에 있어서,
    유지 기간의 초기에 상기 제4 스위치의 턴온에 의해 상기 제1 전극 및 제2 전극의 전압이 모두 상기 제1 전압보다 높은 제2 전압에서 상기 제1 전압보다 낮은 제3 전압까지 하강하며,
    유지 기간의 종기에 상기 제4 스위치의 턴온에 의해 상기 제2 전극의 전압이 상기 제3 전압에서 상기 제2 전압으로 상승하는 플라즈마 표시 장치.
  17. 제15항에 있어서,
    상기 구동회로는,
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제2 다이오드;
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제4 스위치에 캐소드가 전기적으로 연결되는 제3 다이오드;
    상기 제1 다이오드와 상기 제2 다이오드의 접점에 애노드가 전기적으로 연결되며 상기 제1 전압보다 높은 제2 전압을 공급하는 제2 전압에 캐소드가 전기적으로 연결되는 제4 다이오드;
    상기 제1 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제1 전압보다 낮은 제3 전압을 공급하는 제3 전원에 애노드가 전기적으로 연결되는 제5 다이오드; 및
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 전원에 애노드가 전기적으로 연결되는 제6 다이오드를 더 포함하는 플라즈마 표시 장치.
  18. 제15항에 있어서,
    상기 구동회로는,
    상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제3 스위치에 애노드가 전기적으로 연결되는 제2 다이오드;
    상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제4 스위치에 캐소드가 전기적으로 연결되는 제3 다이오드;
    상기 제1 다이오드와 상기 제3 다이오드의 접점에 애노드가 전기적으로 연결되며 상기 제1 전압보다 높은 제2 전압을 공급하는 제2 전압에 캐소드가 전기적으로 연결되는 제4 다이오드;
    상기 제1 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제1 전압보다 낮은 제3 전압을 공급하는 제3 전원에 애노드가 전기적으로 연결되는 제5 다이오드; 및
    상기 제2 다이오드의 애노드에 전기적으로 연결되며 상기 제3 전원에 애노드가 전기적으로 연결되는 제6 다이오드를 더 포함하는 플라즈마 표시 장치.
  19. 제1항 또는 제2항에 있어서,
    상기 제1 전극 및 제2 전극은 주사 전극인 플라즈마 표시 장치.
  20. 상기 제1 전극에 제1 단이 전기적으로 연결되는 제1 인덕터 및 상기 제2 전극에 제1 단이 전기적으로 연결되는 제2 인덕터를 포함하는 구동회로를 이용하여, 상기 제1 전극 및 제2 전극에 각각 형성되는 제1 및 제2 패널 커패시터를 직접 이용하여 상기 제1 전극 및 제2 전극 사이에 충방전 경로를 형성하는 플라즈마 표시 장치의 구동 방법에 있어서,
    (a) 유지기간의 초기에 상기 제2 인덕터의 제2 단에 전기적으로 연결되는 제1 스위치(SW71 또는 스위치81)를 턴온함으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 동일한 전압레벨에서 다른 전압레벨로 변경하는 단계; 및
    (b) 상기 제1 인덕터의 제2 단과 상기 제2 전극 사이에 전기적으로 연결되는 제2 스위치 및 상기 제2 인덕터의 제2 단과 상기 제1 전극 사이에 전기적으로 연결되는 제3 스위치를 교대로 턴온함으로써, 상기 제1 전극과 제2 전극 사이에 충방전경로를 형성하는 단계를 포함하는 플라즈마 표시 장치의 구동 방법.
  21. 제20항에 있어서,
    유지기간의 종기에 상기 제1 인덕터의 제2 단에 전기적으로 연결되는 제4 스위치(SW72)를 턴온함으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 다른 전 압레벨에서 동일한 전압레벨로 변경하는 단계를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  22. 제20항에 있어서,
    유지기간의 종기에 상기 제1 인덕터의 제2 단에 전기적으로 연결되는 제4 스위치(SW82)를 턴온함으로써 상기 제1 전극과 상기 제2 전극의 전압레벨을 다른 전압레벨에서 동일한 전압레벨로 변경하는 단계를 더 포함하는 플라즈마 표시 장치의 구동 방법.
  23. 제20항에 있어서,
    상기 구동회로는 상기 제2 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제1 스위치에 캐소드가 전기적으로 연결되는 다이오드(D61)를 더 포함하며,
    상기 단계(a)에서, 상기 제1 전극을 제1 전압으로 유지한 상태에서 상기 제1 스위치의 턴온에 의해 상기 제2 전극, 제2 인덕터, 다이오드, 제1 스위치, 상기 제1 전압보다 낮은 제2 전압을 공급하는 제1 전원으로 전류경로가 형성되어 상기 제2 전극의 전압이 상기 제1 전압에서 상기 제2 전압보다 낮은 제3 전압으로 하강함으로써, 상기 제1 전극과 상기 제2 전극의 전압레벨이 서로 다른 레벨로 변경되는 플라즈마 표시 장치의 구동 방법.
  24. 제20항에 있어서,
    상기 구동회로는 상기 제2 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제2 스위치에 캐소드가 전기적으로 연결되는 다이오드(D51)를 더 포함하며,
    상기 단계(a)에서, 상기 제1 전극을 제1 전압으로 유지한 상태에서 상기 제1 스위치의 턴온에 의해 상기 제1 전압보다 높은 제2 전압을 공급하는 제1 전원, 제1 스위치, 제2 인덕터 및 제2 전극으로 전류경로가 형성되어 상기 제2 전극의 전압이 상기 제2 전압보다 높은 제3 전압으로 상승함으로써, 상기 제1 전극과 상기 제2 전극의 전압레벨이 서로 다른 레벨로 변경되는 플라즈마 표시 장치의 구동 방법.
  25. 제21항에 있어서,
    상기 구동회로는 상기 제1 인덕터의 제2 단에 캐소드가 전기적으로 연결되며 상기 제4 스위치에 애노드가 전기적으로 연결되는 다이오드(D52)를 더 포함하며,
    상기 유지기간의 종기에, 상기 제2 전극을 제1 전압으로 유지한 상태에서 상기 제4 스위치의 턴온에 의해 상기 제1 전압보다 낮은 제2 전압을 공급하는 제1 전원, 제4 스위치, 다이오드, 제1 인덕터 및 제1 전극으로 전류경로가 형성되어 상기 제1 전극의 전압이 상기 제2 전압보다 낮은 제3 전압에서 상기 제1 전압으로 상승함으로써, 상기 제1 전극과 상기 제2 전극의 전압레벨이 서로 동일한 레벨로 변경되는 플라즈마 표시 장치의 구동 방법.
  26. 제22항에 있어서,
    상기 구동회로는 상기 제1 인덕터의 제2 단에 애노드가 전기적으로 연결되며 상기 제4 스위치에 캐소드가 전기적으로 연결되는 다이오드(D62)를 더 포함하며,
    상기 유지기간의 종기에, 상기 제2 전극을 제1 전압으로 유지한 상태에서 상기 제4 스위치의 턴온에 의해 상기 제1 전극, 제1 인덕터, 다이오드, 제4 스위치, 상기 제1 전압보다 높은 제2 전압을 공급하는 제1 전원으로 전류경로가 형성되어 상기 제1 전극의 전압이 상기 제2 전압보다 높은 제3 전압에서 상기 제1 전압으로 하강함으로서, 상기 제1 전극과 상기 제2 전극의 전압레벨이 서로 동일한 레벨로 변경되는 플라즈마 표시 장치의 구동 방법.
KR1020040080867A 2004-10-11 2004-10-11 플라즈마 표시 장치 및 그 구동 방법 KR100560503B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040080867A KR100560503B1 (ko) 2004-10-11 2004-10-11 플라즈마 표시 장치 및 그 구동 방법
JP2005262136A JP2006113562A (ja) 2004-10-11 2005-09-09 プラズマ表示装置およびその駆動方法
CNB2005101133815A CN100487767C (zh) 2004-10-11 2005-10-11 等离子体显示设备及其驱动方法
US11/248,716 US20060077133A1 (en) 2004-10-11 2005-10-11 Plasma display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040080867A KR100560503B1 (ko) 2004-10-11 2004-10-11 플라즈마 표시 장치 및 그 구동 방법

Publications (1)

Publication Number Publication Date
KR100560503B1 true KR100560503B1 (ko) 2006-03-14

Family

ID=36144720

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040080867A KR100560503B1 (ko) 2004-10-11 2004-10-11 플라즈마 표시 장치 및 그 구동 방법

Country Status (4)

Country Link
US (1) US20060077133A1 (ko)
JP (1) JP2006113562A (ko)
KR (1) KR100560503B1 (ko)
CN (1) CN100487767C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100786872B1 (ko) 2006-07-24 2007-12-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100786876B1 (ko) * 2006-12-27 2007-12-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100839413B1 (ko) * 2007-01-02 2008-06-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 디스플레이 장치의 구동 장치
US8493519B2 (en) * 2010-05-07 2013-07-23 Reald Inc. Charge recovery scheme

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4866349A (ko) * 1971-12-13 1973-09-11
US4866349A (en) * 1986-09-25 1989-09-12 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
US5081400A (en) * 1986-09-25 1992-01-14 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
JPH0581400A (ja) * 1991-09-18 1993-04-02 Hitachi Ltd 文書作成装置
JPH06130914A (ja) * 1992-06-09 1994-05-13 Nec Corp プラズマディスプレイの駆動装置
JPH0997034A (ja) * 1995-10-02 1997-04-08 Fujitsu Ltd Ac型プラズマディスプレイ装置及びその駆動回路
JP2000501200A (ja) * 1995-11-29 2000-02-02 プラズマコ・インコーポレイテッド 正確なエネルギー再生制御を可能とする表示パネルの保持回路
JP2012501200A (ja) * 2008-09-01 2012-01-19 バイオメット ユーケイ リミテッド 補綴ベアリングコンポーネント

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2755201B2 (ja) * 1994-09-28 1998-05-20 日本電気株式会社 プラズマディスプレイパネルの駆動回路
US6072477A (en) * 1996-07-10 2000-06-06 Matsushita Electric Industrial Co., Ltd. El display and driving circuit for the same
JP3036496B2 (ja) * 1997-11-28 2000-04-24 日本電気株式会社 プラズマディスプレイパネルの駆動方法および回路ならびにプラズマディスプレイパネル表示装置
KR100277300B1 (ko) * 1997-12-31 2001-01-15 황기웅 교류형플라즈마방전표시기의전력회수구동회로
JP4768134B2 (ja) * 2001-01-19 2011-09-07 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
JP2003280574A (ja) * 2002-03-26 2003-10-02 Fujitsu Hitachi Plasma Display Ltd 容量性負荷駆動回路及びプラズマディスプレイ装置
KR100497230B1 (ko) * 2002-07-23 2005-06-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4866349A (ko) * 1971-12-13 1973-09-11
US4866349A (en) * 1986-09-25 1989-09-12 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
US5081400A (en) * 1986-09-25 1992-01-14 The Board Of Trustees Of The University Of Illinois Power efficient sustain drivers and address drivers for plasma panel
JPH0581400A (ja) * 1991-09-18 1993-04-02 Hitachi Ltd 文書作成装置
JPH06130914A (ja) * 1992-06-09 1994-05-13 Nec Corp プラズマディスプレイの駆動装置
JPH0997034A (ja) * 1995-10-02 1997-04-08 Fujitsu Ltd Ac型プラズマディスプレイ装置及びその駆動回路
JP2000501200A (ja) * 1995-11-29 2000-02-02 プラズマコ・インコーポレイテッド 正確なエネルギー再生制御を可能とする表示パネルの保持回路
JP2012501200A (ja) * 2008-09-01 2012-01-19 バイオメット ユーケイ リミテッド 補綴ベアリングコンポーネント

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100786872B1 (ko) 2006-07-24 2007-12-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
JP2006113562A (ja) 2006-04-27
CN1760956A (zh) 2006-04-19
CN100487767C (zh) 2009-05-13
US20060077133A1 (en) 2006-04-13

Similar Documents

Publication Publication Date Title
US6963174B2 (en) Apparatus and method for driving a plasma display panel
KR100463187B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 장치와 구동 방법
KR100477985B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100458571B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
US20030071768A1 (en) Plasma display panel and method for driving the same
JP2004133475A (ja) プラズマディスプレイパネルの駆動装置及び駆動方法
KR100458572B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100497230B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 구동 방법
US6707258B2 (en) Plasma display panel driving method and apparatus
US6727659B2 (en) Apparatus and method for driving plasma display panels
KR100560503B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100490615B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100502906B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100508952B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 구동 방법
KR100490636B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법
KR100502934B1 (ko) 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee