KR100543588B1 - 플라즈마 디스플레이 패널 및 그 구동 방법 - Google Patents
플라즈마 디스플레이 패널 및 그 구동 방법 Download PDFInfo
- Publication number
- KR100543588B1 KR100543588B1 KR1020030091404A KR20030091404A KR100543588B1 KR 100543588 B1 KR100543588 B1 KR 100543588B1 KR 1020030091404 A KR1020030091404 A KR 1020030091404A KR 20030091404 A KR20030091404 A KR 20030091404A KR 100543588 B1 KR100543588 B1 KR 100543588B1
- Authority
- KR
- South Korea
- Prior art keywords
- sustain
- electrode
- discharge
- period
- display panel
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/50—Filling, e.g. selection of gas mixture
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더욱 상세하게는 플라즈마 디스플레이 패널 구동시 리셋방전의 면적을 줄여 블랙휘도를 낮춰 잔상(Image Sticking) 제거 및 콘트라스트 특성을 향상 시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 방전셀의 전면기판측 일측에 형성된 스캔전극과, 방전셀의 전면기판측 타측에 스캔전극과 평행하도록 형성된 제1 서스테인전극, 방전셀의 전면기판측의 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극, 및 방전셀의 후면기판측 중앙부에 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함한다.
플라즈마, 디스플레이, 패널, PDP, 서스테인, 리셋기간
Description
도 1은 종래 기술의 플라즈마 디스플레이 패널의 구조를 개략적으로 나타낸 사시도이다.
도 2는 종래 기술의 플라즈마 디스플레이 패널에서 발생되는 국부 잔상의 예를 설명하기 위한 도면이다.
도 3은 도 1에 도시된 종래의 플라즈마 디스플레이 패널에서 웰(well)-타입 격벽 구조의 전극 형상을 도시한 것이다.
도 4는 도 3에 도시된 전극의 구동 파형을 나타낸 도면이다.
도 5는 도 4에 도시된 구동 파형을 도 3에 도시된 전극에 인가하였을 때 발생하는 방전 현상을 개략적으로 나타낸 도면이다.
도 6은 백그라운드(Background) 휘도에 따라 잔상이 심화되는 것을 설명하기 위한 그래프이다.
도 7은 본 발명의 제1실시예에 따른 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도면이다.
도 8은 도 7에 도시된 전극의 구동 파형을 나타낸 도면이다.
도 9는 도 8에 도시된 구동 파형을 도 7에 도시된 전극에 인가하였을 때 발생되는 방전 현상을 개략적으로 나타낸 도면이다.
도 10은 본 발명의 제2실시예에 따른 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도면이다.
도 11은 도 10에 도시된 전극의 구동 파형을 나타낸 도면이다.
도 12는 도 11에 도시된 구동 파형을 도 10에 도시된 전극에 인가하였을 때 발생되는 방전 현상을 개략적으로 나타낸 도면이다.
<도면의 주요한 부분에 대한 부호의 설명>
300a : 투명전극 300b : 버스전극
300X, 300x : 어드레스 전극 300Y, 300y : 스캔전극
300Z, 300z-a, 300z-b : 서스테인전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 플라즈마 디스플레이 구동에 따른 리셋방전시 방전영역을 줄여 잔상 및 콘트라스트 특성을 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel: 이하, PDP라 함.)은 소다라임(Soda-lime) 글라스로 된 전면 글라스와 후면 글라스 사이에 형성된 격벽이 하나의 단위 셀을 이루고, 각 셀 내에는 헬륨-크세논(He-Xe), 헬륨-네온(He-Ne) 등과 같은 불활성 가스가 고주파 전압에 의해 방전이 될 때, 진 공자외선(Vacuum Ultraviolet rays)이 발생되어 격벽 사이에 형성된 형광체를 발광시켜 화상을 구현하는 장치이다. 이와 같은 PDP는 단순구조에 의한 제작성 용이와, 외형이 박형이며 낮은 소비전력 등의 특징을 가지고 있어 차세대 디스플레이 장치로 현재 각광을 받고 있다.
도 1은 종래 기술의 PDP의 구조를 개략적으로 나타낸 사시도이다. 도 1에 도시된 바와 같이 PDP(100)는 화상이 디스플레이되는 표시면인 전면 기판(10)과 후면을 이루는 후면 기판(20)이 일정거리를 사이에 두고 평행하게 결합된다. 전면 기판(10)은 하방에 하나의 화소에서 상호 방전에 의해 셀의 발광을 유지하기 위한 유지전극(11), 즉 투명한 ITO 물질로 형성된 투명전극(11a)과 금속재질로 제작된 버스전극(11b)이 쌍을 이뤄 유지전극을 형성한다. 상기 유지전극(11)은 방전전류를 제한하며 전극 쌍 간을 절연시켜주는 유전층(12)에 의해 덮여지고, 유전층(12) 상면에는 방전조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(13)이 형성된다. 후면 기판(20)은 복수개의 방전공간 즉, 셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(21)이 평행을 유지하여 배열되고 유지전극(11)과 교차되는 부위에서 어드레스 방전을 수행하여 진공자외선을 발생시키게 되는 다수의 어드레스 전극(22)이 격벽(21)에 대해 평행하게 배치된다.
또한, 후면 기판(20)의 상측면은 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광층(23)이 도포된다. 그리고, 격벽 상측면에는 전면 기판(10) 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광 차단의 기능과 전면 기판(10)의 색순도(Purity) 및 콘트라스트를 향상시키는 등의 기능을 하는 블랙 매트릭스(21a)가 배열되어 구성된다. 또한, 전면 기판(10)과 후면 기판(20) 및 격벽(21) 사이에 마련된 방전공간에는 가스 방전을 위한 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 가스가 주입된다.
이러한 구조를 갖는 PDP는 후면 기판의 어드레스 전극(22)과 전면 기판의 서스테인전극 간에 어드레스 방전 후 선택된 셀에 대한 연속적인 디스플레이 방전이 이어지고, 방전시 발생한 진공 자외선이 형광체를 여기시켜 가시광선을 방출함으로써 원하는 화상을 얻게 된다.
한편, 종래의 PDP에서 방전공간에 주입되는 불활성 가스 중 제논(Xe)은 가스 방전에 의해서 여기상태에서 기저상태로 변화시 발생되는 진공자외선을 이용하여 형광체(23)을 여기 시키는데, 이때, 불활성 가스에 포함되는 제논(Xe)의 함량이 많을수록 방전공간에서 가스 방전시 발생되는 진공자외선의 양이 많아지게 되어 PDP의 효율이 증가하게 된다.
그러나, 제논(Xe) 함량이 증가하게 되면 유지전극 쌍 사이의 방전개시 전압과 방전유지 전압을 상승시키는 요인이 된다.
또한, 제논(Xe) 함량의 증가는 리셋 방전시 투명 전극 상에 랜덤하게 형성된 벽전하에 의해 리셋 방전시 오방전의 원인으로 되며, 리셋 방전 양의 증가는 백그라운드 휘도 상승을 초래하여 잔상과 콘트라스트의 저하를 초래하게 된다.
도 2는 종래의 PDP에서 발생되는 국부 잔상의 발생을 설명하기 위한 도면이다. 도 2에 도시된 바와 같이, 소정의 윈도우 패턴을 화면 중앙 부분에 표시하는 경우, 윈도우 패턴은 패널 표시면(200)의 일부분(200a)에 집중적으로 방전을 일으 킨다. 이어서, 패널 전체(200b)에 방전을 일으키면, 패널 표시면(200)의 일부분(200a)에 표시되었던 윈도우 패턴이 잔상(200c)으로 나타난다. 이러한 잔상(200c)은 형광체의 열화, 보호막의 표면 물성 변화 또는 PDP의 불안전한 구동에 따른 오방전에 따라 더욱 심해지고, 제논(Xe)의 가스 비율이 상승할수록 심화된다.
도 3은 도 1에 도시된 종래의 PDP에서 웰(well)-타입 격벽 구조의 전극 형상을 도시한 것이고, 도 4는 도 3에 도시된 전극의 구동 파형을 나타낸 것이고, 도 5는 도 4에 도시된 구동 파형을 도 3에 도시된 전극에 인가하였을 때 발생하는 방전 현상을 개략적으로 나타낸 것이다.
도 3에서와 같이, 종래의 전극 구조는 4각형 형상의 투명전극(300a)과 버스전극(300b)이 쌍을 이뤄 스캔전극(300Y)과 서스테인전극(300Z)을 형성한다. 또한, 상기 투명전극(300a)과 버스전극(300b)은 격벽(310)에 의해 구분된 동일셀 내에 존재한다.
이러한 전극구조를 갖는 종래 PDP의 셀 구동방법은 도 4와 같이, 리셋기간(RPD), 어드레스기간(APD), 유지기간(SPD) 및 소거기간(EPD; 미도시)으로 나뉘어진다. 먼저 리셋기간(RPD)은 셋업(Set-up)기간 및 셋다운(Set-down) 기간으로 구분되며, 상기 셋업 기간에는 스캔전극(300Y)에 상승 램프파형이 공급되고, 셋 다운기간에서는 하강 램프파형이 공급된다. 이후, 어드레스기간(APD)에서는 스캔/서스테인전극(300Y)에 가해지는 스캔 펄스와 어드레스 전극(300X)에 가해지는 데이터 펄스에 의해 어드레스 방전이 일어나게 된다. 이 어드레스 방전으로 형성된 벽전하는 다른 방전 셀들의 어드레스 기간동안 유지된다. 이후, 서스테인 기간(SPD)에는 시작부에서 트리거 펄스를 스캔/서스테인전극(300Y)에 공급하여 어드레스 기간에서 충분히 벽전하가 형성된 방전 셀들에서 유지방전이 개시된다. 이어서, 스캔/서스테인전극(300Y)과 공통서스테인전극(300Z)에 교번적으로 서스테인 펄스를 공급하여 서스테인 기간동안 유지 방전을 유지하여 원하는 계조가 표시되게 된다. 이와 같은 구동파형에서 펄스 인가시 발생하는 방전영역을 살펴보면, 도 5에 도시된 바와 같이, 초기 리셋(Reset)시 방전 영역이 셀 전체로 퍼져나가기 때문에 블랙 휘도의 상승을 초래하게 되며, 동시에 이미지 잔상과 콘트라스트 특성에 악영향을 끼치게 된다. 이러한 이미지 잔상의 특성에 대하여 더욱 구체적으로 살펴보면 다음 도 6과 같다.
도 6은 백그라운드(Background) 휘도에 따라 잔상이 심화되는 것을 설명하기 위한 그래프이다. 도 6에 도시된 바와 같이, 잔상은 크게 휘도차에 의한 현상과 색균형의 무너짐에서 생긴 현상으로 나눌 수 있으며, 장시간의 잔상을 유발시키는 현상은 휘도차 보다는 색균형의 무너짐에서 발생된다. 만일 윈도우 패턴 전후에 의해 휘도가 30%무너지는 패널이 있다고 가정하면, A 패널은 백그라운드의 휘도가 0.15cd/m2 이며, B 패널은 백그라운드의 휘도가 0.35cd/m2 라면 A 패널은 테스트 직후 휘도가 30% 증가하여 0.195/m2이 되며, B 패널은 백그라운드의 휘도가 30% 증가하여 0.455cd/m2의 휘도편차가 발생하게 된다.
그러나, 사람의 눈은 소수점 둘째자리의 휘도 변화에 대해서는 상당히 둔하기 때문에 A 패널에 대해서는 그 편차를 느끼지 못하게 되지만 B 패널은 그 휘도차가 소수점 첫째자리에서 발생되기 때문에 그 휘도 편차를 느끼게 된다. 다만 그 휘도차는 0.1 cd/m2 차이이기 때문에 사람 눈에 뚜렷이 인식되는 것은 아니며 따라서 잔상이 0.1 cd/m2차에 의해 발생되었다고 보기는 어렵다.
그럼에도 불구하고 우리 눈에 뚜렷한 암 잔상이 보이는 이유는 바로 휘도가 아닌 색균형이 무너진 것이 우리 눈에 보여지기 때문이다. 즉, A 패널과 B 패널은 색균형의 무너짐이 똑같은 비율로 미스매치(mismatch)되어 있지만 A 패널은 휘도차를 느끼지 못하기 때문에 색균형의 무너짐을 느낄 수 없는 반면에 B 패널은 휘도차를 느낄 수 있어 색균형의 무너짐을 우리 눈이 인식해 낸다는 것이다.
따라서, 풀 선택쓰기(Full SW) 구동을 사용할 경우 리셋의 방전 양이 증가하게 되고, 이는 백그라운드 휘도 상승을 초래하는 결과가 되므로 잔상과 콘트라스트의 저하를 가져오게 된다는 문제가 발생한다.
물론, 풀 선택쓰기 구동에서도 리셋을 다 집어넣지 않는 방법도 있으나, 리셋이 빠진다는 것은 구동 마진을 축소시키는 결과를 초래하여 패널의 신뢰성에 문제가 된다.
상술한 문제점을 해결하기 위한 본 발명은, 플라즈마 디스플레이 패널의 전극의 구조와 방전공간 내의 불활성 가스를 조절하여 리셋 방전시 발광 양을 최대한 억제하여 이미지 잔상 및 콘트라스트 특성을 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한, 본 발명의 플라즈마 디스플레이 패널은 전면기판과 후면기판 사이에 방전공간이 형성된 다수의 방전셀을 구비하고, 리셋기간, 어드레스기간, 유지기간에 따라 방전을 개시 또는 유지하는 플라즈마 표시 패널에 있어서, 방전셀의 전면기판측 일측에 형성된 스캔전극과; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하도록 형성된 제1 서스테인전극; 방전셀의 전면기판측의 상기 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함한다.
이와 같은 특징에 있어서, 상기 제1 및 제2 서스테인전극은 25㎛ ~ 30㎛의 간격으로 형성된다.
이와 같은 특징에 있어서, 상기 제1 및 제2 서스테인전극은 25㎛ ~ 30㎛의 간격으로 형성된다.
본 발명의 다른 특징에 의하면, 플라즈마 표시 패널의 구동 방법은 방전셀의 전면기판측 중앙부에 형성된 스캔전극과; 방전셀의 전면기판측 일측에 상기 스캔전극과 평행하게 형성된 제1 서스테인전극; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 플라즈마 표시 패널을, 리셋기간, 어드레스기간, 유지기간에 따라 방전이 개시 또는 유지되도록 제어하는 플라즈마 표시 패널의 구동 방법에 있어서, 상기 제1 또는 제2 서스테인전극에는, 리셋기간중 셋다운 기간의 1/2시점으로부터 리셋기간이 종료될 때까지, 그라운드 레벨의 펄스가 인가된다.
본 발명의 또 다른 특징에 의하면, 플라즈마 표시 패널의 구동 방법은 방전셀의 전면기판측 일측에 형성된 스캔전극과; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하도록 형성된 제1 서스테인전극; 방전셀의 전면기판측의 상기 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 플라즈마 표시 패널을, 리셋기간, 어드레스기간, 유지기간에 따라 방전이 개시 또는 유지되도록 제어하는 플라즈마 표시 패널의 구동 방법에 있어서, 상기 제1 또는 제2 서스테인전극에는, 리셋기간중 셋업 기간의 시점으로부터 리셋기간이 종료될 때까지, 상기 제1 또는 제2 서스테인전극에 인가되는 서스테인 펄스의 전압레벨의 1/2전압레벨의 펄스가 인가된다.
본 발명의 또 다른 특징에 의하면, 플라즈마 표시 패널의 구동 방법은 방전셀의 전면기판측 일측에 형성된 스캔전극과; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하도록 형성된 제1 서스테인전극; 방전셀의 전면기판측의 상기 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 플라즈마 표시 패널을, 리셋기간, 어드레스기간, 유지기간에 따라 방전이 개시 또는 유지되도록 제어하는 플라즈마 표시 패널의 구동 방법에 있어서, 상기 제1 또는 제2 서스테인전극에는, 리셋기간중 셋업 기간의 시점으로부터 리셋기간이 종료될 때까지, 상기 제1 또는 제2 서스테인전극에 인가되는 서스테인 펄스의 전압레벨의 1/2전압레벨의 펄스가 인가된다.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명하기로 한다.
<1실시예>
도 7은 본 발명의 제1실시예에 따른 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도면이다. 도 7에 도시된 바와 같이, 플라즈마 디스플레이 패널은 격벽(310)에 의해 방전공간이 형성된 셀 내에 발광을 유지하기 위한 스캔전극(300y) 및 서스테인전극(300z-a, 300z-b)이 소정의 간격을 이루며 형성되고, 상기 스캔전극 및 서스테인전극에 직교하게 어드레스전극(300x)이 형성된다. 특히, 상기 스캔전극(300y) 및 서스테인전극(300z-a, 300z-b)은 산화주석이나 ITO 재질을 이용한 투명전극(300a)과 금속 재질인 버스전극(300b)이 쌍을 이뤄 형성되며, 스캔전극(300y)은 방전셀의 중앙에 위치하고, 서스테인전극(300z-a, 300z-b)은 방전셀 내에서 제1 서스테인전극(300z-a)과 제2 서스테인전극(300z-b)으로 이루어지고 각각의 제1,2 서스테인전극은 상기 스캔전극(300)의 양측에 위치된다. 이때, 상기 방전셀로 이루어진 플라즈마 디스플레이 패널의 방전공간에 주입된 불활성가스 중 제논(Xe)의 함량은 6% ~ 20%의 비율로 조성된다.
바람직하게는 상기 불활성가스 중 제논(Xe)의 함량은 8% ~ 15%의 비율로 조성된다.
이와 같은 전극구조와 불활성가스의 조성비를 갖는 본 발명의 플라즈마 디스플레이 패널의 전압인가에 따른 구동 파형 및 방전 형태를 살펴보면 다음 도 8 및 도 9와 같다.
도 8은 도 7에 도시된 전극의 구동 파형을 나타낸 도면이고, 도 9는 도 8에 도시된 구동 파형을 도 7에 도시된 전극에 인가하였을 때 발생되는 방전 현상을 개략적으로 나타낸 도면이다. 도 8에 도시된 바와 같이, 플라즈마 디스플레이 패널의 구동파형은 리셋기간(RPD), 어드레스기간(APD), 유지기간(SPD)으로 나뉘어 파형을 이룬다.
도 8은 도 7에 도시된 전극의 구동 파형을 나타낸 도면이고, 도 9는 도 8에 도시된 구동 파형을 도 7에 도시된 전극에 인가하였을 때 발생되는 방전 현상을 개략적으로 나타낸 도면이다. 도 8에 도시된 바와 같이, 플라즈마 디스플레이 패널의 구동파형은 리셋기간(RPD), 어드레스기간(APD), 유지기간(SPD)으로 나뉘어 파형을 이룬다.
삭제
먼저, 리셋기간(RPD)은 셋업(Set-up)기간 및 셋다운(Set-down) 기간으로 구분되며, 셋업 기간에는 스캔전극(300y)에 상승 램프파형이 공급되어 전화면의 셀들 내에 방전이 일어나게 되어 어드레스전극(300x)과 서스테인전극(300z-a, 300z-b)상에 정극성의 벽전하가 쌓이게 되고, 스캔전극(300y)상에는 부극성의 벽전하가 쌓이게 된다. 셋다운 기간에서는 하강 램프파형이 공급되어 셀들 내에 미약한 소거방전을 일으킴으로써 과도하게 형성된 벽전하를 일부 소거시키게 된다. 이후, 어드레스기간(APD)에서는 스캔전극(300y)에 가해지는 스캔 펄스와 어드레스 전극(300x)에 가해지는 데이터 펄스에 의해 어드레스 방전이 일어나게 된다. 이 어드레스 방전으로 형성된 벽전하는 다른 방전 셀들의 어드레스 기간동안 유지된다. 이후, 서스테인 기간(SPD)에는 스캔전극(300y)과 서스테인전극(300z-a, 300z-b)에 교번적으로 서스테인펄스가 인가되고, 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스가 더해지면서 매 서스테인펄스가 인가될 때마다 스캔전극과 서스테인전극 사이에 서스테인 방전(즉, 표시방전)을 유지하여 원하는 계조가 표시되게 된다.
서스테인 방전이 완료된 후에는 다시 리셋기간(RPD)에 펄스폭과 전압레벨이 작은 램프파형이 유지 전극에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 되는데, 리셋기간동안 제2 서스테인전극(300z-b)과 스캔전극(300y) 사이에 방전 영역이 형성됨으로써 발광 양이 줄어들게 된다(도 9 참조).
도 8을 참조하면, 제1 서스테인전극(300z-a)에는 스캔전극(300y)의 셋업 기간이 시작될 때 최대 레벨의 펄스가 인가되기 시작하고, 셋다운 기간의 1/2시점으로부터 리셋기간이 종료될 때까지 그라운드 레벨의 펄스가 인가된다. 한편, 제2 서스테인전극(300z-b)에는 리셋기간이 시작될 때부터 스캔전극(300y)의 셋업 기간이 종료될 때까지 그라운드 레벨의 펄스가 인가되고, 셋다운 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 펄스가 인가된다.
도 8을 참조하면, 제1 서스테인전극(300z-a)에는 스캔전극(300y)의 셋업 기간이 시작될 때 최대 레벨의 펄스가 인가되기 시작하고, 셋다운 기간의 1/2시점으로부터 리셋기간이 종료될 때까지 그라운드 레벨의 펄스가 인가된다. 한편, 제2 서스테인전극(300z-b)에는 리셋기간이 시작될 때부터 스캔전극(300y)의 셋업 기간이 종료될 때까지 그라운드 레벨의 펄스가 인가되고, 셋다운 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 펄스가 인가된다.
이와 같은 리셋 발광 양의 감소에 의해 블랙 휘도의 절대크기가 줄어들게 된다. 따라서 풀 선택쓰기 구동방법에서 리셋파형을 모두 인가하고도 블랙 휘도 상승을 막아 플라즈마 디스플레이 패널의 콘트라스트 특성 및 이미지 잔상 특성을 향상시킬 수 있게 된다.
<제2실시예>
도 10은 본 발명의 제2실시예에 따른 PDP의 전극 구조를 나타낸 도면이다. 도 10에 도시된 바와 같이, 플라즈마 디스플레이 패널은 격벽에 의해 방전공간이 형성된 셀 내에 발광을 유지하기 위한 스캔전극(300y) 및 서스테인전극(300z-a, 300z-b)이 소정의 간격을 이루며 형성되고, 스캔전극(300y) 및 서스테인전극(300z-a, 300z-b)에 직교하게 어드레스전극(300x)이 형성된다. 특히, 스캔전극(300y) 및 서스테인전극(300z-a, 300z-b)은 산화주석이나 ITO 재질을 이용한 투명전극(300a)과 금속 재질인 버스전극(300b)이 쌍을 이뤄 형성된다. 그리고, 스캔전극(300y)은 방전셀 일 측에 위치되고, 서스테인전극은 방전셀 내에서 제1 서스테인전극(300z-a)과 제2 서스테인전극(300z-b)으로 이루어지고 각각의 제1,2 서스테인전극은 방전셀 내에서 스캔전극(300y)의 타측에 한 쌍으로 위치된다. 이때, 방전셀로 이루어진 플라즈마 디스플레이 패널의 방전공간에 주입된 불활성 가스 중 제논(Xe)의 함량은 6% ~ 20%의 비율로 조성된다.
삭제
바람직하게는 상기 불활성가스 중 제논(Xe)의 함량은 8% ~ 15%의 비율로 조성된다.
이와 같은 전극구조와 불활성가스의 조성비를 갖는 본 발명의 플라즈마 디스플레이 패널의 전압인가에 따른 구동 파형 및 방전 형태를 살펴보면 다음 도 11 및 도 12와 같다.
도 11은 도 10에 도시된 전극의 구동 파형을 나타낸 도면이고, 도 12는 도 11에 도시된 구동 파형을 도 10에 도시된 전극에 인가하였을 때 발생되는 방전 현상을 개략적으로 나타낸 도면이다.
도 11에 도시된 바와 같이, 플라즈마 디스플레이 패널의 구동파형은 상술한 본 발명의 제1실시예와 동일하게 리셋기간(RPD), 어드레스기간(APD), 유지기간(SPD)으로 나뉘어 원하는 계조가 표시되게 된다.
도 11에 도시된 바와 같이, 플라즈마 디스플레이 패널의 구동파형은 상술한 본 발명의 제1실시예와 동일하게 리셋기간(RPD), 어드레스기간(APD), 유지기간(SPD)으로 나뉘어 원하는 계조가 표시되게 된다.
다만, 서스테인 방전이 완료된 후, 리셋기간에 펄스폭과 전압레벨이 작은 램프파형이 서스테인전극에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시킨다. 이때, 방전셀 내의 두 개의 제1,2 서스테인전극(300z-a, 300z-b) 중 스캔전극(300y)과 인접한 제2 서스테인전극(300z-b) 사이에 방전 영역이 형성되어 리셋 방전을 하게 된다(도 12 참조). 제1,2 서스테인전극(300z-a, 300z-b)은 소정의 간격을 이루어 형성되는데, 그 간격은 25㎛ ~ 30㎛의 범위를 갖는다.
도 11을 참조하면, 제1 서스테인전극(300z-a)에는 스캔전극(300y)의 셋업 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 1/2펄스가 인가된다. 한편, 제2 서스테인전극(300z-b)에는 리셋기간이 시작될 때부터 스캔전극(300y)의 셋업 기간이 종료될 때까지 그라운드 레벨의 펄스가 인가되고, 셋다운 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 펄스가 인가된다.
이와 같은 전극 구조에 의하면, 리셋기간(RPD)에 발생되는 방전의 확산을 방지할 수 있는 포텐셜 장벽(Potential Barrier)이 형성된다. 따라서, 리셋기간에는 제1 서스테인전극(300z-a)의 바이어스 레벨에 덜 민감하게 된다(도 11의 리셋기간의 제1 서스테인전극 파형 참조).
도 11을 참조하면, 제1 서스테인전극(300z-a)에는 스캔전극(300y)의 셋업 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 1/2펄스가 인가된다. 한편, 제2 서스테인전극(300z-b)에는 리셋기간이 시작될 때부터 스캔전극(300y)의 셋업 기간이 종료될 때까지 그라운드 레벨의 펄스가 인가되고, 셋다운 기간이 시작될 때부터 리셋기간이 종료될 때까지 최대 레벨의 펄스가 인가된다.
이와 같은 전극 구조에 의하면, 리셋기간(RPD)에 발생되는 방전의 확산을 방지할 수 있는 포텐셜 장벽(Potential Barrier)이 형성된다. 따라서, 리셋기간에는 제1 서스테인전극(300z-a)의 바이어스 레벨에 덜 민감하게 된다(도 11의 리셋기간의 제1 서스테인전극 파형 참조).
즉, 상기와 같은 전극구조를 형성하여 리셋방전을 실시하게 되면 리셋방전 영역이 줄어들게 되어 블랙 휘도 상승을 막아 플라즈마 디스플레이 패널의 콘트라스트 특성을 향상시키게 된다.
이와 같이, 본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
상술한바와 같이, 본 발명은 플라즈마 디스플레이 패널의 전극의 구조와 방전공간 내의 불활성 가스를 조절하여 리셋 방전시 발광 양을 최대한 억제하여 이미지 잔상 및 콘트라스트 특성을 향상시킬 수 있는 효과가 있다.
Claims (6)
- 삭제
- 전면기판과 후면기판 사이에 방전공간이 형성된 다수의 방전셀을 구비하고, 리셋기간, 어드레스기간, 유지기간에 따라 방전을 개시 또는 유지하는 플라즈마 표시 패널에 있어서,방전셀의 전면기판측 일측에 형성된 스캔전극과;방전셀의 전면기판측 타측에 상기 스캔전극과 평행하도록 형성된 제1 서스테인전극;방전셀의 전면기판측의 상기 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극; 및방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 삭제
- 제 2항에 있어서,상기 제1 및 제2 서스테인전극은 25㎛ ~ 30㎛의 간격으로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 방전셀의 전면기판측 중앙부에 형성된 스캔전극과; 방전셀의 전면기판측 일측에 상기 스캔전극과 평행하게 형성된 제1 서스테인전극; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 플라즈마 표시 패널을, 리셋기간, 어드레스기간, 유지기간에 따라 방전이 개시 또는 유지되도록 제어하는 플라즈마 표시 패널의 구동 방법에 있어서,상기 제1 또는 제2 서스테인전극에는, 리셋기간중 셋다운 기간의 1/2시점으로부터 리셋기간이 종료될 때까지, 그라운드 레벨의 펄스가 인가되는 것을 특징으로 하는 플라즈마 표시 패널의 구동 방법.
- 방전셀의 전면기판측 일측에 형성된 스캔전극과; 방전셀의 전면기판측 타측에 상기 스캔전극과 평행하도록 형성된 제1 서스테인전극; 방전셀의 전면기판측의 상기 스캔전극과 제1 서스테인전극 사이에 평행하게 형성된 제2 서스테인전극; 및 방전셀의 후면기판측 중앙부에 상기 스캔전극, 제1 및 제2 서스테인 전극과 직교되도록 형성된 어드레스전극을 포함하는 플라즈마 표시 패널을, 리셋기간, 어드레스기간, 유지기간에 따라 방전이 개시 또는 유지되도록 제어하는 플라즈마 표시 패널의 구동 방법에 있어서,상기 제1 또는 제2 서스테인전극에는, 리셋기간중 셋업 기간의 시점으로부터 리셋기간이 종료될 때까지, 상기 제1 또는 제2 서스테인전극에 인가되는 서스테인 펄스의 전압레벨의 1/2전압레벨의 펄스가 인가되는 것을 특징으로 하는 플라즈마 표시 패널의 구동 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030091404A KR100543588B1 (ko) | 2003-12-15 | 2003-12-15 | 플라즈마 디스플레이 패널 및 그 구동 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030091404A KR100543588B1 (ko) | 2003-12-15 | 2003-12-15 | 플라즈마 디스플레이 패널 및 그 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050059690A KR20050059690A (ko) | 2005-06-21 |
KR100543588B1 true KR100543588B1 (ko) | 2006-01-20 |
Family
ID=37252572
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030091404A KR100543588B1 (ko) | 2003-12-15 | 2003-12-15 | 플라즈마 디스플레이 패널 및 그 구동 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100543588B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100837661B1 (ko) * | 2006-05-30 | 2008-06-13 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 |
-
2003
- 2003-12-15 KR KR1020030091404A patent/KR100543588B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20050059690A (ko) | 2005-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3429438B2 (ja) | Ac型pdpの駆動方法 | |
JP3318497B2 (ja) | Ac型pdpの駆動方法 | |
US7068244B2 (en) | Plasma display panel device and its drive method | |
KR100667550B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100543588B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동 방법 | |
KR100473493B1 (ko) | 어드레스 전극을 이용한 교류형 플라즈마 디스플레이의명암비 향상방법 및 장치 | |
KR100323973B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100667554B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
JP4441368B2 (ja) | プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 | |
KR100421477B1 (ko) | 플라즈마 디스플레이 패널 및 그의 구동방법 | |
JP2000067758A (ja) | プラズマディスプレイパネル | |
KR100719587B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20060086775A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100683795B1 (ko) | 플라즈마 디스플레이 패널의 구동 방법 | |
JP2005347253A (ja) | プラズマディスプレイパネル | |
KR20050056819A (ko) | 플라즈마 디스플레이 패널 | |
KR100562893B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100686464B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100686465B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100735737B1 (ko) | 교류형 플라즈마 디스플레이의 명암비 향상방법 및 장치 | |
KR100681024B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100615251B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100647650B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100811529B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581938B1 (ko) | 플라즈마 디스플레이 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |