KR100542237B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100542237B1
KR100542237B1 KR1020040024874A KR20040024874A KR100542237B1 KR 100542237 B1 KR100542237 B1 KR 100542237B1 KR 1020040024874 A KR1020040024874 A KR 1020040024874A KR 20040024874 A KR20040024874 A KR 20040024874A KR 100542237 B1 KR100542237 B1 KR 100542237B1
Authority
KR
South Korea
Prior art keywords
voltage
scan
group
electrode
scan electrode
Prior art date
Application number
KR1020040024874A
Other languages
English (en)
Other versions
KR20050099701A (ko
Inventor
김상철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040024874A priority Critical patent/KR100542237B1/ko
Priority to JP2005092822A priority patent/JP4248511B2/ja
Priority to US11/099,471 priority patent/US20050225504A1/en
Priority to CNB2005100717693A priority patent/CN100426348C/zh
Publication of KR20050099701A publication Critical patent/KR20050099701A/ko
Application granted granted Critical
Publication of KR100542237B1 publication Critical patent/KR100542237B1/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01FADDITIONAL WORK, SUCH AS EQUIPPING ROADS OR THE CONSTRUCTION OF PLATFORMS, HELICOPTER LANDING STAGES, SIGNS, SNOW FENCES, OR THE LIKE
    • E01F15/00Safety arrangements for slowing, redirecting or stopping errant vehicles, e.g. guard posts or bollards; Arrangements for reducing damage to roadside structures due to vehicular impact
    • E01F15/02Continuous barriers extending along roads or between traffic lanes
    • E01F15/08Continuous barriers extending along roads or between traffic lanes essentially made of walls or wall-like elements ; Cable-linked blocks
    • E01F15/081Continuous barriers extending along roads or between traffic lanes essentially made of walls or wall-like elements ; Cable-linked blocks characterised by the use of a specific material
    • E01F15/083Continuous barriers extending along roads or between traffic lanes essentially made of walls or wall-like elements ; Cable-linked blocks characterised by the use of a specific material using concrete
    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01GHORTICULTURE; CULTIVATION OF VEGETABLES, FLOWERS, RICE, FRUIT, VINES, HOPS OR SEAWEED; FORESTRY; WATERING
    • A01G9/00Cultivation in receptacles, forcing-frames or greenhouses; Edging for beds, lawn or the like
    • A01G9/02Receptacles, e.g. flower-pots or boxes; Glasses for cultivating flowers

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Environmental Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명에 실시 예에 따른 플라즈마 디스플레이 패널은 복수의 주사 전극과 어드레스 전극 및 상기 주사 전극을 선택하는 복수의 선택회로를 포함하며, 복수의 주사 전극 중 짝수 번째 주사 전극을 선택하는 복수의 선택회로와 짝수 번째 주사 전극을 선택하는 선택회로가 나누어져 구동된다. 그리고 선택회로 각각은 제1 전압을 공급하는 제1 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제1 스위칭 소자, 그리고 제2 전압과 제3 전압을 교대로 공급하는 제2 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 포함하며, 어드레스 기간에서 제1 스위칭 소자가 턴온되어 비 선택되는 주사 전극에 제1 전압을 인가하고 제2 스위칭 소자가 턴온되어 선택되는 주사 전극에 제2 전압과 제3 전압을 인가한다. 이때, 상기 홀수 번째 주사 전극 중 적어도 하나의 주사 전극에 제3 전압이 공급되는 기간과 상기 짝수 번째 주사 전극 중 적어도 하나의 주사 전극에 상기 제5 전압이 인가되는 기간이 일부 중첩된다. 이와 같이 하면, 어드레스 방전을 일으키는 짧은 기간의 스캔 펄스에 의해서도 벽 전하를 충분히 쌓을 수 있다.
스캔 IC, 어드레스 기간, 벽 전하, 어드레스 방전, 스캔 펄스, 선택 회로

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
도 1은 교류형 플라즈마 디스플레이 패널의 개략적인 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4는 도 3과 같은 파형에서의 스캔 IC를 나타내는 도면이다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 개략적인 개념도이다.
도 6은 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 7a 내지 도 7b는 도 6의 구동 파형에 따른 스캔 IC를 나타낸 도면이다.
도 8a 및 도 8b는 도 7a 및 도 7b에 따른 스캔 IC의 상세 회로도이다.
도 9는 도 6의 구동 파형을 생성하기 위한 스캔 IC의 타이밍도이다.
도 10은 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 11은 도 10의 구동 파형을 생성하기 위한 스캔 IC의 타이밍도이다.
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)에 관한 것이다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 커패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
이러한 교류형 플라즈마 디스플레이 패널에는 그 한쪽 면에 서로 평행인 주사 전극 및 유지 전극이 형성되고 다른 쪽 면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 그리고 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
도 1은 일반적인 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판4(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 도시한 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열 방향으로는 어드레스 전극(A1~Am)이 뻗어 있고 행 방향으로는 주사 전극(Y1∼Yn) 및 유지 전극(X1∼Xn)이 뻗어 있다. 도 2에 도시된 방전 셀(12)은 도 1에 도시된 방전 셀(12)에 대응한다.
도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형도이다.
도 3에 나타낸 바와 같이 플라즈마 디스플레이 패널의 구동 방법에 따르면, 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period) 및 유지 기간(sustain period)으로 이루어진다.
리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 그리고 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
종래 플라즈마 디스플레이 패널의 구동 파형에서 어드레스 기간을 보면, 어드레스 기간에서는 표시하고자 하는 방전 셀을 선택하기 위해 주사 전극(Y)과 어드레스 전극(A)에 스캔 펄스 및 어드레스 펄스가 인가된다. 이 때, 스캔 펄스는 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 주사 전극(Y)에 순차적으로 소정 시간(t1) 동안 Vsc_L 전압을 인가하여 주사 전극(Y)을 선택하는 펄스이다. 그리고 어드레스 펄스는 Vsc_L 전압이 인가된 주사 전극(Y)에 의해 형성되는 방전 셀 중 선택하고자 하는 방전 셀을 형성하는 어드레스 전극(A)에 어드레스 전압(Va)을 인가하는 펄스이다. 이렇게 하면, 어드레스 전극(A)에 인가된 전압(Va)과 주사 전극(Y)에 인가된 전압(Vsc_L)의 차이에 의해 어드레스 방전이 이루어진다.
이하, 도 3과 같은 구동 파형에 따른 구동 회로에 대해 도 4 를 참조하여 설명한다.
도 4는 도 3과 같은 플라즈마 디스플레이 패널의 구동 파형에서의 스캔 IC를 나타내는 도면이다. 도 4에서는 리셋과 유지 기간을 제외하고 어드레스 기간에서의 동작만을 나타내기 위해 스캔 IC만을 도시하였다.
도 4를 보면, 스캔 IC는 두 개의 스위칭 소자(YH, YL)를 포함하며, 스위칭 소자(YH)를 온하여 다른 주사 전극을 Vsc_H 전압으로 유지한 상태에서 스위칭 소자(YH)를 오프하고 스위칭 소자(YL)를 온하여 주사 전극(Y)에 순차적으로 V sc_L 전압을 인가하여 주사 전극(Y)을 선택한다. 이렇게 하여 모든 주사 전극(Y)이 첫 번째 주사 전극(Y1)부터 마지막 주사 전극(Yn)까지 순차적으로 주사된다.
종래 어드레스 기간에서는 표시하고자 하는 방전 셀을 선택하기 위해 스캔 펄스를 인가하나 스캔 펄스가 인가되는 시간이 한정되어 있으므로 스캔 라인이 많은 HD(High Definition)급의 싱글 스캔에서는 스캔 펄스가 인가되는 시간 폭이 더 줄어들어 어드레스 방전이 불안정하게 된다. 그리고 어드레스 방전이 불안정하면 방전이 정상적으로 유지되지 못하여 플라즈마 디스플레이 패널에서 저방전이 발생되는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 이와 같은 종래의 문제점을 해결하기 위한 것으로서, 어드레스 방전을 안정화시킬 수 있는 플라즈마 디스플레이 패널을 제공하고자 하는 것이다.
이러한 과제를 해결하기 위해 본 발명에서는 복수의 주사 전극과 어드레스 전극 및 상기 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널이 제공된다.
본 발명의 하나의 특징에 따르면, 복수의 주사 전극과 복수의 어드레스 전극 및 상기 복수의 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널이 제공된다. 이때, 상기 복수의 주사 전극 중 제1 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제1 그룹의 선택회로 각각은, 제1 전압을 공급하는 제1 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제1 스위칭 소자, 그리고 제2 전압과 제3 전압을 교대로 공급하는 제2 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 포함하며, 상기 제1 그룹의 주사 전극 선택시 상기 제2 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 상기 제2 전압과 상기 제3 전압을 교대로 공급하고, 상기 제1 그룹의 주사 전극 비 선택시 상기 제1 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 제1 전압을 공급한다.
또한, 상기 복수의 주사 전극 중 제2 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제2 그룹의 선택회로 각각은, 제4 전압을 공급하는 제3 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제3 스위칭 소자, 그리고 제5 전압과 제6 전압을 교대로 공급하는 제4 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제4 스위칭 소자를 포함하며, 상기 제2 그룹의 주사 전극 선택시 상기 제3 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 상기 제5 전압과 제6 전압을 교대로 공급하고, 상기 제2 그룹의 주사 전극 비 선택시 상기 제4 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 제4 전압을 공급한다.
이 때, 상기 제1 그룹의 주사 전극 중 적어도 하나의 주사 전극에 상기 제3 전압이 공급되는 제1 기간과 상기 제2 그룹의 주사 전극 중 적어도 하나의 주사 전극에 상기 제5 전압이 인가되는 제2 기간이 일부 중첩될 수 있고, 상기 제1 기간과 상기 제2 기간이 서로 동일할 수도 있으며, 상기 제1 기간이 상기 제2 기간보다 길 수도 있다. 또한, 상기 제2 전압과 상기 제5 전압이 서로 동일하고, 상기 제3 전압과 상기 제6 전압이 서로 동일할 수 있다.
그리고 상기 제2 전압과 상기 제5 전압은 상기 어드레스 전극에 인가되는 어드레스 전압과 함께 방전이 일어나도록 하는 전압이고, 상기 제3 전압과 상기 제6 전압은 상기 어드레스 전압과 함께 방전이 일어나지 않도록 하는 전압이며, 상기 제1 그룹의 주사 전극은 짝수 번째 주사 전극이고, 제2 그룹의 주사 전극은 홀수 번째 주사 전극이다.
그리고 본 발명에서는 복수의 주사 전극과 어드레스 전극 및 상기 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널이 제공된다.
본 발명의 다른 특징에 따르면, 복수의 주사 전극과 복수의 어드레스 전극 및 상기 복수의 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널이 제공된다. 이때, 상기 복수의 주사 전극 중 제1 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제1 그룹의 선택회로 각각은, 제1 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제1 스위칭 소자, 그리고 제2 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 포함하고, 상기 복수의 주사 전극 중 제2 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제2 그룹의 선택회로 각각은,제3 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제3 스위칭 소자, 그리고 제4 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제4 스위칭 소자를 포함하며, 상기 제2 전원은 제1 레벨과 상기 제1 레벨보다 높은 제2 레벨을 교대로 가지는 제1 펄스 형태의 전압을 공급하고, 상기 제4 전원은 제3 레벨과 상기 제3 레벨보다 높은 제4 레벨을 교대로 가지는 제2 펄스 형태의 전압을 공급하고, 상기 제2 전원이 상기 제2 레벨인 기간이 상기 제4 전원이 상기 제3 레벨인 기간을 포함하고, 상기 제4 전원이 상기 제4 레벨인 기간이 상기 제2 전원이 제1 레벨인 기간을 포함하며, 상기 제1 그룹의 주사 전극 선택 시 상기 제2 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 상기 제1 펄스 형태의 전압을 공급하고, 상기 제2 그룹의 주사 전극 선택 시 상기 제4 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 상기 제2 펄스 형태의 전압을 공급한다.
삭제
삭제
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명 이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 그리고 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우 뿐 아니라 그 중간에 다른 소자를 사이에 두고 간접적으로 연결되어 있는 경우도 포함한다.
그리고 벽 전하란 각 전극에 가깝게 방전 셀의 벽(예를 들어, 유전체층)에 형성되어 전극에 축적되는 전하를 말한다. 이러한 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 벽 전하가 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명된다. 또한 벽 전압은 벽 전하에 의해서 방전 셀의 벽에 형성되는 전위차를 말한다.
이하, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 다수의 유지 전극(X1~Xn) 및 주사 전극(Y1~Yn)을 포함한다.
제어부(200)는 외부로부터 영상신호를 수신하여 어드레스 전극 구동 제어 신호, 유지 전극 구동 제어신호 및 주사 전극 구동 제어신호를 출력한다.
어드레스 전극 구동부(300)는 제어부(200)로부터 어드레스 전극 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A)에 인가한다.
유지 전극 구동부(400)는 제어부(200)로부터 유지 전극 구동 제어 신호를 수신하여 유지 전극(X)에 구동 전압을 인가한다.
주사 전극 구동부(500)는 제어부(200)로부터 주사 전극 구동 제어 신호를 수신하여 주사 전극(Y)에 구동 전압을 인가한다.
도 6은 본 발명의 실시 예에 다른 플라즈마 디스플레이 패널의 구동 파형도이다. 이하, 리셋 기간과 유지 기간을 제외하고 어드레스 기간만을 설명한다.
일반적으로 플라즈마 디스플레이 패널은 1 프레임이 복수의 서브필드로 나누어져 구동되며, 각 서브필드의 조합에 의해 계조가 표현된다.
도 6에 나타낸 바와 같이 각 서브필드의 어드레스 기간에서는 복수의 방전 셀 중 방전될 셀이 선택된다. 이때, 방전 셀을 선택하기 위해서 어드레스 기간에서는 주사 전극(Y)에 순차적으로 스캔 펄스를 인가하고 스캔 펄스가 인가되지 않는 주사 전극을 전압(Vsc_H)으로 바이어스한다. 여기서, 스캔 펄스는 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 주사 전극(Y)에 순차적으로 선택 전압을 인가하여 주사 전극(Y)을 선택하는 펄스이다.
본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형에 따르면, 주사 전극(Y)에 순차적으로 인가되는 스캔 펄스의 선택 전압(Vsc_L1, Vsc_L2)은 2단 레벨로 이루어진다. 그리고 선택 전압이 인가된 주사 전극에 의해 형성되는 복수의 방전 셀 중에서 선택하고자 하는 방전 셀을 통과하는 어드레스 전극에 어드레스 전압(Va)을 인가하여 어드레스 전극(A)에 인가된 전압(Va)과 주사 전극(Y)에 인가된 전압(Vsc_L1)의 차이 및 어드레스 전극(A) 및 주사 전극(Y)에 형성된 벽 전하에 의한 벽 전압에 의해 어드레스 방전이 일어난다.
그리고 스캔 펄스가 인가되는 시간(T1+T2)은 제1 선택전압이 인가되는 시간(T1)과 제2 선택전압이 인가되는 시간(T2)의 합으로써, 인접 스캔 라인과 일정시간 중첩되도록 하여 종래 플라즈마 디스플레이 패널의 어드레스 기간에서 스캔 펄스가 인가되는 시간(t1)보다 더 길게 한다. 또한, 제1 선택전압이 인가되는 시간(T1)과 제2 선택전압이 인가되는 시간(T2)은 동일하다. 여기서, 시간은 스캔 펄스의 폭에 대응한다.
스캔 펄스의 제1 선택전압(Vsc_L1)은 플라즈마 디스플레이 패널에서 켜지는 셀 과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 어드레스 방전을 일으키고 스캔 펄스의 제2 선택전압(Vsc_L2)은 제1 선택전압(Vsc_L1)에 의한 어드레스 방전 이후 벽 전하를 쌓는다. 이를 위해 스캔 펄스의 제1 선택전압(Vsc_L1)은 어드레스 전극(A)에 인가된 어드레스 전압(Va)과 함께 어드레스 방전을 일으킬 수 있는 전압이며, 스캔 펄스의 제2 선택전압(Vsc_L2)은 어드레스 전극(A)에 인가된 어드레스 전압(Va)과 함께 어드레스 방전을 일으키지 않는 전압이다.
구체적으로 설명하면, 첫 번째 스캔 라인의 주사 전극(Y1)은 T1 시간 동안 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 주사 전극(Y)에 제1 선택전압(Vsc_L1)을 인가하여 주사 전극(Y)을 선택하고 Vsc_L1 전압이 인가된 주사 전극(Y)에 의해 형성되는 방전 셀 중 선택하고자 하는 방전 셀을 형성하는 어드레스 전극(A)에 어드레스 전압(Va)을 인가하여 어드레스 방전을 일으킨다. 그리고 첫 번째 스캔 라인의 주사 전극(Y1)에 T2 시간 동안 Vsc_L2 전압을 인가하여 벽 전하를 축적한다. 이 T2 시간에는 2 번째 스캔 라인의 주사 전극(Y2)에 제1 선택전압(V sc_L1)이 동시에 인가되고 어드레스 전극(A)에 어드레스 전압(Va)을 인가하여 어드레스 방전을 일으킨다. 그리고 T2 시간 이후에는 2 번째 스캔 라인의 주사 전극(Y2)에 제2 선택전압(Vsc_L2)을 인가하여 앞에서 일어난 어드레스 방전에 의해 형성된 벽 전하를 축적한다. 마찬가지로 2 번째 스캔 라인의 주사 전극(Y2)에 벽 전하 축적과 동시에 3 번째 스캔 라인의 주사 전극(Y3)에 제1 선택전압(Vsc_L1)이 인가된다.
즉, m 번째 주사 전극에서 스캔 펄스의 제2 선택전압(Vsc_L2)이 인가되는 시간은 인접 스캔 라인(m+1)의 주사 전극에서 스캔 펄스의 제1 선택전압(Vsc_L1)이 인가되는 시간과 중첩되고, m번째 주사 전극에서 스캔 펄스의 제1 선택전압(Vsc_L1)이 인가되는 시간은 인접 스캔 라인(m-1)의 주사 전극에서 스캔 펄스의 제2 선택전압(Vsc_L2)이 인가되는 시간과 중첩된다.
아래에서는 도 6과 같은 플라즈마 디스플레이 패널의 구동 파형을 생성하기 위한 구동 회로의 동작에 대해 도 7 내지 도 9를 참조하여 설명한다.
도 7a 및 도 7b는 도 6의 플라즈마 디스플레이 패널의 구동 파형에 따른 홀수 번째와 짝수 번째 주사 전극용 스캔 IC를 나타낸 도면이고 도 8a 및 도 8b는 도 7a 및 도 7b에 따른 스캔 IC의 상세 회로도이다. 그리고 도 9는 본 발명의 실시 예에 따른 홀수 번째와 짝수 번째 주사 전극용 스캔 IC의 타이밍도이다.
도 7a 및 도 7b를 보면, 스캔 IC는 복수의 선택회로(7101, 7102, 7103, 7204, 720n-1, 720n)를 포함하며, 홀수 번째 주사 전극용 선택회로(7101, 710 3, 710n-1)와 짝수 번째 주사 전극용 선택회로(7202, 7204, 720n)로 구분된다. 여기서, n은 짝수라고 가정한다.
그리고 각 선택회로는 도 8a 및 도 8b와 같이 두 개의 스위칭 소자(YH, YL)를 포함한다. 이 스위칭 소자(YH, YL)는 바디 다이오드를 가지는 전계 효과 트랜지스터로 이루어질 수 있으며, 동일 또는 유사한 기능을 하는 다른 스위칭 소자로 이루어질 수도 있다. 도 8a 및 도 8b에서는 스위칭 소자(YH, YL)를 n채널 트랜지스터로 도시하였다.
먼저 도 8a를 보면, 홀수 번째 주사 전극용 스위칭 소자(YH, YL)는 직렬 연결되며, 스위칭 소자(YH, YL) 사이의 접점은 주사전극(Yi-1)과 연결된다. 그리고 홀수 번째 주사 전극용 스위칭 소자(YH)의 드레인은 Vsc_H 전압을 공급하는 전원과 연결되고, 스위칭 소자(YL)의 소스는 Vsc_L1 전압과 Vsc_L2 전압을 교대로 인가하는 펄스 전압을 공급하는 전원(Vsc_L0)과 연결되어 도 9에 도시된 타이밍과 같이 한 주기(T1+T2) 동안 홀수 번째 주사 전극에 Vsc_L1 전압과 Vsc_L2 전압을 교대로 공급한다. 이 때, i는 짝수라고 가정한다.
다음 도 8b를 보면, 짝수 번째 주사 전극용 스위칭 소자(YH, YL)는 직렬 연결되며, 스위칭 소자(YH, YL) 사이의 접점은 주사전극(Yi)과 연결된다. 그리고 짝수 번째 주사 전극용 스위칭 소자(YH)의 드레인은 Vsc_H 전압을 공급하는 전원과 연결되고, 스위칭 소자(YL)의 소스는 Vsc_L1 전압과 Vsc_L2 전압을 교대로 인가하는 펄스 전 압을 공급하는 전원(Vsc_LE)과 연결되어 도 9에 도시된 타이밍과 같이 한 주기(T1+T 2) 동안 짝수 번째 주사 전극에 Vsc_L1 전압과 Vsc_L2 전압을 교대로 인가한다.
도 9를 보면, 전원(Vsc_L0, Vsc_LE)은 Vsc_L1 전압과 Vsc_L2 전압을 교대로 인가하는 펄스를 공급하며, 홀수 번째 주사 전극용 전원(Vsc_L0)과 짝수 번째 주사 전극용 전원(Vsc_LE)이 공급하는 각 펄스의 위상은 반대이다. 그리고 각 펄스에서 낮은 전압은 Vsc_L1 전압이며, 높은 전압은 Vsc_L2 전압이다.
그리고 전원(Vsc_L0, Vsc_LE)은 한 주기 동안 각각의 주사 전극(Y)에 Vsc_L1 전압과 Vsc_L2 전압을 공급한다. 즉, m이 짝수라고 가정할 때, 전원(Vsc_L0)은 m-1번째 주사전극(Ym-1)에 Vsc_L1 전압과 Vsc_L2 전압을 공급하고 전원(Vsc_LE )은 m번째 주사 전극(Ym)에 Vsc_L1 전압과 Vsc_L2 전압을 공급한다. 이와 같이 홀수 번째 주사 전극(Ym-1, Ym+1, Ym+3)과 짝수 번째 주사 전극(Ym, Ym+2, Y m+4)이 순차적으로 Vsc_L1 전압과 Vsc_L2 전압을 교대로 공급한다. 이 때, m-1번째 주사전극(Ym-1)에 Vsc_L2 전압이 공급되는 시점에서 m번째 주사 전극(Ym)에 Vsc_L1 전압이 공급된다.
이와 같이 구성된 스캔 IC는 어드레스 기간에서 스위칭 소자(AH)를 온하여 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 한 주기(T1+T2) 동안 홀수 번째 주사 전극용 스위칭 소자(AL1)가 순차적으로 온되어 첫 번째부터 n-1 번째까지 홀수 번째 주사 전극에 2단 레벨(Vsc_L1, Vsc_L2)의 전압을 인가한다.
그리고 나서 홀수 번째 주사 전극용 스위칭 소자(AL1)가 온된 상태에서 Vsc_L2 전압이 인가될 때, 짝수 번째 주사 전극용 스위칭 소자(AL2)가 순차적으로 온되어 2번째부터 n번째까지 짝수 번째 주사 전극에 2단 레벨(Vsc_L1, Vsc_L2)의 전압이 인가된다.
구체적으로 설명하면, 어드레스 기간에서 스캔 IC(7001)의 스위칭 소자(AH1)가 온되어 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 T1+T2 시간 동안 스위칭 소자(AL1)가 온되어 첫 번째 주사 전극(Y1)에 제1 및 제2 선택전압(Vsc_L1, Vsc_L2)을 인가한다.
그리고 스위칭 소자(AL1)가 온된 상태에서 첫 번째 주사 전극(Y1)에 Vsc_L2 전압이 인가되는 T2 시간부터는 스캔 IC(7002)의 스위칭 소자(AL2)가 온되어 2번째 주사 전극(Y2)에 제1 선택전압(Vsc_L1)이 인가된다. 이렇게 홀수 번째와 짝수 번째 스캔 IC가 번갈아 동작하면서 첫 번째 주사 전극부터 마지막 주사 전극까지 순차적으로 스캔 펄스를 인가한다.
그리고 본 발명의 제1 실시 예예 따른 플라즈마 디스플레이 패널의 구동파형 에서는 스캔 펄스의 제1 선택전압(Vsc_L1)이 인가되는 시간(T1)과 제2 선택전압(Vsc_L2)이 인가되는 시간(T2)을 동일하게 하였지만 이와 다르게 할 수도 있다. 아래에서는 이러한 실시 예에 대해서 도 10 및 도 11을 참조하여 상세하게 설명한다.
도 10은 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이고 도 11은 도 10의 구동 파형을 생성하기 위한 스캔 IC의 타이밍도이다.
도 10에 나타낸 바와 같이, 스캔 펄스의 제1 선택전압(Vsc_L1)이 인가되는 시간(T1)보다 제2 선택전압(Vsc_L2)이 인가되는 시간(T2)이 더 길다. 이와 같이 하면, 제1 선택전압(Vsc_L1)에 의한 어드레스 방전 이후 제1 실시 예에 의한 플라즈마 디스플레이 패널의 구동 파형에서보다 더 많은 벽 전하를 쌓을 수가 있게 된다.
그리고 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형을 생성하기 위해 도 11과 같은 구동 타이밍이 스캔 IC에 인가된다.
도 11은 도 10의 구동 파형을 생성하기 위한 스캔 IC의 타이밍도이다.
도 11을 보면, 전원(Vsc_L0, Vsc_LE)은 한 주기 동안 Vsc_L1 전압과 V sc_L2 전압을 교대로 인가하는 펄스를 공급하며, 주사 전극에 Vsc_L1 전압이 인가되는 시간(T1)보다 Vsc_L2 전압이 인가되는 시간(T2)이 더 길다.
구체적으로 설명하면 m이 짝수라고 가정할 때, 전원(Vsc_L0)은 m-1번째 주사전 극(Ym-1)에 Vsc_L1 전압과 Vsc_L2 전압을 공급하고 전원(Vsc_LE )은 m번째 주사 전극(Ym)에 Vsc_L1 전압과 Vsc_L2 전압을 공급한다. 이와 같이 홀수 번째 주사 전극(Ym-1 , Ym+1, Ym+3)과 짝수 번째 주사 전극(Ym, Ym+2, Ym+4)이 순차적으로 Vsc_L1 전압과 Vsc_L2 전압을 교대로 공급한다. 이 때, m-1번째 주사전극(Ym-1)에 Vsc_L2 전압이 공급되는 기간이 m번째 주사 전극(Ym)에 Vsc_L1 전압이 공급되는 기간을 포함한다. 또한, m번째 주사 전극(Ym)에 Vsc_L2 전압이 공급되는 기간이 m+1번째 주사전극(Ym+1)에 V sc_L1 전압이 공급되는 기간을 포함하게 된다.
이렇게 하면, 어드레스 방전을 위한 제1 선택전압(Vsc_L1)이 인가되는 시간(T1)이 짧아도 벽 전하를 충분히 쌓을 수 있어 다음에 이어지는 유지기간에서 쉽게 유지방전을 일으킬 수 있게 된다.
이와 같이 본 발명의 제1 및 제2 실시 예에 따르면, 스캔 펄스를 인가하기 위해 스위칭 소자(AL1)를 온시키는 시간이 인접 스캔 라인에서의 스위칭 소자(AL2)가 온되는 시간과 중첩되도록 하여 종래와 같은 어드레스 방전을 위한 스캔 폭에 벽 전하 축적을 위한 스캔 폭을 추가적으로 인가한 2단 레벨의 스캔 펄스를 인가함으로써 스캔 라인이 많은 HD(High Definition)급 싱글 스캔에서도 안정적인 어드레스 방전을 일으킬 수 있게 된다.
그리고 본 발명의 제1 및 제2 실시 예에서는 복수의 주사 전극을 홀수번째 주사 전극과 짝수 번째 주사 전극으로 나누어 구동하였지만, 이와 다르게 복수의 주사 전극을 그룹별로 나누어 구동할 수도 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 스캔 라인이 많은 HD급의 싱글 스캔에서도 안정적인 어드레스 방전을 일으킬 수 있으며, 어드레스 기간에서 어드레스 방전이 제대로 이루어지지 않아 발생하는 저방전을 제거할 수 있는 효과가 있다.

Claims (16)

  1. 복수의 주사 전극과 복수의 어드레스 전극 및 상기 복수의 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널에서,
    상기 복수의 주사 전극 중 제1 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제1 그룹의 선택회로 각각은,
    제1 전압을 공급하는 제1 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제1 스위칭 소자, 그리고
    제2 전압과 제3 전압을 교대로 공급하는 제2 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 포함하며,
    상기 제1 그룹의 주사 전극 선택시 상기 제2 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 상기 제2 전압과 상기 제3 전압을 교대로 공급하고, 상기 제1 그룹의 주사 전극 비 선택시 상기 제1 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 제1 전압을 공급하는 플라즈마 디스플레이 패널.
  2. 제 1항에 있어서,
    상기 복수의 주사 전극 중 제2 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제2 그룹의 선택회로 각각은,
    제4 전압을 공급하는 제3 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제3 스위칭 소자, 그리고
    제5 전압과 제6 전압을 교대로 공급하는 제4 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제4 스위칭 소자를 포함하며,
    상기 제2 그룹의 주사 전극 선택시 상기 제3 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 상기 제5 전압과 제6 전압을 교대로 공급하고, 상기 제2 그룹의 주사 전극 비 선택시 상기 제4 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 제4 전압을 공급하는 플라즈마 디스플레이 패널.
  3. 제 2항에 있어서,
    상기 제1 그룹의 주사 전극 중 적어도 하나의 주사 전극에 상기 제3 전압이 공급되는 제1 기간과 상기 제2 그룹의 주사 전극 중 적어도 하나의 주사 전극에 상기 제5 전압이 인가되는 제2 기간이 일부 중첩되는 플라즈마 디스플레이 패널.
  4. 제 3항에 있어서,
    상기 제1 기간과 상기 제2 기간이 서로 동일한 플라즈마 디스플레이 패널.
  5. 제 3항에 있어서,
    상기 제1 기간이 상기 제2 기간보다 긴 플라즈마 디스플레이 패널.
  6. 제 2항 내지 제 5항 중 어느 한 항에 있어서,
    상기 제2 전압과 상기 제5 전압이 서로 동일하고, 상기 제3 전압과 상기 제6 전압이 서로 동일한 플라즈마 디스플레이 패널.
  7. 제 2항 내지 제 5항 중 어느 한 항에 있어서,
    상기 제2 전압과 상기 제5 전압은 상기 어드레스 전극에 인가되는 어드레스 전압과 함께 방전이 일어나도록 하는 전압이고,
    상기 제3 전압과 상기 제6 전압은 상기 어드레스 전압과 함께 방전이 일어나지 않도록 하는 전압인 플라즈마 디스플레이 패널.
  8. 제 2항 내지 제 5항 중 어느 한 항에 있어서,
    상기 제1 그룹의 주사 전극은 짝수 번째 주사 전극이고, 제2 그룹의 주사 전극은 홀수 번째 주사 전극인 플라즈마 디스플레이 패널.
  9. 복수의 주사 전극과 복수의 어드레스 전극 및 상기 복수의 주사 전극을 선택하는 복수의 선택회로를 포함하는 플라즈마 디스플레이 패널에서,
    상기 복수의 주사 전극 중 제1 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제1 그룹의 선택회로 각각은,
    제1 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제1 스위칭 소자, 그리고
    제2 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제2 스위칭 소자를 포함하고,
    상기 복수의 주사 전극 중 제2 그룹의 주사 전극에 각각 연결되는 상기 복수의 선택 회로 중 제2 그룹의 선택회로 각각은,
    제3 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제3 스위칭 소자, 그리고
    제4 전원과 상기 주사 전극 사이에 전기적으로 연결되는 제4 스위칭 소자를 포함하며,
    상기 제2 전원은 제1 레벨과 상기 제1 레벨보다 높은 제2 레벨을 교대로 가지는 제1 펄스 형태의 전압을 공급하고, 상기 제4 전원은 제3 레벨과 상기 제3 레벨보다 높은 제4 레벨을 교대로 가지는 제2 펄스 형태의 전압을 공급하고,
    상기 제2 전원이 상기 제2 레벨인 기간이 상기 제4 전원이 상기 제3 레벨인 기간을 포함하고, 상기 제4 전원이 상기 제4 레벨인 기간이 상기 제2 전원이 제1 레벨인 기간을 포함하며,
    상기 제1 그룹의 주사 전극 선택 시 상기 제2 스위칭 소자가 턴온되어 상기 제1 그룹의 주사 전극에 상기 제1 펄스 형태의 전압을 공급하고, 상기 제2 그룹의 주사 전극 선택 시 상기 제4 스위칭 소자가 턴온되어 상기 제2 그룹의 주사 전극에 상기 제2 펄스 형태의 전압을 공급하는 플라즈마 디스플레이 패널.
  10. 제 9항에 있어서,
    상기 제 1그룹의 주사 전극은 홀수 번째 주사 전극이고 제2 그룹의 주사 전극은 짝수 번째 주사 전극인 플라즈마 디스플레이 패널.
  11. 제 9항에 있어서,
    상기 제1 전원과 상기 제3 전원은 동일한 전압을 공급하는 플라즈마 디스플 레이 패널.
  12. 제 9항에 있어서,
    상기 제1 레벨과 상기 제3 레벨이 서로 동일하고, 상기 제2 레벨과 상기 제4 레벨이 서로 동일한 플라즈마 디스플레이 패널.
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
KR1020040024874A 2004-04-12 2004-04-12 플라즈마 디스플레이 패널 KR100542237B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040024874A KR100542237B1 (ko) 2004-04-12 2004-04-12 플라즈마 디스플레이 패널
JP2005092822A JP4248511B2 (ja) 2004-04-12 2005-03-28 プラズマ表示装置
US11/099,471 US20050225504A1 (en) 2004-04-12 2005-04-06 Plasma display panel (PDP) and method of driving PDP
CNB2005100717693A CN100426348C (zh) 2004-04-12 2005-04-12 等离子体显示板以及驱动等离子体显示板的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040024874A KR100542237B1 (ko) 2004-04-12 2004-04-12 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050099701A KR20050099701A (ko) 2005-10-17
KR100542237B1 true KR100542237B1 (ko) 2006-01-10

Family

ID=37278708

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040024874A KR100542237B1 (ko) 2004-04-12 2004-04-12 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100542237B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100705285B1 (ko) * 2005-08-12 2007-04-10 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR20050099701A (ko) 2005-10-17

Similar Documents

Publication Publication Date Title
JP3640527B2 (ja) プラズマディスプレイ装置
KR970012896A (ko) 플라즈마 디스플레이패널, 그 구동방법 및 플라즈마 디스플레이장치
JP4248511B2 (ja) プラズマ表示装置
JP2001222956A (ja) Ac型プラズマディスプレイ、その駆動装置及びその駆動方法
KR100521489B1 (ko) 플라즈마 표시 패널의 구동 장치와 구동 방법 및 플라즈마표시 장치
JP2005165262A (ja) プラズマ表示装置及びプラズマ表示パネルの駆動方法
KR100542237B1 (ko) 플라즈마 디스플레이 패널
KR100453892B1 (ko) 스캔 전압 생성회로를 포함하는 플라즈마 디스플레이패널의 구동 회로
KR100578938B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
US20050264475A1 (en) Plasma display device and driving method thereof
KR100561344B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
JP4012529B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR100542233B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100728782B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100570612B1 (ko) 플라즈마 표시 패널의 구동 장치 및 그 구동 방법
KR100570691B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100612397B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20060053345A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100708846B1 (ko) 플라즈마 표시 장치 및 그에 따른 구동 방법
KR100521482B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100508928B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100627337B1 (ko) 플라즈마 표시 장치 및 그의 구동 방법
KR100550983B1 (ko) 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR100637446B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20070005369A (ko) 플라즈마 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090105

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee