KR100516941B1 - 플라즈마 디스플레이 패널의 구동방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 구동방법 및 장치 Download PDF

Info

Publication number
KR100516941B1
KR100516941B1 KR1020040024456A KR20040024456A KR100516941B1 KR 100516941 B1 KR100516941 B1 KR 100516941B1 KR 1020040024456 A KR1020040024456 A KR 1020040024456A KR 20040024456 A KR20040024456 A KR 20040024456A KR 100516941 B1 KR100516941 B1 KR 100516941B1
Authority
KR
South Korea
Prior art keywords
data
subfield
subfield group
input image
mapped
Prior art date
Application number
KR1020040024456A
Other languages
English (en)
Inventor
윤상진
최일훈
강성호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040024456A priority Critical patent/KR100516941B1/ko
Application granted granted Critical
Publication of KR100516941B1 publication Critical patent/KR100516941B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 플리커(Flicker)와 윤곽 노이즈(contour noise)를 최소화하고 계조 표현력을 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
이 플라즈마 디스플레이 패널의 구동방법 및 장치는 입력 영상의 데이터를 제1 서브필드군에 맵핑함과 아울러 상기 입력 영상과 동일한 영상의 데이터를 제2 서브필드군에 맵핑하고, 상기 제1 서브필드군에 맵핑된 데이터를 플라즈마 디스플레이 패널 상에 표시한 후에 상기 제2 서브필드군에 맵핑된 데이터를 상기 플라즈마 디스플레이 패널 상에 표시한다.

Description

플라즈마 디스플레이 패널의 구동방법 및 장치{Method and Apparatus For Driving Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것으로, 특히 플리커(Flicker)와 윤곽 노이즈(contour noise)를 최소화하고 계조 표현력을 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 자외선으로 형광체를 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP는 상부기판(10) 상에 형성되어진 다수의 스캔전극(Y) 및 다수의 서스테인전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(X)을 구비한다.
이 PDP의 방전셀은 스캔전극들(Y), 서스테인전극들(Z) 및 어드레스전극들(X)의 교차부 마다 형성되어 매트릭스 형태로 배치된다.
스캔전극(Y)과 서스테인전극(Z) 각각은 투명전극(12)과, 투명전극(12)보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(11)을 포함한다. 투명전극(12)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(11)은 통상 금속으로 투명전극(12) 상에 형성되어 저항이 높은 투명전극(12)에 의한 전압강하를 줄이는 역할을 한다. 스캔전극들(Y)과 서스테인전극들(Z)이 형성된 상부기판(10)에는 상부 유전체층(13)과 보호막(14)이 적층된다. 상부 유전체층(13)에는 플라즈마 방전시 발생된 벽전하가 쌓이게 된다. 보호막(14)은 플라즈마 방전시 발생된 스퍼터링으로부터 전극들(Y, Z)과 상부 유전체층(13)을 보호하고 2차 전자의 방출 효율을 높이게 된다. 이 보호막(14)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극들(X)은 스캔전극(Y1 내지 Yn) 및 서스테인전극(Z)과 교차되는 방향으로 하부기판(18) 상에 형성된다. 하부기판(18) 상에는 하부 유전체층(17)과 격벽(15)이 형성된다. 하부 유전체층(17)과 격벽(15)의 표면에는 형광체층(16)이 형성된다. 격벽(15)은 방전셀을 물리적으로 구분한다. 형광체층(16)은 플라즈마 방전시 발생된 자외선에 의해 여기·발광되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생한다.
상/하부기판(10,18)과 격벽(15) 사이에 마련된 방전셀들의 방전공간에는 방전을 위한 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
이러한 3전극 교류 면방전형 PDP는 화상의 계조(Gray Level)를 구현하기 위하여 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 도 2와 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 각 서브필드(SF1 내지 SF8)는 방전셀들을 초기화하기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다. 각 서브필드(SF1 내지 SF8)의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에, 서스테인 기간 및 그 방전횟수는 각 서브필드에서 2n(단, n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
한편, PAL(Phase Alternation by Line) 텔레비젼 방식과 같이 영상신호의 주파수가 50Hz일 때 20ms의 한 프레임기간은 각각 다수의 서브필드를 포함하며 발광 중심이 존재하는 두 개의 서브필드군으로 시분할된다. 이러한 서브필드패턴은 도 3과 같다. 도 3에 있어서 'Vsync'는 수직 동기신호이며, 'SFP'는 다수의 서브필드를 포함하는 서브필드패턴이다. 이러한 도 3의 서브필드패턴은 각각 발광중심이 존재하는 두 개의 서브필드그룹들(SFG1, SFG2)이 중복 배치되어 플리커를 줄일 수 있다.
도 4는 디지털 비디오 데이터를 처리하기 위한 PDP의 구동장치를 개략적으로 나타낸 블록도이다.
도 4를 참조하면, PDP의 구동장치는 역감마 보정부(41), 하프톤 처리부(42) 및 서브필드 맵핑부(43)를 구비한다.
역감마 보정부(41)는 디지털 비디오 데이터(RGB)를 역감마보정하여 영상신호의 계조값에 대한 휘도변화를 선형화한다.
하프톤 처리부(42)는 역감마 보정된 디지털 비디오 데이터(RGB)의 양자화 오차를 인접한 셀들로 확산시킴으로써 휘도값을 미세하게 조정하게 된다. 이를 위하여, 하프톤 처리부(42)는 데이터를 정수부와 소수부로 분리하고 소수부에 미리 설정된 오차확산계수 예를 들면, 플로이드-스타인버그(Floid-Steinberg) 계수를 곱한다.
서브필드 맵핑부(43)는 하프톤 처리부(42)로부터 입력된 디지털 비디오 데이터를 각 비트별로미리 설정된 서브필드 패턴에 맵핑하고 그 맵핑 데이터를 도시하지 않은 데이터 정렬부를 통해 PDP의 데이터 구동 집적회로에 공급한다.
도 3과 같은 50Hz 기반의 서브필드패턴으로 디지털 비디오 데이터를 맵핑하는 경우에 두 개의 서브필드그룹(SFG1, SFG2)에 한 프레임 영상의 디지털 비디오 데이터가 맵핑된다. 즉, 두 개의 서브필드그룹들(SFG1, SFG2)에 맵핑된 데이터하는 한 프레임기간(50ms) 동안 한 개의 영상이 PDP 상에 표시된다.
그런데 도 3과 같은 50Hz 기반의 서브필드패턴으로 맵핑된 데이터가 한 프레임기간 동안 PDP에 표시되면 한 프레임기간 내에서 윤곽 노이즈가 두 차례 나타날 수 있고 서브필드 수를 늘리지 않는한 계조 표현 능력이 낮은 문제점이 있다.
따라서, 본 발명의 목적은 플리커와 윤곽 노이즈를 최소화하고 계조 표현력을 향상시키도록 한 플라즈마 디스플레이 패널의 구동방법 및 장치를 제공함에 있다.
상기 목적들을 달성하기 위하여, 본 발명에 따른 PDP의 구동방법은 입력 영상의 데이터를 제1 서브필드군에 맵핑하는 단계와; 상기 입력 영상과 동일한 영상의 데이터를 제2 서브필드군에 맵핑하는 단계와; 상기 제1 서브필드군에 맵핑된 데이터를 플라즈마 디스플레이 패널 상에 표시한 후에 상기 제2 서브필드군에 맵핑된 데이터를 상기 플라즈마 디스플레이 패널 상에 표시하는 단계를 포함한다.
상기 제1 서브필드군과 상기 제2 서브필드군은 한 프레임기간 내에 분산 배치된다.
상기 한 프레임기간은 대략 16ms 내지 20ms 사이이다.
상기 PDP의 구동방법은 상기 제1 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리와 상기 제2 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리를 다르게 한다.
본 발명에 따른 PDP의 구동장치는 제1 서브필드군에 입력 영상의 데이터를 맵핑하기 위한 제1 서브필드 맵핑부와; 제2 서브필드군에 상기 입력 영상과 동일한 영상의 데이터를 맵핑하기 위한 제2 서브필드 맵핑부와; 상기 제1 서브필드군에 맵핑된 데이터와 상기 제2 서브필드군에 맵핑된 데이터가 한 프레임기간 내에 연속으로 표시되는 플라즈마 디스플레이 패널을 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 3, 도 5 내지 도 11을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3 및 도 5를 참조하면, 본 발명의 실시예에 따른 PDP의 구동방법은 PAL 텔레비젼 방식과 같이 영상신호의 주파수가 50Hz일 때 가중치가 점진적으로 낮아지는 순으로 서브필드들이 배치되거나 그 역순으로 배치된 두 개의 서브필드그룹들(SFG1, SFG2, ISFG1, ISFG2)을 포함한 서브필드패턴을 선택한다.
표 1과 도 6은 도 3과 같은 서브필드패턴의 일예를 나타낸다.
서브필드 SF1 SF2 SF3 SF4 SF5 SF6 SF7 SF8 SF9 SF10 SF11 SF12 SF13
가중치 1 2 5 10 21 33 46 3 7 15 25 37 50
표 2와 도 7은 도 5와 같은 서브필드패턴의 일예를 나타낸다.
서브필드 SF1 SF2 SF3 SF4 SF5 SF6 SF7 SF8 SF9 SF10 SF11 SF12 SF13
가중치 47 37 22 10 7 4 2 1 45 33 21 15 11
그리고 본 발명의 실시예에 따른 PDP의 구동방법은 도 8과 같이 한 프레임기간(20ms) 동안 동일한 영상의 비디오 데이터들을 제1 서브필드그룹(SFG1, ISFG)과 제2 서브필드그룹(SFG2, ISFG2) 각각에 맵핑되고 서로 다른 서브필드그룹에 맵핑된 동일 영상의 비디오 데이터들을 PDP 상에 연속으로 표시한다.
결과적으로, 본 발명에 따른 PDP의 구동방법은 한 프레임기간(20ms) 동안 서로 다른 서브필드 그룹에 맵핑된 동일한 영상을 2차례 PDP 상에 표시하여 의사 100Hz로 PDP를 구동하여 윤곽노이즈를 줄이고 계조표현력을 높인다.
도 9는 본 발명의 제1 실시예에 따른 PDP의 구동장치를 나타낸다.
도 9를 참조하면, 본 발명에 따른 PDP의 구동장치는 역감마 보정부(101), 하프톤 처리부(102), 제1 서브필드 맵핑부(104), 제2 서브필드 맵핑부(105) 및 데이터 정렬부(106)를 구비한다.
역감마 보정부(101)는 10 비트의 디지털 비디오 데이터(RGB)에 대하여 2.2 역감마보정을 실시하고 역감마 보정된 디지털 비디오 데이터를 정수부 10 비트와 소수부 6 비트로 하프톤 처리부(102)에 공급한다.
하프톤 처리부(102)는 역감마 보정된 디지털 비디오 데이터(RGB)에서 소수부의 양자화 오차를 인접한 셀들로 확산시킴으로써 휘도값을 미세하게 조정하게 된다. 이를 위하여, 하프톤 처리부(102)는 소수부에 미리 설정된 오차확산계수 예를 들면, 플로이드-스타인버그(Floid-Steinberg) 계수를 곱한다. 하프톤 처리부(102)에 의해 오차확산된 디지털 비디오 데이터는 9 비트로 제1 서브필드 맵핑부(104)와 제2 서브필드 맵핑부(105)에 공급된다.
제1 서브필드 맵핑부(104)는 하프톤 처리부(102)로부터 입력된 디지털 비디오 데이터를 각 비트별로 제1 서브필드그룹(SFG1, ISFG1)의 서브필드들에 맵핑하고 그 맵핑 데이터를 데이터 병합부(106)에 공급한다.
제2 서브필드 맵핑부(105)는 하프톤 처리부(102)로부터 입력된 디지털 비디오 데이터를 각 비트별로 제2 서브필드그룹(SFG2, ISFG2)의 서브필드들에 에 맵핑하고 그 맵핑 데이터를 데이터 병합부(106)에 공급한다.
데이터 병합부(106)는 제1 서브필드그룹(SFG1, ISFG1)에 맵핑된 디지털 비디오 데이터와 제2 서브필드그룹(SFG2, ISFG2)에 맵핑된 디지털 비디오 데이터를 병합하고, 한 프레임기간 내에서 제1 서브필드그룹(SFG1, ISFG1)에 맵핑된 디지털 비디오 데이터를 도시하지 않은 PDP의 데이터 집적회로들에 공급한 후에 제2 서브필드그룹(SFG2, ISFG2)에 맵핑된 디지털 비디오 데이터를 데이터 집적회로들에 공급한다.
도 10은 본 발명의 제2 실시예에 따른 PDP의 구동장치를 나타낸다.
도 10을 참조하면, 본 발명에 따른 PDP의 구동장치는 2.2 역감마 보정부(111), 프리 하프톤 처리부(112), 제1 및 제2 1:1 데이터 변조부(114a, 114b), 제1 및 제2 포스트 하프톤 처리부(115a, 115b), 제1 및 제2 서브필드 맵핑부(116a, 116b), 데이터 병합부(113)를 구비한다.
2.2 역감마 보정부(111)는 10 비트의 디지털 비디오 데이터(RGB)에 대하여 2.2 역감마보정을 실시하고 역감마 보정된 디지털 비디오 데이터를 정수부 10 비트와 소수부 6 비트로 프리 하프톤 처리부(112)에 공급한다.
프리 하프톤 처리부(112)는 역감마 보정된 디지털 비디오 데이터(RGB)에서 소수부의 양자화 오차를 인접한 셀들로 확산시킴으로써 휘도값을 미세하게 조정하게 된다. 이를 위하여, 프리 하프톤 처리부(112)는 소수부에 미리 설정된 오차확산계수 예를 들면, 플로이드-스타인버그(Floid-Steinberg) 계수를 곱한다. 프리 하프톤 처리부(112)에 의해 오차확산된 디지털 비디오 데이터는 9 비트로 제1 및 제2 1:1 데이터 변조부(114a, 114b)에 공급된다.
제1 1:1 데이터 변조부(114a)에는 제1 서브필드그룹(SFG1, ISFG1)과 제2 서브필드구룹(SFG2, ISFG2) 사이에 휘도차가 나는 경우에 그 휘도차를 보정하도록 제1 서브필드그룹(SFG1, ISFG1)에 기반하여 설정된 휘도보정 데이터나 제1 서브필드그룹(SFG1, ISFG1)에 맵핑된 데이터의 색온도를 보정하기 위한 색온도 보정 데이터가 저장되어 있다. 이 제1 1:1 데이터 변조부(114a)는 프리 하프톤 처리부(112)로부터 입력되는 디지털 비디오 데이터를 미리 설정된 휘도보정 데이터나 색온도 보정 데이터로 1:1 변조한 후에 그 변조 데이터를 제1 서브필드 맵핑부(116a)에 공급한다.
제2 1:1 데이터 변조부(114a)에는 제1 서브필드그룹(SFG1, ISFG1)과 제2 서브필드구룹(SFG2, ISFG2) 사이에 휘도차가 나는 경우에 그 휘도차를 보정하도록 제2 서브필드그룹(SFG2, ISFG2)에 기반하여 설정된 휘도보정 데이터나 제2 서브필드그룹(SFG2, ISFG2)에 맵핑된 데이터의 색온도를 보정하기 위한 색온도 보정 데이터가 저장되어 있다. 이 제2 1:1 데이터 변조부(114b)는 프리 하프톤 처리부(112)로부터 입력되는 디지털 비디오 데이터를 미리 설정된 휘도보정 데이터나 색온도 보정 데이터로 1:1 변조한 후에 그 변조 데이터를 제2 서브필드 맵핑부(116b)에 공급한다.
제1 및 제2 1:1 데이터 변조부는 휘도보정 데이터나 색온도 보정 데이터가 저장된 ROM과 그 ROM의 어드레스를 지정하기 위한 메모리 제어회로를 포함한 룩업테이블(Look-up Table)로 구현될 수 있다.
제1 포스트 하프톤 처리부(115a)는 제1 서브필드그룹(SFG1, ISFG1)에 기반하여 최적으로 설계된 디더 마스크를 이용하여 제1 1:1 감마 보정부(114a)로부터의 데이터에 대하여 디더 처리를 실시하여 소수부의 양자화 오차를 임계화한 후에 9 비트의 디지털 비디오 데이터를 제1 서브필드 맵핑부(116a)에 공급한다.
제2 포스트 하프톤 처리부(115b)는 제2 서브필드그룹(SFG2, ISFG2)에 기반하여 최적으로 설계된 디더 마스크를 이용하여 제1 1:1 감마 보정부(114a)로부터의 데이터에 대하여 디더 처리를 실시하여 소수부의 양자화 오차를 임계화한 후에 9 비트의 디지털 비디오 데이터를 제2 서브필드 맵핑부(116b)에 공급한다.
제1 서브필드 맵핑부(116a)는 제1 포스트 하프톤 처리부(115a)로부터 입력된 디지털 비디오 데이터를 각 비트별로 미리 설정된 제1 서브필드그룹(SFG1, ISFG1)에 맵핑하고 그 맵핑 데이터를 데이터 병합부(113)에 공급한다.
제2 서브필드 맵핑부(105)는 제1 포스트 하프톤 처리부(115a)로부터 입력된 디지털 비디오 데이터를 각 비트별로미리 설정된 제2 서브필드그룹(SFG2, ISFG2)에 맵핑하고 그 맵핑 데이터를 데이터 병합부(113)에 공급한다.
데이터 병합부(106)는 제1 서브필드그룹(SFG1, ISFG1)에 맵핑된 디지털 비디오 데이터와 제2 서브필드그룹(SFG2, ISFG2)에 맵핑된 디지털 비디오 데이터를 병합하고, 한 프레임기간 내에서 제1 서브필드그룹(SFG1, ISFG1)에 맵핑된 디지털 비디오 데이터를 도시하지 않은 PDP의 데이터 집적회로들에 공급한 후에 제2 서브필드그룹(SFG2, ISFG2)에 맵핑된 디지털 비디오 데이터를 데이터 집적회로들에 공급한다.
한편, 제1 1:1 데이터 변조부(114a)는 제1 서브필드그룹(SFG1, ISFG1)에 맵핑될 디지털 비디오 데이터에 대하여 역감마 보정을 실시할 수 있고, 제2 1:1 데이터 변조부(114b)는 제2 서브필드그룹(SFG2, ISFG2)에 맵핑될 디지털 비디오 데이터에 대하여 역감마 보정을 실시할 수 있다. 이 경우, 역감마 보정부(111)는 제거될 수 있다.
본 발명에 따른 따른 PDP의 구동방법 및 장치는 영상신호의 주파수가 50Hz인 경우에 국한되는 것이 아니라, NTSC 텔레비젼 방식과 같이 영상신호의 주파수가 60Hz인 경우에도 적용될 수 있다.
상술한 바와 같이, 본 발명에 따른 PDP의 구동방법 및 장치는 50Hz의 입력 영상에 대하여 한 프레임의 영상을 각각 발광중심이 존재하는 두 개의 서브필드그룹들 각각에 맵핑하고, 한 프레임기간(20ms) 내에 서로 다른 서브필드그룹에 맵핑된 데이터를 PDP 상에 연속으로 표시한다. 따라서, 본 발명에 따른 PDP의 구동방법 및 장치는 동일한 영상이 맵핑되는 서로 다른 서브필드그룹 각각에 맵핑될 데이터에 대하여 서브필드그룹에 따라 최적화된 화질처리를 가능하게 함으로써 표시영상의 플리커와 윤곽노이즈를 줄이고 계조 표현력을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀을 나타내는 사시도이다.
도 2는 한 프레임기간에서 시분할된 8 개의 서브필드들을 포함하는 서브필드패턴을 나타내는 도면이다.
도 3은 50Hz 구동방법을 설명하기 위한 서브필드패턴을 나타내는 도면이다.
도 4는 종래의 플라즈마 디스플레이 패널의 구동장치를 나타내는 블록도이다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에서 이용되는 서브필드패턴의 일예를 나타내는 도면이다.
도 6은 도 3의 서브필드패턴의 가중치를 나타내는 도면이다.
도 7은 도 5의 서브필드패턴의 가중치를 나타내는 도면이다.
도 8은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법 및 장치에 의해 서로 다른 서브필드그룹에 각각 매핑된 동일한 영상의 데이터가 한 프레임 기간 내에 연속으로 표시되는 예를 개략적으로 나타내는 도면이다.
도 9는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타내는 블록도이다.
도 10은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타내는 블록도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 11 : 금속버스전극
12 : 투명전극 13, 17 : 유전체층
14 : 보호막 15 : 격벽
16 : 형광체 18 : 하부기판
41, 101, 111 : 역감마 보정부
42, 102, 112, 115a, 115b : 하프톤 처리부
43, 104, 105, 115a, 115b, 116a, 116b : 서브필드 맵핑부
106, 113 : 데이터 병합부
114a, 114b : 1:1 데이터 변조부

Claims (13)

  1. 입력 영상의 데이터를 제1 서브필드군에 맵핑하는 단계와;
    상기 입력 영상과 동일한 영상의 데이터를 제2 서브필드군에 맵핑하는 단계와;
    상기 제1 서브필드군에 맵핑된 데이터를 플라즈마 디스플레이 패널 상에 표시한 후에 상기 제2 서브필드군에 맵핑된 데이터를 상기 플라즈마 디스플레이 패널 상에 표시하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1 항에 있어서,
    상기 제1 서브필드군과 상기 제2 서브필드군은 한 프레임기간 내에 분산 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2 항에 있어서,
    상기 한 프레임기간은 대략 16ms 내지 20ms 사이인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1 항에 있어서,
    상기 제1 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리와 상기 제2 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리를 다르게 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제1 서브필드군에 입력 영상의 데이터를 맵핑하기 위한 제1 서브필드 맵핑부와;
    제2 서브필드군에 상기 입력 영상과 동일한 영상의 데이터를 맵핑하기 위한 제2 서브필드 맵핑부와;
    상기 제1 서브필드군에 맵핑된 데이터와 상기 제2 서브필드군에 맵핑된 데이터가 한 프레임기간 내에 연속으로 표시되는 플라즈마 디스플레이 패널을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 5 항에 있어서,
    상기 제1 서브필드군과 상기 제2 서브필드군은 한 프레임기간 내에 분산 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 제 6 항에 있어서,
    상기 한 프레임기간은 대략 16ms 내지 20ms 사이인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 5 항에 있어서,
    상기 제1 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리와 상기 제2 서브필드군에 맵핑될 상기 입력 영상의 데이터의 화질처리를 다르게 하는 화질 처리부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 제 5 항에 있어서,
    상기 입력 영상의 데이터에 대하여 2.2 역감마 보정을 실시하는 역감마 보정부와;
    상기 2.2 역감마 보정된 데이터에 대하여 오차확산을 실시하는 프리 하프톤 처리부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  10. 제 8 항에 있어서,
    상기 화질 처리부는,
    상기 제1 서브필드군에 기반하여 상기 입력 영상의 데이터를 변조하기 위한 제1 데이터 변조부와;
    상기 제2 서브필드군에 기반하여 상기 입력 영상의 데이터를 변조하기 위한 제2 데이터 변조부와;
    상기 제1 데이터 변조부로부터의 데이터에 대하여 디더링을 실시한 후 디더링 처리된 데이터를 상기 제1 서브필드 맵핑부에 공급하는 제1 포스트 하프톤 처리부와;
    상기 제2 데이터 변조부로부터의 데이터에 대하여 디더링을 실시한 후 디더링 처리된 데이터를 상기 제2 서브필드 맵핑부에 공급하는 제2 포스트 하프톤 처리부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  11. 제 10 항에 있어서,
    상기 제1 및 제2 데이터 변조부 각각은 상기 입력 영상의 데이터에 대하여 휘도 보정, 색온도 보정 및 감마 보정 중 적어도 어느 하나의 보정을 실시하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  12. 제 5 항에 있어서,
    상기 입력 영상의 데이터에 대하여 오차확산을 실시하는 프리 하프톤 처리부와;
    상기 제1 서브필드군에 기반하여 상기 입력 영상의 데이터를 변조하기 위한 제1 데이터 변조부와;
    상기 제2 서브필드군에 기반하여 상기 입력 영상의 데이터를 변조하기 위한 제2 데이터 변조부와;
    상기 제1 데이터 변조부로부터의 데이터에 대하여 디더링을 실시한 후 디더링 처리된 데이터를 상기 제1 서브필드 맵핑부에 공급하는 제1 포스트 하프톤 처리부와;
    상기 제2 데이터 변조부로부터의 데이터에 대하여 디더링을 실시한 후 디더링 처리된 데이터를 상기 제2 서브필드 맵핑부에 공급하는 제2 포스트 하프톤 처리부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  13. 제 12 항에 있어서,
    상기 제1 및 제2 데이터 변조부 각각은 상기 입력 영상의 데이터에 대하여 휘도 보정, 색온도 보정 및 감마 보정 중 적어도 어느 하나의 보정을 실시하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1020040024456A 2004-04-09 2004-04-09 플라즈마 디스플레이 패널의 구동방법 및 장치 KR100516941B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040024456A KR100516941B1 (ko) 2004-04-09 2004-04-09 플라즈마 디스플레이 패널의 구동방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040024456A KR100516941B1 (ko) 2004-04-09 2004-04-09 플라즈마 디스플레이 패널의 구동방법 및 장치

Publications (1)

Publication Number Publication Date
KR100516941B1 true KR100516941B1 (ko) 2005-09-26

Family

ID=37304991

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040024456A KR100516941B1 (ko) 2004-04-09 2004-04-09 플라즈마 디스플레이 패널의 구동방법 및 장치

Country Status (1)

Country Link
KR (1) KR100516941B1 (ko)

Similar Documents

Publication Publication Date Title
KR100533727B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100512104B1 (ko) 표시 장치의 계조 처리 방법 및 장치
JP4160575B2 (ja) プラズマディスプレイ装置及びその駆動方法
KR20020061500A (ko) 플라즈마 디스플레이 패널의 소수값 계조 표현방법 및 장치
KR100404842B1 (ko) 플라즈마 디스플레이 패널의 플리커 제거방법 및 장치
KR100710283B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
WO2010047091A1 (ja) 画像表示装置、色信号補正装置及び色信号補正方法
KR100516941B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2005128544A (ja) プラズマディスプレイパネルの残像減少方法および装置
KR100509765B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100733881B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100646186B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100547980B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100482345B1 (ko) 액정을 이용한 플라즈마 디스플레이 패널의 구동방법
KR20050060228A (ko) 플라즈마 디스플레이 패널의 비디오 데이터 처리 방법 및장치
KR100486910B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100488150B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20050106697A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
EP1918902A1 (en) Plasma display apparatus
JP2005128550A (ja) プラズマディスプレイパネル及びその駆動装置とその駆動方法
KR20040038312A (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR20070110754A (ko) 플라즈마 디스플레이 장치
KR20070095710A (ko) 플라즈마 디스플레이 장치
KR20090024510A (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
KR20060083046A (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120827

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130823

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee