KR100491406B1 - 무선 데이터 통신 장치 - Google Patents

무선 데이터 통신 장치 Download PDF

Info

Publication number
KR100491406B1
KR100491406B1 KR10-2002-0029458A KR20020029458A KR100491406B1 KR 100491406 B1 KR100491406 B1 KR 100491406B1 KR 20020029458 A KR20020029458 A KR 20020029458A KR 100491406 B1 KR100491406 B1 KR 100491406B1
Authority
KR
South Korea
Prior art keywords
data
wireless
transmission
ethernet
register
Prior art date
Application number
KR10-2002-0029458A
Other languages
English (en)
Other versions
KR20030091425A (ko
Inventor
홍순진
Original Assignee
(주)제이엠피시스템
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)제이엠피시스템 filed Critical (주)제이엠피시스템
Priority to KR10-2002-0029458A priority Critical patent/KR100491406B1/ko
Publication of KR20030091425A publication Critical patent/KR20030091425A/ko
Application granted granted Critical
Publication of KR100491406B1 publication Critical patent/KR100491406B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices

Abstract

본 발명은 2개 이상의 이더넷 망을 이어주도록 브리지 역할을 하는 무선 데이터 통신 장치에 있어서, 그 구조를 단순화하여 생산성향상 및 비용을 절감시키고, 데이터 통신 속도를 향상시키며, 도청을 방지한 무선 데이터 통신 장치에 관한 것이다. 본 발명은 이더넷과 무선으로 송수신될 데이터를 보관하는 메모리(10)와, 이더넷과 무선으로 들어오는 데이터를 브리징하며, 무선프로토콜을 담당하는 호스트 CPU(11)와, 이더넷 프로토콜을 담당하는 이더넷 MAC(12)와, 이더넷과 물리적으로 연결되는 이더넷 접속부(13)와, 물리적으로 무선 연결되는 무선신호 처리부(16)로 구성된 통신장치에 있어서, 상기 호스트 CPU(11)와 무선신호 처리부(16) 사이에 데이터 포맷을 변환해 주며, 상기 무선신호 처리부(16)에서 필요한 실시간 처리를 하는 무선I/F(interface)부(200); 상기 호스트 CPU(11)와 무선I/F부(200) 사이에 데이터를 암호화하는 암호화블록(300); 상기 무선I/F부(200)의 단말에 다른 이더넷망과 물리적으로 무선 연결되는 별도의 무선신호 처리부(400)를 더 구비한다.

Description

무선 데이터 통신 장치{APPARATUS OF WIRELESS DATA COMMUNICATION}
본 발명은 무선 데이터 통신 장치에 관한 것으로서, 보다 상세하게는 2 개 이상의 이더넷망을 이어주도록 브리지 역할을 하는 무선 데이터 통신 장치에 관한 것이다.
도 1은 일반적인 이더넷망을 연결해주는 무선 데이터 통신 장치를 나타낸 블록도이고, 도 2는 종래기술의 무선 데이터 통신 장치를 나타낸 상세 블록도이다.
도시된 바와 같이, 종래기술에 의한 무선 데이터 통신 장치는 2개 이상의 이더넷망을 이어주는 브리지 역할을 하는 것으로, 메모리(10)(14)와, 호스트 CPU(11)와, 이더넷 MAC(12)와, 이더넷 접속부(13)와, 무선랜 MAC(15)와, 무선신호처리부(16)로 구성된다.
메모리(10)는 이더넷과 무선으로 송수신(TX/RX)될 데이터를 보관한다. 호스트 CPU(11)는 이더넷과 무선으로 들어오는 데이터를 브리징하며, 무선프로토콜을 담당한다. 이더넷 MAC(12)는 이더넷 프로토콜을 담당한다. 이더넷 접속부(13)는 이더넷과 물리적으로 연결되는 부분이다. 무선랜 MAC(15)와 무선신호처리부(16)는 물리적으로 무선 연결되는 부분이다.
그러나, 이와 같이 구성된 종래의 통신장치는 특히, 무선랜 MAC 등의 구조가 복잡하여 생산성이 떨어지며 비용이 증가되고, 데이터 통신 속도가 저하되며, 도청이 가능하여 보안상의 문제점 등이 있었다.
따라서, 본 발명은 상기한 종래의 제반 문제점을 해결하기 위한 것으로, 2개 이상의 이더넷망을 이어주도록 브리지 역할을 하는 무선 데이터 통신 장치에 있어서, 그 구조를 단순화하여 생산성향상 및 비용을 절감시키고, 데이터 통신 속도를 향상시키며, 도청을 방지한 무선 데이터 통신 장치를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 무선 데이터 통신 장치는, 이더넷과 무선으로 송수신될 데이터를 보관하는 메모리와, 이더넷과 무선으로 들어오는 데이터를 브리징하며, 무선프로토콜을 담당하는 호스트 CPU와, 이더넷 프로토콜을 담당하는 이더넷 MAC와, 이더넷과 물리적으로 연결되는 이더넷 접속부와, 물리적으로 무선 연결되는 무선신호처리부로 구성된 통신장치에 있어서, 상기 호스트 CPU와 무선신호 처리부 사이에 데이터 포맷을 변환해 주며, 상기 무선신호 처리부에서 필요한 실시간 처리를 하는 무선I/F(interface)부를 더 구비하는 것을 특징으로 한다.
상기 무선I/F부는, 상기 호스트 CPU에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 송신하는 송신 길이 레지스터; 상기 호스트 CPU에 연결되며 송신할 데이터를 보관하는 송신 버퍼 레지스터; 병렬 데이터인 상기 송신 버퍼 레지스터 안의 데이터를 무선으로 송신하기 위해서 직렬 데이터로 변환하는 송신 쉬프트 레지스터; 상기 송신 쉬프트 레지스터에 연결되며 송신한 데이터를 카운트 업하는 송신 카운터; 송신할 때 상기 송신 길이 레지스터에 저장된 데이터 길이와 상기 송신 카운터를 비교하여 같아지면 출력신호를 내보내 송신이 끝났음을 알리는 콤퍼레이터; 상기 콤퍼레이터로부터 송신이 끝났음을 알리는 신호를 받아서 상기 호스트 CPU에게 알리는 송신 인터럽트 제너레이터; 상기 송신 쉬프트 레지스터의 출력데이터를 피드백하며, 송신할 때 데이터의 흠결(integrity)을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가하는 CRC32 쉬프트 레지스터로 구성된 송신수단과, 상기 호스트 CPU에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 수신하며, 무선 데이터의 헤더에 저장된 길이 필드가 복사되는 수신 길이 레지스터; 무선으로 수신된 직렬 데이터를 병렬 데이터로 변환하는 수신 쉬프트 레지스터; 상기 수신 쉬프트 레지스터로 수신된 데이터를 보관하며 상기 호스트 CPU에 연결되는 수신 버퍼 레지스터; 상기 수신 버퍼 레지스터에 연결되며 수신할 때 데이터의 헤더를 분석하여 자신에게 온 데이터일 때 상기 호스트 CPU에게 알리고, 헤더에서 길이 필드를 상기 수신 길이 레지스터에 복사하는 무선 헤더 디코더; 상기 수신 쉬프트 레지스터로 수신한 데이터를 카운트 업하는 수신 카운터; 수신할 때 상기 수신 길이 레지스터에 저장된 데이터 길이와 상기 수신 카운터를 비교하여 같아지면 출력 신호를 내보내 수신이 끝났음을 알리는 콤퍼레이터; 상기 수신 쉬프트 레지스터로 수신한 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가하는 CRC32 쉬프트 레지스터로 구성된 수신수단, 및 송신할 때는 송신수단를 수신할 때는 수신수단을 각각 동작시키는 송신/수신 파워 인에이블 콘트롤러로 구성되는 것을 특징으로 한다.
또한, 상기 호스트 CPU와 무선I/F부 사이에 데이터를 암호화하는 암호화블록을 더 구비하여서, 상기 호스트 CPU에서 상기 무선I/F부로 데이터가 넘어갈 때 데이터를 암호화시켜 장치 외부에서는 정상적인 키(KEY)교환 없이는 데이터를 해독할 수 없게 한다.
또한, 다른 이더넷망과 물리적으로 무선 연결되는 무선신호 처리부와, 상기 호스트 CPU와 무선신호 처리부 사이에 데이터 포맷을 변환해 주며, 상기 무선신호 처리부에서 필요한 실시간 처리를 하는 다른 무선I/F부을 더 구비하여, 이더넷망간의 거리가 너무 먼 경우 중간에서 리피터 구조로 동작하도록 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명한다.
도 3은 본 발명에 따른 무선 데이터 통신 장치를 나타낸 블록도이다.
도시된 바와 같이, 본 발명은 메모리(10)와, 호스트 CPU(11)와, 이더넷 MAC(12)와, 이더넷 접속부(13)와, 무선신호 처리부(16)로 구성된 종래의 통신 장치에 있어서, 상기 호스트 CPU(11)와 무선신호 처리부(16) 사이에 무선I/F부(200)를 더 구비한다. 상기 무선I/F부(200)는 호스트 CPU(11)와 무선신호처리부(16) 사이의 데이터 포맷을 변환해 주며, 무선신호 처리부(16)에서 필요한 실시간 처리를 한다.
도 4는 도 3의 무선I/F부를 나타낸 상세 블록도로서, 도시된 바와 같이 송신수단으로는 송신 길이 레지스터(201), 송신 버퍼 레지스터(203), 송신 쉬프트 레지스터(205), 송신 카운터(207), 콤퍼레이터(209), 송신 인터럽트 제너레이터(211), CRC32 쉬프트 레지스터(210)가 구비되고, 수신수단으로는 수신 길이 레지스터(202), 수신 쉬프트 레지스터(206), 수신 버퍼 레지스터(204), 무선 헤더 디코더(212), 수신 카운터(208), 콤퍼레이터(214), CRC32 쉬프트 레지스터(215)가 구비되며, 송신할 때는 송신수단를 수신할 때는 수신수단을 각각 동작시키는 송신/수신 파워 인에이블 콘트롤러(213)가 포함된다.
상기에서 송신 길이 레지스터(201)는 상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 송신하고, 송신 버퍼 레지스터(203)는 상기 호스트 CPU(11)에 연결되며 송신할 데이터를 보관한다.
송신 쉬프트 레지스터(205)는 병렬 데이터인 상기 송신 버퍼 레지스터(203)안의 데이터를 무선으로 송신하기 위해서 직렬 데이터로 변환하고, 송신 카운터(207)는 상기 송신 쉬프트 레지스터(205)에 연결되며 송신한 데이터를 카운트 업한다.
콤퍼레이터(209)는 송신할 때 상기 송신 길이 레지스터(201)에 저장된 데이터 길이와 상기 송신 카운터(207)를 비교하여 같아지면 출력신호를 내보내 송신이 끝났음을 알린다.
송신 인터럽트 제너레이터(211)는 상기 콤퍼레이터(209)로부터 송신이 끝났음을 알리는 신호를 받아서 상기 호스트 CPU(11)에게 알리고, CRC32 쉬프트 레지스터(210)는 상기 송신 쉬프트 레지스터(205)의 출력데이터를 피드백하며, 송신할 때 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가한다.
한편, 상기에서 수신 길이 레지스터(202)는 상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 수신하며, 무선 데이터의 헤더에 저장된 길이 필드가 복사된다.
수신 쉬프트 레지스터(206)는 무선으로 수신된 직렬 데이터를 병렬 데이터로 변환하고, 수신 버퍼 레지스터(204)는 상기 수신 쉬프트 레지스터(206)로 수신된 데이터를 보관하며 상기 호스트 CPU(11)에 연결된다.
무선 헤더 디코더(212)는 상기 수신 버퍼 레지스터(204)에 연결되며 수신할 때 데이터의 헤더를 분석하여 자신에게 온 데이터일 때 상기 호스트 CPU(11)에게 알리고, 헤더에서 길이 필드를 상기 수신 길이 레지스터(202)에 복사한다.
수신 카운터(208)는 상기 수신 쉬프트 레지스터(206)로 수신한 데이터를 카운트 업하고, 콤퍼레이터(214)는 수신할 때 상기 수신 길이 레지스터(202)에 저장된 데이터 길이와 상기 수신 카운터(208)를 비교하여 같아지면 출력 신호를 내보내 수신이 끝났음을 알린다.
CRC32 쉬프트 레지스터(215)는 상기 수신 쉬프트 레지스터(206)로 수신한 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가한다.
또한, 도 5는 본 발명에 따른 암호화기능이 부가된 무선 데이터 통신 장치를 나타낸 블록도이다.
도시된 바와 같이, 본 발명은 메모리(10)와, 호스트 CPU(11)와, 이더넷 MAC(12)와, 이더넷 접속부(13)와, 무선신호 처리부(16)와, 무선I/F부(200)로 구성된 통신장치에 있어서, 상기 호스트 CPU(11)와 무선I/F부(200) 사이에 암호화블록(300)을 더 구비한다. 상기 암호화블록(300)은 호스트 CPU(11)와 무선 I/F부(200) 사이에서 데이터를 암호화한다.
또한, 도 6 및 도 7은 본 발명에 따른 리피터기능이 부가된 무선 데이터 통신 장치를 나타낸 블록도이다.
도시된 바와 같이, 본 발명은 다른 이더넷망과 물리적으로 무선 연결되는 무선신호 처리부(400)와, 상기 호스트 CPU(11)와 무선신호 처리부(400) 사이에 데이터 포맷을 변환해 주며, 상기 무선신호 처리부(400)에서 필요한 실시간 처리를 하는 다른 무선I/F부(500)를 더 구비하여, 이더넷망간의 거리가 너무 먼 경우 중간에서 리피터 구조로 동작하도록 한다.
이와 같이 구성된 본 발명의 작용을 설명하면 다음과 같다.
본 발명의 통신장치는 2개 이상의 이더넷망을 이어주는 브리지 역할을 한다.(여기서 통신장치 A, B는 동일한 구조를 가진다.)
먼저, 이더넷망 A에서 이더넷망 B로 데이터를 전송하면, 통신장치 A의 이더넷 접속부(13)가 받아서 이더넷 MAC(12)에서 데이터를 처리한 뒤 호스트 CPU(11)에게 넘겨준다. 호스트 CPU(11)는 이 데이터를 메모리(10)에 담아두었다가 무선 I/F부(200)를 통해서 무선 신호 처리부(16)로 데이터를 넘겨주면 이를 무선으로 송신하게 된다.
그러면, 통신장치B의 무선 신호 처리부(16)는 이 무선 신호를 수신하여 무선 I/F부(200)로 넘기면 무선 I/F부(200)는 이를 분석하여 호스트 CPU(11)로 넘길지의 여부를 판단한다. 일단 호스트 CPU(11)로 넘겨진 데이터는 메모리(10)에 담아두었다가 이더넷 MAC(12)를 통해 이더넷 접속부(13)로 넘겨주면 이더넷망 B로 데이터가 전달된다. 이때 통신장치 A와 통신장치 B 사이에 데이터 전송은 본 발명의 프로토콜에 의해 이루어진다.
도 4를 참조하여 상기한 무선 I/F부(200)의 작용을 더욱 상세히 살펴보면 먼저, 데이터를 송신할 경우, 상기에서 송신 길이 레지스터(201)는 상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 송신하고, 송신 버퍼 레지스터(203)는 상기 호스트 CPU(11)에 연결되며 송신할 데이터를 보관한다. 송신 쉬프트 레지스터(205)는 병렬 데이터인 상기 송신 버퍼 레지스터(203)안의 데이터를 무선으로 송신하기 위해서 직렬 데이터로 변환하고, 송신 카운터(207)는 상기 송신 쉬프트 레지스터(205)에 연결되며 송신한 데이터를 카운트 업한다. 이후, 콤퍼레이터(209)는 송신할 때 상기 송신 길이 레지스터(201)에 저장된 데이터 길이와 상기 송신 카운터(207)를 비교하여 같아지면 출력신호를 내보내 송신이 끝났음을 알리며, 송신 인터럽트 제너레이터(211)는 상기 콤퍼레이터(209)로부터 송신이 끝났음을 알리는 신호를 받아서 상기 호스트 CPU(11)에게 알리고, CRC32 쉬프트 레지스터(210)는 상기 송신 쉬프트 레지스터(205)의 출력데이터를 피드백하며, 송신할 때 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가한다.
한편, 데이터를 수신할 경우, 수신 길이 레지스터(202)는 상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 수신하며, 무선 데이터의 헤더에 저장된 길이 필드가 복사된다. 수신 쉬프트 레지스터(206)는 무선으로 수신된 직렬 데이터를 병렬 데이터로 변환하고, 수신 버퍼 레지스터(204)는 상기 수신 쉬프트 레지스터(206)로 수신된 데이터를 보관하며 상기 호스트 CPU(11)에 연결된다. 이후, 무선 헤더 디코더(212)는 상기 수신 버퍼 레지스터(204)에 연결되며 수신할 때 데이터의 헤더를 분석하여 자신에게 온 데이터일 때 상기 호스트 CPU(11)에게 알리고, 헤더에서 길이 필드를 상기 수신 길이 레지스터(202)에 복사한다. 수신 카운터(208)는 상기 수신 쉬프트 레지스터(206)로 수신한 데이터를 카운트 업하고, 콤퍼레이터(214)는 수신할 때 상기 수신 길이 레지스터(202)에 저장된 데이터 길이와 상기 수신 카운터(208)를 비교하여 같아지면 출력 신호를 내보내 수신이 끝났음을 알리며, CRC32 쉬프트 레지스터(215)는 상기 수신 쉬프트 레지스터(206)로 수신한 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가한다.
따라서, 본 통신장치를 사용하게 되면 기존의 장치에 비해 같은 주파수에서 같은 변조방법을 사용했을 때 약 80%이상의 전송능력을 더 낼 수 있다. 그 이유는 프로토콜의 간소화로 인한 오버헤드 감소이다.
또한, 도 5에 도시된 바와 같이, 암호화블록(300)이 부가되면 호스트 CPU(11)에서 무선I/F부(200)로 데이터가 넘어갈 때 데이터가 암호화되므로 장치 외부에서는 정상적인 키(KEY)교환 없이는 데이터를 해독할 수 없게 된다. 따라서, 종래의 보안문제를 해결하게 된다.
또한, 도 6 및 도 7에 도시된 바와 같이, 이더넷망간의 거리가 너무 먼 경우 중간에서 리피터 구조로 동작하도록 할 수도 있다.
즉, 도 7에 도시된 바와 같이 무선신호 처리부 A(16)를 통해 무선 데이터를 수신하면 무선 I/F부 A(200)로 무선 데이터를 넘긴다. 무선 I/F부(200)는 이 데이터를 분석하여 호스트 CPU(11)로 넘길지의 여부를 판단한다. 일단 호스트 CPU(11)로 넘겨진 데이터는 휘발성 메모리(10)에 담아둔다. 호스트 CPU(11)는 이 데이터를 분석하여 이더넷으로 데이터를 전달할지 아니면 무선으로 데이터를 전달할지를 판단한다. 이더넷으로 데이터를 전달하려면 이더넷 MAC(12)에 데이터를 넘겨주어 이더넷 접속부(13)를 통해 이더넷으로 데이터를 전송한다. 무선으로 데이터를 전달하려면 무선 I/F부 B(500)로 데이터를 넘겨주어 무선신호 처리부 B(400)를 통해 무선으로 데이터를 전송한다. 한편, 무선신호 처리부 B(400)를 통해 무선 데이터를 수신할 경우는 위의 경우와 반대로 생각하면 된다.
따라서, 도 6에 도시된 바와 같이 이더넷망 A와 이더넷망 C의 거리가 너무 먼 경우 중간에 리피터 구조의 본 통신장치를 이용하면 손쉽게 거리상의 문제를 해결할 수 있음은 물론이고, 이더넷망 B도 이더넷망 A 및 C에 연결 가능하게 된다.
이상에서는 본 발명의 바람직한 실시예에 대하여 도시하고 또한 설명하였으나, 본 발명은 상기한 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 본 발명이 속하는 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능한 것은 물론이고, 그와 같은 변경은 기재된 청구범위 내에 있게 된다.
이상에서 설명한 바와 같이 본 발명에 따른 무선 데이터 통신 장치에 의하면, 2개 이상의 이더넷망을 이어주도록 브리지 역할을 하는 무선 데이터 통신 장치에 있어서, 그 구조를 단순화하여 생산성 향상 및 비용을 절감시키고, 프로토콜의 간소화로 인한 오버헤드 감소로 인하여 데이터 통신 속도를 향상시키며, 호스트 CPU에서 무선I/F부로 데이터가 넘어갈 때 데이터가 암호화되므로 장치 외부에서는 정상적인 키(KEY)교환 없이는 데이터를 해독할 수 없게 되어 도청을 방지하는 다양한 효과가 있다.
도 1은 일반적인 이더넷망을 연결해주는 무선 데이터 통신 장치를 나타낸 블록도.
도 2는 종래기술의 무선 데이터 통신 장치를 나타낸 상세 블록도.
도 3은 본 발명에 따른 무선 데이터 통신 장치를 나타낸 블록도.
도 4는 도 3의 무선I/F(interface) 부를 나타낸 상세 블록도.
도 5는 본 발명에 따른 암호화기능이 부가된 무선 데이터 통신 장치를 나타낸 블록도.
도 6 및 도 7은 본 발명에 따른 리피터 기능이 부가된 무선 데이터 통신 장치를 나타낸 블록도.
<도면의 주요부분에 대한 부호의 설명>
10 : 메모리 11 : 호스트 CPU
12 : 이더넷 MAC 13 : 이더넷 접속부
16, 400 : 무선신호처리부 200, 500 : 무선I/F부
201 : 송신 길이 레지스터 202 : 수신 길이 레지스터
203 : 송신 버퍼 레지스터 204 : 수신 버퍼 레지스터
205 : 송신 쉬프트 레지스터 206 : 수신 쉬프트 레지스터
207 : 송신 카운터 208 : 수신 카운터
209, 214 : 콤퍼레이터 210, 215 : CRC32 쉬프트 레지스터
211 : 송신 인터럽트 제너레이터 212 : 무선 헤더 디코더
213 : 송신/수신 파워 인에이블 콘트롤러 300 : 암호화블록

Claims (4)

  1. 삭제
  2. 이더넷과 무선으로 송수신될 데이터를 보관하는 메모리(10)와, 이더넷과 무선으로 들어오는 데이터를 브리징하며, 무선프로토콜을 담당하는 호스트 CPU(11)와, 이더넷 프로토콜을 담당하는 이더넷 MAC(12)과, 이더넷과 물리적으로 연결되는 이더넷 접속부(13)와, 물리적으로 무선 연결되는 무선신호처리부(16)와, 상기 호스트 CPU(11)와 무선신호 처리부(16) 사이의 데이터 포맷을 변환해 주며 무선신호 처리부(16)에서 필요한 실시간 처리를 하는 무선I/F부(200)를 포함하는 무선 데이터 통신 장치에 있어서:
    상기 무선I/F부(200)는,
    상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 송신하는 송신 길이 레지스터(201);
    상기 호스트 CPU(11)에 연결되며 송신할 데이터를 보관하는 송신 버퍼 레지스터(203);
    병렬 데이터인 상기 송신 버퍼 레지스터(203)안의 데이터를 무선으로 송신하기 위해서 직렬 데이터로 변환하는 송신 쉬프트 레지스터(205);
    상기 송신 쉬프트 레지스터(205)에 연결되며 송신한 데이터를 카운트 업하는 송신 카운터(207);
    송신할 때 상기 송신 길이 레지스터(201)에 저장된 데이터 길이와 상기 송신 카운터(207)를 비교하여 같아지면 출력신호를 내보내 송신이 끝났음을 알리는 콤퍼레이터(209);
    상기 콤퍼레이터(209)로부터 송신이 끝났음을 알리는 신호를 받아서 상기 호스트 CPU(11)에게 알리는 송신 인터럽트 제너레이터(211);
    상기 송신 쉬프트 레지스터(205)의 출력데이터를 피드백하며, 송신할 때 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가하는 CRC32 쉬프트 레지스터(210)로 구성된 송신수단;
    상기 호스트 CPU(11)에 연결되며 이 레지스터에 저장된 값만큼 무선 데이터를 수신하며, 무선 데이터의 헤더에 저장된 길이 필드가 복사되는 수신 길이 레지스터(202);
    무선으로 수신된 직렬 데이터를 병렬 데이터로 변환하는 수신 쉬프트 레지스터(206);
    상기 수신 쉬프트 레지스터(206)로 수신된 데이터를 보관하며 상기 호스트 CPU(11)에 연결되는 수신 버퍼 레지스터(204);
    상기 수신 버퍼 레지스터(204)에 연결되며 수신할 때 데이터의 헤더를 분석하여 자신에게 온 데이터일 때 상기 호스트 CPU(11)에게 알리고, 헤더에서 길이 필드를 상기 수신 길이 레지스터(202)에 복사하는 무선 헤더 디코더(212);
    상기 수신 쉬프트 레지스터(206)로 수신한 데이터를 카운트 업하는 수신 카운터(208);
    수신할 때 상기 수신 길이 레지스터(202)에 저장된 데이터 길이와 상기 수신 카운터(208)를 비교하여 같아지면 출력 신호를 내보내 수신이 끝났음을 알리는 콤퍼레이터(214);
    상기 수신 쉬프트 레지스터(206)로 수신한 데이터의 흠결을 보기 위해서 CRC32를 계산하여 데이터의 CRC32 필드에 추가하는 CRC32 쉬프트 레지스터(215)로 구성된 수신수단; 및
    송신할 때는 송신수단를 수신할 때는 수신수단을 각각 동작시키는 송신/수신 파워 인에이블 콘트롤러(213)로 구성되는 것을 특징으로 하는 무선 데이터 통신 장치.
  3. 삭제
  4. 삭제
KR10-2002-0029458A 2002-05-28 2002-05-28 무선 데이터 통신 장치 KR100491406B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0029458A KR100491406B1 (ko) 2002-05-28 2002-05-28 무선 데이터 통신 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0029458A KR100491406B1 (ko) 2002-05-28 2002-05-28 무선 데이터 통신 장치

Publications (2)

Publication Number Publication Date
KR20030091425A KR20030091425A (ko) 2003-12-03
KR100491406B1 true KR100491406B1 (ko) 2005-05-24

Family

ID=32384613

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0029458A KR100491406B1 (ko) 2002-05-28 2002-05-28 무선 데이터 통신 장치

Country Status (1)

Country Link
KR (1) KR100491406B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100957566B1 (ko) * 2007-11-09 2010-05-11 (주)네오와인 데이터 이중 암호화 장치 및 그 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09284201A (ja) * 1996-04-10 1997-10-31 Nec Corp 信号制御装置
KR19990086132A (ko) * 1998-05-26 1999-12-15 곽치영 집단 가입자용 양방향 유무선 복합 다기능 단말장치
JP2000031980A (ja) * 1998-07-10 2000-01-28 Kokusai Electric Co Ltd 無線lanシステムとその暗号化方法
KR20010099216A (ko) * 2001-09-13 2001-11-09 김방용 에스아이피 기반 무선 브릿지 통합 단말 장치 및 그의제어방법
KR20010113216A (ko) * 2000-06-17 2001-12-28 서평원 근거리 전용 무선 통신 시스템의 기지국 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09284201A (ja) * 1996-04-10 1997-10-31 Nec Corp 信号制御装置
KR19990086132A (ko) * 1998-05-26 1999-12-15 곽치영 집단 가입자용 양방향 유무선 복합 다기능 단말장치
JP2000031980A (ja) * 1998-07-10 2000-01-28 Kokusai Electric Co Ltd 無線lanシステムとその暗号化方法
KR20010113216A (ko) * 2000-06-17 2001-12-28 서평원 근거리 전용 무선 통신 시스템의 기지국 장치
KR20010099216A (ko) * 2001-09-13 2001-11-09 김방용 에스아이피 기반 무선 브릿지 통합 단말 장치 및 그의제어방법

Also Published As

Publication number Publication date
KR20030091425A (ko) 2003-12-03

Similar Documents

Publication Publication Date Title
US20200274857A1 (en) Method and Apparatus for Encoding Security Status Information
US10244428B2 (en) Method for inserting and removing padding from packets
US8843735B2 (en) Method and apparatus of communicating security/encryption information to a physical layer transceiver
JP4509822B2 (ja) 無線集積回路
RU2004127673A (ru) Способ перераспределения обслуживающей подсистемы радиосети
JP2007142958A (ja) 通信装置及び通信方法
JP4344750B2 (ja) 無線局の暗号化及び復号化をインラインする方法及び装置
JP2005020746A (ja) 暗号化済み超高速広帯域信号の送受信方法及びこのための超高速広帯域端末
CA2467522A1 (en) Synchronization of encryption in a wireless communication system
US20030179882A1 (en) Variable-length/fixed-length data conversion method and apparatus
KR100491406B1 (ko) 무선 데이터 통신 장치
CN102422592B (zh) 无线通信设备和无线通信方法
WO2021102843A1 (zh) 一种具有抗干扰能力的短距离通信方法和装置
US20060002559A1 (en) Method for preventing eavesdropping in wireless communication system
US20160373443A1 (en) Decryption circuit, communications apparatus, and communications system
US7313686B2 (en) Method and apparatus of integrating link layer security into a physical layer transceiver
JP2004128670A (ja) ネットワーク中継装置、通信装置、及びネットワーク中継方法
JP2006013781A (ja) 無線通信システム及び無線通信システムにおける盗聴防止方法
JP2004064326A (ja) セキュリティ保持方法及びその実施システム並びにその処理プログラム
KR100492507B1 (ko) 무선 데이터 송수신용 보안방법 및 송수신장치
CN116980361A (zh) 一种基于帧抢占机制的报文传输方法、装置及存储介质
KR20100026116A (ko) 블록 암호를 적용한 무선통신용 모뎀 칩 및 이를 구비한 무선통신 모뎀
JPH10126441A (ja) パケット通信システム
JPH04222172A (ja) イメージデータ伝送方法およびその装置
JP2006352185A (ja) コンテンツ送信装置、コンテンツ受信装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130520

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140507

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150515

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160615

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180516

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20190516

Year of fee payment: 15