KR100478542B1 - 프로그래밍가능한메모리장치를갖춘제어장치의작동방법 - Google Patents

프로그래밍가능한메모리장치를갖춘제어장치의작동방법 Download PDF

Info

Publication number
KR100478542B1
KR100478542B1 KR1019970709591A KR19970709591A KR100478542B1 KR 100478542 B1 KR100478542 B1 KR 100478542B1 KR 1019970709591 A KR1019970709591 A KR 1019970709591A KR 19970709591 A KR19970709591 A KR 19970709591A KR 100478542 B1 KR100478542 B1 KR 100478542B1
Authority
KR
South Korea
Prior art keywords
programming
control
executed
memory
memory device
Prior art date
Application number
KR1019970709591A
Other languages
English (en)
Other versions
KR19990028277A (ko
Inventor
러펠트 팍크레르
카스텐 프란쯔
Original Assignee
로베르트 보쉬 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로베르트 보쉬 게엠베하 filed Critical 로베르트 보쉬 게엠베하
Publication of KR19990028277A publication Critical patent/KR19990028277A/ko
Application granted granted Critical
Publication of KR100478542B1 publication Critical patent/KR100478542B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/22Safety or protection circuits preventing unauthorised or accidental access to memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Read Only Memory (AREA)
  • Programmable Controllers (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Storage Device Security (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

프로그래밍 가능한 메모리 장치를 갖춘 제어 장치의 작동 방법이 기재되어 있고 상기 메모리 장치의 프로그래밍은 다수의 메모리 프로그래밍 제어과정을 연속해서 실행함으로써 행해진다. 상술한 방법은 그 시점까지 실행되어야 할 메모리 프로그래밍 제어과정의 모두 또는 선택된 개별 제어과정 또는 복수의 제어과정이 실행되었는지의 여부를 검출할 수 있는 검사단계(S1)와, 상기 검사결과를 고려해서 별도의 메모리 프로그래밍 제어과정의 실행에 의해 프로그래밍 과정이 규정된 바와 같이 계속되어야 하는지의 여부를 판정되는 판정단계(S2)를 포함하는 것을 특징으로 한다.

Description

프로그래밍 가능한 메모리 장치를 갖춘 제어장치의 작동 방법
본 발명은 프로그래밍 가능한 메모리 장치를 갖춘 제어 장치의 작동 방법에 관한 것으로, 상기 메모리 장치의 프로그래밍은 다수의 메모리 프로그래밍 제어 과정을 연속해서 실행함으로써 행해진다.
상기와 같은 방법은 예를 들자면 독일 특허 공개 제 4332499호 공보에 개시되어 있다. 이 간행물에 기재되어 있는 제어 장치는 플래쉬(flash) EPROM 형태의 프로그래밍 가능한, 보다 정확하게 말하자면 소거 가능한 비휘발성 메모리 장치를 갖춘 자동차 제어 장치이다. 플래쉬 EPROM의 사용은 점점 더 중요해지는데, 그 이유는 상기 플래쉬 EPROM이 「통상의(normal)」 EPROM의 장점(좁은 공간에서 높은 메모리셀 밀도)과 EEPROM의 장점(메모리 내용을 전기적으로 간단하고 간편하게 소거)을 함께 갖고 있기 때문이다.
플래쉬 EPROM의 초기 프로그래밍 즉, 소거 및/또는 오버라이트(overwrite)를 위해(유리하게는 자동차 제조 설비에서 자동차 타입에 의존해서) 또는 플래쉬 EPROM의 나중 재프로그래밍을 위해(고객서비스 시에 결함 제거를 위해 또는 개별 고객 요구에 따라) 예를 들자면 퍼스널 컴퓨터 형태의 외부 프로그래밍 장치가 제어 장치에 접속된다. 이와 같은 프로그래밍 장치에 의해 필요시에 제어 장치 내에 기억된 제어 프로그램을 실행해서 플래쉬 EPROM 내의 데이터를 소거하거나 오버라이트하고 경우에 따라서는 새롭게 기억될 데이터를 제공한다.
플래쉬 EPROM 내의 데이터를 고의로 또는 실수로 소거 또는 오버라이트하는 것을 막기 위해, 극복되어야 하는 일련의 보호 메커니즘이 제공되어 있다. 즉, 예를 들자면 먼저 외부 프로그래밍 장치를 제어 장치에 접속하고 이 제어 장치 내에서 상응하는 제어 프로그램이 플래쉬 EPROM 내용의 소거 및/또는 오버라이트를 위해 작동되기(activate) 전에 상응하는 통신이 개시되어야 한다. 상응하는 제어 프로그램 자체의 실행시라도 플래쉬 EPROM을 프로그래밍 내지 소거할 수 있는 전제 조건을 형성하기 위해서는 여러 가지 장애가 극복되어야 한다(예를 들자면 플래쉬 EPROM이 그것의 프로그래밍 전에 소정의 어드레스(address) 및/또는 데이터 조합의 인가에 의해 록해제되어야 한다).
고의로 또는 실수로 플래쉬 EPROM 내의 데이터를 소거 내지 오버라이트하는 것을 막기 위한 다수의 수단이 제공되어 있음에도 불구하고 불운한 상황이 겹치면 데이터의 소거 내지 오버라이트가 발생할 수 있다.
그 원인은 특히 예를 들자면 하드웨어 에러, EMV 입사방사선 또는 경우에 따라서는 악용할 목적의 의도된 조작에 의해 야기될 수 있는 제어 장치 및/또는 프로그래밍 장치의 장해 내지 오작동에 있다.
도 1에는 본 발명에 따른 방법의 실시예의 플로우차트가 도시되어 있다.
따라서 본 발명의 과제는 프로그래밍 가능한 메모리 장치에 기억된 데이터를 장해에 의해 및/또는 장해의 영향으로 소거하거나 오버라이트하는 것을 간단한 방법으로 충분히 배제할 수 있도록 상기 방법을 개선하는 것이다.
이 과제는 본 발명에 따라 청구항 제 1 항의 특징 부분에 기재된 특징에 의해 해결된다.
그에 의하면, 그 시점까지 실행되어야 할 메모리 프로그래밍 제어 과정의 모두, 또는 선택된 개별 과정 또는 복수의 과정이 실행되었는지의 여부를 검출하는 검사 단계 및, 상기 검사 결과를 고려해서 별도의 메모리 프로그래밍 제어 과정의 실행동안 상기 프로그래밍 과정이 계속되어야 하는지의 여부를 판정하는 판정 단계가 제공된다.
상기 단계의 제공에 의해, 그 시점까지 실행해야 할 제어 과정 모두 또는 적어도 주요 제어 과정이 실제로 실행되었는지 또는 그 대신에 예를 들자면 생략되거나 불완전하게 또는 너무 자주 실행되었는지가 임의의 시점에서 검사될 수 있다. 제어 과정, 보다 정확하게 말하면 프로그래밍 가능한 메모리 장치의 소거 또는 오버라이트의 트리거링 및 실행 과정이 고려되는 시점까지 행해졌는지의 여부를 결정할 수 있는 제어 과정을 가장 주요한 제어 과정으로 설정하면, 프로그래밍 가능 메모리 장치의 소거 또는 오버라이트의 개시 및/또는 실행이 이를 위해 제공된 형식으로 행해졌는가 또는 장해 또는 오동작에 의해 개시되었는가 또는 그것에 의해 영향을 받았는가 아닌가 판정하기 위한 판정 단계에서 상기 검사 결과를 이용할 수 있다.
판정 단계에서 행해진 판정에 의존해서 제어 장치의 별도의 작동을 개별적으로 검출할 수 있다. 판정단계에서, 검사 단계에서 검사된 조건이 충족되지 않는 것이, 즉 1개 또는 복수의 메모리 프로그래밍 제어 과정이 실행되지 않았거나 또는 적어도 규정대로 실행되지 않은 것이 확인된 경우에는 메모리 프로그래밍 제작 과정의 통상적인(규정된) 계속을 중지하는 것이 적합하다. 왜냐하면, 그렇지 않으면 조정을 할 이유가 없기 때문이다.
상기 단계의 제공에 의해, 프로그래밍 가능한 메모리 장치 내에 기억된 데이터를 장해에 의해 및/또는 장해의 영향으로 소거 내지 오버라이트하는 것을 간단히 배제하는 방법을 제공할 수가 있다.
본 발명의 유리한 실시예는 각 종속 청구항의 대상이다.
이하, 본 발명을 실시예를 참고로 상세히 설명한다.
다음의 설명은 제어 장치의 작동 방법의, 특히 예를 들자면 자동차의 엔진, 변속기, 브레이크 등의 제어용 제어 장치의, 즉 자동차 제어 장치의 작동 방법에 관한 것이다.
제어 장치는 프로그래밍 가능한 메모리 장치, 보다 정확하게 말하면 플래쉬 EPROM 형태의 소거가능한 비휘발성 메모리 장치를 갖고 있고 이 적용 분야에서 그 장치의 특별한 장점에 대해서는 이미 처음에 설명하였다.
메모리 장치의 프로그래밍은 예를 들자면 직렬 인터페이스를 통해 자동차 제어 장치와 접속될 수 있는 외부 프로그래밍 장치를 통해 행해진다.
그러나 본 발명은 외부 프로그래밍 장치를 사용한 자동차 제어 장치 내의 플래쉬 EPROM의 프로그래밍에 한정되지 않는다. 오히려 본 발명은 매우 일반적으로 프로그래밍 장치에 의해 제어 장치의 메모리 장치를 프로그래밍하는 모든 곳에 적용될 수 있다.
프로그래밍, 보다 정확히 말하면 메모리 장치의 소거 및/또는 오버라이트는 메모리 프로그래밍 제어 과정을 연속해서 실행함으로써 행해진다(뒤에서 상세히 설명한다).
장해가 없는 경우 외부 프로그래밍 장치에 의해 개시되는 메모리 프로그래밍 제어 과정의 실행은 제어 장치 내에 기억되어 있는 제어 프로그램의 처리동안 행해진다. 그러나 제어 프로그램의 기억을 위해 사용되는 메모리 장치가 반드시 상기 플래쉬 EPROM이어야 하는 것은 아니다.
상기 제어 프로그램의 호출시, 이 제어 프로그램은 제어 유닛, 예를 들자면 마이크로 프로세서, 마이크로 콘트롤러 등에 배속된 작동 메모리 내에 로딩되고 제어 유닛에 의한 처리에 의해 실행된다.
제어 프로그램을 실수로, 고의로 또는 규정대로 실행하지 않음으로 인해 즉, 장해에 의해 및/또는 장해의 영향을 받아서, 프로그래밍 가능 메모리 장치 내에 기억된 데이터가 소거 및/또는 오버라이트되는 것을 막기 위해 예를 들자면 도면에 나타난 다음에 상세히 설명되는 경과 감시 프로그램에 의해 경과가 감시된다.
도시한 경과 감시 프로그램의 단계 S1에서는 모든 또는 선택된 개별 또는 복수의 메모리 프로그래밍 제어 과정의 실행이 검사된다.
메모리 프로그래밍 제어 과정(그것의 실행이 유리하게 검사될 수 있다)은 특히 소정 조건의 존재를 검사하는 검사 루틴이다.
상기 검사 루틴에 의해 검사해야 할 조건은 본 실시예에서는 특히 그 조건을 무시하면 제어 에러가 일어날 수 있는, 즉 고려된 경우에는 고의로 및/또는 실수로 플래쉬 EPROM을 소거 및/또는 오버라이트하는 일이 일어날 수 있는 조건이다.
본 실시예에서는 검사해야 할 조건으로서 5개의 조건(조건 (1) ∼ (5))이 선택되었고 이에 대해서 다음에 상세히 설명한다.
검사되어야 하는 조건 (1)은 제어 장치의 상응하는 입력 단자에 소위 프로그래밍 전압의 인가에 관한 것이다. 상응하는 검사 루틴에 의한 이 조건(1)의 검사시 프로그래밍 전압의 인가 여부가 검출된다.
제어 장치에 대한 상기 프로그래밍 전압의 인가는 외부 프로그래밍 장치가 제어 장치 및/또는 플래쉬 EPROM에, 플래쉬 EPROM의 프로그래밍 또는 재프로그래밍이 행해져야 하는 것을 신호화하는 수단 중 하나이다. 상기 프로그래밍 전압이 제어 장치에 인가되지 않으면 또는 인가되지 않는 동안 안전성의 이유에서 그 이외의 상황과는 관계없이 상응하는 경과 제어의 실시에 의해 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 하지 않는 것이 적합하다.
안전성을 더 높이기 위해 제로가 아닌 임의의 전압이 제어 장치의 상응하는 입력 단자에 인가되는 것을 검사할 뿐만 아니라 그와 동시에 경우에 따라 인가되는 전압의 크기를 평가함으로써, 상기 전압이 하한치에 미달되거나 상한치를 초과하지 않는 경우에만 상기 전압이 정상적으로 인가된 것으로 볼 수 있다.
검사되어야 하는 조건(2)는 제어 장치의 초기화에 관한 것이다. 상응하는 검사 루틴에 의해 이 조건을 검사할 때 제어 장치가 플래쉬 EPROM의 프로그래밍을 위해 제공된 방식으로 초기화되어 있는지의 여부가 검출된다.
고려되는 제어 장치는 제어 장치의 기능 및/또는 작동 방식을 상이하게 규정하는 여러 가지 작동 방식으로 될 수 있다. 플래쉬 EPROM의 소거 및/또는 오버라이트를 위해 특수한 작동 방식이 제공된다. 상기 특수한 작동 방식은 특히 그것이 플래쉬 EPROM의 소거 및/또는 오버라이트를 지지한다는 점에서 제어 장치의 「통상의」 작동 방식 및 경우에 따라서는 다른 작동 방식과 구별된다. 제어 장치가 이 특수한 작동 방식으로 들어가려면 제어 장치의 특수한 초기화가 필요하다. 제어 장치의 그같은 초기화가 실행되지 않으면 또는 실행되지 않는 동안 안전성의 이유에서 그 이외의 상황과는 관계없이 상응하는 경과 제어의 실시에 의해 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 하지 않는 것이 적합하다.
검사되어야 하는 조건(3)은 제어 장치와 외부프로그래밍 장치 간의 통신에 관한 것이다. 상응하는 검사 루틴에 의해 이 조건을 검사할 때 적합한 통신을 가능케 하는 인터페이스 프로토콜(protocol)이 작동하고 있는지의 여부가 검출된다.
제어 장치와 외부 프로그래밍 장치는 본 실시예의 경우 직렬 인터페이스를 통해 접속된다. 이 인터페이스를 통해 통신하려면 특수한 제어 및 감시가 필요한데, 이것은 소위 인터페이스 프로토콜의 작동에 의해 이루어질 수 있다. 상응하는 인터페이스 프로토콜이 작동하지 않으면 또는 작동하지 않는 동안 제어 장치와 외부 프로그래밍 장치 사이의 적합한 통신이 가능하지 않고 안전성의 이유에서 이 경우에는 그밖의 상황과는 관계없이 상응하는 경과 제어의 실시에 의해 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 하지 않는 것이 적합하다.
검사되어야 하는 조건(4)는 외부 프로그래밍 장치쪽으로부터 플래쉬 EPROM의 소거 및/또는 오버라이트에 대한 요구가 주어지는지에 관한 것이다. 상응하는 검사 루틴에 의한 이 조건 검사시, 그러한 요구가 주어지는지의 여부가 검출된다.
플래쉬 EPROM의 소거 및/또는 오버라이트를 위해서, 제어 장치와 외부 프로그래밍 장치가 상응하는 작동 방식으로 되어서 서로 통신할 수 있다는 것으로는 충분하지 않다. 이를 위해서는 오히려 제어 장치에 대한 프로그래밍 장치의 명확한 요구가 필요하다. 이러한 요구가 주어지지 않으면, 안전성의 이유에서 그 이외의 상황과는 관계없이 상응하는 경과 제어의 실시에 의해 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 하지 않는 것이 적합하다.
상기 조건 (1) ∼ (4)는 실질적으로는 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 위한 제어 장치의 외부 트리거링에 관한 것이다.
검사되어야 하는 조건(5)는 플래쉬 EPROM 자체의 소거 및/또는 오버라이트의 경과와 그것과 직접 관련되는 수단에 관한 것이다. 상응하는 검사 루틴에 의해 이 조건을 검사할 때 이를 위해 필요한 제어 과정의 경과가 규정대로 행해지고 있는지의 여부가 검출된다.
플래쉬 EPROM 자체의 소거 및/또는 오버라이트를 위한 그리고 그것과 직접 관련되는 수단은 소정의 시점에서 및/또는 소정의 순서로 및/또는 소정의 빈도로 행해져야 한다. 상응하는 제어 과정의 순서가 규정된 통상의 경우와는 다른 경우 안전성의 이유에서 그 이외의 상황과는 관계없이 상응하는 경과 제어의 실시에 의해 플래쉬 EPROM의 프로그래밍(재프로그래밍) 내지 소거를 하지 않는 것이 적합하다.
조건 (1) ∼ (5)는 상응하는 설명에서 이미 상술한 바와 같이, 메모리 프로그래밍 제어 과정의 실행, 지속 시간 및 횟수가 상기 조건에 의존한다는 것이 공통적이다.
조건 (1) ∼ (5)는 상술한 바와 같이 검사 루틴에 의해 필요에 따라, 임의의 빈도로, 임의의 시간동안 그리고, 임의의 시점에서 검사되고 상기 검사 루틴의 실행은 도시한 경과 감시 프로그램의 단계 S1에서 이루어진다.
검사 루틴 또는 일반적으로 표현하면 메모리 프로그래밍 제어 과정 즉, 그것의 실행이 단계 S1에서 검사되는 메모리 프로그래밍 제어 과정은 임의의 차후 시점에서 실행이 이루어지는지의 여부, 경우에 따라서는 어느 정도 빈번하게, 어느 정도의 시간동안 그리고 언제 이루어지는지를 검사할 수 있는 수단이 상기 제어 과정의 실행 중에 취해질 수 있도록 구성되어 있다.
그같은 수단은 예를 들자면 관련 식별 부호(플래그)를 설정 또는 소거하는 것이다.
다른 가능성은 카운터의 계수를 바꾸는 것이고, 상기 계수 변경의 방식 및 범위는 그것의 실행이 단계 S1에서 검사되는 각 메모리 프로그래밍 제어 과정에 대해 개별적으로 결정될 수 있고 필요한 경우에는(안전성을 최대화하기 위해) 부가적으로 어느 정도의 횟수로, 어느 정도의 길이의 지속 기간으로 그리고 어느 시점에서 각각의 메모리 프로그래밍 제어과정이 실행되는가에 의존해서 결정될 수 있다.
단계 S1에서 실행되는 검사는 상응하는 식별 부호 및/또는 계수를 개별적으로 평가해서 행해진다.
단계 S2에서는, 그 실행이 단계 S1에서 검사되는 메모리 프로그래밍 제어과정이 실제로(또한 규정대로) 실행되었는가의 여부가 판정된다.
단계 S2에서의 판정 결과에 따라 단계 S3으로 분기하거나 또는 단계 S4로 분기한다.
단계 S3으로의 분기는 단계 S2에서, 그 실행이 단계 S1에서 검사되는 메모리 프로그래밍 제어 과정이 실행되었다는 것이 또는 규정대로 실행되었다는 것이 판정되는 경우에 이루어진다. 단계 S3으로의 분기결과 메모리 프로그래밍이 계속된다. 즉, 메모리 프로그래밍을 위한 별도의 트리거링을 하기 위한 그리고 메모리 프로그래밍 자체의 실행을 위한 제어 프로그램이 계속 처리된다.
단계 S4로의 분기는 단계 S2에서, 그 실행이 단계 S1에서 검사되는 메모리 프로그래밍 제어 과정이 실행되지 않았다는 것이 또는 규정대로(예를 들자면 부분적으로 밖에) 실행되지 않았다는 것이 판정되는 경우에 행해진다. 단계 S4로의 분기결과 메모리 프로그래밍이 종료된다. 즉, 메모리 프로그래밍을 위한 별도의 트리거링을 하기 위한 그리고 메모리 프로그래밍 자체의 실행을 위한 제어 프로그램이 유리하게는 규정대로 정지된다.
상기 경과감시 프로그램의 실행은 예를 들자면 메모리 프로그래밍 제어과정의 실행을 야기하는 제어 프로그램에 의해 트리거될 수 있고 유리하게는 플래쉬 EPROM의 소거 및/또는 오버라이트 직전에 검사가 종료된다.
부가적으로 또는 대안으로서, 상기 경과 감시 프로그램이 특정 이벤트에 반응해서 (인터럽트 제어되어) 실행되도록 할 수도 있다.
단계 S1에 의해 감시가능한 메모리 프로그래밍 제어 과정은 경과감시의 트리거링과는 관계없이 개별적으로 또는 임의의 그룹으로 검사되어 평가될 수 있다. 메모리 프로그래밍 제어 과정의 각각은 각각의 시점이 플래쉬 EPROM의 본래의 프로그래밍(재프로그래밍) 또는 소거 전에만 있으면, 다른 메모리 프로그래밍 제어 과정과는 관계없이 임의로 자주(경우에 따라서는 전혀 행하지 않는 일도) 그리고 임의의 시점에서 상기 검사 및 평가의 대상이 될 수 있다.
상술한 수단에 대한 대안으로서 또는 부가적으로 데이터, 즉 그 내용에 따라 플래쉬 EPROM의 내용의 소거 및/또는 오버라이트가 행해지는 데이터가 언제나 자유롭게 액세스 가능하게 제어 장치 내에 기억되어 있는 것은 아니고 제어 장치와 외부프로그래밍 장치(상술한 조건(3)을 참조)간의 통신 형성후에야 비로소 그리고 프로그래밍 장치 자체 또는 제어 장치를 통한 외부 프로그래밍 장치의 트리거링시 데이터가 제어 장치의 휘발성 메모리 내에 이를 위해 제공된 위치에 기입된다.
상술한 데이터는 예를 들자면 적어도 몇몇 플래쉬 EPROM의 경우 고유의 소거 및/또는 오버라이트 전에 소위 록해제 사이클(un1ock cyc1e)의 형태로 버스를 통해 플래시 EPROM에 주어져야 하는 데이터 및 어드레스 값이다.
이 록해제 사이클의 실행은 그 실행에 사용되는 데이터 및 어드레스 값이 제어 장치의 휘발성 메모리 내의 상기 위치로부터 얻어지도록 구성되어 있는 경우, 외부 제어 장치의 트리거링에 반응해서 상응하는 데이터가 이를 위해 제공된 위치로 전송되기 전에 플래쉬 EPROM이 록 해제될 수 없기 때문에 프로그래밍될 수도 없다.
상술한 수단을 제공하면, 장해에 의해 및/또는 장해의 영향을 받아서 프로그래밍 가능한 메모리 장치 내에 기억된 데이터가 소거 및/또는 오버라이트되는 일이 간단한 방법으로 충분히 배제될 수 있다.

Claims (8)

  1. 프로그램가능한 메모리 디바이스를 갖는 제어 유닛의 동작 방법으로서, 상기 메모리 디바이스의 프로그래밍은 다수의 메모리 프로그래밍 제어 동작들을 연속해서 실행함으로써 수행되는 제어 유닛의 동작 방법에 있어서,
    그 시점까지 실행되어야 할 상기 메모리 프로그래밍의 모든 제어 동작들 또는 선택된 개별적인 제어 동작 또는 복수의 제어 동작들이 실행되었는지 여부가 확인될 수 있는 검사 단계(S1)와,
    상기 검사 결과를 고려하여 상기 프로그래밍 동작이 별도의 메모리 프로그래밍 제어 동작들의 실행으로 규정된 바와 같이 계속되어야 하는지 여부의 판정이 이루어지는 판정 단계(S2)를 포함하며,
    상기 메모리 프로그래밍 제어 동작들의 실행은 제어 프로그램들의 처리에 의해 수행되고, 상기 할당된 제어 프로그램 또는 상기 할당된 제어 프로그램 섹션이 실행되었는지를 검사함으로써 메모리 프로그래밍 제어 동작이 실행되었는지 여부에 대한 검사가 실현되는 것을 특징으로 하는, 제어 장치의 동작 방법.
  2. 제 1 항에 있어서, 상기 검사 단계(S1)에 의해 그의 실행이 검사될 수 있는 상기 제어 프로그램들은 상기 실제 제어 동작의 실행에 부가하여 카운터의 계수의 변화를 실행하는 것을 특징으로 하는, 제어 장치의 동작 방법.
  3. 제 1 항에 있어서, 상기 검사 단계(S1)에 의해 그의 실행이 검사될 수 있는 상기 제어 프로그램들은 상기 실제 제어 동작의 실행에 부가하여 할당된 식별자의 설정 또는 제거를 실행하는 것을 특징으로 하는, 제어 장치의 동작 방법.
  4. 제 1 항 또는 제 2 항에 있어서, 미리 정해진 전압이 외부 프로그래밍 유닛에 의해 상기 제어 유닛의 입력 단자에 인가되었다는 것 또는 이를 모니터링하기 위한 대응 제어 동작이 실행되거나 실행되었다는 것이 검출되는 한 또는 검출될 때에만, 상기 메모리 디바이스의 프로그래밍이 실행되거나 계속되는 것을 특징으로 하는, 제어 장치의 동작 방법.
  5. 제 1 항 또는 제 2 항에 있어서, 상기 메모리 디바이스의 프로그래밍에 통상적으로 선행하는 상기 제어 유닛의 초기화가 수행되었다는 것 또는 이를 모니터링하기 위한 대응 제어 동작이 실행되거나 실행되었다는 것이 검출되는 한 또는 검출될 때에만, 상기 메모리 디바이스의 프로그래밍이 실행되거나 계속되는 것을 특징으로 하는, 제어 장치의 동작 방법.
  6. 제 1 항 또는 제 2 항에 있어서, 상기 제어 유닛과 외부 프로그래밍 유닛 사이에서, 미리 정해진 프로토콜(protocol)에 따른 통신이 진행중이거나 진행되었다는 것 또는 이를 모니터링하기 위한 대응 제어 동작이 실행되거나 실행되었다는 것이 검출되는 한 또는 검출될 때에만, 상기 메모리 디바이스의 프로그래밍이 실행되거나 계속되는 것을 특징으로 하는, 제어 장치의 동작 방법.
  7. 제 1 항 또는 제 2 항에 있어서, 외부 프로그래밍 유닛으로부터 대응 요청이 존재하는 것 또는 이를 모니터링하기 위한 대응 제어 동작이 실행되거나 실행되었다는 것이 검출되는 한 또는 검출될 때에만, 상기 메모리 디바이스의 프로그래밍이 실행되거나 계속되는 것을 특징으로 하는, 제어 장치의 동작 방법.
  8. 제 1 항 또는 제 2 항에 있어서, 상기 메모리 디바이스를 록해제(unlocking)하기 위한 프로그래밍 전에 상기 메모리 디바이스의 대응 단자들에 인가되는 어드레스들 및 데이터는 상기 제어 유닛과 외부 프로그래밍 유닛 사이의 통신이 진행된 후에만 상기 제어 유닛의 휘발성 메모리에 기록되는 것을 특징으로 하는, 제어 장치의 동작 방법.
KR1019970709591A 1996-04-23 1997-03-15 프로그래밍가능한메모리장치를갖춘제어장치의작동방법 KR100478542B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19616053A DE19616053A1 (de) 1996-04-23 1996-04-23 Verfahren zum Betreiben eines Steuergerätes mit einer programmierbaren Speichereinrichtung
DE19616053.7 1996-04-23

Publications (2)

Publication Number Publication Date
KR19990028277A KR19990028277A (ko) 1999-04-15
KR100478542B1 true KR100478542B1 (ko) 2005-07-08

Family

ID=7792122

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970709591A KR100478542B1 (ko) 1996-04-23 1997-03-15 프로그래밍가능한메모리장치를갖춘제어장치의작동방법

Country Status (6)

Country Link
US (1) US6167344A (ko)
EP (1) EP0834175B1 (ko)
JP (1) JP3995717B2 (ko)
KR (1) KR100478542B1 (ko)
DE (2) DE19616053A1 (ko)
WO (1) WO1997040502A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19754704A1 (de) * 1997-12-10 1999-06-24 Bosch Gmbh Robert Verfahren zum Beschreiben und/oder Löschen eines flash-EPROMs
US7050892B1 (en) * 1999-12-21 2006-05-23 Spx Corporation Diagnostic tool security key
SE517154C2 (sv) * 2001-02-08 2002-04-23 Volvo Lastvagnar Ab Metod och anordning för utvärdering av förlopp där en säkerhetsanordning i ett fordon ej har utlösts
DE10110050A1 (de) 2001-03-02 2002-09-05 Bosch Gmbh Robert Verfahren zur Absicherung sicherheitskritischer Programmteile vor versehentlicher Ausführung und eine Speichereinrichtung zur Durchführung dieses Verfahrens
JP4958201B2 (ja) * 2001-03-30 2012-06-20 ルネサスエレクトロニクス株式会社 マイクロコンピュータ
US20060259207A1 (en) 2005-04-20 2006-11-16 Denso Corporation Electronic control system for automobile
US9311460B2 (en) * 2011-03-15 2016-04-12 Omron Corporation Programmable controller system, tool device, tool program, storage medium, and programmable controller

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1052738B (it) * 1975-12-24 1981-07-20 Cselt Centro Studi Lab Telecom Dispositivo per il caricamento automatico della memoria centrale di calcolatori elettronici
JPS60140597A (ja) * 1983-12-28 1985-07-25 Giichi Kuze Epromプログラマ−
US4791661A (en) * 1986-07-01 1988-12-13 Global Technology International, Inc. Portable EPROM programming and data transfer apparatus
US5132716A (en) * 1990-04-04 1992-07-21 Eastman Kodak Company System for updating software in automatic film processor
DE4013727C2 (de) * 1990-04-28 1999-03-11 Bayerische Motoren Werke Ag Steuervorrichtung für technische Anlagen und Maschinen
US5278759A (en) * 1991-05-07 1994-01-11 Chrysler Corporation System and method for reprogramming vehicle computers
US5826075A (en) * 1991-10-16 1998-10-20 International Business Machines Corporation Automated programmable fireware store for a personal computer system
US5327531A (en) * 1992-09-21 1994-07-05 International Business Machines Corp. Data processing system including corrupt flash ROM recovery
DE4332499A1 (de) * 1993-09-24 1995-03-30 Bosch Gmbh Robert Verfahren zur vollständigen Neuprogrammierung eines löschbaren, nichtflüchtigen Speichers
DE4425388B4 (de) * 1994-07-19 2005-07-21 Robert Bosch Gmbh Steuergerät
FR2752992B1 (fr) * 1996-08-27 1998-10-30 Sgs Thomson Microelectronics Dispositif de protection de donnees memorisees

Also Published As

Publication number Publication date
EP0834175B1 (de) 2003-09-17
EP0834175A1 (de) 1998-04-08
WO1997040502A1 (de) 1997-10-30
DE59710751D1 (de) 2003-10-23
DE19616053A1 (de) 1997-10-30
JP3995717B2 (ja) 2007-10-24
KR19990028277A (ko) 1999-04-15
US6167344A (en) 2000-12-26
JPH11508389A (ja) 1999-07-21

Similar Documents

Publication Publication Date Title
KR100446032B1 (ko) 프로그램가능메모리유닛을가진제어장치를동작하는방법
US8140216B2 (en) Method of detecting manipulation of a programmable memory device of a digital controller
KR20000070127A (ko) 소프트웨어 프로그램의 규정된 실행을 모니터링하기 위한 방법
KR100478542B1 (ko) 프로그래밍가능한메모리장치를갖춘제어장치의작동방법
US20020184523A1 (en) Programmable unit
US20030023871A1 (en) System and method for code and data security in a semiconductor device
CN111694702A (zh) 用于进行安全的信号操纵的方法和系统
US20030221049A1 (en) Electronic control device
JP4643268B2 (ja) 制御装置内のマイクロコントローラのメモリ領域を確実に検査する方法および保護されたマイクロコントローラを有する制御装置
JPH1083294A (ja) プログラミング装置を介してプログラミング可能な記憶装置を備えた制御装置の作動方法
US20060155975A1 (en) Method and apparatus for processing conditonal branch instructions
US6604024B2 (en) Method for protecting a microcomputer of a control unit against the manipulation of a program and a device for carrying out the method
US7689874B2 (en) Data processing device and method for monitoring correct operation of a data processing device
US7725644B2 (en) Memory device and an arrangement for protecting software programs against inadvertent execution
JPH1049205A (ja) プログラミング可能な記憶装置を備えた制御機能を有する制御装置の作動方法
US7406717B2 (en) Method for operating a control device
US7917738B2 (en) Method and base chip for monitoring the operation of a microcontroller unit
US20080114508A1 (en) Method for Repairing Vehicle Electronics of a Motor Vehicle
JP3831429B2 (ja) 車両制御装置
JP4563644B2 (ja) メモリ装置に格納されているデータの操作に対してマイクロコンピュータシステムを保護する方法
JP3598350B2 (ja) メモリアクセス制御装置
JPH08241252A (ja) 不揮発性メモリの書き換え装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120309

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee