KR100469174B1 - 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널 - Google Patents

교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100469174B1
KR100469174B1 KR10-2000-0060265A KR20000060265A KR100469174B1 KR 100469174 B1 KR100469174 B1 KR 100469174B1 KR 20000060265 A KR20000060265 A KR 20000060265A KR 100469174 B1 KR100469174 B1 KR 100469174B1
Authority
KR
South Korea
Prior art keywords
discharge
electrode
electrodes
plasma display
band
Prior art date
Application number
KR10-2000-0060265A
Other languages
English (en)
Other versions
KR20020029496A (ko
Inventor
하시모토다카시
이나나가야스타카
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Priority to KR10-2000-0060265A priority Critical patent/KR100469174B1/ko
Publication of KR20020029496A publication Critical patent/KR20020029496A/ko
Application granted granted Critical
Publication of KR100469174B1 publication Critical patent/KR100469174B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 열(列) 전극용 구동 IC의 개수를 삭감하여, 플라즈마 디스플레이 장치의 저비용화를 도모하는 것이다.
본 발명은 행(行) 전극 Xi(i=1∼n)는 이 PDP(Plasma Display Panel)의 좌우단 근방에 걸쳐 배치되고, 열(列) 전극 Wj(j=1∼m)는 동일 상하단 근방에 걸쳐 배치되어 행 전극 Xi와 입체 교차한다. 열 전극 Wj, Wm+1-j는 공통으로 접속된다. 동일 좌단 근방으로부터 중앙 근방에 걸치는 행 전극 YL1∼YLn 및 동일 우단 근방으로부터 중앙 근방에 걸치는 행 전극 YR1∼YRn이 행 전극 X1∼Xn과 교대로 배치되어 있다. 제 1 어드레스 기간에 있어서, 각 행 전극 Xi에 순차적으로 스캔 펄스(scan pulse) Vax1을 인가하여 실행하고, 펄스 Vax1의 인가에 동기하여 각 열 전극 Wj에 화상 데이터에 근거하는 전압 Vaw1을 인가한다. 이 기간 동안, 행 전극 YL1∼YLn에 부주사 펄스 Vay1을 인가하고, 행 전극 YR1∼YRn은 접지 전위로 설정한다. 제 2 어드레스 기간에서는 상술한 행 전극 YL1∼YLn과 행 전극 YR1∼YRn과의 각 인가 전압을 교체한다.

Description

교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마 디스플레이 장치 및 교류형 플라즈마 디스플레이 패널{DRIVE METHOD FOR AC PLASMA DISPLAY PANEL, PLASMA DISPLAY UNIT AND AC PLASMA DISPLAY PANEL}
본 발명은 교류형 플라즈마 디스플레이 패널(이하, 「AC-PDP」라고도 함)의 구동 방법, AC-PDP 및 플라즈마 디스플레이 장치에 관한 것으로, 특히, 플라즈마 디스플레이 장치의 저비용화 기술에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : PDP)은 박형(薄型)의 텔레비전 또는 디스플레이 모니터로서 여러 가지의 연구가 진행되고 있다. 그 중에서, 메모리 기능을 갖는 AC-PDP의 하나로서, 면(面) 방전형 AC-PDP가 있다. 이하에, 이 AC-PDP의 구조를 도 10을 이용하여 설명한다.
도 10은 제 1 종래 기술에 따른 AC-PDP(101)의 구조의 일부를 추출하여 나타내는 사시도로서, 이러한 구조의 AC-PDP는, 예컨대 일본 특허 공개 평성 제 7-140922 호 공보나 일본 특허 공개 평성 제 7-287548 호 공보에 개시되어 있다. 도 10에 도시하는 바와 같이, AC-PDP(101)는 표시면(表示面)인 전면 유리(glass) 기판(102)과, 전면 유리 기판(102)과 방전 공간(111)을 사이에 두고 대향 배치된 배면 유리 기판(103)을 구비한다. 또, 양 유리 기판(102, 103)은 격벽(110)의 정부(頂部)가 후술하는 유전체층(106A)에 맞닿도록 배치되는데, 도 10에서는 설명의 편의상, 양 유리 기판(102, 103)을 떼어놓은 상태를 도시하고 있다.
전면 유리 기판(102)의 방전 공간(111)측의 표면상에는, 서로 쌍을 이루는 행 전극(104) 및 행 전극(105)(모두 투명 전극)이 각각 n개씩 연장 형성되어 있다. 단지, 도 10에 도시하는 바와 같이, 행 전극(104, 105) 각각의 표면상의 일부에 임피던스가 낮은 회로부로부터 전류를 공급하기 위한 금속 보조 전극(「모전극(母電極)」 또는 「버스 전극」이라고도 부름)(104a, 105a)을 갖는 경우에는, 해당 금속 보조 전극도 포함시켜, 각각을 「행 전극(104)」, 「행 전극(105)」이라고 부른다. 양쪽 행 전극(104, 105)을 피복하도록 유전체층(106)이 형성되어 있다. 또한, 도 10에 도시하는 바와 같이, 유전체층(106)의 표면상에 유전체인 MgO(산화마그네슘) 등으로 이루어지는 보호막(107)이 증착법(蒸着法) 등의 방법에 의해 형성되는 경우도 있고, 이 경우에는 유전체층(106)과 보호막(107)을 총칭하여 「유전체층(106A)」이라고도 부른다.
다른 쪽에 있어서, 배면 유리 기판(103)의 방전 공간(111)측의 표면상에는 m개의 열 전극(108)이 행 전극(104, 105)과 직교(입체 교차)하도록 연장 형성되어 있으며, 인접하는 열 전극(108)사이에는 격벽(110)이 열 전극(108)과 평행하게 연장 형성되어 있다. 이 격벽(110)은 각 방전 셀을 분리하는 역할을 함과 동시에, PDP가 대기압에 의해 손상되지 않도록 지탱하기 위한 지주(支柱) 역할도 한다. 그리고, 배면 유리 기판(103)의 상기 표면 및 인접하는 격벽(110)의 대면하는 양측벽면으로써 규정되는 U자형 홈에 해당 U자형 홈 단위로 적색(R) 발광용 형광체층(109R), 녹색(G) 발광용 형광체층(109G) 또는 청색(B) 발광용 형광체층(109B)(총칭하여 「형광체층(109)」이라고도 부름) 중 어느 하나의 형광체층이 열 전극(108)을 덮도록 소정의 순서로 스트립(stripe) 형상으로 배치되어 있다. 또, 열 전극(108)을 덮도록 배면 유리 기판(103)의 상기 표면상에 유전체층이 마련되고, 해당 유전체층상에 격벽(110) 및 형광체층(109)이 배치되는 구조의 AC-PDP도 있다.
상술한 구조를 구비한 전면 유리 기판(102)과 배면 유리 기판(103)과는 도 10중에 도시하지 않는 주연부(周緣部)에서 서로 봉착되고, 양 유리 기판(102, 103) 사이의 공간(방전 공간(111))에 Ne-Xe 혼합 가스나 He-Xe 혼합 가스등의 방전용 가스가 대기압 이하의 압력으로 밀봉되어 있다. AC-PDP(101)에 있어서, 행 전극쌍(104, 105)과 열 전극(108)과의 입체 교차 부분으로써, 해당 PDP의 하나의 방전 셀(「발광 셀」 또는 「표시 셀」이라고도 부름)이 규정된다. 그리고, AC-PDP(101)와 같이 풀 컬러(full color) 표시용 PDP의 경우에는 적색 발광용, 녹색 발광용 및 청색 발광용 각 1개씩으로 이루어지는 3개의 방전 셀로써 1 화소를 이룬다. 이 때, 도 10은 AC-PDP(101)의 1화소분의 구조를 나타내고 있다.
여기서, 이하의 설명에서는 모든 발광색의 발광 셀을 점등시켜 얻어지는 발광색의 행 방향의 횡선(橫線) 또는 동일 횡선을 표시하기 위해 필요한 화소의 나열(배열)을 「표시 라인」이라고 부른다. 이 때, AC-PDP(101)에서는 행 전극(104, 105)의 1쌍에 소정의 전압을 인가하면, 1개의 표시 라인(에 속하는 방전 셀)을 점등시킬 수 있다(선택할 수 있다). 이와 같이, 1화소를 이루는 3개의 방전 셀이 횡일선에 나란하도록 하는 배열은 「스트라이프 배열」이라고 불리는 것도 있다.
AC-PDP(101)에서는 격벽(110)에 의해 구획된, 열 전극(108)의 가로 길이 방향에 따라 연장하는 방전 공간(111)은 ① (행) 전극쌍(104, 105)이 속하는 방전 셀을 구성하는 「발광 영역」 또는 「표시 영역」과, ② 인접하는 전극쌍(104, 105) 사이의 영역(또는, 상기 가로 길이 방향에 따라 배치된 복수의 방전 셀의 각 인접 영역)에서 PDP의 표시 발광에 관여하지 않는 「비발광 영역」 또는 「비표시 영역」으로 구별할 수 있다. 이하의 설명에서는, ① 방전 셀을 구성하는 발광 영역에 대하여, ② 방전 공간(111) 중 비발광 영역을 형성하는 구조, 즉, 열 전극(108)의 가로 길이 방향에 따라 인접하는 방전 셀 사이의 구조를 편의적으로 「비방전 셀(또는 비발광 셀, 또는 비표시 셀)」이라고 부르기로 한다.
또한, 인접하는 행 전극(104, 105) 사이의 간격(갭) 내에서, ① 쌍을 이뤄 방전 셀에서의 방전을 형성하는 2개의 행 전극쌍(104, 105) 사이의 갭을 「방전 갭(또는 표(表) 갭) DG」라고 부르는 한편, ② 인접하는 방전 셀 각각에 속하는 서로 대치(對峙)하는 2개의 행 전극(104, 105) 사이의 갭을 「비방전 갭(또는 리(裏) 갭) NG」이라고 부르기로 한다. 이 때, 비방전 셀은 마치 방전 셀과 마찬가지로(각각 인접하는 방전 셀에 속함) 2개의 행 전극(104, 105)과 열 전극(108)과의 입체 교차점으로서 규정되는 방전 공간(111)(비방전 영역)을 갖지만, AC-PDP(101)에서는 비방전 갭 NG의 거리가 방전을 발생하지 않는 정도로 광범위하게 설정되어 있다.
다음에, 제 2 종래 기술에 따른 AC-PDP(201)를 도 11 및 도 12를 이용하여 설명한다. 도 11은 제 2 종래 기술에 따른 AC-PDP(201)의 평면도이며, 도 12는 도 11중 I-I선에 있어서의 종단면도이다. 이러한 구조를 갖는 AC-PDP는, 예컨대 일본 특허 공개 평성 제 6-12026 호 공보에 개시되어 있다. 도 11 및 도 12에 도시하는 바와 같이, AC-PDP(201)는 표시면인 전면 유리 기판(202)과, 전면 유리 기판(202)과 방전 공간(211)을 사이에 두고 대향 배치된 배면 유리 기판(203)을 구비한다. 그리고, 전면 유리 기판(202)의 방전 공간(211)측의 표면상에 행 전극(204) 및 행 전극(205)이 각각 교대로 동일 간격으로 형성되어 있다. 또, 상술한 AC-PDP(101)와 마찬가지로, 이 행 전극(204, 205)이 투명 전극과 모전극과의 조합으로 구성되는 경우도 있고, 이러한 경우에는 투명 전극 및 모전극으로 이루어지는 전극을 「행 전극(204, 205)」이라고 부른다. 그리고, 행 전극(204, 205)상에 유전체(206)와 보호막(207)(총칭하여 「유전체층(206A)」이라고도 부름)이 순차적으로 형성되어 있다.
배면 유리 기판(203)상에는 열 전극(208)이 행 전극(204, 205)과 직교(입체 교차)하도록 연장 형성되어 있고, 열 전극(208)을 덮도록 유전체층(212)이 형성되어 있다. 그리고, 양 유리 기판(202, 203)은 격벽(210)을 거쳐서 대향 배치되어 있다. 도 11에 도시하는 바와 같이, 양 유리 기판(202, 203) 사이의 공간은 양 유리 기판(202, 203)과 격벽으로서 복수의 6각 기둥 형상의 방전 공간(211)에 구획되어 있다. 이 때, 도 11의 평면도에 있어서, 각 방전 공간(211)의 중심이 인접하는 행 전극(204, 205) 사이의 간격과 열 전극(208)과의 교차 부분에 거의 일치하도록, 격벽(210)이 배치되어 있다. 여기서, AC-PDP(201)에서는 인접하는 행 전극(204, 205) 사이의 각 간극이 방전 갭 DG을 이루고, 비방전 갭, 따라서 비방전 셀은 존재하지 않는다. 이와 같이, AC-PDP(201)에서는 행 전극(204, 205)과 열 전극(208)이 입체 교차하는 부분으로서 규정되는 하나의 방전 셀은 격벽(210)으로 둘러싸여, 인접하는 방전 셀과 분리되어 있다. 또, 도 11에 도시하는 바와 같이, 1개의 열 전극(208)은 방전 공간(211)에 대면하는 부분과 격벽(210)에 대면하는 부분으로 이루어지고, 양쪽 부분은 열 전극(208)의 가로 길이 방향에 따라 나열하는 방전 셀의 배치 피치의 반분의 피치로 교대로 반복한다.
그리고, 1개의 열 전극(208)에 따라 나열하는 복수의 방전 셀 각각의 유전체층(212) 위 및 격벽(210)의 측벽면(의 일부) 위에는 동일한 발광색의 형광체층(209)이 도포되어 있다. 즉, 1개의 열 전극(208)에 따라서, 적색(R), 녹색(G) 또는 청색(B) 중 어느 하나는 1색의 발광색용 방전 셀이 복수로 배열되어 있다. 바꾸어 말하면, 1색의 발광색(또는 표시색)에 1개의 열 전극(208)이 대응하고 있다. 따라서, AC-PDP(210)에서는 델타형으로 배치된 각 발광색용의 3개의 방전 셀(배열의 일례를 도 11중에 R, G, B로 나타냄)에 의해서 백색 표시를 행하기 위한1 화소를 구성하고 있고, 이러한 방전 셀의 배열은 「델타 배열」이라고 불리고도 있다. 또, 방전용 가스 등 그 외의 구성은 제 1 종래 기술과 마찬가지다.
다음에, 상술한 AC-PDP(101)(또는 201)의 표시 동작 원리를 설명한다. 우선, 행 전극쌍(104, 105)(204, 205) 간에 전압 펄스를 인가하여 방전을 일으킨다. 그리고, 이 방전에 의해 발생한 자외선이 형광체층(109, 209)을 여기함으로써 방전 셀이 발광한다. 이 방전시에, 방전 공간중에 생성된 전자나 이온은 각각의 극성과는 반대의 극성을 갖는 행 전극(104, 105)(204, 205)의 방향으로 이동하여, 행 전극(104, 105)(204, 205) 상의 유전체층(106A)(206A)의 표면상에 축적된다. 이렇게 하여, 유전체층(106A)(206A)의 표면상에 축적한 전자나 이온 등의 전하를 「벽(壁)전하」라고 부른다.
이 벽전하가 형성하는 전계는 행 전극(104, 105)(204, 205)에 인가된 전압에 의한 전계를 약하게 하는 방향으로 작용하기 때문에, 벽전하의 형성에 따라 방전은 급속히 소멸한다. 방전이 소멸된 후에, 이전 공정과는 극성을 반전한 전압 펄스를 행 전극(104, 105)(204, 205) 사이에 인가하면, 이 인가 전계와 벽전하에 의한 전계는 중첩된 전계가 실질적으로 방전 공간에 인가되기 때문에, 다시 방전을 일으킬 수 있다. 이와 같이, 한번 방전이 일어나면, 방전 개시시의 전압에 비해 낮은 인가 전압(이하, 「유지 전압」이라고도 부름)을 인가함으로써 방전을 일으킬 수 있기 때문에, 양 행 전극(104, 105)(204, 205) 사이에 순차적으로 극성을 반전시킨 유지 전압(이하, 「유지 펄스」라고도 부름)을 인가하면, 방전을 정상적으로 유지시킬 수 있다. 이하, 이 방전을 「유지 방전」이라고 부른다.
이 유지 방전은 벽전하가 소멸하기까지의 동안이면, 유지 펄스가 인가되기를 계속하는 한 지속된다. 또, 벽전하를 소멸시키는 것을 「소거」라고 부르고, 이에 대하여, 방전 개시의 초기에 유전체층(106A)(206A)상에 벽전하를 형성하는 것을「기록」이라고 부른다. 따라서, AC-PDP의 화면의 임의의 방전 셀에 대하여, 우선 기록을 행하고, 그 후에는 유지 방전을 실행함으로써 문자ㆍ도형ㆍ화상 등을 표시할 수 있다. 또한, 기록, 유지 방전, 소거를 고속으로 실행함으로써, 동화상 표시도 할 수 있다.
다음에, 종래의 PDP의 보다 구체적인 구동 방법을 도 13을 이용하여 설명한다. 종래의 AC-PDP(101)(도 10 참조)의 구동 방법 중 하나로서, 예컨대 일본 특허 공개 평성 제 7-160218 호 공보(또는 일본 특허 제 2772753 호 공보)에 개시되어 있는 구동 방법이 있다. 도 13은 그 구동 방법에 있어서의 1서브필드(subfield : SF) 내의 구동 파형을 나타내는 타이밍차트이다. 또, 이하의 설명에서, n개의 행 전극(104) 각각을 「행 전극 Xi(i=1∼n)」이라고 칭하고, n개의 행 전극(105) 각각을 「행 전극 Yi(i=1∼n)」이라고 칭함과 동시에, 모든 행 전극 Y1∼Yn은 단일의 구동 신호(전압)에 의해 구동하는 것으로 하여, n개를 일괄해서 「행 전극 Y」라고도 칭한다. 또한, m개의 열 전극(108) 각각을 「열 전극 Wj(j=1∼m)」라고 칭한다.
도 13에 나타내는 서브필드(SF)는 화상 표시를 위한 1 프레임(F)을 복수의 기간으로 분할한 범위중 하나이며, 여기서는, 서브필드를 또한 「리셋 기간」, 「어드레스 기간」 및 「유지 방전 기간(유지 기간 또는 표시 기간이라고도 칭함)」3개로 분할하고 있다.
우선, 「리셋 기간」에서는 직전의 서브필드의 종료 시점에서의 표시 이력을 소거함과 동시에, 잇따르는 어드레스 기간에서의 방전 확률을 올리기 위한 프라이밍(priming) 입자의 공급을 행한다. 구체적으로는, 모든 행 전극 X1∼Xn과 행 전극 Y와의 사이에, 그 하강시에 자기 소거 방전을 발생시켜 얻는 전압값의 전면 기록 펄스 Vp를 인가함으로써, 표시 이력을 소거한다. 이 때, 열 전극 Wj에 전압 펄스 Vp1을 인가한다.
다음에, 「어드레스 기간」에서는 매트릭스의 선택에 의해 표시해야 할 방전 셀만을 선택적으로 방전시켜, 그 방전 셀에 「어드레스 방전」을 형성한다. 구체적으로는, 도 13에 도시하는 바와 같이, 우선, 행 전극 Xi에 순차적으로 스캔 펄스 Vxg를 인가하여, 점등해야 할 방전 셀에 있어서는 열 전극 Wj에 화상 데이터에 근거하여 전압 펄스 VwD를 인가함으로써, 열 전극 Wj와 행 전극 Xi와의 사이에서 「기록 방전」을 발생시킨다. 또, 어드레스 기간 중, 행 전극 Y에는 부주사 펄스 Vysc를 인가한다. 이 때, 행 전극 Xi와 행 전극 Yi와의 사이에는 전위차(VXg+Vysc)가 인가된다. 이 전위차(VXg+Vysc)는 그 자신에서는 방전을 개시하지 않지만, 이전의 기록 방전을 트리거로 하여 즉시 행 전극 Xi, Yi 간에 「기록 유지 방전」을 발생할 수 있는(전이할 수 있는) 전위차이다. 이러한 어드레스 방전에 의해서, 기술한 바와 같이, 해당 방전 셀의 유전체층(106A)(도 10 참조)의 표면상에, 후의 유지 펄스 Vs의 인가만으로 유지 방전을 행하는 것이 가능한 량의 정(正) 또는 부(負)의 벽전하가 축적된다.
이와 같이, 「어드레스 방전」은 ① 행 전극 Xi와 열 전극 Wj와의 사이에서 선택적으로 발생하는 「기록 방전」과, ② 그것을 트리거로 하여 행 전극 Xi와 행 전극 Yi와의 사이에서 발생하는 「기록 유지 방전」의 2개의 방전으로 구성된다.
이에 대하여, 화상 표시시에(즉, 유지 방전 기간에 있어서) 소등한 상태 그대로의 방전 셀에서는 어드레스 방전을 일으키지 못하게 하기 때문에, 해당 방전 셀의 행 전극 Xi, Yi 사이에서는 방전이 발생하지 않고, 당연히 벽전하의 축적도 없다.
어드레스 기간이 종료하면 유지 방전 기간으로 된다. 유지 방전 기간에서는 행 전극 Xi, Yi 간에 유지 펄스 Vs를 인가함으로써, 상술한 기록 동작이 행하여진 방전 셀에 있어서 해당 기간 동안 유지 방전이 지속된다. 또, 유지 방전 기간 동안, 열 전극 Wj에는 유지 펄스 Vs의 전압값 Vs에 대하여 대략 전압(Vs/2)으로 설정된 전압 Vs2가 인가되어 있다. 이것은 어드레스 기간으로부터 유지 방전 기간으로의 이행시에, 유지 방전이 안정하게 개시할 수 있도록 하기 위해서이다.
그러나, 종래의 AC-PDP 및 그 구동 방법에서는 화면의 종(縱) 방향인 열 방향에 나란히 배치된 방전 셀의 1열과 1개의 열 전극(데이터 라인)이 대응한다. 이 때문에, PDP의 고세밀화등에 따라 열 전극의 개수가 증대하면, 열 전극에 소정의 전압을 공급하기 위한 구동 회로(일반적으로 IC화되어 있음)도 그 부분만큼 증가하기 때문에, 플라즈마 디스플레이 장치의 비용이 상승해 버린다는 문제점이 있다.
본 발명은 상기 문제점을 해결하기 위해서 이루어진 것으로, 열 전극이 증대한 경우이더라도 플라즈마 디스플레이 장치의 코스트를 삭감할 수 있는 교류형 플라즈마 디스플레이 패널의 구동 방법을 제공하는 것을 제 1 목적으로 한다.
또한, 상기 제 1 목적을 실현하기 위해서 최적인 구조를 갖는 교류형 플라즈마 디스플레이 패널을 제공하는 것을 제 2 목적으로 한다.
또한, 상기 제 1 목적을 실현할 수 있는 구동 방법에 의해 구동되는 교류형 플라즈마 디스플레이 패널 또는 제 2 목적을 실현할 수 있는 교류형 플라즈마 디스플레이 패널을 구비한 플라즈마 디스플레이 장치를 제공하는 것을 제 3 목적으로 한다.
도 1은 실시예 1에 따른 플라즈마 디스플레이 장치의 전체 구성을 나타내는 블럭도,
도 2는 실시예 1에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법을 나타내는 타이밍차트,
도 3은 실시예 2에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법을 나타내는 타이밍차트,
도 4는 실시예 3에 따른 교류형 플라즈마 디스플레이 패널의 구조를 설명하기 위한 평면도,
도 5는 실시예 3에 따른 교류형 플라즈마 디스플레이 패널의 구조의 요부(要部)를 확대하여 나타내는 평면도,
도 6은 실시예 3에 따른 교류형 플라즈마 디스플레이 패널에 있어서의 방전 셀과 비방전 셀과의 배열을 모식적으로 나타내는 평면도,
도 7은 실시예 3에 따른 교류형 플라즈마 디스플레이 패널의 다른 구조를 설명하기 위한 평면도,
도 8은 실시예3에 따른 플라즈마 디스플레이 장치의 전체 구성을 나타내는 블록도,
도 9는 실시예 3의 변형예 1에 따른 교류형 플라즈마 디스플레이 패널의 구조를 설명하기 위한 평면도,
도 10은 제 1 종래 기술에 따른 교류형 플라즈마 디스플레이 패널의 구조를 나타내는 사시도,
도 11은 제 2 종래 기술에 따른 교류형 플라즈마 디스플레이 패널의 구조를 나타내는 평면도,
도 12는 제 2 종래 기술에 따른 교류형 플라즈마 디스플레이 패널의 구조를 나타내는 종단면도,
도 13은 종래의 교류형 플라즈마 디스플레이 패널의 구동 방법을 설명하기 위한 타이밍차트.
도면의 주요 부분에 대한 부호의 설명
10 : 격벽
15, 16, 17, 18, 151, 152, 153, 154 : 구동 회로
40 : 제어 회로 41 : 전원 회로
60, 70 : 플라즈마 디스플레이 장치
61, 71, 71A, 72 : 교류형 플라즈마 디스플레이 패널
111 : 방전 공간 D1, D2 : 방향
C : 방전 셀 DG : 방전갭
NC : 비방전 셀 NG : 비방전 갭
Vay, Vay1, Vay2 : 전압(제 1 전압)
Vaw, Vaw1, Vaw2 : 전압
X1∼Xn : 행 전극(띠 형상 부분, 띠 형상 전극)
Y1∼Yn : 행 전극(띠 형상 부분)
W1∼Wm : 열 전극(띠 형상 부분)
WW1∼WWm/2 : 열 전극(어드레스 전극)
본 발명의 제 1 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, t(t는 2 이상의 정수)개의 띠 형상 부분으로 이루어지는 어드레스 전극과, 상기 t개의 띠 형상 부분의 각각에 속하는 t개의 방전 셀과, 상기 t개의 방전 셀에 1대1의 관계로써 포함되며, 해당 방전 셀에 속하는 상기 어드레스 전극을 이루는 상기 띠 형상 부분과 입체 교차하도록 배치된 t개의 띠 형상 부분으로 이루어지는 주사 전극과, t개의 띠 형상 부분으로 이루어지고, 해당 각 띠 형상 부분이 상기 t개의 방전 셀에 1대1의 관계로서 포함됨과 동시에, 해당 방전 셀에 속하는 상기 주사 전극의 상기 띠 형상 부분과 쌍을 이루는 유지 전극과, 상기 주사 전극과 상기 유지 전극의 내 중 적어도 한쪽을 피복하는 유전체를 구비한 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 어드레스 전극의 상기 각 띠 형상 부분에 소정의 전압을 공통으로 인가하고, 또한, 상기 주사 전극의 상기 각 띠 형상 부분에 각각 소정의 전압을 인가하며, 또한, 상기 유지 전극을 이루는 상기 t개의 띠 형상 부분의 내에서 상기 t개의 방전 셀 내의 1개의 방전 셀에 속하는 띠 형상 부분에 제 1 전압을 인가함과 동시에, 상기 유지 전극을 이루는 다른 띠 형상 부분에 제 2 전압을 인가하여, 상기 1개의 방전 셀만으로 소망하는 방전을 형성하는 것을 특징으로 한다.
본 발명의 제 2 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 1 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 주사 전극을 이루는 상기 t개의 띠 형상 부분으로서 1개의 띠 형상 전극을 이루는 교류형 플라즈마 디스플레이 패널에 적용되는 것을 특징으로 한다.
본 발명의 제 3 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 1 특징 또는 제 2 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 제 1 전압이 인가된 상기 유지 전극의 상기 띠 형상 부분과 해당 띠 형상 부분과 쌍을 이루는 상기 주사 전극의 상기 띠 형상 부분의 사이의 제 1 전위차는, 상기 제 2 전압이 인가된 상기 유지 전극의 띠 형상 부분과 해당 띠 형상 부분과 쌍을 이루는 상기 주사 전극의 상기 띠 형상 부분의 사이의 제 2 전위차보다도 큰 것을 특징으로 한다.
본 발명의 제 4 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 3 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 제2 전위차를 대략 전위차 0으로 설정하는 것을 특징으로 한다.
본 발명의 제 5 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 1 특징 내지 제 4 특징 중 어느 한 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 주사 전극에 상기 소정의 전압이 인가되어 있는 기간 중에 상기 유지 전극의 상기 t개의 띠 형상 부분 내중 1개를 순차적으로 선택하여 상기 제 1 전압을 인가함과 동시에, 상기 유지 전극 내에서 상기 선택된 1개 이외의 띠 형상 부분에 상기 제 2 전압을 인가하는 것을 특징으로 한다.
본 발명의 제 6 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 1 특징 내지 제 4 특징 중 어느 한 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 교류형 플라즈마 디스플레이 패널은 상기 주사 전극 및 상기 유지 전극을 각각 복수개 갖고 있고, 상기 복수의 유지 전극 각각의 상기 t개의 띠 형상 부분 중 각 1개에 상기 제 1 전압을 공통으로 인가하고 있는 기간 중에, 상기 제 1 전압이 인가하고 있는 복수의 상기 띠 형상 부분과 각각 쌍을 이루는 상기 주사 전극의 상기 띠 형상 부분 내의 1개를 순차적으로 선택하여 상기 소정의 전압을 인가하는 것을 특징으로 한다.
본 발명의 제 7 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 6 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 복수의 유지 전극 각각의 상기 t개의 띠 형상 부분 내의 각 1개에 상기 제 1 전압을 공통으로 인가하는 상기 기간의 종료 후에, 해당 기간 중에 상기 제 2 전압이 인가되어 있던 상기 유지 전극의 상기 띠 형상 부분이 속하는 상기 방전 셀에, 해당 방전 셀에 속하는 상기 주사 전극과 상기 어드레스 전극의 양 띠 형상 부분 사이에 제 1 보조 방전을 형성하는 것을 특징으로 한다.
본 발명의 제 8 특징에 따른 교류형 플라즈마 디스플레이 패널의 구동 방법은, 제 6 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 복수의 유지 전극 각각의 상기 t개의 띠 형상 부분 내의 각 1개에 상기 제 1 전압을 공통으로 인가하는 상기 기간의 종료 후에, 해당 기간 중에 선택되어 상기 제 1 전압이 인가돼서 상기 소망하는 방전이 형성된 상기 방전 셀에, 해당 방전 셀에 속하는 상기 주사 전극과 상기 유지 전극의 양 띠 형상 부분 사이에 제 2 보조 방전을 형성하는 것을 특징으로 한다.
본 발명의 제 9 특징에 따른 교류형 플라즈마 디스플레이 패널은, 제 1 특징 내지 제 8 특징 중 어느 한 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법이 적용되는 교류형 플라즈마 디스플레이 패널에 있어서, 적어도 표시 라인에 평행한 방향에서 서로 인접하지 않도록 배치되고, 또한 상기 어드레스 전극의 2개의 띠 형상 부분의 한쪽에 속하는, 소망하는 방전이 형성 가능한 방전 갭을 갖는 복수의 상기 방전 셀과, 상기 방전 셀과 동일면에 배치되고, 또한 상기 어드레스 전극의 상기 2개의 띠 형상 부분의 다른 쪽에 속하는, 상기 방전 갭보다도 방전의 형성이 곤란한 비방전 갭을 갖는 복수의 비방전 셀과, 상기 비방전 셀과 상기 방전 셀 또는 상기 비방전 셀과의 2개의 것을 적어도 상기 표시 라인에 교차하는 방향에 따라 구획하는 격벽을 구비하되, 상기 어드레스 전극의 상기 2개의 띠 형상 부분은, 일체화하여 상기 격벽에 의해서 구획된 상기 2개의 것 사이에 걸치는 형상 치수를 갖는 것을 특징으로 한다.
본 발명의 제 10 특징에 따른 플라즈마 디스플레이 장치는, 제 1 특징 내지 제 8 특징 중 어느 한 특징의 교류형 플라즈마 디스플레이 패널의 구동 방법에 의해 구동되는 교류형 플라즈마 디스플레이 패널, 또는, 제 9 특징의 교류형 플라즈마 디스플레이 패널을 구비하는 것을 특징으로 한다.
본 발명의 상기 및 그 밖의 목적, 특징, 국면 및 이익 등은 첨부 도면을 참조로 하여 설명하는 이하의 상세한 실시예로부터 더욱 명백해질 것이다.
(실시예 1)
A. 플라즈마 디스플레이 장치(60)의 구성
도 1은 실시예 1에 따른 플라즈마 디스플레이 장치(60)의 전체 구성을 나타내는 블럭도이다. 도 1에 도시하는 바와 같이, 플라즈마 디스플레이 장치(60)는 AC-PDP(61)과, 해당 AC-PDP(61)의 행 전극에 소정의 전압을 공급하기 위한 구동 회로(16, 17, 153, 154)와, 열 전극에 소정의 전압을 공급하기 위한 구동 회로(18)와, 구동 회로(16, 17, 153, 154, 18)를 제어하는 제어 회로(40)와, 소정의 전압을 생성하여 구동 회로(16, 17, 153, 154, 18)에 공급하는 전원 회로(41)를 구비하고 있다. 플라즈마 디스플레이 장치(60)의 구동부는 구동 회로(16, 17, 153, 154, 18)를 포함한다. 이하에 개개의 구성 요소를 설명한다. 또, 도 1에 있어서, AC-PDP(61)는 표시면측에서 본 경우에 있어서의 각 전극의 배치 관계만을 모식적으로 도시하고 있고, 격벽이나 형광체 등의 다른 구성 요소는 종래의 AC-PDP(예컨대, 도10의 AC-PDP(101))와 마찬가지다. 또한, 이하의 설명에 있어서, 상하좌우 방향의 표기는 플라즈마 디스플레이 장치(60)를 AC-PDP(61)의 표시면측에서 본 경우를 기준으로 하였고, 상기 각 방향의 기재는 도 1에 있어서의 상하좌우 방향에 일치한다.
AC-PDP(61)는 종래의 AC-PDP의 구조를 기본으로 하면서, 쌍을 이루는 2개의 행 전극 내의 한쪽이 PDP의 중앙에서 좌우로 분단된 구조를 갖는다. 상세하게는, 도 1에 도시하는 바와 같이, (a) n개의 행 전극 X1∼Xn(이하, n개 중 임의의 1개를 「행 전극 Xi」(i=1∼n)라고도 칭함)이 서로 평행을 이루어, 이 PDP의 좌우단 근방에 걸쳐 배치되고, m개의 열 전극 W1∼Wm(이하, m개 중 임의의 1개를 「열 전극 Wj」(j=1∼m)라고도 칭함)이 행 전극 X1∼Xn과 (입체)교차하는 방향으로, 서로 평행을 이루어 이 PDP의 상하단 근방에 걸쳐 배치되어 있다. 특히, 각각이 행 전극 X1∼Xn과 평행을 이루는 n개의 행 전극 YL1∼YLn(이하, n개 중 임의의 1개를 「행 전극 YLi」(i=1∼n)라고도 칭함)이 이 PDP의 좌단 근방으로부터 중앙 근방에 걸쳐 배치되어 있는 한편, 각각이 행 전극 X1∼Xn과 평행을 이루는 n개의 행 전극 YR1∼YRn(이하, n개 중 임의의 1개를 「행 전극 YRi」(i=1∼n)라고도 칭함)이 이 PDP의 우단 근방으로부터 중앙 근방에 걸쳐 배치되어 있다. 상기 행 전극 YL1∼YLn, YR1∼YRn과 행 전극 X1∼Xn은 교대로 배치되어 있다. 이 때, 행 전극 YL1∼YLn과 m개 중 왼쪽 절반인 m/2개의 열 전극 W1∼Wm/2가 (입체)교차하여, 행 전극 YR1∼YRn과 m개중 오른쪽 절반인 m/2개의 열 전극 Wm/2+1∼Wm가 (입체)교차한다. 이 때, 행 전극 YLi 및 행 전극 YRi가 각각 행 전극 Xi와 쌍을 이루고(이하,각각을 「(행) 전극쌍 Xi, YLi」, 「(행) 전극쌍 Xi, YRi」라고도 칭함), 행 전극쌍과 열 전극과의 각 (입체)교차점으로서 1개의 방전 셀(「발광 셀」 또는 「표시 셀」이라고도 칭함)이 규정된다. 이 때, 행 전극쌍 Xi, YLi(또는 YRi)와 열 전극 Wj에서 규정되는 방전 셀을 「매트릭스(i, j)의 방전 셀」과 같이 표현한다. 또, 이하의 설명에 있어서, 행 전극 YL1∼YLn을 「좌측용 행 전극 YL1∼YLn」이라고도 칭하고, 행 전극 YR1∼YRn을 「우측용 행 전극 YR1∼YRn」이라고도 칭한다.
AC-PDP(61)에서는 행 전극 X1∼Xn 및 행 전극 YL1∼YLn, YR1∼YRn을 덮도록 유전체(층)(도 1에는 도시하지 않음, 도 10의 유전체층(106)(또는 106A) 참조)가 배치되어 있다. 또, 행 전극 X1∼Xn과 행 전극 YL1∼YLn, YR1∼YRn 중 적어도 한쪽이 유전체에 의해 덮어져 있으면, AC-PDP에 있어서의 벽전하에 기인한 메모리 기능을 얻을 수 있어, 전술한 도 13에 나타낸, 어드레스 기간과 유지 기간을 분리한 구동 방법이 적용 가능하다.
구동 회로(18)는 W 드라이버(181)와 구동 IC(182)로 이루어진다. W 드라이버(181)는 후술하는 제어 회로(40)로부터의 제어 신호 및 전원 회로(41)로부터의 공급 전압이 입력되어 소정의 전압 펄스를 생성한다. 그리고, 구동 IC(182)는 제어 회로(40)로부터의 제어 신호에 근거하여 상기 W 드라이버(181)에 의해 생성된 상기 소정의 전압 펄스를 출력한다.
도 1에 도시하는 바와 같이, 열 전극 W1과 열 전극 Wm이 구동 IC(182)의 소정의 하나의 출력 단자에 공통으로 접속되고, 마찬가지로, 열 전극 W2와 열 전극 Wm-1이 구동 IC(182)의 소정의 하나의 출력 단자에 접속되어 있다. 즉, 플라즈마디스플레이 장치(60)에서는 열 전극 Wm/2와 열 전극 Wm/2+1의 사이를 경계로서 좌우 대상의 위치에 있는 열 전극 Wj와 열 전극 Wm+1-j가 공통으로 소정의 하나의 출력 단자에 접속되어 있다. 따라서, 열 전극 Wj와 열 전극 Wm+1-j에 공통으로 상기 소정의 전압 펄스가 인가된다.
구동 회로(16)는 상기 W 드라이버(181)와 동등한 X 드라이버(161)와, 상기 구동 IC(182)와 동등한 구동 IC(162)로 이루어진다. X 드라이버(161)는 제어 회로(4O)로부터의 제어 신호 및 전원 회로(41)로부터의 공급 전압이 입력되어 소정의 전압 펄스를 생성한다. 또한, 구동 IC(162)의 복수의 출력 단자 각각이 행 전극 X1∼Xn 내의 기수번째의 전극에 접속되어 있으며, 해당 구동 IC(162)는 제어 회로(40)로부터의 제어 신호에 근거하여 상기 X 드라이버(161)에서 생성된 소정의 전압 펄스를 상기 기수번째의 행 전극에 (주사하여)인가한다. 한편, 구동 회로(17)는 상기 X 드라이버(161)와 동등의 X 드라이버(171) 및 상기 구동 IC(162)와 동등한 구동 IC(172)로 이루어지고, 해당 구동 IC(172)의 출력 단자는 행 전극 X1∼Xn 중 우수번째의 전극에 접속되어 있다.
구동 회로(153, 154)는 상기 W 드라이버(181)와 동등한 Y 드라이버로 이루어진다(이 때문에, 동일한 참조 부호를 이용하여 「Y 드라이버(153, 154)」라고도 칭함). 특히, Y 드라이버(153)의 출력 단자에 행 전극 YL1∼YLn이 공통으로 접속되어 있고, Y 드라이버(154)의 출력 단자에 행 전극 YR1∼YRn이 공통으로 접속되어 있다. 또, Y 드라이버(153, 154)를 각각 「좌측용 Y 드라이버(153)」, 「우측용 Y 드라이버(154)」라고도 칭한다.
제어 회로(40)는 입력 영상 신호 S에 근거하여 제어 신호를 생성해서, 구동 회로(16, 17, 18, 153, 154)에 출력한다.
B. AC-PDP(61)의 구동 방법
B-1. 구동 원리
우선, AC-PDP(61)에 있어서의 방전 셀에서의 방전의 제어 원리를 설명한다.
공통으로 구동 IC(182)에 접속되어 동일한 전압이 공급되는 열 전극(각각이 어드레스 전극의 「띠 형상 부분」에 해당하고, 그 총칭이 「어드레스 전극」에 해당함) Wj, Wm+1-j에 속하는 임의의 2개의 방전 셀, 예컨대 매트릭스(i1, j), (i2(≠i1), m+1-j)의 각 방전 셀 각각은 행 전극(각각이 유지 전극의 「띠 형상 부분」에 해당하고, 그 총칭이 「유지 전극」에 해당함) YLi1, YRi2가 속한다.
행 전극 X1∼Xn 각각은 n개의 행 전극 X1∼Xn의 총칭을 「주사 전극」이라고 하면, 주사 전극의 띠 형상 부분으로 파악할 수 있다. 그리고, 상기 매트릭스(il, j), (i2, m+1-j)의 각 방전 셀은 열 전극 Wj, Wm+1-j(어드레스 전극)에 동일한 전압이 인가되는 경우이더라도, 행 전극 Xi1, YLi1 간의 전위차와 행 전극 Xi2, YRi2 간의 전위차를 제어함으로써, 독립적으로 방전 형성이 가능하다. 마찬가지로, 열 전극 Wj 또는/및 열 전극 Wm+1-j에 복수의 방전 셀이 속하는 경우이더라도, 각 방전 셀에 속하는 행 전극 간(유지 전극 및 주사 전극의 각 띠 형상 부분 간)의 전위차의 제어에 의해 상기 복수의 방전 셀을 독립적으로 제어할 수 있다.
또한, 1개의 행 전극(띠 형상 전극) Xi의 왼쪽 절반 및 오른쪽 절반을 각각띠 형상 부분으로 파악할 때에는, 해당 1개의 행 전극(띠 형상 전극) Xi를 「주사 전극」이라고 칭할 수 있다. 이 때, 해당 행 전극 Xi 및 열 전극 Wj, Wm+1-j로서 규정되는 2개의 방전 셀(매트릭스(i, j), (i, m+1-j)로 인가됨)은, 행 전극 Xi에 전압을 인가한 경우(즉, 1개의 주사 전극의 각 띠 형상 부분에 공통의 전압을 인가한 경우)이더라도, 행 전극 YLi, YRi으로의 인가 전압의 제어에 의해서, 독립 제어가 가능하다. 이 때문에, 이 AC-PDP(61)에는 이하의 구동 방법이 적용 가능하다.
B-2. 실시예 1에 따른 구동 방법
플라즈마 디스플레이 장치(60)에 있어서의 AC-PDP(61)의 구체적인 구동 방법을 도 2에 나타내는 구동 전압의 타이밍차트를 이용하여 설명한다. 도 2의 (a)∼(d)는 각각 열 전극 Wj, 행 전극 Xi, 좌측용 행 전극 YL1∼YLn, 우측용 행 전극 YR1∼YRn으로의 각 인가 전압의 1서브필드(SF)에 있어서의 구동 파형을 나타내고 있다. 또, 도 2에 나타내는 펄스 파형은 동일 파형의 일례이며, 도 2의 전압 펄스의 극성을 전부 반전시킨 펄스를 이용해도 된다.
도 2에 나타내는 구동 방법에서는 1서브필드를 「리셋 기간」, 「제 1 어드레스 기간」, 「보조 기간」, 「제 2 어드레스 기간」 및 「유지 방전 기간(또는 유지 기간)」 5개의 기간으로 분할하고 있다. 특히, 이 구동 방법은 제 1 및 제 2 어드레스 기간과 보조 기간에 있어서의 각 구동 방법에 특징이 있고, 리셋 기간 및 유지 방전 기간의 구동 방법은, 예컨대 도 13에 나타내는 종래의 구동 방법이 적용 가능하다. 이하, 이들 5개의 기간을 상술한다.
B-2-1. 리셋 기간
리셋 기간에서는, 종래의 구동 방법과 마찬가지로, 행 전극 YL1∼YLn 및 행 전극 YR1∼YRn에 전면 기록 펄스 Vpy(전압 Vpy)를 부여한다. 이에 따라, 직전의 서브필드의 종료 시점에서의 표시 이력을 소거함과 동시에, 잇따르는 제 1 및 제 2 어드레스 기간에서의 방전 확률을 올리기 위한 프라이밍 입자의 공급을 행한다. 또한, 상기 전압 펄스 Vpy와 동일한 타이밍으로 모든 열 전극 W1∼Wm에 전압 펄스 Vpw(전압 Vpw)를 인가한다. 이 전압 펄스 Vpw는 상기 전압 펄스 Vpy의 인가에 의해 열 전극 W1∼Wm과 행 전극 YL1∼YLn, YR1∼YRn의 사이에 방전을 발생하지 않도록 하기 위한 것으로, 전압 펄스 Vpy의 대략 중간 전위로 하는 것이 바람직하다. 예컨대, 전압 Vpy=330V, 전압 Vpw=10OV로 설정한다.
B-2-2. 제 1 어드레스 기간
제 1 어드레스 기간에서는 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀 내에서 이후의 유지 방전 기간에서 표시 점등시켜야 되는 방전 셀에 선택적으로 어드레스 방전(전술한 바와 같이, 기록 방전과 기록 유지 방전으로 이루어짐)을 일으킨다. 상세하게는, 종래의 구동 방법과 마찬가지로 행 전극 X1로부터 행 전극 Xn으로 순차적으로 스캔 펄스 Vax1(전압 Vax1)을 인가하여 실행하고, 해당 펄스 Vax1의 인가에 동기하여 열 전극 W1∼Wm에 화상 데이터(입력 영상 신호 S에 상당)에 근거하여 전압 펄스 Vaw1(전압 Vaw1)을 인가한다. 예컨대, 전압 Vax1=(-180)V, 전압 Vaw1=40V로 설정한다. 또, 이하의 설명에 있어서, (제 1 및 제 2) 어드레스 기간에 있어서 입력 화상 데이터에 기초를 둔 동작으로서, ① 이후의 유지 방전 기간 중에 표시 점등시켜야 되는 방전 셀에 어드레스 방전을 형성하는 동작과, ② 동기간(同期間) 중에 표시 점등시키지 않는 방전 셀에는 어드레스 방전을 형성하지 않는 동작, 양쪽을 총칭하여 「어드레스 동작」 또는 「기록 동작」이라고 칭하기로 한다.
이 구동 방법에서는, 행 전극 X1∼Xn의 주사 기간 중, 좌측용 행 전극 YL1∼YLn 모두에게 부주사 펄스인 전압 펄스(제 1 전압) Vay1(전압 Vay1)을 인가함과 동시에, 우측용 행 전극 YR1∼YRn 모두를 접지 전위(또는 GND 전위)(제 2 전압)로 설정한다(따라서, 행 전극 Xi, YLi 사이의 전위차(제 1 전위차)는 행 전극 Xi, YRi 간의 전위차(제 2 전위차)보다도 크다). 이것은 이하의 이유 때문이다. 즉, 행 전극 Xi와 열 전극 Wj 사이에 「기록 방전」을 발생시키기 위해서 필요로 되는 양 전극 Xi, Wj로의 인가 전압은 행 전극 YLi, YRi의 인가 전위에 크게 의존한다. 예컨대, 행 전극쌍 Xi, YLi(또는 YRi)에 해당 전극쌍 사이에서의 방전이 일어나지 않는 범위 내에서 최대의 전위차를 부여할 때에는, 전극 Xi, Wj 간의 전위가 작더라도 기록 방전을 형성할 수 있다. 반대로, 행 전극쌍 Xi, YLi(또는 YRi)의 전위차가 작을수록, 기록 방전을 발생시키기 위해서 전극 Xi, Wj 사이에 인가하는 전압을 크게 하지 않으면 안된다. 따라서, 이 제 1 어드레스 기간에서는, 상기 부주사 펄스 Vay1의 전압 제어에 의해서, 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀에 대하여 어드레스 동작을 실행하는 한편, 우측용 행 전극 YR1∼YRn에 속하는 모든 방전 셀에 대해서는 기록 방전을 발생시키지 않도록 하고 있다. 이 때, 예컨대 전압Vay1=60V로 설정한다.
전극 Xi, Wj 사이의 기록 방전에 잇따라, 해당 기록 방전을 트리거로서 행 전극 Xi와 좌측용 행 전극 YLi와의 사이에 「기록 유지 방전」이 발생한다. 이러한 기록 방전으로부터 기록 유지 방전으로의 전이도 전극쌍 Xi, YLi 간의 전위차에 의존한다. 좌측용 행 전극 YLi에 인가되어 있는 부주사 펄스 Vay1=60V인 때, 전극쌍 Xi, YLi 간의 전위차는 240V(=60V-(-180V))이기 때문에, 상기 방전의 전이를 충분히 생기게 할 수 있다. 이에 대하여, 우측용 행 전극 YRi는 접지 전위이기 때문에, 전위차 180V가 인가되고 있는 전극쌍 Xi, YRi 간에서는 상기 방전의 전이가 일어나지 않는다.
따라서, 가령 우측용 행 전극 YRi에 속하는 방전 셀에 기록 방전이 발생한 경우이더라도, 전극 Xi, YRi 간의 기록 유지 방전으로 전이하는 일은 없다.
어드레스 방전이 발생한 방전 셀에서는 행 전극 YLi를 피복하는 유전체상에(이하, 단지 「행 전극 Yi의 윗쪽에」와 같이 표현함) 마이너스의 벽전하가 축적됨과 동시에 행 전극 Xi의 윗쪽에 플러스의 벽전하가 축적되고, 또는, 열 전극 Wj의 윗쪽에는 마이너스의 벽전하가 축적되어 버린다. 단, 열 전극 Wj(의 인가 전압)을 이용한 방전은 기록 유지 방전의 트리거로서의 기록 방전이며, 주체적인 방전인 전극 Xi, YLi 간에서의 기록 유지 방전보다도 적기 때문에, 열 전극 Wj의 윗쪽의 벽전하량은 비교적 적다.
또, 이 제 1 어드레스 기간에 있어서, 우측용 행 전극 YR1∼YRn의 전위를 전압 Vax1로 설정하는 경우(이 때, 상기 전압 Vax1이 제 2 전압에 해당하고, 행 전극Xi, YRi 간의 전위차(제 2 전위차)가 0임)에는 해당 행 전극 YR1∼YRn에 속하는 방전 셀에서의 방전의 발생을 보다 확실히 방지할 수 있다.
또한, 이 제 1 어드레스 기간에 있어서, 먼저 우수행째의 행 전극쌍 Xi, YLi에 속하는 방전 셀의 어드레스 동작을 실행하고, 그 후에 기수행째의 행 전극쌍 Xi, Yi에 속하는 방전 셀의 어드레스 동작을 하더라도 무방하다. 이러한 점은 후술하는 제 2 어드레스 기간에 있어서도 마찬가지이다.
B-2-3. 보조 기간
그리고, 우측용 행 전극 YR1∼YRn에 속하는 방전 셀에는 어드레스 방전(기록 방전 및 기록 유지 방전)이 전혀 발생하지 않는 것이 바람직하다. 그러나, 전극 Xi, Wj 간에 있어서, 어드레스 방전의 초기의 방전인 기록 방전이 발생하는 경우가 있다. 상술한 바와 같이, 전극 Xi, Wj 사이에서 방전이 발생하면, 행 전극 Xi의 윗쪽 및 열 전극 Wj의 윗쪽에 각각 플러스의 벽전하, 마이너스의 벽전하가 약간량 형성되어 버린다. 이 때, 이러한 전하 상태대로 우측용 행 전극 YR1∼YRn에 속하는 방전 셀을 위한 제 2 어드레스 기간에 들어가더라도, 정상적인 어드레스 동작을 실행할 수 없는 경우가 있다. 즉, 어드레스 방전을 형성해야 할 방전 셀에서 어드레스 방전이 발생하지 않을 때에는, 유지 방전 기간에 있어서의 소망하는 발광 셀이 점등하지 않는 사태(소위 불점등)가 발생할 수 있다. 또한, 어드레스 방전을 형성시킬 필요가 없는 방전 셀로 (오(誤))방전이 발생했을 때에는, 유지 방전 기간에서 불필요하게 점등된다(소위 오점등). 또한, 상술한 전극 Xi, Wj의 윗쪽의 각벽전하에 의해서, 제 2 어드레스 기간에 있어서의 각 전압 펄스의 전압 마진이 작아져 버린다.
그래서, 제 2 어드레스 기간에 들어가기 전에, 이 보조 기간에서, ① 제 1 어드레스 기간에서 어드레스 동작이 종료하고 있는 좌측용 행 전극 YLi에 속하는 방전 셀의 벽전하 상태를 변화시키지 않고, ② 우측용 행 전극 YRi에 속하는 방전 셀 내에서 제 1 어드레스 기간에서 방전이 발생되어 버린 방전 셀의 벽전하를 적어도 상술한 불점등 등을 회피할 수 있는 정도까지 감소시킨다.
도 2에 도시하는 바와 같이, 우선, 이 보조 기간의 초기시에 있어서, 모든 행 전극 X1∼Xn과 우측용 행 전극 YR1∼YRn에 각각 전압 펄스 Vhx1(전압 Vhx1), 전압 펄스 Vhy1(전압 Vhy1)을 동일한 타이밍으로 인가함과 동시에, 좌측용 행 전극 YL1∼YLn 및 열 전극 W1∼Wm을 접지 전위로 한다. 이 때, 전압 Vhx1과 전압 Vhy1을 동일 전위(예컨대 180V)로 설정한다. 이러한 전압 설정에 의하면, 행 전극 Xi와 우측용 행 전극 YRi는 동일 전위이기 때문에, 우측용 행 전극 YRi에 속하는 방전 셀에 있어서 전극 Xi, Wj 간 및 전극 YRi, Wj 간에서 방전(제 1 보조 방전)이 발생한다. 이러한 방전에 의해, 전극 Xi, Wj의 윗쪽의 상기 벽전하를 감소시킬 수 있다.
한편, 행 전극 Xi에 상기 전압 Vhx1이 인가되고, 또한, 좌측용 행 전극 YLi는 접지 전위에 있기 때문에, 좌측용 행 전극 YLi에 속하는 방전 셀 내에서 제 1 어드레스 기간에 있어서 어드레스 방전에 의해 생성된 벽전하를 갖고 있는 방전 셀에서는, 해당 벽전하에 상기 인가 전압이 중첩되어 전극 Xi, YLi 간에 방전(제 2보조 방전)이 발생한다. 이 전극 Xi, YLi 간의 방전에 의해서, 해당 방전 셀의 각 전극 Xi, YLi의 윗쪽의 벽전하의 극성은 제 1 어드레스 기간 종료후의 극성에 대하여 반전된다.
그리고, 잇따르는 다음 타이밍에 있어서, 좌측용 행 전극 YL1∼YLn에 전압 펄스 Vhy2(전압 Vhy2)를 인가함과 동시에, 행 전극 X1∼Xn, 우측용 행 전극 YR1~YRn 및 열 전극 W1∼Wm을 접지 전위로 한다. 예컨대, 전압 Vhy2=180V로 설정한다. 이러한 전압 인가에 의해서, 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀 내에서 벽전하(상술한 바와 같이, 제 1 어드레스 기간 종료후의 극성에 대하여 반전하고 있음)를 갖는 방전 셀에서, 재차 방전(제 2 보조 방전)이 발생한다. 또, 해당 방전 셀에 있어서의 상기 제 1 보조 방전은 제 2 보조 방전으로 파악되기 때문에, 해당 방전 셀에서는 제 2 보조 방전이 2회 형성되었다라고 말할 수 있다. 그 결과(제 2 보조 방전이 2회 형성한 결과), 해당 방전 셀의 벽전하 상태(또는, 벽전하에 의한 전위 관계)는 제 1 어드레스 기간 종료 후의 상태로 되돌아간다.
한편, 우측용 행 전극 YR1∼YRn, 행 전극 X1∼Xn 및 열 전극 W1∼Wm의 전위는 접지 전위이기 때문에, 우측용 행 전극 YR1∼YRn에 속하는 방전 셀에서는 방전이 발생하지 않는다.
이렇게 하여, 보조 기간 종료후에, ① 좌측용 행 전극 YLi에 속하는 방전 셀의 벽전하 상태를 변화시키지 않고, ② 우측용 행 전극 YRi에 속하는 방전 셀의 벽전하량을 감소시킬 수 있다. 이에 의해, 다음 제 2 어드레스 기간에 있어서의 정상적인 어드레스 동작을 실행할 수 있음과 동시에, 해당 기간 중의 각 전압 펄스의전압 마진을 전극 Xi, Wj 사이의 방전이 발생하는 정도까지 확대할 수 있다.
또한, 이 보조 기간에서의 구동에 의하면, 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀의 전하 상태가 보다 안정화된다고 하는 효과가 얻어진다. 이것은 이하의 이유 때문이다. 일반적으로, 소정의 전극 사이에서의 방전 및 벽전하 상태는 해당 방전을 반복하여 실행함으로써 보다 안정화된다. 이 때, 반복적인 방전에 의해, 벽전하는 점차로 증폭하여 정상 상태(정상량)에 도달한다. 따라서, 제 1 어드레스 기간에 있어서 벽전하가 형성된 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀에서는, 보조 기간에 있어서의 전압 펄스 Vhx1 및 Vhy2에 의해서 행 전극쌍 Xi, YLi 사이에서의 방전(제 2 보조 방전)이 형성되기 때문에, 제 1 어드레스 기간에 있어서 한번만 방전한 경우보다도 벽전하가 성장하여 안정화되어 있다. 그 결과, 이 구동 방법에 의하면, 보다 확실히 유지 방전 기간에 있어서의 유지 방전을 개시할 수 있다. 특히, 이 구동 방법에서는 제 1 어드레스 기간과 유지 방전 기간 간에 보조 기간 및 제 2 어드레스 기간을 갖기 때문에, 상술한 벽전하 안정 효과는 대단히 유효하다. 왜냐하면, 벽전하가 안정되지 않고 있는 상태대로 보조 기간 또는 제 2 어드레스 기간에서 행 전극 X1∼Xn 또는 열 전극 W1∼Wm에 전압 펄스가 인가된 경우에는, 예기하지 않는 방전이 유발하여 벽전하가 소멸되어 버리므로, 유지 방전 기간에 있어서의 불점등 상태가 발생할 수 있기 때문이다.
B-2-4. 제 2 어드레스 기간
보조 기간에 이어서, 제 2 어드레스 기간에서의 구동을 실행한다. 이 제 2어드레스 기간은, 상술한 제 1 어드레스 기간에 있어서의 어드레스 동작을, 우측용 행 전극 YR1∼YRn에 속하는 방전 셀에 대하여 실행한다. 이 때문에, 제 1 어드레스 기간과 마찬가지로, 행 전극 X1∼Xn에 상술한 전압 펄스 Vax1과 동등한 스캔 펄스 Vax2(전압 Vax2)를 인가하여, 해당 펄스 Vax2에 동기시켜 열 전극 W1∼Wm에 상술한 전압 펄스 Vaw1과 동등한 전압 펄스 Vaw2(전압 Vaw2)를 인가한다. 특히, 제 2 어드레스 기간에서는, 우측용 행 전극 YR1∼YRn에 상술한 전압 펄스 Vay1과 동등한 전압 펄스(제 1 전압) Vay2(전압 Vay2)를 인가하여, 좌측용 행 전극 YL1∼YLn을 접지 전위(제 2 전압)로 설정한다(따라서, 행 전극 Xi, YRi 사이의 전위차(제 1 전위차)는 행 전극 Xi, YLi 사이의 전위차(제 2 전위차)보다도 큼). 이 때, 예컨대 전압 Vaw1=전압 Vaw2, 전압 Vax1=전압 Vax2, 전압 Vay1=전압 Vay2로 설정한다.
이러한 구동에 의해서, 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀에 방전을 발생시키지 않고, 우측용 행 전극 YR1∼YRn에 속하는 방전 셀에 대하여 어드레스 동작을 실행할 수 있다.
또, 제 1 어드레스 기간과 마찬가지로, 이 제 2 어드레스 기간에 있어서, 좌측용 행 전극 YL1∼YLn의 전위를 전압 Vax2로 설정하는 경우(이 때, 상기 전압 Vax2가 제 2 전압에 해당하고, 행 전극 Xi, YLi 사이의 전위차(제 2 전위차)가 0임)에는, 해당 행 전극 YL1∼YLn에 속하는 방전 셀에서의 방전의 발생을 보다 확실히 방지할 수 있다.
B-2-5. 유지 방전 기간
제 1 및 제 2 어드레스 기간에 있어서, 모든 방전 셀에 대한 어드레스 동작이 종료한 후에, 유지 방전 기간에서의 구동을 실행한다. 구체적으로는, 도 2에 도시하는 바와 같이, 모든 행 전극 X1∼Xn과 모든 행 전극 YL1∼YLn, YR1∼YRn에 각각 유지 펄스 Vsx(전압 Vsx), 유지 펄스 Vsy(전압 Vsy)를 교대로 서브필드마다 규정된 소정의 회수만큼 인가한다. 이러한 전압 인가에 의해, 어드레스 방전이 생성된 방전 셀에 이 서브필드의 유지 방전이 발생한다. 이 때, 전압 Vsx 및 전압 Vsy를 상기 전압 Vhx1, Vhy1, Vhy2와 동일한 전위인 180V로 설정할 때에는, 적은 전원수로서 도 1의 전원 회로(41) 또는 플라즈마 디스플레이 장치(60)를 구성할 수 있다고 하는 이점이 있다.
이와 같이, 실시예 1에 따른 AC-PDP(61)의 구동 방법(내지는 플라즈마 디스플레이 장치(60))에 따르면, AC-PDP(61)가 갖는 m개의 열 전극 W1∼Wm을, 2개를 1조로서 공통의 전압을 인가하여 AC-PDP(61)를 구동하기 때문에, 종래의 플라즈마 디스플레이 장치와 비해, 열 전극용 구동 IC(182)의 개수를 반감할 수 있다. 따라서, 플라즈마 디스플레이 장치(60)는 종래의 플라즈마 디스플레이 장치보다도 비용을 대폭 삭감할 수 있다.
여기서, 도 1에 도시하는 바와 같이, 플라즈마 디스플레이 장치(60)는 2개의 Y 드라이버(153, 154)를 구비하고 있고, 종래의 플라즈마 디스플레이 장치보다도 동일한 드라이버의 개수가 많다. 그러나, ① 각 전극용 구동 IC(162, 172, 182)의 단가는 각 드라이버(153, 154, 161, 171, 181)보다도 높은 것, 및 ② 구동 IC 등의비용을 그 출력 단자 1개당 비용으로서 파악한 경우, Y 드라이버의 출력 단자수 증가분에 의한 비용 상승보다도 열 전극용 구동 IC의 출력 단자수 감소분에 의한 비용 삭감 효과쪽이 대단히 크다는 것에 비추어 보면, 플라즈마 디스플레이 장치(60)에 의한 비용 삭감 효과는 현저하다고 말할 수가 있다.
또, 행 전극 X1∼Xn 용 구동 회로(16, 17)를 1곳에, 예컨대 AC-PDP(61)의 좌측에 배치하더라도 무방하다. 단지, 행 전극 X1∼Xn의 구동 회로(16, 17)를 1곳에, 예컨대 AC-PDP(61)의 좌측에 집중하여 배치하면, AC-PDP(61)의 좌측의 설치 스페이스(space)의 실장 밀도가 높아져 버린다. 이 때문에, 도 1에 도시하는 바와 같이, 플라즈마 디스플레이 장치(60)에서는 행 전극 X1∼Xn용 구동 회로를 분할한 후에, 각각을 AC-PDP(61)의 좌우에 배치하고 있다.
이 때, 구동 회로(16)의 출력 단자에 행 전극 X1∼Xn의 기수번째의 전극의 좌단을 접속하고, 구동 회로(17)의 출력 단자에 우수번째의 전극의 우단을 접속하고 있기 때문에, 양 회로(16, 17)가 미소한 회로 임피던스의 차이에 기인한 표시 화상의 휘도 불량을 AC-PDP 전체로서 억제할 수 있다. 또한, 구동 회로(16, 17) 및 Y 드라이버(153, 154) 각각을, 접속해야 할 전극에 근접하여 배치함으로써, 배선 임피던스를 가능한 낮게 억제함과 동시에, 각 배선 임피던스의 균등화를 도모할 수 있다.
따라서, 플라즈마 디스플레이 장치(60)는 구동 회로(16, 17, 153, 154)가 1곳에 집중하여 배치한 플라즈마 디스플레이 장치보다도 시인성(視認性)이 양호하다고 하는 효과를 얻을 수 있다. 이와 같이, 회로 설치 스페이스 및 시인성의 관점에서, 도 1에 나타낸, 플라즈마 디스플레이 장치(60)에 있어서의 각 구성 요소의 배치가 좋아진다고 말할 수 있다.
또, AC-PDP(61)에 있어서의 행 전극 X1∼Xn을 상하로 2분할(그룹화)하여 구동하더라도 무방하다.
(실시예 2)
다음에, AC-PDP(61)에 적용 가능한 다른 구동 방법을 도 3의 타이밍챠트를 이용하여 설명한다. 도 3의 (a)∼(d)는 각각 도 2의 (a)∼(d)와 마찬가지이다. 또한, 도 3에 나타내는 전압 펄스의 극성을 전부 반전시킨 펄스를 이용하더라도 상관없다. 또, 이 구동 방법은 도 1의 플라즈마 디스플레이 장치(60)에 의해 실현 가능하다.
도 3에 도시하는 바와 같이, 실시예 2에 따른 구동 방법에서는 1서브필드를 「리셋 기간」, 「어드레스 기간」 및 「유지 방전 기간」의 3개의 기간으로 분할하고 있다. 특히, 이 구동 방법은 어드레스 기간에 있어서의 구동 방법에 특징이 있기 때문에, 이러한 점을 중심으로 설명한다. 또, 리셋 기간 및 유지 방전 기간에서의 구동 방법은 상술한 실시예 1에 따른 구동 방법(내지는 예컨대 도 13에 나타내는 종래의 구동 방법)이 적용 가능하기 때문에, 그것들을 원용하지는 않는다.
도 3에 도시하는 바와 같이, 이 구동 방법의 어드레스 기간에서는 행 전극 X1로부터 행 전극 Xn으로 순차적으로 스캔 펄스 Vax(전압 Vax)를 인가한다. 이 때, 행 전극 Xi에 스캔 펄스 Vax가 인가되어 있는 기간의 전반에, 좌측용 행 전극YL1∼YLn에 전압 펄스(제 1 전압) Vay(전압 Vay)를 인가하고, 우측용 행 전극 YR1∼YRn을 접지 전위(제 2 전압)로 설정함과 동시에, 매트릭스(i, j)의 방전 셀의 화상 데이터에 근거하는 전압 펄스 Vaw(전압 Vaw)를 전압 펄스 Vay에 동기시켜 열 전극 Wj(및 Wm+1-j)에 인가한다. 예컨대, 전압 Vax=(-180)V, 전압 Vay=60V, 전압 Vaw=40V로 설정한다. 또, 전압 펄스 Vay는 실시예 1의 구동 방법에 있어서의 전압 펄스 Vay1, Vay2(도 1 참조)에 상당하고, 어드레스 동작을 실행하는지 여부의 제어를 확실하게 하기 위한 것이다.
연속하여, 해당 스캔 펄스 Vax의 후반에, 좌측용 행 전극 YLi와 우측용 행 전극 YR1∼YRn의 전압을 교체한다. 즉, 좌측용 행 전극 YL1∼YLn을 접지 전위(제 2 전압)로 설정하고, 우측용 행 전극 YR1∼YRn에 전압 펄스(제 1 전압) Vay를 인가함과 동시에, 매트릭스(i, m+1-j)의 방전 셀의 화상 데이터에 근거하여 전압 펄스 Vaw를 전압 펄스 Vay에 동기시켜 열 전극 Wm+1-j(및 Wj)에 인가한다.
이와 같이, 이 어드레스 기간에서는 스캔 펄스 Vax의 인가 기간을 2분할한 후에, 해당 2분할된 기간의 한쪽의 기간에서 좌측용 행 전극 YL1∼YLn에 속하는 방전 셀의 어드레스 동작을 실행하고, 다른쪽 기간에 있어서 우측용 행 전극 YR1∼YRn에 속하는 방전 셀의 어드레스 동작을 실행한다. 이러한 구동 방법에 의하면, 실시예 1에 따른 구동 방법과 마찬가지로, 열 전극용 구동 IC(182)의 개수 삭감 효과를 얻을 수 있다.
(실시예 3)
실시예 3에서는 상술한 실시예 1 및 2의 각 구동 방법을 적용 가능한 다른 AC-PDP을 설명한다.
도 4는 실시예 3에 따른 AC-PDP(71)의 구조를 모식적으로 나타내는 평면도이며, 도 5는 도 4중의 요부 확대도이다. 또, AC-PDP(71)는 전극 및 격벽(「배리어 리브」 또는 「리브」라고도 칭함)의 구조에 특징이 있기 때문에, 이러한 점을 중심으로 설명하며, 도 4 및 도 5에는 AC-PDP(71)의 전극 및 격벽만을 추출하여 도시하고 있다. AC-PDP(71)의 다른 구성 요소는 종래의 AC-PDP와 동등한 것을 적용할 수 있다. 이 때문에, 상술한 AC-PDP(101, 201)(도 10∼도 12 참조)와 동등한 구성 요소에는 동일 부호를 부여하여 그 설명을 원용한다.
도 4 및 도 5에 도시하는 바와 같이, AC-PDP(71)에서는 표시면을 이루는 전면 유리 기판(102)(도 10 참조)측에 n개의 행 전극 X1∼Xn(n개 중 임의의 1개를 「행 전극 Xi」(i=1∼n)라고 칭하기로 함)와, n개의 행 전극 Y1∼Yn(n개 중 임의의 1개를 「행 전극 Yi」(i=1∼n)라고 칭하기로 함)이 교대로 배치되어 있다. 한편, 배면 유리 기판(103)(도 10 참조)측에, 행 전극 Xi, Yi와 입체 교차하는 방향에 m개의 열 전극 W1∼Wm(m개 중 임의의 1개를 「행 전극 Wj」(j=1∼m)라고 칭하기로 함)이 배치되어 있다. 그리고, 전면 유리 기판(102)과 배면 유리 기판(103)이 소정의 거리를 유지하면서 평행하게 대면 배치되어 있다. 이 때, 양 기판(102, 103) 간의 공간은 인접하는 2개의 열 전극 Wj, Wj+1 간을 구분하도록 배치한 격벽(10)에 의해서 복수의 방전 공간(111)으로 구획되어 있다.
상세하게는, AC-PDP(101)와 마찬가지로, 배면 유리 기판(103)의 방전 공간(111)측의 표면상에 열 전극 W1∼Wm(도 10의 열 전극(108)에 상당)이 해당 표면에 평행한 제 1 방향 D1에 따라 연재하면서, 제 1 방향 D1과 해당 표면내에서 직교하는 제 2 방향 D2에서 동일 피치로 배치되어 있다. 여기서, 제 1 및 제 2 방향 D1, D2는 각각 AC-PDP(71)의 표시 화면에 있어서의 종 방향 및 횡 방향으로 한다. 또한, 격벽(10)은, 도 10의 격벽(110)과 마찬가지로, 제 1 방향 D1에 따라 스트라이프 형상으로 배치되어 있다. 그리고, 배면 유리 기판(103)의 상기 표면 및 인접하는 격벽(10)의 대면하는 양측 벽면으로서 규정되는 U자형 홈에는 해당 U자형 홈 단위에서, 각 발광색용 형광체층(109R, 109G, 109B) 중 어느 하나의 형광체층이 배치되어 있다. 또, 열 전극 W1∼Wm을 덮도록 배면 유리 기판(103)의 상기 표면상에 유전체층을 마련하여, 해당 유전체층상에 격벽(10) 및 형광체층(109)이 배치되더라도 무방하다.
한편, 전면 유리 기판(102)에 있어서, 행 전극 Xi, Yi는 해당 기판(102)의 방전(111)측의 표면상에, 제 2 방향 D2에 따라 연장하는 띠 형상의 모 전극 Xbi, Ybi와, 각각의 한쪽 단부가 모 전극 Xbi, Ybi의 소정의 위치(후술함)에 접속된 m개의, 예컨대 사각 형태의 투명 전극 Xt, Yt(특히, 필요한 경우에는 「투명 전극 Xti, Yti」와 같이 덧붙인 글자 i를 부여하고, 모 전극 Xbi, Ybi와의 귀속 관계를 명시함)로 이루어진다. 이 때, 각각 n개의 모 전극 Xb1∼Xbn, Yb1∼Ybn은 서로 평행하게 또한 제 1 방향 D1에 관해서 동일 피치로 교대로 배치하고 있다. 모 전극 Xbi, Ybi는 투명 전극 Xt, Yt보다도 임피던스가 낮은 것이 바람직하다. 또, 도 4및 도 5에서는 투명 전극 Xt, Yt가 전면 유리 기판(102)의 방전 공간측의 표면상에 배치되어, 해당 투명 전극 Xti, Yti의 단부를 덮도록 모 전극 Xbi, Ybi가 상기 표면상에 배치된 구조를 도시하고 있지만, 양 전극의 적층 순서가 역 구조이더라도 상관없다.
그리고, AC-PDP(101)와 마찬가지로, 행 전극 X1∼Xn 및 행 전극 Y1∼Yn을 덮도록 유전체층(106)(또는 106A)이 배치되어 있다. 또, 적어도 행 전극 X1∼Xn 또는 행 전극 Y1∼Yn 내의 한쪽이 유전체로 덮어져 있으면, AC-PDP에 있어서의 벽전하에 기인한 메모리 기능을 얻을 수 있어, 상술한 도 13에 나타낸, 어드레스 기간과 유지 기간을 분리한 구동 방법이 적용 가능하다.
여기서, 투명 전극 Xt, Yt에 대하여 상술한다. 또, 이하의 설명에서는, 도 4 및 도 5에 있어서 2n개의 모 전극 Xb1∼Xbn, Ybi∼Ybn과 (m+1)개의 격벽(10)으로서 매트릭스 형상으로 구획된 영역으로서 규정되는 복수의 영역 각각을 「단위 영역 AR」이라고 칭하기로 한다. 이 때, 각 단위 영역 AR은 행 전극 X1∼Xn 및 Y1∼Yn(또는 인접하는 2개의 행 전극 간의 간격)과 열 전극 W1∼Wm과의 각 입체 교차점으로서 규정되어 있더라도 파악할 수 있다. 단지, 단위 영역 AR은 도 4에 도시되는 2차원적인 영역뿐만 아니라, 해당 2차원적인 영역을 제 1 및 제 2 방향 D1, D2 쌍방에 수직을 이루는 제 3 방향 D3에 연장하는 3차원적인 영역도 말하는 것으로 한다.
투명 전극 Xti 각각은 그 일단이 모 전극 Xbi에 접속됨과 동시에, 해당 모 전극 Xbi를 사이에 두고 제 1 방향 D1에 인접하는 2개의 단위 영역 AR 내의 한쪽의영역내에 돌출되어 있다. 더구나, 해당 m개의 투명 전극 Xt 각각은 제 1 방향 D1에 대하여 엇갈림 방향에 돌출하여 형성되어 있다. 즉, 인접하는 투명 전극 Xt는 동일한 측에는 돌출되지 않게 형성되어 있다. 마찬가지로, 투명 전극 Yti를 이루는 m개의 투명 전극 Yt 각각은 그 일단이 모 전극 Ybi에 접속됨과 동시에 그 돌출 방향이 제 1 방향 D1에 대하여 서로 다른 방향으로 단위 영역 AR 내에 돌출한 형상을 갖는다. 특히, 도 5에 도시하는 바와 같이, 투명 전극 Xt 및 투명 전극 Yt의 각 돌출한 측의 에지는 동일의 단위 영역 AR 내에 있어서 소정의 간격(후술하는 바와 같이, 방전 갭에 해당) DG을 거쳐서 서로 대치하고 있다. 또, 대치하는 투명 전극 Xt, Yt 사이의 간격(또는 거리)을 「(간격 DG의)간격(또는 거리) dgl」이라고 칭하며, 동일 투명 전극 Xt, Yt의 각 에지가 대치하는 부분의 길이를 「간격 DG의 폭(또는 길이) dgw」라고 칭하기로 한다. 이에 대하여, 인접하는 2개의 모 전극의 대치하는 각 에지 간의 간격(후술하는 바와 같이, 비방전 갭에 해당)을 「간격 NG」라고 칭함과 동시에, 해당 양 에지 간의 간격(또는 거리)을 「(간격 NG의)간격(또는 거리) ngl」이라고 칭하기로 한다.
AC-PDP(71)는 상술한 행 전극 X1∼Xn, Y1∼Yn을 구비하기 때문에, 간격 DG, NG의 각 간격 dgl, ngl의 큰 차이에 기인하여, 인접하는 행 전극 Xi, Yi(또는 Yi-1) 사이에 인가하는 전압의 제어에 의해서, 간격 NG에 방전을 발생시키는 일없이 간격 DG에 방전을 발생시키는 것이 가능하다. 따라서, (3차원적인)단위 영역 AR 각각은 ① 상술한 투명 전극 Xt, Yt이 이루는 상기 간격(이하, 「방전 갭(또는 표 갭)」이라고도 칭함) DG를 갖는 단위 영역 AR인 「방전 셀(또는 방전 영역) C」와,② 투명 전극 Xt, Yt를 갖지 않고 모 전극 Xbi, Ybi(또는 Ybi-1)이 이루는 상기 간격(이하, 「비방전 갭(또는 리 갭)」이라고도 칭함) NG를 갖는 단위 영역 AR인 「비방전 셀(또는 비방전 영역) NC」로 구별된다. 이 때, 도 6에 도시하는 바와 같이, AC-PDP(71) 전체로서, 방전 셀 C(또는 도 4 및 도 5의 방전 갭 DG)와 비방전 셀 NC(또는 동일 도면의 비방전 갭 NG)는 표시 라인에 평행한 방향 및 수직인 방향(제 2 및 제 1 방향 D2, D1)에 있어서 교대로 배치되어 있고, 방전 셀 C(또는 방전 갭 DG)끼리는 상기 양 방향에서 인접하지 않는다. 또, 비방전 갭 NG는 제 1 및 제 2 방향 D1, D2에 따라 인접하여 복수개 배치되어 있더라도 상관없다. 이와 같은 구조의 일례로서, 2개의 비방전 갭 NG가 인접하여 배치된 경우의 AC-PDP(71A)를 도 7에 나타낸다. 여기서, AC-PDP(71)(및 후술하는 도 9에 나타내는 AC-PDP(72))에서는 인접하는 2개의 모 전극에 따라(제 2 방향 D2에) 연장하는 (복수의)간격 내의 인접하는 2개로서 「표시 라인」이 규정된다. 또한, AC-PDP(71A)에서는 상술한 인접하는 2개의 모 전극 간의 간격이 인접하는 3개로써, 「표시 라인」이 규정된다. 또, 예컨대 발광색이 단색인 경우(형광체가 1종류인 경우 및 형광체를 갖지 않는 경우)에는 1개의 상기 간격으로서 표시 라인이 규정된다.
다음에, AC-PDP(71)를 구비한 플라즈마 디스플레이 장치를 도 8을 이용하여 설명한다. 도 8은 실시예 3에 따른 플라즈마 디스플레이 장치(70)의 전체 구성을 모식적으로 나타내는 블럭도이다. 도 8에 도시하는 바와 같이, 플라즈마 디스플레이 장치(70)는 상술한 AC-PDP(71)와, 행 전극 X1∼Xn, Y1∼Yn 및 열 전극 W1∼Wm 각각에 소정의 전압을 공급하기 위한 구동 회로(14, 15, 18)와, 구동 회로(14, 15,18)를 제어하는 제어 회로(40)와, 소정의 전압을 생성하여 구동 회로(14, 15, 18)에 공급하는 전원 회로(41)를 구비하고 있다. 플라즈마 디스플레이 장치(70)의 구동부는 구동 회로(14, 15, 18)를 포함한다.
우선, 제어 회로(40)는 입력 영상 신호 S에 근거하여 제어 신호를 생성해서, 구동 회로(14, 15, 18)에 출력한다.
도 8에 도시하는 바와 같이, 구동 회로(14)는 X 드라이버(141)와 구동 IC(142)로 이루어진다. X 드라이버(141)는 제어 회로(40)로부터의 제어 신호 및 전원 회로(41)로부터의 공급 전압이 입력되어 소정의 전압 펄스를 생성한다. 또한, 구동 IC(142)의 복수의 출력 단자 각각이, 행 전극 X1∼Xn 내의 대응하는 전극에 접속되어 있으며, 해당 구동 IC(142)는 제어 회로(40)로부터의 제어 신호에 근거하여 상기 X 드라이버(141)에서 생성된 소정의 전압 펄스를 각 행 전극 X1∼Xn에 (주사하여)인가한다.
구동 회로(15)는 상기 X 드라이버(141)와 동등의 Y 드라이버(151) 및 Y 드라이버(152)(총칭하여 「Y 드라이버(15)」라고 칭함)로 이루어진다. 단지, n개의 행 전극 Y1∼Yn 중 기수번째(기수행째)의 행 전극 Yi는 공통으로 Y 드라이버(151)의 출력 단자에 접속되고, 우수번째(우수행째)의 행 전극 Yi는 공통으로 Y 드라이버(152)의 출력 단자에 접속되어 있다. 이에 의해, 행 전극 Y1∼Yn은 기수번째와 우수번째에 각각 동일한 전압이 공급한다.
또한, 구동 회로(18)는 상기 X 드라이버(141)에 상당하는 W 드라이버(181)와, 구동 IC(142)에 상당하는 구동 IC(182)로 이루어진다. 구동 IC(182)의 복수의출력 단자 각각에 열 전극 W1∼Wm이 기수열 및 우수열의 세트로 이루어지는 2개 단위로서, 도 8에 도시하는 바와 같이, 예컨대 연속하는 2개의 열 전극 Wj, Wj+1(j는 기수)이 공통으로 접속한다. 또, 상술한 참조 부호 (71A)(도 7 참조)를 플라즈마 디스플레이 장치(70)에 적용하는 경우에는, 열 전극 W1∼Wm이, 예컨대 연속하는 3개(열 전극 Wj, Wj+1, Wj+2(j는 3의 배수)) 단위로서, 구동 IC(182)의 출력 단자에 접속된다.
이러한 구성을 갖는 플라즈마 디스플레이 장치(70)에 따르면, 상술한 실시예 1 및 2의 각 구동 방법을 적용할 수 있다. 또, AC-PDP(71 또는 71A)에서는 열 전극 W1∼Wm 내에서 공통으로 접속되는 2개의 열 전극(AC-PDP(71A)에서는 동일 3개의 열 전극)의 총칭이 「어드레스 전극」에 해당하고, 2개(또는 3개) 각각이 「띠 형상 부분」에 해당한다. 또한, 모든 행 전극 X1∼Xn의 총칭이 「주사 전극」에 해당함과 동시에, 모든 행 전극 Y1∼Yn의 총칭이 「유지 전극」에 해당하며, 행 전극 X1∼Xn, Y1∼Yn 각각이 각 전극의 띠 형상 부분에 해당한다.
(실시예 3의 변형예 1)
그런데, 상술한 AC-PDP(71)의 인접하는 2개의 열 전극 Wj, Wj+1에 동일한 전압을 인가하는 수단으로서, (a) 해당 열 전극용 AC-PDP(71)의 각 입력 단자로부터 구동 IC(182)의 소정의 출력 단자에 이르는 배선(의 도중)을 공통으로 접속하는 수단이나, (b) 상기 각 입력 단자의 단자 패턴 자체를 일체화한 형상으로 하는 수단 등이 있다. 그래서, 본 변형예 1에서는 이와 같은 수단의 다른 일례를 도 9를 이용하여 설명한다. 도 9는 본 변형예 1에 따른 AC-PDP(72)를 해당 PDP의 표시면 측에서 본 경우에 있어서의 구조를 모식적으로 나타내는 평면도(도 4에 상당한 평면도)이다. 도 9에 도시하는 바와 같이, AC-PDP(72)는 열 전극 WW1∼WWm/2의 구조에 특징이 있고, 행 전극 X1∼Xn, Y1∼Yn이나 격벽(10) 등의 다른 구성 요소는 상술한 AC-PDP(71)(도 4 참조)와 마찬가지이다. 이 때문에, 본 변형예 1에서는 열 전극을 중심으로 설명하며, AC-PDP(71)와 동등의 구성 요소에는 동일 부호를 부여하여, 그 설명을 원용한다.
도 9에 도시하는 바와 같이, AC-PDP(72)가 갖는 m/2개의 열 전극 WW1∼WWm/2는 각각 도 4의 AC-PDP(71)에 있어서 인접하는 2개의 열 전극(어드레스 전극의 띠 형상 부분) Wj, Wj+1(단, j는 기수)이 일체화한 형상ㆍ치수를 갖는다. 즉, 각 열 전극 WW1∼WWm/2는, 배면 유리 기판(103)(도 10 참조)의 방전 공간(111)측의 표면상에 있어서, 도 9의 평면도를 AC-PDP(72)의 구성 요소의 해당 표면상으로의 투영도로서 파악한 경우에서, 인접하는 2개의 U자형 홈(10) U를 1단위로서, 해당 2개의 U자형 홈(10) U 내의 한쪽의 U자형 홈(10) U의 제 1 방향 D1에 따른 대략 중심(축) 부근으로부터 다른쪽의 U자형 홈(10) U의 동일 중심(축) 부근까지 걸치는 영역에 형성되어 있다.
열 전극 WW1∼WWm/2 각각을 구동 IC(182)의 소정의 하나의 출력 단자에 접속함으로써, AC-PDP(72)를 AC-PDP(71)와 마찬가지의 구동 방법에 의해서 구동 가능하다. 이 때, 격벽(10)을 사이에 두고 인접하는 2개의 방전 공간(111)에 걸쳐 열 전극 WW1∼WWm/2 각각이 배치되어 있더라도, AC-PDP(72)에서는 제 1 및 제 2 방향D1, D2에 따라서 방전 셀 C와 비방전 셀 NC가 교대에 배치되어 있기 때문에, 오방전을 발생시키지 않고 AC-PDP(72)를 구동할 수 있다.
AC-PDP(72)에 따르면, AC-PDP(71)보다도 열 전극의 개수가 적기 때문에, AC-PDP의 비용 삭감을 도모할 수 있다. 또한, 열 전극의 폭(제 2 방향 D2에 따른 치수)이 AC-PDP(71)의 폭보다도 크기 때문에, 열 전극 형성 공정에서의 위치 정렬이 용이하게 되므로, 해당 공정에 있어서 고도의 프로세스 정밀도가 요구되지 않는다고 하는 이점이 있다.
(다른 변형예)
상술한 실시예 1 내지 2에 따른 구동 방법은 AC-PDP(61, 71, 72) 이외에, 종래의 AC-PDP(201)(도 11 및 도 12 참조)에도 적용 가능하다. 즉, 공통의 전압이 공급되는 복수의 방전 셀 C 각각에 있어서의 방전을, 개개의 방전 셀 C에 대하여 독립적으로 공급되는 전압(전위차)에 의해서 제어 가능한 AC-PDP는 상술한 각 구동 방법에 따라 구동할 수 있다.
또, 실시예 1∼3에서는 어드레스 전극이 2개의 띠 형상 부분으로 이루어지는 경우를 설명했지만, 복수개의 동일 띠 형상 부분을 갖는 어드레스 전극을 구비한 AC-PDP에 대해서도 상술한 각 구동 방법을 적용 가능한 것은 분명하다.
본 발명의 제 1 특징에 따르면, 어드레스 전극을 이루는 t개의 띠 형상 부분에 동일의 전압이 인가되어 있더라도, 소정의 1개의 방전 셀에 속하는 주사 전극 및 유지 전극의 양 띠 형상 부분간의 전위차를, 소망하는 방전을 형성할 수 있는 값으로 설정하고, 또한, 그 밖의 방전 셀에 있어서의 동일 띠 형상 부분간의 전위차를 아무런 방전을 형성하지 않는 값으로 설정할 때에는, 상기 소정의 1개의 방전 셀만으로 상기 소망하는 방전을 형성할 수 있다. 따라서, 하나의 구동 회로로서 t개의 띠 형상 부분에 동일한 전압을 공급할 수 있기 때문에, 어드레스 전극을 이루는 동일 띠 형상 부분 각각에 대하여 1개의 구동 회로가 마련된 플라즈마 디스플레이 장치보다도, 동일 구동 회로의 개수가 삭감되어 저비용화된 플라즈마 디스플레이 장치를 제공할 수 있다.
본 발명의 제 2 특징에 따르면, 1개의 주사 전극(띠 형상 전극)에 t개의 방전 셀이 속하는 경우에 있어서 상기 제 1 특징의 효과를 얻을 수 있다.
본 발명의 제 3 특징에 따르면, 제 1 전압이 인가된 띠 형상 부분에 속하는 방전 셀만으로 상기 소망하는 방전을 형성할 수 있음과 동시에, 다른 방전 셀에서의 방전 형성을 확실히 방지할 수 있다.
본 발명의 제 4 특징에 따르면, 제 3 특징에 따른 구동 방법과 비교하면, 상기 다른 방전 셀에 있어서의 방전 형성을 보다 확실히 방지할 수 있다.
본 발명의 제 5 특징에 따르면, 상기 제 1 특징 내지 제 4 특징 중 어느 한 특징의 효과를 얻을 수 있다.
본 발명의 제 6 특징에 따르면, 상기 제 1 특징 내지 제 4 특징 중 어느 한 특징의 효과를 얻을 수 있다.
본 발명의 제 7 특징에 따르면, 상기 기간 중에 제 2 전압이 인가되어 있던 유지 전극의 띠 형상 부분이 속하는 방전 셀의 주사 전극의 윗쪽 및 어드레스 전극의 윗쪽에 형성된 벽전하를 감소시킬 수 있다. 따라서, 다음에 선택되어 제 1 전압이 인가되는 유지 전극의 띠 형상 부분에, 소망하는 방전을 보다 확실히 형성할 수 있다. 또한, 상기 다음 기간에 있어서의 각 인가 전압의 마진을 확대할 수 있다.
본 발명의 제 8 특징에 따르면, 상기 기간 중에서 상기 소망하는 방전이 형성된 방전 셀에 있어서, 주사 전극의 윗쪽 및 유지 전극의 윗쪽에 축적된 벽전하를 증폭ㆍ안정화시킬 수 있다. 따라서, 해당 벽전하를 이용하여 유지 방전을 확실히 형성할 수 있다. 또한, 상기 다음 기간에 있어서의 각 인가 전압의 마진을 확대할 수 있다.
본 발명의 제 9 특징에 따르면, 격벽에 의해서 구획된 비방전 셀 또는 방전 셀과 비방전 셀의 2종류 각각에 대하여 어드레스 전극의 띠 형상 부분을 마련한 교류형 플라즈마 디스플레이 패널과 비교하면, 동일 띠 형상 부분의 개수를 삭감할 수 있다. 이에 의해, 교류형 플라즈마 디스플레이 패널의 비용 삭감을 도모할 수 있다. 또한, 일체화된 결과, 전극 패턴의 폭이 확대하기 때문에, 어드레스 전극의 형성 공정에 있어서의 위치 정렬이 용이하게 되어, 해당 공정에서 고도의 프로세스 정밀도가 요구되지 않는다고 하는 이점이 있다.
본 발명의 제 10 특징에 따르면, 상기 제 1 특징 내지 제 9 특징 중 어느 한 특징의 효과를 발휘할 수 있는 플라즈마 디스플레이 장치를 제공할 수 있다.
이상 본 발명자에 의해서 이루어진 발명을 상기 실시예에 따라 구체적으로 설명하였지만, 본 발명은 상기 실시예에 한정되는 것이 아니고, 그 요지를 이탈하지 않는 범위에서 여러 가지로 변경 가능한 것은 물론이다.

Claims (3)

  1. t(t는 2 이상의 정수)개의 띠 형상 부분으로 이루어지는 어드레스 전극과, 상기 t개의 띠 형상 부분의 각각에 속하는 t개의 방전 셀과, 상기 t개의 방전 셀에 1대1의 관계로서 포함되며, 상기 방전 셀에 속하는 상기 어드레스 전극을 이루는 상기 띠 형상 부분과 입체 교차하도록 배치된 t개의 띠 형상 부분으로 이루어지는 주사 전극과, t개의 띠 형상 부분으로 이루어지고, 상기 각 띠 형상 부분이 상기 t개의 방전 셀에 1대1의 관계로서 포함됨과 동시에, 상기 방전 셀에 속하는 상기 주사 전극의 상기 띠 형상 부분과 쌍을 이루는 유지 전극과, 상기 주사 전극과 상기 유지 전극 중 적어도 한쪽을 피복하는 유전체를 포함한 교류형 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    상기 어드레스 전극의 상기 각 띠 형상 부분에 소정의 전압을 공통으로 인가하고, 또한, 상기 주사 전극의 상기 각 띠 형상 부분에 각각 소정의 전압을 인가하며, 또한, 상기 유지 전극을 이루는 상기 t개의 띠 형상 부분 내에서 상기 t개의 방전 셀 중 1개의 방전 셀에 속하는 띠 형상 부분에 제 1 전압을 인가함과 동시에, 상기 유지 전극을 이루는 다른 띠 형상 부분에 제 2 전압을 인가하여, 상기 1개의 방전 셀만으로 소망하는 방전을 형성하는 것을 특징으로 하는
    교류형 플라즈마 디스플레이 패널의 구동 방법.
  2. 교류형 플라즈마 디스플레이 패널에 있어서,
    t(t는 2 이상의 정수)개의 띠 형상 부분으로 이루어지는 어드레스 전극과,
    상기 t개의 띠 형상 부분의 각각에 속하는, 소망하는 방전이 형성 가능한 방전 갭을 갖는 t개의 방전 셀과,
    상기 t개의 방전 셀에 1대1의 관계로서 포함되고, 상기 방전 셀에 속하는 상기 어드레스 전극을 이루는 상기 띠 형상 부분과 입체 교차하도록 배치된 t개의 띠 형상 부분으로 이루어지는 주사 전극과,
    t개의 띠 형상 부분으로 이루어지고, 상기 각 띠 형상 부분이 상기 t개의 방전 셀에 1대1의 관계로서 포함됨과 동시에, 상기 방전 셀에 속하는 상기 주사 전극의 상기 띠 형상 부분과 쌍을 이루는 유지 전극과,
    상기 주사 전극과 상기 유지 전극 중 적어도 한쪽을 피복하는 유전체와,
    동일면에 배치되고, 또한, 상기 어드레스 전극에 속하는, 상기 방전 갭보다도 방전 형성이 곤란한 비방전 갭을 갖은 복수의 비방전 셀을 포함하되,
    상기 t개의 방전 셀은,
    상기 동일면에 배치됨과 동시에, 적어도 표시 라인에 평행한 방향에서 하나 이상의 상기 비방전 셀을 거쳐서 인접하여 배치되어 있고,
    상기 교류형 플라즈마 디스플레이 패널은,
    상기 비방전 셀과 상기 방전 셀, 또는 상기 비방전 셀 양자를 적어도 상기 표시 라인에 교차하는 방향에 따라 구획하는 격벽을 더 구비하며,
    상기 어드레스 전극의 인접하는 적어도 2개의 상기 띠 형상 부분은,
    일체화하여 상기 격벽에 의해서 구획된 상기 양자 사이에 걸치는 형상 치수를 갖는 것을 특징으로 하는
    교류형 플라즈마 디스플레이 패널.
  3. 교류형 플라즈마 디스플레이 패널과,
    상기 교류형 플라즈마 디스플레이 패널의 구동부를 포함하되,
    상기 교류형 플라즈마 디스플레이 패널은,
    t(t는 2 이상의 정수)개의 띠 형상 부분으로 이루어지는 어드레스 전극과,
    상기 t개의 띠 형상 부분의 각각에 속하는 t개의 방전 셀과,
    상기 t개의 방전 셀에 1대1의 관계로서 포함되며, 상기 방전 셀에 속하는 상기 어드레스 전극을 이루는 상기 띠 형상 부분과 입체 교차하도록 배치된 t개의 띠 형상 부분으로 이루어지는 주사 전극과,
    t개의 띠 형상 부분으로 이루어지며, 상기 각 띠 형상 부분이 상기 t개의 방전 셀에 1대1의 관계로서 포함됨과 동시에, 상기 방전 셀에 속하는 상기 주사 전극의 상기 띠 형상 부분과 쌍을 이루는 유지 전극과,
    상기 주사 전극과 상기 유지 전극 중 적어도 한쪽을 피복하는 유전체를 구비하며,
    상기 교류형 플라즈마 디스플레이 패널의 구동부는,
    상기 어드레스 전극의 상기 각 띠 형상 부분에 소정의 전압을 공통으로 인가하고, 또한, 상기 주사 전극의 상기 각 띠 형상 부분에 각각 소정의 전압을 인가하며, 또한, 상기 유지 전극을 이루는 상기 t개의 띠 형상 부분 내에서 상기 t개의 방전 셀 중 1개의 방전 셀에 속하는 띠 형상 부분에 제 1 전압을 인가함과 동시에, 상기 유지 전극을 이루는 다른 띠 형상 부분에 제 2 전압을 인가하여, 상기 1개의 방전 셀만으로 소망하는 방전을 형성하는 것을 특징으로 하는
    플라즈마 디스플레이 장치.
KR10-2000-0060265A 2000-10-13 2000-10-13 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널 KR100469174B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0060265A KR100469174B1 (ko) 2000-10-13 2000-10-13 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0060265A KR100469174B1 (ko) 2000-10-13 2000-10-13 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20020029496A KR20020029496A (ko) 2002-04-19
KR100469174B1 true KR100469174B1 (ko) 2005-01-31

Family

ID=37479477

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0060265A KR100469174B1 (ko) 2000-10-13 2000-10-13 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100469174B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09120777A (ja) * 1995-10-26 1997-05-06 Hitachi Ltd プラズマディスプレイパネルの電極構造

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09120777A (ja) * 1995-10-26 1997-05-06 Hitachi Ltd プラズマディスプレイパネルの電極構造

Also Published As

Publication number Publication date
KR20020029496A (ko) 2002-04-19

Similar Documents

Publication Publication Date Title
KR100472997B1 (ko) 교류형 플라즈마 디스플레이 패널
US7027012B2 (en) Surface discharge type plasma panel divided into a plurality of sub-screens
US7345655B2 (en) Plasma display panel drive method
US6208082B1 (en) Method for driving surface discharge type plasma display panel
KR20030068386A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
JPH10187090A (ja) カラープラズマディスプレイパネル
JP2000357463A (ja) 交流型プラズマディスプレイパネル,プラズマディスプレイ装置及び交流型プラズマディスプレイパネルの駆動方法
US6956546B1 (en) Method of driving AC plasma display panel, plasma display device and AC plasma display panel
US20060164338A1 (en) Plasma display panel drive method
KR100749602B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마디스플레이 장치
JP2002251165A (ja) プラズマディスプレイパネル、プラズマディスプレイパネル用駆動装置、プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
JP2000298451A (ja) 交流型プラズマディスプレイパネルの駆動方法,プラズマディスプレイ装置及び交流型プラズマディスプレイパネル
KR100469174B1 (ko) 교류형 플라즈마 디스플레이 패널의 구동 방법, 플라즈마디스플레이 장치 및 교류형 플라즈마 디스플레이 패널
US7298349B2 (en) Drive method for plasma display panel
JP2003050561A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイパネル
US7330165B2 (en) Method of driving plasma display panel
KR100511735B1 (ko) Ac플라즈마표시패널 및 그 구동방법
KR100499761B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP3846770B2 (ja) 交流型プラズマディスプレイパネル
KR100277643B1 (ko) 면방전형 플라즈마 표시 패널의 구동 방법
US20090184945A1 (en) Driving method of plasma display and plasma display apparatus
JP4165351B2 (ja) プラズマディスプレイパネル
JP2003109510A (ja) プラズマディスプレイ装置
JP3764897B2 (ja) プラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20021108

Effective date: 20041018

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100111

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee