KR100462786B1 - 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치 - Google Patents

노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치 Download PDF

Info

Publication number
KR100462786B1
KR100462786B1 KR10-2002-0081026A KR20020081026A KR100462786B1 KR 100462786 B1 KR100462786 B1 KR 100462786B1 KR 20020081026 A KR20020081026 A KR 20020081026A KR 100462786 B1 KR100462786 B1 KR 100462786B1
Authority
KR
South Korea
Prior art keywords
signal
scan driver
integrated circuit
driver integrated
output
Prior art date
Application number
KR10-2002-0081026A
Other languages
English (en)
Other versions
KR20040054204A (ko
Inventor
김준형
정남성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2002-0081026A priority Critical patent/KR100462786B1/ko
Publication of KR20040054204A publication Critical patent/KR20040054204A/ko
Application granted granted Critical
Publication of KR100462786B1 publication Critical patent/KR100462786B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts

Abstract

본 발명은 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치에 관한 것으로서, 보다 상세하게는 입력신호를 받기 직전에 레지스터를 초기화하여 원하지 않는 출력을 제한하는 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.
본 발명에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로는, 상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하고, 상기 데이터 신호가 마지막 비트까지 쉬프트되면 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 쉬프트 레지스터와; 상기 쉬프트 레지스터의 출력을 일시 저장하여 상기 제어부로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시키는 래치를 구비하는 것을 특징으로 한다.

Description

노이즈 저감을 위한 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치{Scan driver integrated circuit for reducing noise and driving method thereof and driving apparatus of plasma display panel therewith}
본 발명은 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치에 관한 것으로서, 보다 상세하게는 입력신호를 받기 직전에 레지스터를 초기화하여 원하지 않는 출력을 제한하는 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.
통상적으로, 플라즈마 디스플레이 패널(plasma display panel, PDP)은 전극에 직류 또는 교류 전압을 인가하여, 상기 전극 사이의 가스에서 방전을 발생시키고, 여기에서 수반되는 자외선의 방사에 의하여 형광체를 여기시킴으로써 화상을 표시하는 장치이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조의 일 예를 개략적으로 도시한 사시도이고, 도 2는 도 1의 플라즈마 디스플레이 패널에서 하나의 방전 셀을 개략적으로 도시한 단면도이다.
도면을 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 전면 및 배면 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm), 유전층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
상기 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)은 상기 배면 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 배면 유전층(15)은 상기 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)의 앞쪽에서 전면(全面) 도포된다. 상기 배면 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)과 평행한 방향으로 형성된다. 상기 격벽(17)들은 각 방전 셀의 방전 영역을 구획하고 각 방전 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 상기 형광층(16)은 상기 배면 글라스 기판(13)과 상기 격벽(17)들에 의해 구획된 공간에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 상기 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)과 직교되도록 전면 글라스 기판(10)의 배면측에 일정한 패턴으로 상호 나란히 형성된다. 이때, 상기 X 전극 라인들 및 Y 전극 라인들과 상기 어드레스 전극 라인들의 교차점은 상응하는 방전 셀을 설정한다. 각각의 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전기 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 전면 유전층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 상기 전면 유전층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
도 3은 도 1의 플라즈마 디스플레이 패널을 구동하는 구동장치에 의한 구동방법의 일 예로서, 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동방법을 개략적으로 도시한 타이밍도이다.
도면을 참조하면, 단위 프레임은 시분할 256 계조 표시를 실현하기 위하여 8 개의 서브필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브필드(SF1, ..., SF8)는어드레스 주기(A1, ..., A8)와 디스플레이 유지 주기(S1, ..., S8)로 분할된다.
각 어드레스 주기(A1, ..., A8)에서는, 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(Y1, ..., Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 디스플레이 유지 주기(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Yn)과 모든 X 전극 라인들(X1, ..., Xn)에 디스플레이 방전용 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A1, ..., A6)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따라서 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 디스플레이 유지 주기(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 디스플레이 유지 주기(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
이때, 제 n 서브필드(SFn)의 디스플레이 유지 주기(Sn)에는 2n에 상응하는 시간(128T)이 각각 설정된다. 이에 따라, 8 개의 서브필드들 중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여모두 256 계조의 표시가 수행될 수 있음을 알 수 있다.
도 4는 도 3의 어드레스-디스플레이 분리 구동 방법에 의하여 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널에 인가되는 구동 신호들을 도시한 타이밍도이다.
도면을 참조하면, 각각의 단위 서브-필드(SF)는 리셋 주기(PR), 어드레싱 주기(PA), 및 디스플레이 유지 주기(PS)로 이루어진다. 이때, 참조부호 SAR1..ABm은 각 어드레스 전극 라인(도 1의 AR1, AG1, ..., AGm, ABm)에 인가되는 구동 신호를, SX1..Xn은 X 전극 라인들(도 1의 X1, ...Xn)에 인가되는 구동 신호를, 그리고 SY1, ..., SYn은 각 Y 전극 라인(도 1의 Y1, ..., Yn)에 인가되는 구동 신호를 가리킨다.
단위 서브-필드(SF)의 리셋 주기(PR)에서는, 먼저 X 전극 라인들(X1, ..., Xn)에 인가되는 전압을 접지 전압(VG)으로부터 제2 전압(VS) 예를 들어, 155 볼트(V)까지 지속적으로 상승시킨다. 여기서, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)사이, 및 X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(AR1, ..., ABm) 사이에 약한 방전이 일어나면서 X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성된다.
다음에, Y 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제2 전압(VS) 예를 들어, 155 볼트(V)부터 제2 전압(VS)보다 제3 전압(VSET)만큼 더 높은 최고 전압(VSET+VS) 예를 들어, 355 볼트(V)까지 지속적으로 상승된다. 여기서, X 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이에 약한 방전이 일어나는 한편, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm) 사이에 더욱 약한 방전이 일어난다. 여기서, Y 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(AR1, ..., ABm) 사이의 방전보다 Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn) 사이의 방전이 더 강해지는 이유는, X 전극 라인들(X1, ..., Xn) 주위에 부극성의 벽전하들이 형성되어 있었기 때문이다. 이에 따라, Y 전극 라인들(Y1, ..., Yn) 주위에는 부극성 벽전하들이 많이 형성되고, X 전극 라인들(X1, ..., Xn) 주위에는 정극성의 벽전하들이 형성되며, 어드레스 전극 라인들(AR1, ..., ABm) 주위에는 정극성의 벽전하들이 적게 형성된다.
다음에, X 전극 라인들(X1, ..., Xn)에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, Y 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제2 전압(VS)으로부터 접지 전압(VG)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이의 약한 방전으로 인하여, Y 전극 라인들(Y1, ..., Yn) 주위의 부극성의 벽전하들의 일부가 X 전극 라인들(X1, ..., Xn) 주위로 이동한다. 또한, 어드레스 전극 라인들(AR1, ..., ABm)에는 접지 전압(VG)이 인가되므로, 어드레스 전극 라인들(AR1, ..., ABm) 주위의 정극성의 벽전하들이 약간 증가한다.
이에 따라, 이어지는 어드레싱 주기(PA)에서, 어드레스 전극 라인들에 표시 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제4 전압(VSCAN)으로 바이어싱된 Y 전극 라인들(Y1, ..., Yn)에 접지 전압(VG)의 주사 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 각 어드레스 전극 라인(AR1, ..., ABm)에 인가되는 표시 데이터 신호는 방전셀을 선택할 경우에 정극성 어드레스 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 주사 펄스가 인가되는 동안에 정극성 어드레스 전압(VA)의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극 라인들(X1, ..., Xn)에 제2 전압(VS)이 인가된다.
이어지는 디스플레이 유지 주기(PS)에서는, 모든 Y 전극 라인들(Y1, ..., Yn)과 X 전극 라인들(X1, ..., Xn)에 제2 전압(VS)의 디스플레이 유지 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(PA)에서 벽전하들이 형성된 방전셀들에서 디스플레이 유지를 위한 방전을 일으킨다.
쉬프트 레지스터와 래치수단을 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 IC(Integrated Circuit)의 구조가 대한민국 공개특허공보 제1999-0069782호에 개시된 플라즈마 디스플레이 패널의 구동장치 및 방법에 개시되어 있다. 상기 공개특허공보에 기재된 내용은 본 발명의 명세서에 포함된 것으로 하고, 그 자세한 설명은 생략한다.
도 5는 도 1의 플라즈마 디스플레이 패널의 일반적인 구동장치를 개략적으로 도시한 도면이다.
도면을 참조하면, 플라즈마 디스플레이 패널(1)의 통상적인 구동 장치는 영상 처리부(26), 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함한다.
영상 처리부(26)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클록 신호, 수직 및 수평 동기 신호들을 발생시킨다. 제어부(22)는 영상 처리부(26)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
어드레스 구동부(23)는, 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(25)는 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
통상적으로 상기 Y 구동부(25)는 리셋/유지 신호를 발생시키는 리셋/유지 회로부와, 스캔 구동 신호를 발생시키는 스캔 구동부를 포함하여 이루어진다. 여기서, 스캔 구동부는 쉬프트 레지스터와 래치를 구비하여 이루어지는 스캔 드라이버 집적회로를 포함하여 구성될 수 있다. 상기 제어부로부터 데이터 신호가 상기 쉬프트 레지스터에 입력되고, 그 첫 입력 신호부터 출력 신호를 출력하기 시작하여 클록 신호에 동기되어 쉬프트되면서 상기 래치를 통하여 출력 신호를 내보낸다.
이때, 상기 스캔 드라이버 집적회로 내의 쉬프트 레지스터에서 상기 제어부(22)로부터 입력된 상기 데이터 신호를 쉬프트하여 사용하기 때문에 구성이 비교적 간단하다.
하지만, 외부로부터의 노이즈를 입력 신호로 오인하게 되면, 노이즈 신호를 입력받은 이후에 존재하는 모든 데이터는 쉬프트 동작에 의해 원하지 않는 출력을 연속적으로 하게되는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 입력신호를 받기 직전에 레지스터를 초기화하여 원하지 않는 출력을 제한하는 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치를 제공하는 것을 목적으로 한다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조의 일 예를 개략적으로 도시한 사시도이고,
도 2는 도 1의 플라즈마 디스플레이 패널에서 하나의 방전 셀을 개략적으로 도시한 단면도이고,
도 3은 도 1의 플라즈마 디스플레이 패널을 구동하는 구동장치에 의한 구동방법의 일 예로서, 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동방법을 개략적으로 도시한 타이밍도이고,
도 4는 도 3의 어드레스-디스플레이 분리 구동 방법에 의하여 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널에 인가되는 구동 신호들을 도시한 타이밍도이고,
도 5는 도 1의 플라즈마 디스플레이 패널의 일반적인 구동 장치를 개략적으로 도시한 도면이고,
도 6은 본 발명의 바람직한 일 실시예로서, 도 1의 플라즈마 디스플레이 패널의 구동장치를 개략적으로 도시한 도면이고,
도 7은 도 6의 플라즈마 디스플레이 패널의 구동장치의 스캔 구동부에 포함되는 스캔 드라이버 집적회로의 일 실시예를 개략적으로 도시한 블록도이고,
도 8은 본 발명의 바람직한 실시예로서, 도 6과 도 7의 플라즈마 디스플레이 패널의 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로들 전체가 한번에 초기화되는 것을 도시한 도면이고,
도 9는 도 8의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 신호 입출력 관계를 개략적으로 도시한 도면이고,
도 10은 본 발명의 바람직한 다른 실시예로서, 도 6과 도 7의 플라즈마 디스플레이 패널의 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로들이 개별적으로 초기화되는 것을 도시한 도면이고,
도 11은 도 10의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 신호 입출력 관계를 개략적으로 도시한 도면이고,
도 12는 도 10의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 어드레스 구간에서 Y 전극 라인들에 인가되는 펄스 신호들의 타이밍도이고,
도 13은 도 7의 스캔 드라이버 집적회로에 의한 Y 전극 라인들을 구동하는 방법을 개략적으로 도시한 흐름도이고,
도 14는 도 13의 스캔 드라이버 집적회로에 의한 Y 전극 라인들을 구동하는 방법에서, 스캔 구동 신호 출력 단계를 자세히 도시한 흐름도이다.
< 도면의 주요부분에 대한 부호의 설명 >
1: 플라즈마 디스플레이 패널
AR1, AG1, AB1, ..., ARm, AGm, ABm:어드레스 전극 라인
X1, ..., Xn:X 전극 라인 Y1, ..., Yn: Y 전극 라인
3: 플라즈마 디스플레이 패널의 구동장치
31: 제어부 32: 어드레스 구동부
33: 공통 구동부 34: 리셋/유지 회로부
35: 스캔 구동부 4: 스캔 드라이버 집적회로
41: 초기화 신호 입력부 42: 쉬프트 레지스터
43: 래치 44: 초기화 신호 출력부
45: 논리 제어부
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로는,
외부로부터 입력되는 영상 데이터를 처리하여 스캔 데이터 신호를 생성하는 제어부와 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 생성하여 복수개의 Y 전극 라인들에 인가하는 스캔 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 장치에서, 적어도 하나 이상이 직렬로 연결되어 상기 스캔 구동부를 형성하는 스캔 드라이버 집적회로에 있어서, 상기 스캔 데이터 신호가 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지고,
상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하고, 상기 데이터 신호가 마지막 비트까지 쉬프트되면 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 쉬프트 레지스터와;
상기 쉬프트 레지스터의 출력을 일시 저장하여 상기 제어부로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시키는 래치를 구비하는 것을 특징으로 한다.
또한, 상기 노이즈 저감을 위한 스캔 드라이버 집적회로는 상기 제어부와 이전 스캔 드라이버 집적회로 중 하나로부터 초기화 신호를 입력받는 초기화 신호 입력부와, 상기 제어부로부터 클록 신호를 입력받는 클록 신호 입력부와, 상기 제어부 또는 이전 스캔 드라이버 집적회로로부터 데이터 신호를 입력받는 데이터 신호 입력부와, 상기 제어부로부터 출력 가능 신호를 입력받는 출력가능 신호 입력부와, 상기 데이터 신호가 마지막 비트까지 쉬프트되면, 다음 스캔 드라이버 집적회로로 데이터 신호를 출력하는 데이터 신호 출력부와, 상기 쉬프트 레지스터의 출력에 따라 상기 Y 전극 라인에 전원 펄스를 인가하여, 상기 Y 전극 라인을 구동하는 적어도 하나 이상의 파워 출력부, 및 상기 데이터 신호가 다음 스캔 드라이버 집적회로로 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 초기화 신호 출력부를 더 구비하여 이루어지는 것이 바람직하다.
이때, 상기 스캔 구동부가 상기 스캔 드라이버 집적회로의 초기화 신호 출력부로부터 다음 스캔 드라이버 집적회로의 초기화 신호 입력부로 신호선이 연결되어 적어도 두 개 이상의 상기 스캔 드라이버 집적회로가 직렬로 연결되어 이루어지는 것이 바람직하다.
또한, 상기 스캔 드라이버 집적회로로부터 상기 데이터 신호가 출력되기 한 클록 전에 초기화 신호를 다음 스캔 드라이버 집적회로로 출력하는 것이 바람직하다.
본 발명의 다른 측면에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로의 구동방법은,
외부로부터 입력되는 영상 데이터를 처리하여 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지는 스캔 데이터 신호를 생성하는 제어부와 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 생성하여 복수개의 Y 전극 라인들에 인가하는 스캔 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 장치에서, 적어도 하나 이상이 직렬로 연결되어 상기 스캔 구동부를 형성하는 스캔 드라이버 집적회로의 구동방법에 있어서,
(a) 상기 초기화 신호가 입력되어 상기 쉬프트 레지스터를 초기화하는 단계;
(b) 상기 제어부로부터 상기 데이터 신호가 입력되어 상기 쉬프트 레지스터에 입력되는 단계;
(c) 상기 쉬프트 레지스터에서 상기 제어부로부터 입력되는 클록 신호에 동기되어 데이터를 쉬프트하는 단계;
(d) 쉬프트된 상기 데이터가 상기 쉬프트 레지스터로부터 상기 래치로 전달되어 일시 저장되는 단계;
(e) 상기 출력가능신호가 인에이블일 때, 상기 래치로부터 상기 쉬프트된 데이터가 출력되는 단계;
(f) 상기 Y 전극 라인으로 전원 펄스를 인가하는 단계;
(g) 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 단계; 및
(h) 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하는 단계를 구비하는 것을 특징으로 한다.
이때, 상기 (g) 단계는, 상기 (h) 단계에서 상기 데이터 신호가 다음 스캔드라이브로 출력되기 한 클록 전에 상기 초기화 신호를 다음 스캔 드라이브로 출력하는 것을 특징으로 한다.
또한, 상기 (h) 단계는, 상기 (c) 단계에서 상기 제어부로부터 입력된 상기 데이터 신호가 상기 쉬프트 레지스터의 마지막 비트까지 쉬프트되면, 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하는 것을 특징으로 한다.
본 발명의 다른 측면에 의한 플라즈마 디스플레이 패널의 구동장치는,
외부로부터 입력되는 영상 데이터를 처리하여, 스캔 데이터 신호, 리셋/유지 데이터 신호, 어드레스 데이터 신호, 및 공통 데이터 신호를 발생하는 제어부와, 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 Y 전극 라인들에 인가하는 스캔 구동부와, 상기 리셋 및 유지 데이터 신호에 따른 리셋/유지 구동 신호를 상기 Y 전극 라인들에 인가하는 리셋/유지 회로부와, 상기 어드레스 데이터 신호에 따른 어드레스 구동 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부, 및 상기 공통 데이터 신호에 따른 공통 구동 신호를 Y 전극 라인들에 인가하는 공통 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동장치에 있어서, 상기 스캔 데이터 신호가 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지고, 상기 스캔 구동부가 적어도 하나 이상의 스캔 드라이버 집적회로가 직렬로 연결되어 이루어지고,
상기 스캔 드라이버 집적회로가, 상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하고, 상기 데이터 신호가 마지막 비트까지 쉬프트되면 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 쉬프트 레지스터와; 상기 쉬프트 레지스터의 출력을 일시 저장하여 상기 제어부로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시키는 래치를 구비하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여, 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.
도 6은 본 발명의 바람직한 일 실시예로서, 도 1의 플라즈마 디스플레이 패널의 구동장치를 개략적으로 도시한 도면이고, 도 7은 도 6의 플라즈마 디스플레이 패널의 구동장치의 스캔 구동부에 포함되는 스캔 드라이버 집적회로의 일 실시예를 개략적으로 도시한 블록도이다.
본 실시예에서는 도 1에 도시한 스트라이프 타입의 격벽 구조를 갖는 플라즈마 디스플레이 패널을 구동하는 구동장치의 일 예를 개시하고 있으나, 본 발명에 의한 플라즈마 디스플레이 패널의 구동장치는 도 1에 도시한 타입의 플라즈마 디스플레이 패널에만 한정되는 것은 아니고, 본 발명에 의한 구동장치가 적용될 수 있는 기타 다양한 타입의 플라즈마 디스플레이에 적용할 수 있을 것이다.
또한, 본 실시예에서는 도 3과 도 4에 도시된 플라즈마 디스플레이 패널의 구동방법과 구동신호가 적용될 수 있을 것으로 하고, 그 자세한 설명은 생략한다. 하지만, 본 발명에 의한 플라즈마 디스플레이 패널의 구동장치는 도 3과 도 4의 구동방법과 구동신호에 한정되는 것이 아니라, 기타 본 발명이 적용될 수 있는 다양한 구동방법과 구동신호가 적용될 수 있을 것이다.
도면을 참조하면, 플라즈마 디스플레이 패널의 구동장치(3)는 플라즈마 디스플레이 패널(1)에 화면을 표시하는 것으로서, 제어부(31)와, 어드레스 구동부(32)와, 공통 구동부(33)와 리셋/유지 회로부(34), 및 스캔 구동부(35)를 구비하여 이루어진다.
상기 제어부(31)는 외부로부터 입력되는 영상 데이터를 처리하여, 스캔 데이터 신호, 리셋/유지 데이터 신호, 어드레스 데이터 신호, 및 공통 데이터 신호를 발생하고, 상기 어드레스 구동부(32)는 상기 어드레스 데이터 신호에 따른 어드레스 구동 신호를 상기 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)에 인가하고, 상기 공통 구동부(33)는 상기 공통 데이터 신호에 따른 공통 구동 신호를 상기 X 전극 라인들(X1, ..., Xn)에 인가한다.
또한, 상기 리셋/유지 회로부(34)는 상기 리셋 및 유지 데이터 신호에 따른 리셋/유지 구동 신호를 상기 Y 전극 라인들(Y1, ..., Yn)에 인가하고, 상기 스캔 구동부(35)는 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 Y 전극 라인들(Y1, ..., Yn)에 인가한다.
이때, 상기 X 전극 라인들에 전압(도 4의 VS)을 인가하는 상기 공통 구동부(33)는 도면에 도시한 바와 같이 통상적으로 전체 X 전극들에 전압을 공통으로 인가하는 경우가 많아 사용하는 용어로서, 필요에 따라서는 상기 X 전극 라인들에 인가되는 전압(도 4의 VS)을 공통으로 하지 아니하고 개별적으로 인가할 수 도있을 것이다.
본 발명에 의한 플라즈마 디스플레이 패널의 구동장치에 의한 구동에 있어서, 단위 구동 주기는 리셋 구간, 어드레스 구간, 및 유지구간으로 이루어진다. 상기 어드레스 구간에 표시할 방전 셀(Cij)을 선택하는데 있어서, 스캔 전압 펄스(도 4의 VSCAN)를 상기 Y 전극 라인들에 순차적으로 인가하고, 각각의 Y 전극 라인의 표시될 셀에 해당하는 어드레스 전극 라인들에 전압펄스(도 4의 VA)를 인가하게 된다.
이때, 스캔 펄스를 상기 Y 전극 라인들에 순차적으로 인가하기 위한 상기 스캔 데이터 신호는 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어진다.
상기 스캔 구동부(35)는 적어도 하나 이상의 스캔 드라이버 집적회로(4)가 직렬로 연결되어 이루어질 수 있는데, 각각의 상기 스캔 드라이버 집적회로(4)는 쉬프트 레지스터(42)와 래치(43)를 구비하여 이루어지는 것이 바람직하다.
상기 쉬프트 레지스터(42)는 상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하여 상기 래치(43)로 출력하고, 상기 래치(43)는 상기 쉬프트 레지스터(42)의 출력을 일시 저장하여 상기 제어부(31)로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시켜 출력이 가능하도록 한다.
이때, 상기 초기화 신호는 상기 스캔 드라이버 집적회로로부터 상기 데이터 신호가 출력되기 한 클록 전에 다음 스캔 드라이버 집적회로로 출력되는 것이 바람직하다.
따라서, 적어도 하나 이상의 스캔 드라이버 집적회로가 직렬로 연결되어 순차적인 동작을 하는 스캔 전극 구동부에 있어서, 각각의 스캔 드라이버 집적회로가 입력 신호를 받기 직전에 레지스터를 초기화하여 원하지 않는 출력을 제한하여 노이즈에 의한 손실을 저감시킬 수 있다. 뿐만 아니라, 첫 번째 스캔 드라이버 집적회로의 작동 후에 하나의 스캔 드라이버 집적회로에서의 작동 중에 다른 스캔 드라이버 집적회로에 생길 수 있는 노이즈까지도 제거할 수 있다.
본 발명에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로(4)는 초기화 신호 입력부(CLR_IN, 41)와, 클록 신호 입력부(CLK)와, 데이터 신호 입력부(SIN)와, 출력가능 신호 입력부(STB)와, 데이터 신호 출력부(SOUT)와, 적어도 하나 이상의 파워 출력부(OUT1, ..., OUT65), 및 초기화 신호 출력부(CLR_OUT, 44)를 더 구비하여 이루어질 수 있는데, 각각 입출력부는 각각의 기능을 하는 입출력 핀으로 이루어지는 것이 바람직하다.
상기 초기화 신호 입력부(41)는 초기화 신호 입력 단자(CLR-IN)로 이루어지고, 상기 초기화 신호 출력부(44)는 초기화 신호 출력 단자(CLR-OUT)로 이루어질 수 있다.
이때, 상기 초기화 신호 입력부(41)는 상기 제어부(31)와 이전 스캔 드라이버 집적회로(4) 중 하나로부터 초기화 신호를 입력받아 상기 쉬프트 레지스터(42)에 입력되도록 하고, 상기 초기화 신호 출력부(44)는 상기 쉬프트 레지스터(42)에서 상기 데이터 신호가 마지막 비트까지 쉬프트되면, 다음 스캔 드라이버집적회로(4)로 데이터 신호가 출력되고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로(4)로 초기화 신호를 출력하여, 다음 스캔 드라이버 집적회로의 구동이 시작되기 직전에 다음 스캔 드라이버 집적회로(4)의 상기 쉬프트 레지스터(42)를 초기화시킬 수 있도록 한다.
상기 클록 신호 입력부(CLK)는 상기 제어부(31)로부터 클록 신호를 입력받는 것이고, 상기 데이터 신호 입력부(SIN)는 상기 제어부(31) 또는 이전 스캔 드라이버 집적회로로부터 데이터 신호를 입력받는 것이고, 상기 출력가능 신호 입력부(STB)는 상기 제어부(31)로부터 출력 가능 신호를 입력받는 것이고, 상기 데이터 신호 출력부(SOUT)는 상기 데이터 신호가 마지막 비트까지 쉬프트되면, 다음 스캔 드라이버 집적회로로 데이터 신호를 출력하는 것이고, 상기 파워 출력부(OUT1, ..., OUT65)는 상기 쉬프트 레지스터(42)의 출력에 따라 상기 Y 전극 라인에 전원 펄스를 인가하여, 상기 Y 전극 라인을 구동하는 것이다.
상기 스캔 드라이버 집적회로(4)는 플라즈마 디스플레이 패널의 Y 전극 라인들을 구동하는 데 필요한 모든 논리 회로부(logic circuits)와 전력 회로부(power circuits)를 포함할 수 있도록 구성하는 것이 바람직하다.
또한, 상기 스캔 드라이버 집적회로의 다양한 작동을 위하여, 상기 스캔 드라이버 집적회로에는 소정의 전원 공급부(VCC, VSSSUB, VSSP, VSSLOG, VPP)가 마련되고, 파워 출력의 개수를 선택을 위한 단자(SEL), 상기 쉬프트 레지스터(42)의 쉬프트 방향을 선택을 위한 단자(F/R), 파워 출력의 블랭킹 제어(blanking control)를 위한 단자(BLK), 및 파워 출력의 고 임피던스 제어(high impedance control)를 위한 단자(HIZ) 등이 구비될 수 있다.
또한, 도면상의 논리 게이트들로 표현된 파워 출력을 위한 소정의 논리 제어부(45)가 구비되는 것이 바람직하다.
이때, VCC는 5V의 논리 제어부(45)를 위한 전압 공급 단자이고, VPP는 파워 출력을 위한 고전압 공급 단자이고, VSSP는 파워 출력을 위한 접지(ground) 단자이고, VSSLOG은 논리 제어부(45)를 위한 접지 단자이고, VSSSUB는 기판(substrate)을 위한 접지 단자이다.
상기 파워 출력의 개수를 선택을 위한 단자(SEL)는 상기 쉬프트 레지스터(42)에 의한 파워 출력의 개수를 선택하는 것으로, 본 실시예의 경우에는 64개와 65개 중의 한 가지를 선택할 수 있도록 한다. 이때, 상기 쉬프트 레지스터의 쉬프트 방향을 선택을 위한 단자(F/R)와 상기 파워 출력의 개수를 선택을 위한 단자(SEL)는 스위치(SWITCH)를 통하여 쉬프트 레지스터에 연결된다.
이때, 상기 스캔 구동부(35)는 적어도 하나 이상의 상기 스캔 드라이버 집적회로(4)가 순차적으로 직렬로 연결되어 형성될 수 있다. 본 실시예의 경우 하나의 스캔 드라이버 집적회로가 64개의 파워 출력단자를 가질 수 있도록 하고, 하나의 파워 출력단자가 하나의 Y 전극 라인에 스캔 전압 펄스를 인가하므로, 모두 256개의 Y 전극 라인을 갖는 플라즈마 디스플레이 패널(1)의 경우에는 4개의 스캔 드라이버 집적회로(4)가 연결되어 하나의 스캔 구동부(35)를 형성할 수 있을 것이다.
또한, 상기 스캔 구동부(35)는 적어도 두 개 이상의 상기 스캔 드라이버 집적회로가 직렬로 연결되어 이루어질 수 있는데, 이 경우 상기 스캔 드라이버 집적회로(4)의 초기화 신호 출력부로(44)부터 다음 스캔 드라이버 집적회로의 초기화 신호 입력부(41)로 신호선이 연결되도록 구성될 수 있다. 따라서, 하나의 신호선이 다수 개의 스캔 드라이버 집적회로로 길게 입력되는 것에 비하여 신호가 제 값을 유지하기 용이하다.
상기 초기화 신호 입력부(41)와, 상기 클록 신호 입력부(CLK)와, 상기 데이터 신호 입력부(SIN)와, 상기 데이터 신호 출력부(SOUT)와, 상기 초기화 신호 출력부(44), 및 상기 출력가능 신호 입력부(STB)는 각각 신호들이 슈미트 트리거 회로(schmidt trigger circuit)에 의하여 깨끗한 구형파로 상기 쉬프트 레지스터(42) 또는 상기 래치(43)에 입출력될 수 있도록 하였다.
이때, 쉬프트된 상기 데이터가 상기 쉬프트 레지스터로부터 상기 래치로 전달되어 일시 저장되어, 상기 래치(43)가 상기 출력가능 신호 입력부(STB)를 통하여 입력된 스트로브(strobe) 신호에 의하여 인에이블(enable)되면, 상기 래치로부터 상기 쉬프트된 데이터가 출력되어, 해당 Y 전극 라인에 스캔 펄스 전압이 출력되도록 한다.
도 8은 본 발명의 바람직한 실시예로서, 도 6과 도 7의 플라즈마 디스플레이 패널의 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로들 전체가 한번에 초기화되는 것을 도시한 도면이고, 도 9는 도 8의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 신호 입출력 관계를 개략적으로 도시한 도면이다.
도면을 참조하면, 플라즈마 디스플레이 패널의 단위 구동 주기는 리셋 구간(51), 어드레스 구간(52), 및 유지구간(53)으로 이루어진다. 상기 리셋 구간(51)에서는 이전 단위 구동 주기에서의 잔여 벽전하를 소거하고, 상기 어드레스 구간(52)에서는 화상을 표시할 방전셀을 선택하고, 선택된 방전셀의 방전 공간 내에 벽전하가 형성되도록 한다.
또한, 상기 유지구간(53)에서는 상기 어드레스 구간(52)에서 벽전하가 형성된 각각의 방전셀에서 빛이 발생할 수 있도록 작용한다. 예를들면, 도 1과 같은 플라즈마 디스플레이에서 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이에 상대적으로 높은 전압의 교류 펄스를 인가하여, 상기 방전공간 내부에 충전된 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광체가 여기되어 빛이 발생되어, 선택된 방전셀이 표시되도록 한다.
상기 어드레스 구간(52)에서는 도 1과 같은 플라즈마 디스플레이에서 Y 전극 라인들(Y1, ..., Yn)에 순차적으로 단위 전원 펄스를 발생하고, 각각의 Y 전극 라인들(Y1, ..., Yn)마다 선택될 방전셀에 해당하는 상기 어드레스 전극 라인들(AR1, AG1, AB1, ..., ARm, AGm, ABm)에 전원을 가하여 초기 방전을 일으킨다.
이때, 상기 Y 전극 라인들(Y1, ..., Yn)을 순차적으로 구동하기 위하여 스캔 드라이버 집적회로를 사용하는데, 전체 Y 전극 라인들(Y1, ..., Yn)을 모두 구동하기 위하여 적어도 하나 이상의 스캔 드라이버 집적회로(4A, 4B, 4C, 4D)를 직렬로 연결하여 상기 스캔 구동부를 형성하여 사용하는 것이 바람직하다.
본 실시예의 경우에는 256개의 Y 전극 라인들이 필요한 플라즈마 디스플레이 패널의 예를 든 것이므로, 64개의 Y 전극 라인들을 구동할 수 있는 스캔 드라이버 집적회로를 4개 연결하여 256개의 Y 전극 라인들을 구동할 수 있도록 하였다.
이 경우에 4개의 스캔 드라이버 집적회로(4A, 4B, 4C, 4D)가 모두 초기화될 필요가 있는데, 도 6에서 도시한 바와 같은 플라즈마 디스플레이 패널의 구동장치의 제어부(31)로부터 첫 번째 스캔 드라이버 집적회로에 상기 스캔 전극들을 구동하기 위한 데이터 신호가 입력되기 전에 모든 스캔 드라이버 집적회로(4A, 4B, 4C, 4D)에 상기 초기화 신호 입력부(CLR-IN)를 통하여 동시에 초기화 신호를 인가하여 모든 스캔 드라이버 집적회로(4A, 4B, 4C, 4D)를 초기화하는 방법을 사용한다.
이때, 상기 클록 신호와 출력 가능 신호는 각각 상기 제어부(31)로부터 인가되고, 상기 데이터 신호는 첫 번째 스캔 드라이버 집적회로에는 상기 제어부(31)로부터 상기 데이터 신호 입력부(SIN)를 통하여 입력되고, 두 번째 스캔 드라이버 집적회로부터 마지막 스캔 드라이버 집적회로는 이전의 스캔 드라이버 집적회로의 데이터 신호 출력부(SOUT)로부터 다음의 스캔 드라이버 집적회로의 데이터 신호 입력부(SIN)를 통하여 데이터 캐리(carry)로 입력된다.
이때, 각각의 상기 스캔 드라이버 집적회로에서 초기화 신호가 출력되지 않으므로, 상기 스캔 드라이버 집적회로로는 도 7에서 도시한 스캔 드라이버 집적회로(4)에서 초기화 신호 출력 단자(CLR-OUT)가 없는 것이 사용될 수 있을 것이다.
도면에서 도시한 바와 같이, 스캔 드라이버 집적회로 4개가 있고, 각각의 스캔 드라이버 집적회로는 전체 Y 전극 라인들 중의 각각의 구간을 구동한다. 이때, 상기 어드레스 구간(52)이 시작될 때 4개 스캔 드라이버 집적회로 각각의 CLR-IN 핀으로 초기화 신호가 들어가게 되면 동시에 4개의 스캔 드라이버 집적회로가 동시에 초기화되고, 만약 노이즈에 의해 두 번째 스캔 드라이버 집적회로(4B)의 내부 쉬프트 레지스터에 오신호가 존재하고 있었다면, 그에 의한 영향으로 그 다음에 연결된 스캔 드라이버 집적회로(4B→4C→4D)까지 순차적으로 오신호에 의한 출력을 하게된다.
결국 상기 리셋 구간(51)이나 유지 구간(53)에 발생한 노이즈에 의해 상기 쉬프트 레지스터(42)에 원치 않는 데이터가 기억되더라도 상기 어드레스 구간(52) 전에 초기화하면 노이즈에 의한 영향을 받지 않지만, 일단 상기 어드레스 구간(52) 중에 발생한 노이즈 입력에 대하여는 그대로 출력되는 문제점이 남아있다.
도 10은 본 발명의 바람직한 다른 실시예로서, 도 6과 도 7의 플라즈마 디스플레이 패널의 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로들이 개별적으로 초기화되는 것을 도시한 도면이고, 도 11은 도 10의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 신호 입출력 관계를 개략적으로 도시한 도면이다.
본 실시예의 경우, 도 8과 도 9에서 도시한 실시예와 동일한 구성요소는 동일한 작용을 하는 것으로, 이 들에 대하여 동일한 도면 부호를 사용하고 상이한 부분을 제외하고는 자세한 설명은 생략한다.
도면을 참조하면, 본 실시예의 경우에도 4개의 스캔 드라이버 집적회로(5A, 5B, 5C, 5D)가 모두 초기화될 필요가 있는데, 도 8과 도 9에서 도시한 실시예와는 달리 도 7에 도시된 상기 초기화 신호 출력부(CLR-OUT)를 사용하는데, 각각의 스캔 드라이버 집적회로(5A, 5B, 5C, 5D)를 개별적으로 초기화하여 사용한다.
즉, 각각의 상기 스캔 드라이버 집적회로(5A, 5B, 5C, 5D)가 각각의 데이터를 받기 직전에 내부의 상기 쉬프트 레지스터(42)를 초기화하여 다음 동작을 수행한다. 상기 스캔 드라이버 집적회로(4)의 내부의 상기 쉬프트 레지스터에서 마지막 비트까지 데이터가 쉬프트되어 다음 스캔 드라이버 집적회로로 캐리 데이터를 보내기 전 클록에 동기되어, 상기 초기화 신호 출력부(CLR-OUT)를 통하여 다음에 연결된 상기 스캔 드라이버 집적회로의 초기화 신호 입력부(CLR-IN)를 통하여 다음 스캔 드라이버 집적회로로 초기화 신호를 넘겨준다.
결과적으로, 각각의 스캔 드라이버 집적회로들은 자기의 상기 어드레스 구간(52) 바로 전에 초기화를 수행함으로써 상기 쉬프트 레지스터(42)에 남아 있을 수 있는 데이터를 지운다. 따라서 신호는 새로 추가할 필요없이 기존의 초기화 신호를 사용하면서, 초기화 신호의 출력은 상기 스캔 드라이버 집적회로의 내부에서 클록 신호에 동기하여 발생시킨다.
따라서, 본 실시예의 경우 각각의 스캔 드라이버 집적회로가 해당 Y 전극 라인들을 구동하기 직전에 개별적으로 초기화되므로, 상기 리셋 구간(51)이나 유지 구간(53)에 발생한 노이즈에 의해 상기 쉬프트 레지스터(42)에 원치 않는 데이터가 기억되는 것도 초기화하여 노이즈에 의한 영향을 받지 않도록 할 뿐만 아니라, 일단 상기 어드레스 구간(52) 중에 발생한 노이즈 입력에 대해서도 그 영향을 받지 않는다.
도 12는 도 10의 플라즈마 디스플레이 구동장치에 있어서, 직렬로 연결된 스캔 드라이버 집적회로에서의 어드레스 구간에서 Y 전극 라인들에 인가되는 펄스 신호들의 타이밍도이다.
도면을 참조하면, 스캔 드라이버 집적회로(4)는 상기 제어부(31)에서 인가되는 클록 신호, 출력 가능 신호, 초기화 신호, 및 데이터 신호에 의해서 구동되는데, 도면은 상기 어드레스 구간(52)에서 하나의 스캔 드라이버 집적회로에서 다음 스캔 드라이버 집적회로로 연결되는 부분의 신호를 개략적으로 보여주는 타이밍도이다.
상기 스캔 드라이버 집적회로(4)의 동작은 상기 제어부(31)로부터 상기 데이터 신호 입력부(SIN)를 통하여 입력된 데이터가 쉬프트 레지스터(42)에 입력되고, 상기 쉬프트 레지스터(42) 내의 데이터가 상기 제어부(31)로부터 상기 클록 신호 입력부(CLK)를 통하여 입력된 클록 신호에 동기되어 쉬프트되어 상기 래치(43)로 전달되고, 상기 제어부(31)로부터 상기 출력 가능 신호 입력부(STB)를 통하여 입력된 스트로브 신호에 의하여 인에이블되어 출력되어 논리 제어부(45)를 통하여 상기 파워 출력부(OUT1 ..., OUT64)로 출력되어 상기 Y 전극 라인들에 순차적으로 전압 펄스를 인가한다.
이때, 스캔 드라이버 집적회로의 캐리(carry) 신호는 현재 스캔 드라이버 집적회로(5A)의 마지막 파워 출력(A64) 직전의 t2 클록 발생 시에 생성되어 다음 스캔 드라이버 집적회로(5B)로 넘겨지고, 다음 클록인 t3 클록 발생 시에 출력 가능 신호(STB)에 동기되어 다음 스캔 드라이버 집적회로(5B)의 첫 번째 파워 출력(B1)이 출력된다. 그 후에 다음 스캔 드라이버 집적회로(5B)의 파워 출력(B2 ~ B64)이 이루어지고, 같은 방식으로 다음 스캔 드라이버 집적회로(5C)로 넘어간다.
이때, 각각의 스캔 드라이버 집적회로를 상기 어드레스 구간(52)에서 초기화하기 위해서는 현재의 스캔 드라이버 집적회로(5A)에서 캐리 신호가 나오기 한 클록 전에 상기 초기 신호 출력부(CLR-OUT, 44)를 통하여 초기화 신호가 출력되어, 다음 스캔 드라이버 집적회로(5B)의 상기 초기 신호 입력부(CLR-IN, 41)를 통하여 다음 스캔 드라이버 집적회로(5B)를 초기화하고, 순차적으로 다음 동작이 진행된다.
도 13은 도 7의 스캔 드라이버 집적회로에 의한 Y 전극 라인들을 구동하는 방법을 개략적으로 도시한 흐름도이고, 도 14는 도 13의 스캔 드라이버 집적회로에 의한 Y 전극 라인들을 구동하는 방법에서, 스캔 구동 신호 출력 단계를 자세히 도시한 흐름도이다.
본 발명에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로의 구동방법(100)은 외부로부터 입력되는 영상 데이터를 처리하여 스캔 데이터 신호를 생성하는 제어부(31)와 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 생성하여 복수개의 Y 전극 라인들에 인가하는 스캔 구동부(35)를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 장치에서, 적어도 하나 이상이 직렬로 연결되어 상기 스캔 구동부(35)를 형성하는 스캔 드라이버 집적회로를 구동하여 Y 전극 라인들을구동하는 방법이다.
이때, 상기 스캔 데이터 신호는 상기 어드레스 구간(52)에서 각각의 Y 전극 라인들에 전압 펄스가 순차적으로 인가되도록 하는 신호로서, 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어진다.
도면을 참조하면, 스캔 드라이버 집적회로에 의한 Y 전극 라인들의 구동방법(100)은 초기화 단계(101), 데이터 신호 입력단계(102), 초기화 신호 출력 비교 단계(103), 초기화 신호 출력 단계(104), 데이터 쉬프트 단계(105), 스캔 구동 신호 출력 단계(106), 데이터 신호 출력 비교 단계(107), 및 데이터 신호 출력 단계(108)를 구비하여 이루어지고, 하나의 스캔 드라이브에서 동작이 끝나면, 다음 스캔 드라이버 집적회로 작동 단계(109)로 연결된다.
상기 초기화 단계(101)에서는 상기 초기화 신호가 상기 초기화 신호 입력부(CLR-IN, 41)를 통하여 입력되어 상기 쉬프트 레지스터(42)를 초기화하여, 상기 쉬프트 레지스터(42) 내부에 존재할 지도 모르는 오신호를 제거하여, 잘못된 신호가 쉬프트되어 잘못된 출력이 나가지 않도록 한다.
상기 데이터 신호 입력단계(102)에서는 상기 제어부(31)로부터 상기 Y 전극 단자들에 순차적인 전압 펄스가 인가되기 위한 상기 데이터 신호가 입력되어 상기 쉬프트 레지스터(42)에 입력된다.
상기 초기화 신호 출력 비교 단계(103)에서는 상기 초기화 신호를 발생할 클록 타임인 상기 데이터 신호를 출력하기 한 클록 전인가를 판단하는 단계로서, 상기 데이터가 상기 쉬프트 레지스터(42) 내의 마지막-2 비트까지 쉬프트되었는가를검사한다.
만약, 상기 초기화 신호 출력 비교 단계(103)에서 판단하여 상기 쉬프트 레지스터 내에서 상기 데이터가 아직 초기화 신호를 출력할 만큼 쉬프트되지 못했다면, 상기 스캔 구동 신호를 출력 단계(106)에서 스캔 구동 신호를 출력하고, 상기 데이터 쉬프트 단계(105)에서 다음 비트로 상기 쉬프트 레지스터 내에서 데이터를 쉬프트시킨다.
또한, 상기 데이터가 상기 쉬프트 레지스터(42) 내의 마지막-2 비트까지 쉬프트될 때까지, 상기 초기화 신호 출력 비교 단계(103), 상기 스캔 구동 신호 출력 단계(106), 및 상기 데이터 쉬프트 단계(105)를 반복하여 수행한다.
만약, 상기 초기화 신호 출력 비교 단계(103)에서 판단하여 상기 쉬프트 레지스터 내에서 상기 데이터가 초기화 신호를 출력할 만큼 쉬프트되었다면, 다음 상기 초기화 신호 쉬프트 단계(104)로 진행한다.
상기 초기화 신호 출력 단계(104)에서는 상기 초기화 신호를 상기 초기화 신호 출력부(CLR-OUT, 44)를 통하여 출력하여, 다음 스캔 드라이버 집적회로의 초기화 신호 입력부(CLR-IN, 41)를 통하여 다음 스캔 드라이버 집적회로로 입력되도록 한다.
이때, 상기 초기화 신호 출력 단계(104)에서는 상기 데이터 신호 출력 단계(108)에서 상기 데이터 신호가 다음 스캔 드라이브로 출력되기 한 클록 전에 상기 초기화 신호를 다음 스캔 드라이브로 출력하는 것이 바람직하다.
상기 데이터 쉬프트 단계(105)에서는 상기 쉬프트 레지스터(42)에서 상기 제어부(31)로부터 입력되는 클록 신호에 동기되어 데이터를 쉬프트하고, 상기 스캔 구동 신호 출력 단계(106)에서는 상기 파워 출력부(OUT1, ..., OUT65)를 통하여 상기 데이터에 해당하는 스캔 구동 전압 펄스를 출력한다.
상기 데이터 신호 출력 비교 단계(107)에서는 상기 데이터 신호 출력 단계(108)를 수행할 것인가를 판단하는 단계로서, 상기 제어부(31)로부터 입력된 상기 데이터가 상기 쉬프트 레지스터(42) 내의 마지막-1 비트까지 쉬프트되었는가를 검사한다.
만약, 상기 데이터가 상기 쉬프트 레지스터(42) 내의 마지막-1 비트까지 쉬프트되었다면, 상기 데이터 신호 출력 단계(108)를 수행하고, 현재 스캔 드라이버 집적회로에서 마지막 파워 출력을 위하여 상기 데이터 쉬프트 단계(105)와 상기 스캔 구동 신호 출력 단계(106)를 수행한다.
만약, 상기 데이터가 상기 쉬프트 레지스터(42) 내의 마지막-1 비트가 아니라면, 첫 비트부터 마지막-2 비트까지는 이미 상부 단계에서 수행하였으므로 마지막 비트까지 쉬프트되었음을 나타내는 것으로, 현재 스캔 드라이버 집적회로에 할당된 마지막 Y 전극 라인이 구동되었으므로, 상기 다음 스캔 드라이버 집적회로 작동 단계(109)로 이행하여, 다음 스캔 드라이버 집적회로에 의한 그에 할당된 Y 전극라인 구동으로 넘어간다.
상기 데이터 신호 출력 단계(108)에서는 상기 캐리 데이터를 현재의 스캔 드라이버 집적회로의 상기 데이터 신호 출력부(SOUT)를 통하여 다음 스캔 드라이버 집적회로의 상기 데이터 신호 입력부(SIN)를 통하여 다음 스캔 드라이버 집적회로로 전달하여, 다음 스캔 드라이브에서 상기 데이터 신호를 클록 신호에 동기시켜 쉬프트 시켜, 할당된 Y 전극 라인들을 순차적으로 구동하여 표시할 방전셀을 표시할 수 있도록 한다.
이때, 상기 데이터 신호 출력 단계(108)에서는 상기 데이터 쉬프트 단계(105)에서 상기 제어부로부터 입력된 상기 데이터 신호가 상기 쉬프트 레지스터의 마지막 비트까지 쉬프트되면, 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하는 것이 바람직하다.
이때, 상기 스캔 구동 신호 출력 단계(106)는 데이터 전달 단계(201), 출력 가능 검사 단계(202), 데이터 래치 출력 단계(203), 및 파워 출력 단계(204)를 구비하여 이루어진다.
상기 데이터 전달 단계(201)에서는 상기 클록 신호에 동기되어 상기 쉬프트 레지스터 내에서 쉬프트된 데이터가 상기 쉬프트 레지스터의 단자들(도 7의 P1, …, P64)을 통하여 상기 래치의 단자들(도 7의 S1, ..., S64)을 통하여 상기 래치(43)로 전달되어 일시 저장된다.
출력 가능 검사 단계(202)에서는 상기 제어부(31)로부터 입력되는 출력 가능 신호(STB)가 인에이블 상태인가를 검사하는 단계로서, 본 실시예의 경우에는 도 12의 타이밍도에 나타낸 바와 같이 신호 레벨이 로우(LOW)일 때 상기 출력 가능 신호(STB)가 인에이블 되도록 구성하였다.
상기 출력 가능 신호(STB)가 로우(LOW)가 아니면, 상기 출력 가능 신호(STB)가 로우(LOW) 레벨이 될 때까지 기다리고, 상기 출력 가능 신호(STB)가 로우 레벨이 되면, 다음으로 상기 데이터 래치 출력 단계(203)를 수행한다.
상기 데이터 래치 출력 단계(203)에서는 상기 래치(43)에 일시 저장된 데이터가 상기 래치의 출력단자들(도 7의 Q1, ..., Q64)을 통하여 출력되고, 상기 파워 출력 단계(204)에서는 상기 쉬프트 레지스터(42)에서 쉬프트되어 출력된 데이터에 따라 소정의 논리 제어부(45)에 의하여 상기 파워 출력 단자(OUT1, ..., OUT64)를 통하여 상기 Y 전극 라인들(Y1, ..., Yn) 각각에 순차적으로 스캔 전압 펄스가 인가된다.
본 발명에 의한 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그 구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의 구동장치는,
적어도 하나 이상의 스캔 드라이버 집적회로가 직렬로 연결되어 순차적인 동작을 하는 스캔 전극 구동부에 있어서, 각각의 스캔 드라이버 집적회로가 입력 신호를 받기 직전에 레지스터를 초기화하여 원하지 않는 출력을 제한하여 노이즈에 의한 손실을 저감시킬 수 있다.
또한, 각각의 스캔 드라이버 집적회로가 직렬로 연결되어 다수 개의 짧은 신호선을 통하여 신호가 직렬로 순차적으로 입력되므로, 하나의 신호선이 다수 개의 스캔 드라이버 집적회로로 길게 입력되는 것에 비하여 신호가 제 값을 유지하기 용이하다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.

Claims (8)

  1. 외부로부터 입력되는 영상 데이터를 처리하여 스캔 데이터 신호를 생성하는 제어부와 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 생성하여 복수개의 Y 전극 라인들에 인가하는 스캔 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 장치에서, 적어도 하나 이상이 직렬로 연결되어 상기 스캔 구동부를 형성하는 스캔 드라이버 집적회로에 있어서,
    상기 스캔 데이터 신호가 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지고,
    상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하고, 상기 데이터 신호가 마지막 비트까지 쉬프트되면 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 쉬프트 레지스터와;
    상기 쉬프트 레지스터의 출력을 일시 저장하여 상기 제어부로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시키는 래치를 구비하는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로.
  2. 제1항에 있어서,
    상기 제어부와 이전 스캔 드라이버 집적회로 중 하나로부터 초기화 신호를 입력받는 초기화 신호 입력부와, 상기 제어부로부터 클록 신호를 입력받는 클록 신호 입력부와, 상기 제어부 또는 이전 스캔 드라이버 집적회로로부터 데이터 신호를 입력받는 데이터 신호 입력부와, 상기 제어부로부터 출력 가능 신호를 입력받는 출력가능 신호 입력부와, 상기 데이터 신호가 마지막 비트까지 쉬프트되면, 다음 스캔 드라이버 집적회로로 데이터 신호를 출력하는 데이터 신호 출력부와, 상기 쉬프트 레지스터의 출력에 따라 상기 Y 전극 라인에 전원 펄스를 인가하여, 상기 Y 전극 라인을 구동하는 적어도 하나 이상의 파워 출력부, 및 상기 데이터 신호가 다음 스캔 드라이버 집적회로로 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 초기화 신호 출력부를 더 구비하여 이루어지는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로.
  3. 제2항에 있어서,
    상기 스캔 구동부가 상기 스캔 드라이버 집적회로의 초기화 신호 출력부로부터 다음 스캔 드라이버 집적회로의 초기화 신호 입력부로 신호선이 연결되어 적어도 두 개 이상의 상기 스캔 드라이버 집적회로가 직렬로 연결되어 이루어지는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로.
  4. 제1항에 있어서,
    상기 스캔 드라이버 집적회로로부터 상기 데이터 신호가 출력되기 한 클록 전에 초기화 신호를 다음 스캔 드라이버 집적회로로 출력하는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로.
  5. 외부로부터 입력되는 영상 데이터를 처리하여 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지는 스캔 데이터 신호를 생성하는 제어부와 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 생성하여 복수개의 Y 전극 라인들에 인가하는 스캔 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동 장치에서, 적어도 하나 이상이 직렬로 연결되어 상기 스캔 구동부를 형성하는 스캔 드라이버 집적회로의 구동방법에 있어서,
    (a) 상기 초기화 신호가 입력되어 상기 쉬프트 레지스터를 초기화하는 단계;
    (b) 상기 제어부로부터 상기 데이터 신호가 입력되어 상기 쉬프트 레지스터에 입력되는 단계;
    (c) 상기 쉬프트 레지스터에서 상기 제어부로부터 입력되는 클록 신호에 동기되어 데이터를 쉬프트하는 단계;
    (d) 쉬프트된 상기 데이터가 상기 쉬프트 레지스터로부터 상기 래치로 전달되어 일시 저장되는 단계;
    (e) 상기 출력가능신호가 인에이블일 때, 상기 래치로부터 상기 쉬프트된 데이터가 출력되는 단계;
    (f) 상기 Y 전극 라인으로 전원 펄스를 인가하는 단계;
    (g) 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 단계; 및
    (h) 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하는 단계를 구비하는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로의 구동방법.
  6. 제5항에 있어서,
    상기 (g) 단계는, 상기 (h) 단계에서 상기 데이터 신호가 다음 스캔 드라이브로 출력되기 한 클록 전에 상기 초기화 신호를 다음 스캔 드라이브로 출력하는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로의 구동방법.
  7. 제5항에 있어서,
    상기 (h) 단계는, 상기 (c) 단계에서 상기 제어부로부터 입력된 상기 데이터 신호가 상기 쉬프트 레지스터의 마지막 비트까지 쉬프트되면, 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하는 것을 특징으로 하는 노이즈 저감을 위한 스캔 드라이버 집적회로의 구동방법.
  8. 외부로부터 입력되는 영상 데이터를 처리하여, 스캔 데이터 신호, 리셋/유지 데이터 신호, 어드레스 데이터 신호, 및 공통 데이터 신호를 발생하는 제어부와, 상기 스캔 데이터 신호에 따른 스캔 구동 신호를 Y 전극 라인들에 인가하는 스캔구동부와, 상기 리셋 및 유지 데이터 신호에 따른 리셋/유지 구동 신호를 상기 Y 전극 라인들에 인가하는 리셋/유지 회로부와, 상기 어드레스 데이터 신호에 따른 어드레스 구동 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부, 및 상기 공통 데이터 신호에 따른 공통 구동 신호를 Y 전극 라인들에 인가하는 공통 구동부를 구비하여 이루어지는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 스캔 데이터 신호가 초기화 신호, 데이터 신호, 출력 가능 신호, 클록 신호를 포함하여 이루어지고, 상기 스캔 구동부가 적어도 하나 이상의 스캔 드라이버 집적회로가 직렬로 연결되어 이루어지고,
    상기 스캔 드라이버 집적회로가, 상기 초기화 신호에 따라 초기화되고, 상기 클록 신호에 동기되어 상기 데이터 신호를 쉬프트하고, 상기 데이터 신호가 마지막 비트까지 쉬프트되면 상기 데이터 신호를 다음 스캔 드라이버 집적회로로 출력하고, 상기 데이터 신호가 출력되기 전에 다음 스캔 드라이버 집적회로로 초기화 신호를 출력하는 쉬프트 레지스터와;
    상기 쉬프트 레지스터의 출력을 일시 저장하여 상기 제어부로부터 입력되는 출력 가능 신호에 따라 출력을 인에이블(enable)시키는 래치를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR10-2002-0081026A 2002-12-18 2002-12-18 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치 KR100462786B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0081026A KR100462786B1 (ko) 2002-12-18 2002-12-18 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0081026A KR100462786B1 (ko) 2002-12-18 2002-12-18 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치

Publications (2)

Publication Number Publication Date
KR20040054204A KR20040054204A (ko) 2004-06-25
KR100462786B1 true KR100462786B1 (ko) 2004-12-23

Family

ID=37347315

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0081026A KR100462786B1 (ko) 2002-12-18 2002-12-18 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치

Country Status (1)

Country Link
KR (1) KR100462786B1 (ko)

Also Published As

Publication number Publication date
KR20040054204A (ko) 2004-06-25

Similar Documents

Publication Publication Date Title
KR100433213B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
EP1550999A2 (en) Method and apparatus for driving plasma display panel
KR20040034275A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US7173579B2 (en) Apparatus for driving 3-electrode plasma display panels that performs scanning using capacitor
KR100581899B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
US7372434B2 (en) Method of driving discharge display panel by address-display mixing
KR100573119B1 (ko) 패널구동장치
KR100462786B1 (ko) 노이즈 저감을 위한 스캔 드라이버 집적회로와, 그구동방법, 및 이를 구비하는 플라즈마 디스플레이 패널의구동장치
KR100502355B1 (ko) 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법
KR100359021B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100581873B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
US6501445B1 (en) Apparatus for driving plasma display panel
KR100581876B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100647709B1 (ko) 디스플레이 패널의 구동장치
KR100603307B1 (ko) 개선된 동작 시퀀스를 가진 방전 표시 장치
KR100829749B1 (ko) 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법
KR100342832B1 (ko) 플라즈마 디스플레이 패널의 구동장치
JP2002132216A (ja) プラズマ表示パネルの駆動方法
US20050093778A1 (en) Panel driving method and apparatus
KR100509608B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동방법
KR100509607B1 (ko) 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100481324B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100509605B1 (ko) 플라즈마 디스플레이 패널의 구동방법과 그 장치
KR100313115B1 (ko) 플라즈마 표시 패널의 구동방법
KR100544124B1 (ko) 바이어스 전압이 어드레스 전극 라인들에 인가되는플라즈마 디스플레이 패널의 리셋팅 방법, 및 이 리셋팅방법을 사용한 플라즈마 디스플레이 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111125

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20121123

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee